CN116863866A - 显示屏的显示控制方法、系统和装置 - Google Patents
显示屏的显示控制方法、系统和装置 Download PDFInfo
- Publication number
- CN116863866A CN116863866A CN202310850408.7A CN202310850408A CN116863866A CN 116863866 A CN116863866 A CN 116863866A CN 202310850408 A CN202310850408 A CN 202310850408A CN 116863866 A CN116863866 A CN 116863866A
- Authority
- CN
- China
- Prior art keywords
- data
- display screen
- interface
- display
- image data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 60
- 238000004891 communication Methods 0.000 claims description 41
- 230000002093 peripheral effect Effects 0.000 claims description 39
- 238000013500 data storage Methods 0.000 claims description 26
- 230000008569 process Effects 0.000 claims description 9
- 238000013507 mapping Methods 0.000 claims description 7
- 230000004044 response Effects 0.000 claims description 7
- 238000010586 diagram Methods 0.000 description 15
- 230000000694 effects Effects 0.000 description 15
- 238000012545 processing Methods 0.000 description 15
- 239000011324 bead Substances 0.000 description 9
- PCTMTFRHKVHKIS-BMFZQQSSSA-N (1s,3r,4e,6e,8e,10e,12e,14e,16e,18s,19r,20r,21s,25r,27r,30r,31r,33s,35r,37s,38r)-3-[(2r,3s,4s,5s,6r)-4-amino-3,5-dihydroxy-6-methyloxan-2-yl]oxy-19,25,27,30,31,33,35,37-octahydroxy-18,20,21-trimethyl-23-oxo-22,39-dioxabicyclo[33.3.1]nonatriaconta-4,6,8,10 Chemical compound C1C=C2C[C@@H](OS(O)(=O)=O)CC[C@]2(C)[C@@H]2[C@@H]1[C@@H]1CC[C@H]([C@H](C)CCCC(C)C)[C@@]1(C)CC2.O[C@H]1[C@@H](N)[C@H](O)[C@@H](C)O[C@H]1O[C@H]1/C=C/C=C/C=C/C=C/C=C/C=C/C=C/[C@H](C)[C@@H](O)[C@@H](C)[C@H](C)OC(=O)C[C@H](O)C[C@H](O)CC[C@@H](O)[C@H](O)C[C@H](O)C[C@](O)(C[C@H](O)[C@H]2C(O)=O)O[C@H]2C1 PCTMTFRHKVHKIS-BMFZQQSSSA-N 0.000 description 7
- 230000005540 biological transmission Effects 0.000 description 7
- 238000006243 chemical reaction Methods 0.000 description 5
- 230000010267 cellular communication Effects 0.000 description 4
- 230000001360 synchronised effect Effects 0.000 description 4
- 101100062780 Mus musculus Dclk1 gene Proteins 0.000 description 3
- 230000003139 buffering effect Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 230000003993 interaction Effects 0.000 description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 101000860173 Myxococcus xanthus C-factor Proteins 0.000 description 2
- 230000001680 brushing effect Effects 0.000 description 2
- 238000011095 buffer preparation Methods 0.000 description 2
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 125000004122 cyclic group Chemical group 0.000 description 2
- 239000000284 extract Substances 0.000 description 2
- 238000000605 extraction Methods 0.000 description 2
- 238000010295 mobile communication Methods 0.000 description 2
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000006978 adaptation Effects 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 239000013307 optical fiber Substances 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/765—Interface circuits between an apparatus for recording and another apparatus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/1407—General aspects irrespective of display type, e.g. determination of decimal point position, display with fixed or driving decimal point, suppression of non-significant zeros
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0666—Adjustment of display parameters for control of colour parameters, e.g. colour temperature
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/06—Use of more than one graphics processor to process data before displaying to one or more screens
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Human Computer Interaction (AREA)
- General Engineering & Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开了一种显示屏的显示控制方法、装置和存储介质。其中,该方法包括:获取待处理的图像数据,其中,图像数据用于在嵌入式处理器所带载的显示屏上显示目标图像;基于显示屏的显示参数,从图像数据中获取颜色数据;基于颜色数据生成显示屏所需的驱动数据;基于驱动数据控制显示屏的控制接口驱动显示屏显示目标图像。本发明解决了对显示屏进行显示控制的成本高的技术问题。
Description
技术领域
本发明涉及显示屏的显示控制领域,具体而言,涉及一种显示屏的显示控制方法、装置、存储介质和处理器。
背景技术
目前,在一些大型的显示屏的显示控制过程中,通常采用发送设备加接收设备的架构,对发光二极管(Light Emitting Diode,简称为LED)显示屏进行驱动显示,从而将LED应用于大型娱乐舞台、户外信息展示、LED广告机和公共交通等场景中。
因此,相关技术通常是由计算机或者视频播放器将视频信号同步传输至发送设备,发送设备在接收视频信号的图像数据之后,可以对图像数据进行分割,并转发至接收设备,所有接收设备会根据自己在画面中的位置,获取自己需要显示的分割后的图像数据对应的画面,再由驱动装置(比如,为驱动IC)驱动LED进行显示。但是,对于1W至10W点左右的小型LED显示场景如货架屏、门头屏的应用来说,发送设备加接收设备控制LED显示屏的结构因其成本高和系统复杂的特点并不适合,从而存在对显示屏进行显示控制的成本高的技术问题。
针对上述对显示屏进行显示控制的成本高的技术问题,目前尚未提出有效的解决方案。
发明内容
本发明实施例提供了一种显示屏的显示控制方法、装置、存储介质和处理器,以至少解决对显示屏进行显示控制的成本高的技术问题。
根据本发明实施例的一个方面,提供了一种显示屏的显示控制方法。该方法可以包括:获取待处理的图像数据,其中,图像数据用于在嵌入式处理器所带载的显示屏上显示目标图像;基于显示屏的显示参数,从图像数据中获取颜色数据;基于颜色数据生成显示屏所需的驱动数据;基于驱动数据控制显示屏的控制接口驱动显示屏显示目标图像。
根据本发明实施例的一个方面,还提供了一种显示屏的显示控制系统。该系统可以包括:嵌入式处理器,用于获取待处理的图像数据,其中,图像数据用于在嵌入式处理器所带载的显示屏上显示目标图像;基于显示屏的显示参数,从图像数据中获取颜色数据;基于颜色数据生成显示屏所需的驱动数据;控制接口,用于接收来自嵌入式处理器的驱动数据,且利用驱动数据驱动显示屏显示目标图像。
根据本发明实施例的一个方面,还提供了一种显示屏的显示控制装置。该装置可以包括:第一获取单元,用于获取待处理的图像数据,其中,图像数据用于在嵌入式处理器所带载的显示屏上显示目标图像;第二获取单元,用于单元,用于基于显示屏的显示参数,从图像数据中获取颜色数据;生成单元,用于基于颜色数据生成显示屏所需的驱动数据;控制单元,用于基于驱动数据控制显示屏的控制接口驱动显示屏显示目标图像。
根据本发明实施例的一个方面,还提供了一种计算机可读存储介质,计算机可读存储介质包括存储的程序,其中,在程序运行时控制存储介质所在设备执行本发明实施例的显示屏的显示控制方法。
根据本发明实施例的一个方面,还提供了一种处理器,其特征在于,处理器用于运行程序,其中,程序被处理器运行时执行本发明实施例的显示屏的显示控制方法。
在本申请实施例中,获取待处理的图像数据,通过该图像数据可以在嵌入式处理器所带载的显示屏上显示目标图像,根据显示屏的参数,可以从图像数据中获取颜色数据,根据获取的颜色数据,可以生成显示屏所需的驱动数据,根据该驱动数据可以控制显示屏的控制接口,从而驱动显示屏显示目标图像,达到了可以通过高级精简指令集处理器(Advanced RISC Machines,简称为ARM)将图像数据中的颜色数据转换为显示屏的驱动时序的目的,从而解决了对显示屏进行显示控制的成本高的技术问题,进而实现了缩减对显示屏进行显示控制的成本的技术效果。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是根据本发明实施例的一种用于实现显示屏的显示控制方法的计算机终端(或电子设备)的硬件结构框图;
图2是根据本发明实施例的一种显示屏的显示控制方法的流程图;
图3是根据相关技术的一种显示屏的显示控制框架的示意图;
图4是根据相关技术的一种显示屏的灯珠并联状态的示意图;
图5是根据相关技术的一种显示屏的硬件结构的示意图;
图6是根据本发明实施例的一种基于ARM处理器的显示屏的硬件框架的示意图;
图7是根据本发明实施例的一种基于ARM处理器的显示屏的软件框架的示意图;
图8是根据本发明实施例的一种显示屏的外设接口时序的示意图;
图9是根据本发明实施例的一种显示屏的初始配置过程的流程图;
图10是根据本发明实施例的一种显示屏的显示控制装置的示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
实施例1
本申请实施例所提供的显示屏的显示控制方法实施例可以在移动终端、计算机终端或者类似的运算装置中执行。图1示出了一种用于实现显示屏的显示控制方法的计算机终端(或电子设备)的硬件结构框图。如图1所示,计算机终端10(或电子设备10)可以包括一个或多个(图中采用102a、102b,……,102n来示出)处理器(处理器可以包括但不限于微处理器(Microprocessor Unit,简称为MCU)或可编程逻辑器件(Field-ProgrammableGateArray,简称为FPGA)等的处理装置)、用于存储数据的存储器104、以及用于通信功能的传输模块106。除此以外,还可以包括:显示器、输入/输出接口(I/O接口)、通用串行总线(USB)端口(可以作为I/O接口的端口中的一个端口被包括)、网络接口、电源和/或相机。本领域普通技术人员可以理解,图1所示的结构仅为示意,其并不对上述电子装置的结构造成限定。例如,计算机终端10还可包括比图1中所示更多或者更少的组件,或者具有与图1所示不同的配置。
应当注意到的是上述一个或多个处理器和/或其他数据处理电路在本文中通常可以被称为“数据处理电路”。该数据处理电路可以全部或部分的体现为软件、硬件、固件或其他任意组合。此外,数据处理电路可为单个独立的处理模块,或全部或部分的结合到计算机终端10(或电子设备)中的其他元件中的任意一个内。如本申请实施例中所涉及到的,该数据处理电路作为一种处理器控制(例如与接口连接的可变电阻终端路径的选择)。
存储器104可用于存储应用软件的软件程序以及模块,如本申请实施例中的显示屏的显示控制方法对应的程序指令/数据存储装置,处理器通过运行存储在存储器104内的软件程序以及模块,从而执行各种功能应用以及数据处理,即实现上述的显示屏的显示控制方法。存储器104可包括高速随机存储器,还可包括非易失性存储器,如一个或者多个磁性存储装置、闪存、或者其他非易失性固态存储器。在一些实例中,存储器104可进一步包括相对于处理器远程设置的存储器,这些远程存储器可以通过网络连接至计算机终端10。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
传输模块106用于经由一个网络接收或者发送数据。上述的网络具体实例可包括计算机终端10的通信供应商提供的无线网络。在一个实例中,传输装置106包括一个网络适配器(Network Interface Controller,简称为NIC),其可通过基站与其他网络设备相连从而可与互联网进行通讯。在一个实例中,传输装置106可以为射频(Radio Frequency,简称为RF)模块,其用于通过无线方式与互联网进行通讯。
显示器可以例如触摸屏式的液晶显示器(Liquid Crystal Display,简称为LCD),该液晶显示器可使得用户能够与计算机终端10(或电子设备)的用户界面进行交互。
此处需要说明的是,在一些可选实施例中,上述图1所示的计算机设备(或电子设备)可以包括硬件元件(包括电路)、软件元件(包括存储在计算机可读介质上的计算机代码)、或硬件元件和软件元件两者的结合。应当指出的是,图1仅为特定具体实例的一个实例,并且旨在示出可存在于上述计算机设备(或电子设备)中的部件的类型。
在上述运行环境下,本申请实施例提供了一种显示屏的显示控制方法的实施例,需要说明的是,在附图的流程图示出的步骤可以在诸如一组计算机可执行指令的计算机系统中执行,并且,虽然在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤。
图2是根据本发明实施例的一种显示屏的显示控制方法的流程图。如图2所示,该方法可以包括如下步骤:
步骤S202,获取待处理的图像数据。
在本发明上述步骤S202提供的技术方案中,嵌入式处理器可以为高级精简指令集处理器(Advanced RISC Machines System On Chip,简称为ARM SOC),显示屏可以为LED显示屏,图像数据可以包括:对应于图片的图像数据和对应于视频的图像数据。
在该实施例中,上述图像数据可以用于在嵌入式处理器所带载的显示屏上显示目标图像,上述图像数据可以通过接入高清多媒体接口(High Definition MultimediaInterface,简称为HDMI)信号而获取,上述图像数据还可以通过云端远程/本地终端局域网内而获取,例如,本地终端可以包括:手机、平板电脑(PAD)等移动端/个人计算机(PersonalComputer,简称为PC)端,此处不做具体限制,仅做举例说明。
可选地,通过HDMI信号可以获取图像数据,或者通过云端远程/本地终端(手机、PAD等移动端/PC端)局域网内可以获取图像数据,例如,将图像数据存储至板卡的外部闪存(Flash)/嵌入式多媒体卡(Embedded Multimedia Card,简称为EMMC)中,通过ARM内部对存储的图像数据进行处理,在处理完成后通过控制接口(HUB)输出驱动时序至LED显示屏,由此驱动LED显示屏来显示目标图像。
步骤S204,基于显示屏的显示参数,从图像数据中获取颜色数据。
在本发明上述步骤S204提供的技术方案中,显示参数可以用于表示显示屏的大小,颜色数据可以用于表示三原色(Red Green Blue,简称为RGB)图像数据,RGB图像数据可以为通过对发光器件所需的颜色数据进行逐位取模而得到的。
在该实施例中,上述显示屏可以应用于1W至10W点左右的小型LED显示场景,例如,小型LED显示场景可以包括:货架屏、门头屏等,此处不做具体限制,仅做举例说明。
可选地,在获取待处理的图像数据之后,基于显示屏的显示参数,从图像数据中获取颜色数据,例如,根据所带载的LED显示屏的大小,从缓存到双倍数据速率同步动态随机存储器(Double Data Rate Synchronous Dynamic Random Access Memory,简称为DDR)的一帧图像数据中提取对应区间的RGB图像数据。
可选地,如果待处理的图像数据为对应于图片的图像数据,则根据LED显示屏的大小,从缓存到DDR的对应于图片的图像数据中,提取对应于该图片的RGB图像数据,如果待处理的图像数据为对应于视频的图像数据,则根据LED显示屏的大小,从缓存到DDR的对应于视频的图像数据中,提取对应于该视频的RGB图像数据。
步骤S206,基于颜色数据生成显示屏所需的驱动数据。
在本发明上述步骤S206提供的技术方案中,驱动数据可以为从16个并行管脚输出之前的16bit的驱动数据,驱动数据可以在从控制接口输出时成为驱动时序,驱动数据可以包括:RGB数据信号、锁存信号(Lacth)、使能信号(OE)、ABCDE行信号、像素时钟信号(Dclk),其中,RGB数据信号可以为RGB峰亮信号。
在该实施例中,当驱动数据从16个并行管脚输出时,16bit的驱动数据变成了并行信号,并输出至驱动设备,该驱动设备可以为驱动集成芯片(Integrated Chip,简称为IC)。
可选地,在基于显示屏的显示参数,从图像数据中获取颜色数据之后,基于颜色数据生成显示屏所需的驱动数据,例如,对获取的RGB图像数据进行时序转换,得到显示屏所需的驱动数据,通过ARM的并行外设接口,向与并行外设接口连接的至少一个HUB75接口输出转换后的驱动数据。
可选地,ARM片上系统(System on a Chip,简称为SOC)通过HUB75接口与灯板进行连接,也即,将ARM SOC的通用输入/输出(General-Purpose Input/Outout,简称为GPIO)连接到与HUB75接口对应的驱动信号上,使用ARM的并行外设接口输出时序数据,使时序数据与时钟对齐,从而保证驱动IC可识别。
可选地,GPIO管脚复用配置即为:将具备并行外设能力的GPIO进行相应的复用配置,例如,GPIO管脚可以包括:LCD接口、可变静态存储控制器(Flexible Static MemoryController,简称为FSMC)接口,其中,LCD接口为ARM内部的一种电路,FSMC接口也为ARM内部的一种电路,FSMC接口也为并行传输接口,其与LCD接口属于一类接口。
举例而言,LCD接口可以为I80接口,I80接口是一种并行接口,作用于外扩只读存储器(Read-Only Memory,简称为ROM)和随机存取存储器(Random Access Memory,简称为RAM),以及应用于LCD接口中,常用的数据位宽可以包括8位、16位和24位。
可选地,将LCD接口配置为8080模式时,该LCD接口包括一路CS信号做片选,一路DC信号做LCD液晶背光控制,一路PCLK信号做随路时钟输出,同时支持16位数据DATA_OUT[15:0]并行输出,最高可扩展至24位。
可选地,该实施例为了驱动LED显示屏来显示目标图像,将RGB、LAT、OE、译码信号映射到16bit宽的并行数据接口中LCD_Data_out中,LCD_PCLK作为提供给移位寄存器的移位脉冲信号。
可选地,在将获取的对应于图片的RGB图像数据转换为显示屏所需的驱动数据的情况下,通过ARM的并行外设接口,向与并行外设接口连接的至少一个HUB75接口输出转换后的驱动数据,在将获取的对应于视频的RGB图像数据转换为显示屏所需的驱动数据的情况下,通过ARM的并行外设接口,向与并行外设接口连接的至少一个HUB75接口输出转换后的驱动数据。
步骤S208,基于驱动数据控制显示屏的控制接口驱动显示屏显示目标图像。
在本发明上述步骤S208提供的技术方案中,控制接口可以为HUB75接口,控制接口也可以扩展为HUB08/HUB12等单双色LED显示屏接口。
在该实施例中,在基于颜色数据生成显示屏所需的驱动数据之后,基于驱动数据控制显示屏的控制接口驱动显示屏显示目标图像,例如,根据驱动数据控制显示屏的HUB75接口,从而通过HUB75接口输出驱动时序,按照驱动时序可以驱动显示屏来显示目标图像。
可选地,如果控制接口扩展为HUB08接口,则根据驱动数据控制显示屏的HUB08接口,从而通过HUB08接口输出驱动时序,按照驱动时序可以驱动显示屏来显示目标图像,如果控制接口扩展为HUB12接口,则根据驱动数据控制显示屏的HUB12接口,从而通过HUB12接口输出驱动时序,按照驱动时序可以驱动显示屏来显示目标图像。
在相关技术中,通常是由计算机或者视频播放器将视频信号同步传输至发送设备,发送设备在接收视频信号的图像数据之后,可以对图像数据进行分割,并转发至接收设备,所有接收设备会根据自己在画面中的位置,获取自己需要显示的分割后的图像数据对应的画面,再由驱动装置(比如,为驱动IC)驱动LED进行显示。但是,对于1W至10W点左右的小型LED显示场景如货架屏、门头屏的应用来说,发送设备加接收设备控制LED显示屏的结构因其成本高和系统复杂的特点并不适合,从而存在对显示屏进行显示控制的成本高的技术问题。
然而,在本申请上述步骤S202至步骤S208所实现的方案中,通过该图像数据可以在嵌入式处理器所带载的显示屏上显示目标图像,根据显示屏的参数,可以从图像数据中获取颜色数据,根据获取的颜色数据,可以生成显示屏所需的驱动数据,根据该驱动数据可以控制显示屏的控制接口,从而驱动显示屏显示目标图像,达到了可以通过高级精简指令集处理器(Advanced RISC Machines,简称为ARM)将图像数据中的颜色数据转换为显示屏的驱动时序的目的,从而解决了对显示屏进行显示控制的成本高的技术问题,进而实现了缩减对显示屏进行显示控制的成本的技术效果。
下面对该实施例的上述方法进行进一步地介绍。
作为一种可选的实施方式,在步骤S202,获取待处理的图像数据之前,该显示屏的显示控制方法还包括:获取来自解码芯片的接口时序;获取待处理的图像数据,包括:对接口时序进行采集,得到图像数据。
在该实施例中,上述接口时序可以为由解码芯片对目标图像对应的视频源信号进行解码得到,其中,解码芯片可以包括:HDMI芯片/显示接口(Display Port,简称为DP)芯片/数字视频接口(Digital Visual Interface,简称为DVI)芯片,视频源信号可以为PC端或者播放器的视频信号,例如,视频源信号可以为HDMI信号/DP信号/DVI信号。
可选地,通过HDMI芯片对目标图像对应的视频源信号进行解码,可以得到来自HDMI芯片的接口时序,对得到的接口时序进行采集,由此可以得到图像数据,从而实现了可以根据接口时序获取待处理的图像数据的技术效果。
可选地,通过DP芯片对目标图像对应的视频源信号进行解码,可以得到来自DP芯片的接口时序,对得到的接口时序进行采集,由此可以得到图像数据。
可选地,通过DVI芯片对目标图像对应的视频源信号进行解码,可以得到来自DVI芯片的接口时序,对得到的接口时序进行采集,由此可以得到图像数据。
可选地,在对目标图像进行同步显示时,可以通过以下步骤来实现:通过HDMI接口接收PC端或者播放器的视频信号,通过解码IC将对应的HDMI信号转换为ARM SOC可识别的接口时序,ARM SOC利用其硬件接口对解码IC的信号进行采集处理,将对应的图像数据逐帧缓存至DDR中,根据所带载的LED显示屏的大小从缓存到DDR的一帧图像数据中提取对应区间的RGB图像数据,将提取出来的RGB图像数据转换为时序数据而输出。
在该实施例中,如果ARM SOC不支持视频接口输入,则需要将HDMI信号转换为ARMSOC可识别的接口时序,下面对如何响应于ARM SOC不支持视频接口输入进行进一步地介绍。
作为一种可选的实施方式,获取来自解码芯片的接口时序,包括:响应于嵌入式处理器接收由视频接口输入的视频源信号失败,获取来自解码芯片的接口时序。
在该实施例中,上述接口时序可以为由解码芯片对视频接口的视频源信号进行解码得到,其中,视频接口可以包括:HDMI接口/DP接口/DVI接口/低压差分信号(Low VoltageDifferential Signal,简称为LVDS)接口/移动产业处理器接口(Mobile IndustryProcessor Interface,简称为MIPI),接口时序可以包括对应于LVDS的接口时序/对应于MIPI的接口时序。
可选地,如果嵌入式处理器接收由视频接口输入的视频源信号失败,则获取来自解码芯片的接口时序,例如,如果嵌入式处理器不支持视频接口输入,则需要通过解码芯片将HDMI信号转换为ARM SOC可识别的接口时序,由此可以获取来自解码芯片的接口时序,从而达到了可以响应于ARM SOC不支持视频接口输入的技术效果。
举例而言,在解码芯片为HDMI芯片的情况下,如果嵌入式处理器不支持视频接口输入,则需要通过HDMI芯片将HDMI信号转换为ARM SOC可识别的接口时序,由此可以获取来自解码芯片的接口时序。
又举例而言,在解码芯片为DP芯片的情况下,如果嵌入式处理器不支持视频接口输入,则需要通过DP芯片将DP信号转换为ARM SOC可识别的接口时序,由此可以获取来自解码芯片的接口时序。
再举例而言,在解码芯片为DVI芯片的情况下,如果嵌入式处理器不支持视频接口输入,则需要通过DVI芯片将DVI信号转换为ARM SOC可识别的接口时序,由此可以获取来自解码芯片的接口时序。
在实际应用中,需要从数据存储空间中获取图像数据中目标数据位的颜色数据,下面对如何从数据存储空间中获取图像数据中目标数据位的颜色数据进行进一步地介绍。
作为一种可选的实施方式,该显示屏的显示控制方法还包括:将采集到的图像数据缓存至第一存储器中;基于显示屏的显示参数,获取图像数据中的颜色数据,包括:在第一存储器中,确定与显示屏的显示参数相匹配的数据存储空间;从数据存储空间中获取图像数据中目标数据位的颜色数据。
在该实施例中,第一存储器可以为DDR,确定与显示屏的显示参数相匹配的数据存储空间可以为在DDR中申请显示屏所需要的缓存,图像数据可以为一帧图像,目标数据位的颜色数据可以与控制接口的信号引脚相对应,其中,与显示屏的显示参数相匹配的数据存储空间可以为ARM SOC刷新LED显示屏一帧图像所需要的驱动数据存储空间,目标数据位可以为16bit数据,信号引脚可以位于与HUB75接口相应的驱动集成芯片上,从而达到了可以从数据存储空间中获取图像数据中目标数据位的颜色数据的技术效果。
可选地,从第一存储器中的图像数据中,提取出与显示屏的显示参数相匹配的颜色数据,例如,将采集到的图像数据存储至DDR中,在DDR中申请显示屏所需要的缓存,从申请的缓存中获取图像数据中目标数据位的RGB图像数据。
可选地,如果待处理的图像数据为对应于图片的图像数据,则从第一存储器中的对应于图片的图像数据中,提取出与显示屏的显示参数相匹配的颜色数据,例如,将采集到的对应于图片的图像数据存储至DDR中,在DDR中申请显示屏所需要的缓存,从申请的缓存中获取对应于图片的图像数据中目标数据位的RGB图像数据。
可选地,如果待处理的图像数据为对应于视频的图像数据,则从第一存储器中的对应于视频的图像数据中,提取出与显示屏的显示参数相匹配的颜色数据,例如,将采集到的对应于视频的图像数据存储至DDR中,在DDR中申请显示屏所需要的缓存,从申请的缓存中获取对应于视频的图像数据中目标数据位的RGB图像数据。
在该实施例中,需要在ARM SOC中对目标图像进行异步显示,下面对如何在ARMSOC中对目标图像进行异步显示进行进一步地介绍。
作为一种可选的实施方式,步骤S202,获取待处理的图像数据,包括:从第二存储器中读取图像数据。
在该实施例中,第二存储器可以为外部闪存(Flash)/EMMC存储模块,读取可以为逐帧读取,图像数据可以为基于通信接口从云端设备或终端设备存储至第二存储器中,其中,通信接口可以为移动蜂窝通信接口/WIFI通信接口/蓝牙通信接口/以太网(Ethernet,简称为ETH)网络通信接口/低功率广域网络(Low-Power Wide-Area Network,简称为LPWAN)通信接口,终端设备可以为本地终端设备,例如,终端设备可以为手机、PAD等移动端/PC端设备,此处仅作举例说明,不作具体限定。
可选地,从第二存储器中读取图像数据,例如,从外部闪存(Flash)/EMMC存储模块中逐帧读取图像数据,从而达到了可以在ARM SOC中对目标图像进行异步显示的技术效果。
可选地,在对目标图像进行异步显示时,可以通过以下步骤来实现:通过板卡外部扩展的第四代移动通信技术(Fourth-Generation,简称为4G)/无线保真技术(WirelessFidelity,简称为WIFI)等通信接口使设备具备远程通信/局域网通信的能力,将板卡接入到云端/连接到本地终端后,用户发布离线图像素材数据(视频/图像)至设备,设备将对应的图像数据缓存至外部闪存(Flash)/EMMC中,ARM SOC从外部闪存(Flash)/EMMC存储模块中逐帧读取对应的图像数据。
在该实施例中,如果ARM SOC可以支持视频接口输入,则对读取的图像数据进行处理,下面对如何响应于ARM SOC可以支持视频接口输入进行进一步地介绍。
作为一种可选的实施方式,该显示屏的显示控制方法还包括:对读取到的图像数据进行解码处理,得到颜色数据;将颜色数据缓存至第一存储器中;基于显示屏的显示参数,获取图像数据中的颜色数据,包括:在第一存储器中,提取出与显示屏的显示参数相匹配的颜色数据。
在该实施例中,在从第二存储器中读取图像数据之后,ARM SOC对从外部闪存(Flash)/EMMC存储模块中逐帧读取到的对应的图像数据进行解码处理,得到对应的RGB数据,并将该RGB数据缓存至DDR中,在DDR中提取出与显示屏的显示参数相匹配的RGB数据。
可选地,如果待处理的图像数据为对应于图片的图像数据,则通过ARM SOC对从外部闪存(Flash)/EMMC存储模块中逐帧读取到的对应于图片的图像数据进行解码处理,得到对应的RGB图像数据,并将该RGB图像数据缓存至DDR中,在DDR中提取出与显示屏的显示参数相匹配的RGB图像数据。
可选地,如果待处理的图像数据为对应于视频的图像数据,则通过ARM SOC对从外部闪存(Flash)/EMMC存储模块中逐帧读取到的对应于视频的图像数据进行解码处理,得到对应的RGB图像数据,并将该RGB图像数据缓存至DDR中,在DDR中提取出与显示屏的显示参数相匹配的RGB图像数据。
在该实施例中,如果ARM SOC可以支持视频接口输入,则从数据存储空间中获取目标数据位的颜色数据,下面对如何从数据存储空间中获取目标数据位的颜色数据进行进一步地介绍。
作为一种可选的实施方式,在第一存储器中,提取出与显示屏的显示参数相匹配的颜色数据,包括:在第一存储器中,确定与显示屏的显示参数相匹配的数据存储空间;从数据存储空间中获取目标数据位的颜色数据。
在该实施例中,目标数据位的颜色数据可以与控制接口的信号引脚相对应,其中,目标数据位可以为16bit数据,信号引脚可以位于与HUB75接口相应的驱动集成芯片上,从而达到了可以从数据存储空间中获取图像数据中目标数据位的颜色数据的技术效果。
可选地,在将颜色数据缓存至第一存储器中之后,在第一存储器中,确定与显示屏的显示参数相匹配的数据存储空间,从数据存储空间中获取目标数据位的颜色数据,例如,在DDR中申请显示屏所需要的缓存,从申请的缓存中获取图像数据中目标数据位的RGB图像数据。
可选地,如果待处理的图像数据为对应于图片的图像数据,则在DDR中申请显示屏所需要的缓存,从申请的缓存中获取对应于图片的图像数据中目标数据位的RGB图像数据。
可选地,如果待处理的图像数据为对应于视频的图像数据,则在DDR中申请显示屏所需要的缓存,从申请的缓存中获取对应于视频的图像数据中目标数据位的RGB图像数据。
图6是根据本发明实施例的一种基于ARM处理器的显示屏的硬件框架的示意图,如图6所示,视频接口601可以与解码集成芯片602相连接,视频接口601可以与嵌入式处理器604相连接,双倍数据速率同步动态随机存储器603可以与嵌入式处理器604相连接,通信模块605可以与嵌入式处理器604相连接,LED显示屏控制接口606可以与嵌入式处理器604相连接,电源607可以与嵌入式处理器604相连接,存储模块608可以与嵌入式处理器604相连接,其中,通信模块可以为移动蜂窝通信模块/WIFI通信模块/蓝牙通信模块/ETH网络通信模块/LPWAN通信模块,存储模块可以为外部闪存(Flash)/EMMC存储模块。
可选地,ARM SOC作为板卡的核心控制模块,负责板卡功能实现的任务调度与逻辑处理,视频处理模块可以包括视频接口(例如,HDMI接口/DP接口/DVI接口/LVDS接口/MIPI接口)以及对应的解码IC(例如,HDMI/DP/DVI),对于不支持视频接口输入的ARM SOC,可通过解码IC将对应的视频源信号(HDMI/DP/DVI)转换为ARM SOC可处理的接口时序(LVDS/MIPI),由解码IC输出到SOC,以此实现PC端同步的视频信号输入到板卡。
可选地,对于内部集成HDMI硬件模块或者MIPI、LVDS接口的ARM SOC,可以直接接入视频源信号(HDMI/MIPI/LVDS)至ARM SOC进行解码。
可选地,双倍数据速率同步动态随机存储器可以为ARM SOC提供外部存储,以支持HDMI视频图像的处理以及LED显示屏驱动时序的处理。
可选地,扩展通信模块通过外置移动蜂窝通信模块/WIFI通信模块/蓝牙通信模块/ETH网络通信模块/LPWAN通信模块可以为板卡提供无线/有线通信的能力,以此实现板卡接入云端/组建局域网通信,实现远程控制集群控制、素材发布以及本地终端(手机、PAD等移动端/PC端)交互。
可选地,LED显示屏控制接口可以用于连接LED显示屏,以支持ARM SOC输出时序,从而驱动LED显示屏上的驱动IC以及译码IC实现LED显示屏显示图像,LED显示屏控制接口可以支持常规的HUB75接口,其也可以扩展为HUB08/HUB12等单双色LED显示屏接口。
可选地,外部闪存(Flash)/EMMC存储模块可以用于外部存储,支持离线视频保存,进行异步显示。
在该实施例中,需要根据双屏显示的需求,从图像数据中获取多组颜色数据,下面对如何根据双屏显示的需求,从图像数据中获取多组颜色数据进行进一步地介绍。
作为一种可选的实施方式,步骤S204,基于显示屏的显示参数,从图像数据中获取颜色数据,包括:基于显示屏的显示参数,从图像数据中获取与显示屏的目标数量相对应的多组颜色数据。
在该实施例中,多组颜色数据可以对应多组控制接口,显示屏的目标数量可以设为n(n可以为正整数),其中,多组颜色数据可以为两组RGB数据,多组控制接口可以为两组HUB75接口,显示屏的目标数量可以设为2,此处仅作举例说明,不做具体限定。
可选地,在获取待处理的图像数据之后,根据显示屏的大小,可以从图像数据中获取与显示屏的目标数量相对应的多组颜色数据,从而达到了可以根据双屏显示的需求,从图像数据中获取多组颜色数据的技术效果。
举例而言,针对双屏显示的需求,即两个LED显示屏的需求,板卡需支持两组HUB75接口,针对此种应用,将对应的LCD接口的8080模式位宽配置为24bit,即可扩展出两组RGB数据,即,相比16bit的位宽多出来的8bit位可映射为第二组接口的RGB数据。
在该实施例中,需要根据显示屏的需求,确定颜色数据的组数,下面对如何根据显示屏的需求,确定颜色数据的组数进行进一步地介绍。
作为一种可选的实施方式,该显示屏的显示控制方法还包括:确定目标数量的显示屏所需的驱动数据的总位宽;基于总位宽和控制接口对应的位宽,确定控制接口的组数;将控制接口的组数,确定为颜色数据的组数。
在该实施例中,显示屏的目标数量可以设为n(n可以为正整数),总位宽可以为n*12,控制接口对应的位宽可以为12bit的位宽,控制接口的组数可以通过总位宽/控制接口对应的位宽而得到,组数的控制接口可以共用相同的时钟信号,例如,如果控制接口的组数为两组,则两组HUB75接口共用一个时钟。
可选地,如果显示屏的目标数量为2,则确定目标数量的显示屏所需的驱动数据的总位宽为24bit,根据24bit的总位宽和控制接口对应的12bit的位宽,可以确定控制接口的组数为2,将该控制接口的组数确定为RGB数据的组数,由此可以确定RGB数据的组数为2,从而达到了可以根据显示屏的需求,确定颜色数据的组数的技术效果。
可选地,对于双屏的应用,由于位宽已经扩展到24bit,则在DDR中申请的缓存中,每24bit对应显示的位宽,24bit的位宽中,两块LED显示屏的RGB数据彼此独立,根据不同显示屏的显示内容,只需将对应的RGB数据逐帧进行转换、映射到DDR开辟的缓存中,转换完成后通过DMA输出。
在该实施例中,如果嵌入式处理器的并行外设接口的原始位宽未满足总位宽,则需要调整原始位宽,下面对如何调整原始位宽进行进一步地介绍。
作为一种可选的实施方式,该显示屏的显示控制方法还包括:响应于嵌入式处理器的并行外设接口的原始位宽未满足总位宽,将原始位宽调整为总位宽。
在该实施例中,原始位宽可以为16bit位宽,总位宽的并行外设接口可以用于分别向目标数量的显示屏的控制接口,输出对应的驱动数据。
可选地,如果嵌入式处理器的并行外设接口的原始位宽未满足总位宽,则将原始位宽调整为总位宽,以分别向目标数量的显示屏的控制接口,输出对应的驱动数据,从而达到了可以调整原始位宽的技术效果。
可选地,在原始位宽为16bit位宽、且总位宽为24bit位宽的情况下,原始位宽不能满足总位宽,需要将当前16bit位的原始位宽调整为24bit位宽,此处仅作举例说明,不做具体限定。
在该实施例中,需要将驱动数据输出至控制接口,下面对如何将驱动数据输出至控制接口进行进一步地介绍。
作为一种可选的实施方式,步骤S206,基于颜色数据生成显示屏所需的驱动数据,包括:将颜色数据映射至嵌入式处理器的并行外设接口的目标数据位上,得到驱动数据;将驱动数据输出至显示屏的控制接口,包括:基于并行外设接口,将驱动数据输出至控制接口。
在该实施例中,并行外设接口可以与控制接口进行连接,以驱动LED显示屏,驱动数据可以用于控制控制接口基于显示屏的显示参数逐行向显示屏的驱动设备输出对应的颜色数据,驱动设备可以用于基于颜色数据控制显示屏显示目标图像,其中,并行外设接口可以为I80接口,控制接口可以为HUB75接口,驱动数据可以用于表示并行时序信号,例如,驱动数据可以为与HUB75接口相应的驱动信号。
可选地,在硬件设计上ARM SOC通过HUB75接口对接灯板,实质上是将ARM SOC的通用输入/输出(General-Purpose Input/Outout,简称为GPIO)管脚连接到HUB75接口相应的驱动信号上,使用ARM的并行外设接口输出时序数据,使数据与时钟对齐,由此保证驱动IC可识别,其中,GPIO管脚复用配置即将具备并行外设能力的GPIO进行相应的复用配置。
可选地,I80接口可以应用于LCD接口中,LCD接口为ARM内部的一种电路,FSMC接口为ARM内部的另一种电路,LCD接口和FSMC接口均为并行传输接口。
可选地,将RGB数据映射至嵌入式处理器的I80接口的目标数据位上,得到并行时序信号,通过I80接口将该并行时序信号输出至显示屏的HUB75接口,从而达到了将驱动数据输出至控制接口的技术效果。
可选地,如果控制接口扩展为HUB08接口,则将RGB数据映射至嵌入式处理器的I80接口的目标数据位上,得到并行时序信号,通过I80接口将该并行时序信号输出至显示屏的HUB08接口,如果控制接口扩展为HUB12接口,则将RGB数据映射至嵌入式处理器的I80接口的目标数据位上,得到并行时序信号,通过I80接口将该并行时序信号输出至显示屏的HUB12接口。
可选地,除了将数据信号RGB映射到16bit宽的并行外设接口中之外,还将图像的RGB数据与驱动IC、译码IC的时序通过转换映射到缓存中,以此得到一帧图像的驱动时序,信号输出时缓存中对应的每16bit数据分别为对应LCD的并行外设接口上的数据信号。
图7是根据本发明实施例的一种基于ARM处理器的显示屏的软件框架的示意图,如图7所示,云端/PC、移动端701可以与命令交互通道702进行通信,命令交互通道702可以与模拟接收卡核心模块703进行通信,模拟接收卡核心模块703可以与驱动数据存储区704进行通信,驱动数据存储区704可以与LCD外设705进行通信,LCD外设705可以与HUB75接口706进行通信,视频接口707可以与外源显示数据获取模块708进行通信,外源显示数据获取模块708可以与素材/外援显示存储区709进行通信。
图8是根据本发明实施例的一种显示屏的外设接口时序的示意图,如图8所示,示出了16位位宽时的接口时序,接口时序可以包括命令(Command,简称为CMD)状态、虚设(Dummy)状态和数据输出(Data Output,简称为Dout)状态,CMD状态持续两个时钟周期,Dummy状态持续若干时钟周期,Dout状态持续若干时钟周期,微控制器(例如,ESP32-S3MCU)已集成该外设接口,配置为I8080模式时,该接口可以包括用于片选的控制信号(Control Signal,简称为CS)、用于LCD液晶背光控制的直流(Direct Current,简称为DC)信号和用于随路时钟输出的周边时钟(Peripheral Clock,简称为PCLK)信号,该外设接口时序可以支持16位数据DATA_OUT[15:0]并行输出,其支持的时钟频率高达40Mhz,可以满足对LED显示屏的刷新显示需求。
在该实施例中,需要通过引脚而输出驱动数据,下面对如何通过引脚而输出驱动数据进行进一步地介绍。
作为一种可选的实施方式,还提供了一种显示屏的显示控制系统。该系统可以包括:嵌入式处理器,用于获取待处理的图像数据,其中,图像数据用于在嵌入式处理器所带载的显示屏上显示目标图像;基于显示屏的显示参数,从图像数据中获取颜色数据;基于颜色数据生成显示屏所需的驱动数据;控制接口,用于接收来自嵌入式处理器的驱动数据,且利用驱动数据驱动显示屏显示目标图像。
在该实施例中,嵌入式处理器可以为ARM SOC,显示屏可以为LED显示屏,图像数据可以包括:对应于图片的图像数据和对应于视频的图像数据。
可选地,通过嵌入式处理器可以获取待处理的图像数据,以在嵌入式处理器所带载的显示屏上显示目标图像,通过嵌入式处理器可以根据所带载的LED显示屏的大小,从缓存到DDR的一帧图像数据中提取对应区间的RGB图像数据,通过嵌入式处理器可以对获取的RGB图像数据进行时序转换,得到显示屏所需的驱动数据,通过ARM的并行外设接口,向与并行外设接口连接的至少一个HUB75接口输出转换后的驱动数据,通过控制接口可以接收来自嵌入式处理器的驱动数据,且利用驱动数据驱动显示屏显示目标图像。
图9是根据本发明实施例的一种显示屏的初始配置过程的流程图,如图9所示,该显示屏的初始配置过程可以包括以下步骤:
步骤S901,通用输入/输出(General-Purpose Input/Outout,简称为GPIO)管脚复用设置。
在对GPIO管脚复用进行设置之后,进入步骤S902,DMA配置、数据缓存区准备。
在DMA配置、数据缓存区准备之后,进入步骤S903,对是否按照DMA方式循环刷屏进行判断,如果不按照DMA方式循环刷屏,则进入步骤S902,如果按照DMA方式循环刷屏,则进入步骤S904和步骤S905,准备新的数据,切换缓存区。
作为一种可选的实施方式,该显示屏的显示控制系统还包括:视频接口,用于输出目标图像对应的视频源信号;解码芯片,用于对视频源信号进行解码,得到接口时序;其中,嵌入式处理器用于对接口时序进行采集,得到图像数据。
在该实施例中,视频接口可以包括:HDMI接口/DP接口/DVI接口/LVDS接口/MIPI接口,解码芯片可以包括:HDMI芯片/DP芯片/DVI芯片,视频源信号可以为PC端或者播放器的视频信号,例如,视频源信号可以为HDMI信号/DP信号/DVI信号。
可选地,通过视频接口可以输出目标图像对应的视频源信号,通过解码芯片可以将对应的HDMI信号转换为ARM SOC可识别的接口时序,通过嵌入式处理器可以利用其硬件接口对解码IC的信号进行采集处理,将对应的图像数据逐帧缓存至DDR中,根据所带载的LED显示屏的大小从缓存到DDR的一帧图像数据中提取对应区间的RGB图像数据,从而达到了可以通过对接口时序进行采集,得到图像数据的技术效果。
在该实施例中,需要在显示屏的显示控制系统中设置第一存储器、通信接口和第二存储器,下面对如何在显示屏的显示控制系统中设置第一存储器、通信接口和第二存储器进行进一步地介绍。
作为一种可选的实施方式,该显示屏的显示控制系统还包括:第一存储器,用于缓存采集到的图像数据;或者,通信接口,用于传输来自云端设备或终端设备的图像数据;第二存储器,用于存储通信接口传输的图像数据,其中,嵌入式处理器用于对从第二存储器中读取到的图像数据进行解码处理,且将得到的颜色数据缓存至第一存储器中。
在该实施例中,第一存储器可以为DDR,通信接口可以为移动蜂窝通信接口/WIFI通信接口/蓝牙通信接口/ETH网络通信接口/LPWAN通信接口,第二存储器可以为外部闪存(Flash)/EMMC存储模块。
可选地,通过第一存储器可以缓存采集到的图像数据,或者,通过通信接口可以传输来自云端设备或终端设备的图像数据,通过嵌入式处理器可以对从第二存储器中读取到的图像数据进行解码处理,且将得到的RGB颜色数据缓存至第一存储器中,从而达到了可以在显示屏的显示控制系统中设置第一存储器、通信接口和第二存储器的技术效果。
下面对通过发送设备和接收设备来驱动LED显示屏进行显示的现有架构进行说明。
图3是根据相关技术的一种显示屏的显示控制框架的示意图,如图3所示,该显示屏的显示控制框架可以包括:计算机301、发送设备302(或控制器)、接收设备3031至接收设备303n和灯箱3041至304n,其中,计算机301可以DVI源与发送设备302(或控制器)进行数据通信,发送设备302(或控制器)可以通过串口与计算机301进行数据通信,发送设备302(或控制器)可以通过网线或光纤与接收设备进行连接,接收设备可以与灯箱进行一一对应地连接。
图4是根据相关技术的一种显示屏的灯珠并联状态的示意图,如图4所示,R信号可以驱动一个像素点的红灯,G信号可以驱动一个像素点的绿灯,B信号可以驱动一个像素点的蓝灯,R信号、G信号和B信号需与时钟信号协调,才可将数据传送至任何一个显示点。
可选地,ABCD行信号可以用于切换下一行LED灯珠,只有在动态扫描显示时,才产生ABCD行信号,对于138译码,ABCD其实是二进制数,用二进制数表示ABCD信号,其控制最大范围是16行(1111),灯板的1/4行中只要AB信号就可以了,因为AB信号的标识范围是4行(11),对于595译码,A信号为行计数信号,C信号为行起始信号。
图5是根据相关技术的一种显示屏的硬件结构的示意图,如图5所示,该显示屏的硬件结构可以包括:8个行电源管501、3/8译码器502和16位驱动芯片503,其中,行电源管501也可以称作行驱动管或功率管,行电源管501可以用于驱动电流,从而驱动灯板一整行的灯,行电源管501可以与3/8译码器502的输出端一一对应,3/8译码器502可以通过OE信号与驱动芯片503进行通信,译码IC可以用于切换显示行,根据工作方式不同,可以将译码分为138并行译码与595串行译码,LED驱动IC可以用于为LED提供稳定、持续的电流,单个驱动IC通常支持16路(Out0至Out16)恒流输出,其输出直连LED灯珠。
可选地,显示屏为真彩LED屏,单个像素点是由R、G、B三个LED灯珠组成,其中,LED灯珠呈阵列排布,驱动真彩LED屏显示图像时,需要对译码IC和LED驱动IC进行控制,逐行对LED灯珠进行点亮,具体方式可以为行控制信号A\B\C控制138译码器,138译码器输出8路信号控制行电源管,行电源管输出端控制灯板看每一行灯的阳极,恒流驱动芯片的每个通道控制灯板的每一列,若需要点亮一颗灯,只需将他所在的列输出低电平,行输出高电平即可。
可选地,当前主流的LED显示屏对外提供的控制接口主要为HUB75接口,作为一种通用的LED显示屏接口标准,其接口简单,只有16个引脚,包含时钟信号(Dclk)、锁存信号(LAT)、使能信号(OE)、四个译码信号(也即,A、B、C、D行信号)、两组数据信号(RGB)。
可选地,时钟信号(Dclk)可以提供给移位寄存器的移位脉冲,每一个脉冲将引起数据移入或移除一位,数据口上的数据必须与时钟信号协调才能正常传送数据。
可选地,锁存信号(LAT)可以将移位寄存器内的数据送到锁存器,并将其数据内容通过驱动电路点亮LED显示出来,但是由于驱动电路受使能信号(OE)的控制,其点亮的气体必须是OE为使能状态,锁存信号(LAT)也须与时钟信号协调才能显示图像。
可选地,OE使能信号可以为LED显示屏的控制信号,其可以用于LED显示屏的消隐,当使能信号出现异常时,LED显示屏将会出现不亮、暗亮的现象。
可选地,数据信号(RGB)可以提供图像数据所需要的数据,对真彩LED显示屏具体的数据信号可以包括R、G、B,数据传输时R\G\B被分为三路,分别被不同的驱动IC进行级联,R信号驱动一个像素点的红灯、G像素驱动一个像素点的绿灯、B像素驱动一个像素点的蓝灯,其必须与时钟信号协调,才能将数据传送到任何一个显示点。
可选地,ABCD行信号可以存在于特定的过程中,例如,其只有在动态扫描显示时才存在,上述行信号可以用于切换下一行发光器件,该发光器件可以为LED灯珠,其中,对于138译码,ABCD其实是二进制数,用二进制数表示ABCD信号控制最大范围是16行(1111),灯板的1/4行中只要AB信号就可以了,因为AB信号的标识范围是4行(11),对于595译码,A信号为行计数信号,C信号为行起始信号。
但是,通过发送设备和接收设备来驱动LED显示屏进行显示的现有架构,存在对显示屏进行显示控制的成本高的技术问题。
该实施例的上述方法,获取待处理的图像数据,通过该图像数据可以在嵌入式处理器所带载的显示屏上显示目标图像,根据显示屏的参数,可以从图像数据中获取颜色数据,根据获取的颜色数据,可以生成显示屏所需的驱动数据,根据该驱动数据可以控制显示屏的控制接口,从而驱动显示屏显示目标图像,达到了可以通过ARM将图像数据中的颜色数据转换为显示屏的驱动时序的目的,从而解决了对显示屏进行显示控制的成本高的技术问题,进而实现了缩减对显示屏进行显示控制的成本的技术效果。
实施例2
本发明实施例还提供了一种显示屏的显示控制装置。该实施例的显示屏的显示控制装置可以用于执行本发明实施例图2所示的显示屏的显示控制方法。
图10是根据本发明实施例的一种显示屏的显示控制装置的示意图。如图10所示,显示屏的显示控制装置1000可以包括:第一获取单元1001、第二获取单元1002、生成单元1003和控制单元1004。
第一获取单元1001,用于获取待处理的图像数据,其中,图像数据用于在嵌入式处理器所带载的显示屏上显示目标图像。
第二获取单元1002,用于单元,用于基于显示屏的显示参数,从图像数据中获取颜色数据。
生成单元1003,用于基于颜色数据生成显示屏所需的驱动数据。
控制单元1004,用于基于驱动数据控制显示屏的控制接口驱动显示屏显示目标图像。
可选地,该显示屏的显示控制装置1000还可以包括:第三获取单元,用于获取来自解码芯片的接口时序,其中,接口时序为由解码芯片对目标图像对应的视频源信号进行解码得到;第一获取单元1001可以包括:采集模块,用于对接口时序进行采集,得到图像数据。
可选地,第三获取单元可以包括:响应模块,用于响应于嵌入式处理器接收由视频接口输入的视频源信号失败,获取来自解码芯片的接口时序,其中,接口时序为由解码芯片对视频接口的视频源信号进行解码得到。
可选地,该显示屏的显示控制装置1000还可以包括:第一缓存单元,用于将采集到的图像数据缓存至第一存储器中;第一确定单元,用于在第一存储器中,确定与显示屏的显示参数相匹配的数据存储空间;第四获取单元,用于从数据存储空间中获取图像数据中目标数据位的颜色数据,其中,目标数据位的颜色数据与控制接口的信号引脚相对应。
可选地,第一获取单元1001可以包括:读取模块,用于从第二存储器中读取所述图像数据,其中,所述图像数据为基于通信接口从云端设备或终端设备存储至所述第二存储器中。
可选地,该显示屏的显示控制装置1000还可以包括:解码单元,用于对读取到的图像数据进行解码处理,得到颜色数据;第二缓存单元,用于将颜色数据缓存至第一存储器中;提取单元,用于在第一存储器中,提取出与显示屏的显示参数相匹配的颜色数据。
可选地,提取单元可以包括:确定模块,用于在第一存储器中,确定与显示屏的显示参数相匹配的数据存储空间;第一获取模块,用于从数据存储空间中获取目标数据位的颜色数据,其中,目标数据位的颜色数据与控制接口的信号引脚相对应。
可选地,第二获取单元1002可以包括:第二获取模块,用于基于显示屏的显示参数,从图像数据中获取与显示屏的目标数量相对应的多组颜色数据,其中,多组颜色数据对应多组控制接口。
可选地,该显示屏的显示控制装置1000还可以包括:第二确定单元,用于确定目标数量的显示屏所需的驱动数据的总位宽;第三确定单元,用于基于总位宽和控制接口对应的位宽,确定控制接口的组数,其中,组数的控制接口共用相同的时钟信号;第四确定单元,用于将控制接口的组数,确定为颜色数据的组数。
可选地,该显示屏的显示控制装置1000还可以包括:调整单元,用于响应于嵌入式处理器的并行外设接口的原始位宽未满足总位宽,将原始位宽调整为总位宽,其中,总位宽的并行外设接口用于分别向目标数量的显示屏的控制接口,输出对应的驱动数据。
可选地,生成单元1003可以包括:映射模块,用于将颜色数据映射至嵌入式处理器的并行外设接口的目标数据位上,得到驱动数据;输出模块,用于将驱动数据输出至显示屏的控制接口,其中,输出模块可以包括:输出子模块,用于基于并行外设接口,将驱动数据输出至控制接口,其中,驱动数据用于控制控制接口基于显示屏的显示参数逐行向显示屏的驱动设备输出对应的颜色数据,驱动设备用于基于颜色数据控制显示屏显示目标图像。
在该实施例的场景配置装置中,第一获取单元,用于获取待处理的图像数据,其中,图像数据用于在嵌入式处理器所带载的显示屏上显示目标图像;第二获取单元,用于单元,用于基于显示屏的显示参数,从图像数据中获取颜色数据;生成单元,用于基于颜色数据生成显示屏所需的驱动数据;控制单元,用于基于驱动数据控制显示屏的控制接口驱动显示屏显示目标图像,达到了可以通过ARM将图像数据中的颜色数据转换为显示屏的驱动时序的目的,从而解决了对显示屏进行显示控制的成本高的技术问题,进而实现了缩减对显示屏进行显示控制的成本的技术效果。
实施例3
根据本发明实施例,还提供了一种计算机可读存储介质。该计算机可读存储介质包括存储的程序,其中,在程序被处理器运行时控制存储介质所在设备执行本发明实施例1中的显示屏的显示控制方法,具体执行步骤此处不再一一赘述。
实施例4
据本发明实施例,还提供了一种处理器,该处理器用于运行程序,其中,处理器用于运行程序,其中,程序运行时执行本发明实施例1的显示屏的显示控制方法,具体执行步骤此处不再一一赘述。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
在本发明的上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
在本申请所提供的几个实施例中,应该理解到,所揭露的技术内容,可通过其它的方式实现。其中,以上所描述的装置实施例仅仅是示意性的,例如所述单元的划分,可以为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,单元或模块的间接耦合或通信连接,可以是电性或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可为个人计算机、服务器或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (15)
1.一种显示屏的显示控制方法,其特征在于,应用于嵌入式处理器,包括:
获取待处理的图像数据,其中,所述图像数据用于在所述嵌入式处理器所带载的显示屏上显示目标图像;
基于所述显示屏的显示参数,从所述图像数据中获取颜色数据;
基于所述颜色数据生成所述显示屏所需的驱动数据;
基于所述驱动数据控制所述显示屏的控制接口驱动所述显示屏显示所述目标图像。
2.根据权利要求1所述的方法,其特征在于,在获取待处理的图像数据之前,所述方法还包括:
获取来自解码芯片的接口时序,其中,所述接口时序为由所述解码芯片对所述目标图像对应的视频源信号进行解码得到;
获取待处理的图像数据,包括:对所述接口时序进行采集,得到所述图像数据。
3.根据权利要求2所述的方法,其特征在于,获取来自解码芯片的接口时序,包括:
响应于所述嵌入式处理器接收由视频接口输入的所述视频源信号失败,获取来自所述解码芯片的所述接口时序,其中,所述接口时序为由所述解码芯片对所述视频接口的所述视频源信号进行解码得到。
4.根据权利要求2所述的方法,其特征在于,所述方法还包括:
将采集到的所述图像数据缓存至第一存储器中;
基于所述显示屏的显示参数,获取所述图像数据中的颜色数据,包括:在所述第一存储器中,确定与所述显示屏的显示参数相匹配的数据存储空间;从所述数据存储空间中获取所述图像数据中目标数据位的所述颜色数据,其中,所述目标数据位的所述颜色数据与所述控制接口的信号引脚相对应。
5.根据权利要求1所述的方法,其特征在于,获取待处理的图像数据,包括:
从第二存储器中读取所述图像数据,其中,所述图像数据为基于通信接口从云端设备或终端设备存储至所述第二存储器中。
6.根据权利要求5所述的方法,其特征在于,所述方法还包括:
对读取到的所述图像数据进行解码处理,得到所述颜色数据;
将所述颜色数据缓存至第一存储器中;
基于所述显示屏的显示参数,获取所述图像数据中的颜色数据,包括:在所述第一存储器中,提取出与所述显示屏的显示参数相匹配的所述颜色数据。
7.根据权利要求6所述的方法,其特征在于,在所述第一存储器中,提取出与所述显示屏的显示参数相匹配的所述颜色数据,包括:
在所述第一存储器中,确定与所述显示屏的显示参数相匹配的数据存储空间;
从所述数据存储空间中获取目标数据位的所述颜色数据,其中,所述目标数据位的所述颜色数据与所述控制接口的信号引脚相对应。
8.根据权利要求1所述的方法,其特征在于,基于所述显示屏的显示参数,从所述图像数据中获取颜色数据,包括:
基于所述显示屏的显示参数,从所述图像数据中获取与所述显示屏的目标数量相对应的多组所述颜色数据,其中,所述多组所述颜色数据对应多组所述控制接口。
9.根据权利要求8所述的方法,其特征在于,所述方法还包括:
确定所述目标数量的所述显示屏所需的所述驱动数据的总位宽;
基于所述总位宽和所述控制接口对应的位宽,确定所述控制接口的组数,其中,所述组数的所述控制接口共用相同的时钟信号;
将所述控制接口的组数,确定为所述颜色数据的组数。
10.根据权利要求9所述的方法,其特征在于,所述方法还包括:
响应于所述嵌入式处理器的并行外设接口的原始位宽未满足所述总位宽,将所述原始位宽调整为所述总位宽,其中,所述总位宽的所述并行外设接口用于分别向所述目标数量的所述显示屏的所述控制接口,输出对应的所述驱动数据。
11.根据权利要求1至10中任意一项所述的方法,其特征在于,基于所述颜色数据生成所述显示屏所需的驱动数据,包括:
将所述颜色数据映射至所述嵌入式处理器的并行外设接口的目标数据位上,得到所述驱动数据;
将所述驱动数据输出至所述显示屏的控制接口,包括:基于所述并行外设接口,将所述驱动数据输出至所述控制接口,其中,所述驱动数据用于控制所述控制接口基于所述显示屏的显示参数逐行向所述显示屏的驱动设备输出对应的所述颜色数据,所述驱动设备用于基于所述颜色数据控制所述显示屏显示所述目标图像。
12.一种显示屏的显示控制系统,其特征在于,包括:
嵌入式处理器,用于获取待处理的图像数据,其中,所述图像数据用于在所述嵌入式处理器所带载的显示屏上显示目标图像;基于所述显示屏的显示参数,从所述图像数据中获取颜色数据;基于所述颜色数据生成所述显示屏所需的驱动数据;
控制接口,用于接收来自所述嵌入式处理器的所述驱动数据,且利用所述驱动数据驱动所述显示屏显示所述目标图像。
13.根据权利要求12所述的系统,其特征在于,所述系统还包括:
视频接口,用于输出所述目标图像对应的视频源信号;
解码芯片,用于对所述视频源信号进行解码,得到接口时序;
其中,所述嵌入式处理器用于对所述接口时序进行采集,得到所述图像数据。
14.根据权利要求13所述的系统,其特征在于,所述系统还包括:
第一存储器,用于缓存采集到的所述图像数据;或者,
通信接口,用于传输来自云端设备或终端设备的所述图像数据;第二存储器,用于存储所述通信接口传输的所述图像数据,其中,所述嵌入式处理器用于对从所述第二存储器中读取到的所述图像数据进行解码处理,且将得到的所述颜色数据缓存至所述第一存储器中。
15.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质包括存储的程序,其中,在所述程序运行时控制所述计算机可读存储介质所在设备执行权利要求1至11中任意一项所述的方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310850408.7A CN116863866A (zh) | 2023-07-11 | 2023-07-11 | 显示屏的显示控制方法、系统和装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310850408.7A CN116863866A (zh) | 2023-07-11 | 2023-07-11 | 显示屏的显示控制方法、系统和装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116863866A true CN116863866A (zh) | 2023-10-10 |
Family
ID=88228272
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310850408.7A Pending CN116863866A (zh) | 2023-07-11 | 2023-07-11 | 显示屏的显示控制方法、系统和装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN116863866A (zh) |
-
2023
- 2023-07-11 CN CN202310850408.7A patent/CN116863866A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105721818B (zh) | 一种信号转换方法及装置 | |
US6628243B1 (en) | Presenting independent images on multiple display devices from one set of control signals | |
CA2936373C (en) | Data processing method and device for led television, and led television | |
CN105120184B (zh) | 一种基于fpga的高清视频无缝矩阵系统 | |
KR102249191B1 (ko) | 전자 장치, 그의 제어 방법 및 전자 장치와 복수의 디스플레이 장치를 포함하는 디스플레이 시스템 | |
CN101404151A (zh) | 一种多屏拼接装置和方法 | |
CN107249107B (zh) | 视频控制器和图像处理方法及装置 | |
CN110557580A (zh) | 影像信号切换和转换的装置及方法 | |
US20220345769A1 (en) | Image data processing device and method, and display device | |
CN104038719A (zh) | 一种基于视频帧的超高清视频显示系统及方法 | |
CN102497526B (zh) | 一种同一链路显示多路视频的方法及系统 | |
CN102123248B (zh) | 一种监视器拼接墙及其拼接单元 | |
CN116863866A (zh) | 显示屏的显示控制方法、系统和装置 | |
CN109360528B (zh) | 一种led广告机控制卡及其控制系统 | |
KR101054349B1 (ko) | 데이터 속도를 보완하는 고화질 전광판 디스플레이 시스템 | |
CN100444238C (zh) | 用于控制彩色液晶显示器的装置及其方法 | |
CN108055480B (zh) | 一种单路视频信号输入多开窗显示器 | |
CN116320239A (zh) | 一种基于qspi的图像传输方法及系统 | |
CN116863865A (zh) | 显示屏的显示控制方法、系统和装置 | |
CN113518213B (zh) | 一种基于4k数字微镜芯片的实时动态视频显示系统 | |
US6327005B1 (en) | Display device and method in digital TV | |
CN113411669A (zh) | 一种视频特效处理方法及装置 | |
CN220401809U (zh) | 一种图像发送装置、led发送卡及显示系统 | |
CN100397471C (zh) | 具有多路显示输出的显示器驱动模块、主板及多路显示输出的方法 | |
CN214476334U (zh) | 驱动控制器、驱动控制装置、显示装置及显示系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
CB02 | Change of applicant information | ||
CB02 | Change of applicant information |
Address after: Building 2, Nova Science and Technology Park, No. 1699 Yunshui 3rd Road, High tech Zone, Xi'an City, Shaanxi Province, 710077 Applicant after: XI'AN NOVASTAR TECH Co.,Ltd. Address before: 710075 DEF101, Zero One Square, Xi'an Software Park, No. 72 Zhangbajie Science and Technology Second Road, Xi'an High-tech Zone, Shaanxi Province Applicant before: XI'AN NOVASTAR TECH Co.,Ltd. |
|
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |