CN116781152A - 一种光线路终端设计验证系统、方法、设备以及存储介质 - Google Patents

一种光线路终端设计验证系统、方法、设备以及存储介质 Download PDF

Info

Publication number
CN116781152A
CN116781152A CN202311071445.4A CN202311071445A CN116781152A CN 116781152 A CN116781152 A CN 116781152A CN 202311071445 A CN202311071445 A CN 202311071445A CN 116781152 A CN116781152 A CN 116781152A
Authority
CN
China
Prior art keywords
logic
design
tested
line terminal
generated
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202311071445.4A
Other languages
English (en)
Other versions
CN116781152B (zh
Inventor
杨思龙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhuhai Xingyun Zhilian Technology Co Ltd
Original Assignee
Zhuhai Xingyun Zhilian Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhuhai Xingyun Zhilian Technology Co Ltd filed Critical Zhuhai Xingyun Zhilian Technology Co Ltd
Priority to CN202311071445.4A priority Critical patent/CN116781152B/zh
Publication of CN116781152A publication Critical patent/CN116781152A/zh
Application granted granted Critical
Publication of CN116781152B publication Critical patent/CN116781152B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/07Arrangements for monitoring or testing transmission systems; Arrangements for fault measurement of transmission systems
    • H04B10/073Arrangements for monitoring or testing transmission systems; Arrangements for fault measurement of transmission systems using an out-of-service signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/0001Selecting arrangements for multiplex systems using optical switching
    • H04Q11/0062Network aspects
    • H04Q11/0067Provisions for optical access or distribution networks, e.g. Gigabit Ethernet Passive Optical Network (GE-PON), ATM-based Passive Optical Network (A-PON), PON-Ring
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/0001Selecting arrangements for multiplex systems using optical switching
    • H04Q11/0062Network aspects
    • H04Q2011/0079Operation or maintenance aspects
    • H04Q2011/0083Testing; Monitoring

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本申请提供了一种光线路终端设计验证系统、方法、设备以及存储介质。所述系统包括:待测试设计,用于提供OLT的硬件逻辑;仿真器,用于提供OLT的软件逻辑、第一模拟设备以及第二模拟设备,软件逻辑用于模拟与OLT的硬件逻辑相关的软硬件交互,第一模拟设备用于对ONU的逻辑功能进行模拟,第二模拟设备用于对ONU的逻辑功能进行模拟;参考信号生成器,用于提供验证OLT的逻辑功能的参考标准;光线路终端设计验证系统基于待测试设计的上行方向的逻辑功能的第一验证结果以及待测试设计的下行方向的逻辑功能的第二验证结果生成联合验证结果,联合验证结果包括待测试设计的硬件逻辑、软件逻辑的验证结果。

Description

一种光线路终端设计验证系统、方法、设备以及存储介质
技术领域
本发明涉及芯片设计领域,尤其涉及一种光线路终端设计验证系统、方法、设备以及存储介质。
背景技术
千兆无源光网络(Gigabit-Capable PON,GPON)技术是基于ITU-TG.984.x标准的最新一代宽带无源光综合接入标准,是实现接入网业务宽带化,综合化的理想技术。GPON系统通常包括光线路终端(Optical Line Terminal,OLT),与用户侧的光网络单元(OpticalNetwork Unitonu,ONU)通信,实现GPON的核心功能和业务。
目前的OLT设计的验证主要是通过用户侧的ONU设备来验证OLT的功能和逻辑是否符合GPON标准协议,能否按协议交互以及功能,带宽是否符合预期。这种上板验证对于已经完备的OLT确实可以实现快速验证,但是对于新开发的OLT的软件逻辑的代码,在前期的问题定位上和功能测试上是效率极低的。
发明内容
本发明实施例提供了一种光线路终端设计验证系统、方法、设备以及存储介质,能够提供在早期就对OLT的硬件逻辑和软件逻辑进行验证。
第一方面,提供了一种光线路终端设计验证系统,包括:
待测试设计,用于提供光线路终端的硬件逻辑;
仿真器,用于提供光线路终端的软件逻辑、第一模拟设备以及第二模拟设备,其中,所述软件逻辑用于模拟与所述光线路终端的硬件逻辑相关的软硬件交互,所述软件逻辑和所述硬件逻辑相互配合实现光线路终端的逻辑功能,所述第一模拟设备用于对光网络单元的逻辑功能进行模拟,所述第二模拟设备用于对网络侧设备的逻辑功能进行模拟;
参考信号生成器,用于提供验证光线路终端的逻辑功能的参考标准;
比较器,用于基于所述待测试设计的上行方向的逻辑功能的第一验证结果以及所述待测试设计的下行方向的逻辑功能的第二验证结果生成联合验证结果,
所述第一验证结果是根据所述参考信号生成器针对所述第一模拟设备产生的光网络单元的第一激励信号生成的第一参考标准,以及,所述第一模拟设备产生的光网络单元的第一激励信号经过所述待测试设计而被所述第二模拟设备接收所生成的反馈进行比较生成的;
所述第二验证结果是根据所述参考信号生成器对所述第二模拟设备产生的网络侧设备的第二激励信号生成的第二参考标准,以及,所述第二模拟设备产生的网络侧设备的第二激励信号经过所述待测试设计而被所述第一模拟设备接收所生成的反馈进行比较生成的;
所述联合验证结果包括所述待测试设计的硬件逻辑的验证结果,以及,所述待测试设计的软件逻辑的验证结果。
在一些可能的设计中,所述第一模拟设备用于模拟光网络单元按时分信息插帧、传输汇聚层成帧、千兆无源光网络封装模式切片、加扰、通过接收帧同步信息将缓存的数据消息按照时间信息在指定位置和指定时刻,按照带宽映射(Bandwidth mapping,BWMAP)对应的带宽信息发送、发送下行响应消息中的一种或者多种以作为所述第一激励信号,所述下行响应消息包括物理层操作管理和维护消息以及光网络单元管理控制接口消息中的一种或者多种;
所述第二模拟设备用于模拟网络侧设备对光线路终端上传的数据进行接收、对所述下行响应消息进行接收和校验,对寄存器读写响应进行解析中的一种或者多种。
在一些可能的设计中,所述第二模拟设备用于模拟符合网络侧设备发送数据消息,寄存器带内配置消息,控制通道消息中的一种或者多种以作为所述第二激励信号;所述控制通道消息包括物理层操作管理和维护消息、光网络单元管理控制接口消息、寄存器访问以及事件上报中的一种或者多种;
所述第一模拟设备用于模拟光网络单元定帧、解析、校验,拼包、接收下行的帧同步信息并将帧同步信息用于上行的帧同步以及时分复用中的一种或者多种。
在一些可能的设计中,参考信号生成器用于在上行方向收到的突发帧进行定帧,整帧解扰,传输汇聚层解析校验,从而生成标准的物理层操作管理和维护消息,通过报头错误控制校验算法来确定千兆无源光网络封装模式帧的帧头,提取被封装帧的帧信息来组帧从而生成标准的数据消息以及光网络单元管理控制接口消息以作为所述第一参考标准;
参考信号生成器用于在下行方向对数据消息进行提取以及包长过滤,对物理层操作管理和维护消息以及光网络单元管理控制接口消息进行提取和判断,从而输出标准的数据消息,标准的物理层操作管理和维护消息和光网络单元管理控制接口消息以及作为第二参考标准。
在一些可能的设计中,所述第一参考标准以及所述第一模拟设备产生的光网络单元的第一激励信号经过所述待测试设计而被所述第二模拟设备接收所生成的反馈之间的比较包括对数据消息、物理层操作管理和维护消息、光网络单元管理控制接口消息中的一种或者多种进行比较;
第二参考标准以及所述第二模拟设备产生的网络侧设备的第二激励信号经过所述待测试设计而被所述第一模拟设备接收所生成的反馈之间的比较包括对数据消息、物理层操作管理和维护消息、光网络单元管理控制接口消息中的一种或者多种进行比较。
在一些可能的设计中,所述联合验证结果用于定位和修复所述光线路终端的硬件逻辑和所述光线路终端的软件逻辑中的错误。
在一些可能的设计中,所述待测试设计提供的所述光线路终端的硬件逻辑对应光线路终端芯片的逻辑功能,所述光线路终端芯片是现场可编程逻辑门阵列芯片或者专用集成电路芯片或者数据处理器。
在一些可能的设计中,所述仿真器是快速仿真器,所述待测试设计与所述仿真器之间按照千兆无源光网络标准协议进行数据传输。
第二方面,提供了一种光线路终端设计验证方法,包括:
通过待测试设计提供光线路终端的硬件逻辑;
通过仿真器提供光线路终端的软件逻辑、第一模拟设备以及第二模拟设备,其中,所述软件逻辑用于模拟与所述光线路终端的硬件逻辑相关的软硬件交互,所述软件逻辑和所述硬件逻辑相互配合实现光线路终端的逻辑功能,所述第一模拟设备用于对光网络单元的逻辑功能进行模拟,所述第二模拟设备用于对网络侧设备的逻辑功能进行模拟;
通过参考信号生成器提供验证光线路终端的逻辑功能的参考标准;
通过比较器基于所述待测试设计的上行方向的逻辑功能的第一验证结果以及所述待测试设计的下行方向的逻辑功能的第二验证结果生成联合验证结果,
所述第一验证结果是根据所述参考信号生成器针对所述第一模拟设备产生的光网络单元的第一激励信号生成的第一参考标准,以及,所述第一模拟设备产生的光网络单元的第一激励信号经过所述待测试设计而被所述第二模拟设备接收所生成的反馈进行比较生成的;
所述第二验证结果是根据所述参考信号生成器对所述第二模拟设备产生的网络侧设备的第二激励信号生成的第二参考标准,以及,所述第二模拟设备产生的网络侧设备的第二激励信号经过所述待测试设计而被所述第一模拟设备接收所生成的反馈进行比较生成的;
所述联合验证结果包括所述待测试设计的硬件逻辑的验证结果,以及,所述待测试设计的软件逻辑的验证结果。
第三方面,提供了一种计算机设备,所述计算机设备包括存储器、处理器及存储在所述存储器上并可在所述处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现根据第二方面所述的方法。
第四方面,提供了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机指令,当所述计算机指令在计算机设备上运行时使得所述计算机设备执行根据第二方面所述的方法。
附图说明
为了更清楚地说明本发明实施例或背景技术中的技术方案,下面将对本发明实施例或背景技术中所需要使用的附图进行说明。
图1是本申请提供的一种OLT设计验证系统的结构示意图;
图2是本申请提供的一种OLT设计验证方法的流程图;
图3是本申请提供的一种计算设备的结构示意图。
具体实施方式
下面结合本发明实施例中的附图对本发明实施例进行描述。本发明的实施方式部分使用的术语仅用于对本发明的具体实施例进行解释,而非旨在限定本发明。
参见图1,图1是本申请提供的一种OLT设计验证系统的结构示意图。如图1所示,本申请的OLT设计验证系统,包括待测试设计110、仿真器、参考信号生成器130以及比较器140。
待测试设计110用于提供光线路终端的硬件逻辑。在一具体的实施例中,待测试设计110提供的光线路终端的硬件逻辑对应光线路终端芯片的逻辑功能。光线路终端芯片是现场可编程逻辑门阵列芯片(Field-Programmable Gate Array,FPGA)或者专用集成电路芯片(Application Specific Integrated Circuit,ASIC)或者数据处理器(DataProcessing Unit,DPU)中一种或者多种的组合。
仿真器可以是快速仿真器(Quick Emulator,QEMU)或者其他合适的虚拟化模拟器,用于提供光线路终端的软件逻辑、第一模拟设备121以及第二模拟设备122,其中,软件逻辑用于模拟与光线路终端的硬件逻辑相关的软硬件交互,软件逻辑和硬件逻辑相互配合实现光线路终端的逻辑功能。第一模拟设备121用于对光网络单元的逻辑功能进行模拟,第二模拟设备122用于对网络侧设备的逻辑功能进行模拟。网络侧设备可以是路由器、交换机等等。在上行方向上,第一模拟设备121用于模拟光网络单元按时分信息插帧、传输汇聚层(TC)成帧、千兆无源光网络封装模式(GPON Encapsulation Mode,GEM)切片、加扰、通过接收帧同步信息将缓存的数据消息按照时间信息在指定位置和指定时刻,按照BWMAP对应的带宽信息发送、发送下行响应消息中的一种或者多种以作为第一激励信号。下行响应消息包括物理层操作管理和维护(Physical Layer Operations Administration andMaintenance ,PLOAM)消息以及光网络单元管理控制接口(ONU Management and ControlInterface,OMCI)消息中的一种或者多种。相应地,第二模拟设备122用于模拟网络侧设备对光线路终端上传的数据进行接收、对下行响应消息进行接收和校验,对寄存器读写响应进行解析中的一种或者多种。在下行方向上,第二模拟设备122用于模拟符合网络侧设备发送数据消息,寄存器带内配置消息,控制通道消息中的一种或者多种以作为所述第二激励信号;控制通道消息包括PLOAM消息、OMCI消息、寄存器访问以及事件上报中的一种或者多种。相应地,第一模拟设备121用于模拟光网络单元定帧、解析、校验,拼包、接收下行的帧同步信息并将帧同步信息用于上行的帧同步以及时分复用中的一种或者多种。仿真器可以提供的模拟设备的数量和类型都是可以根据实际需要进行设定的,此处不作具体限定。
参考信号生成器130用于提供验证光线路终端的逻辑功能的参考标准。在上行方向上,参考信号生成器130收到的突发帧(burst)进行定帧,整帧解扰,传输汇聚层(TC) ,从而生成PLOAM消息,通过报头错误控制(header error control,HEC)校验算法来确定千兆无源光网络封装模式(GPON Encapsulation Mode,GEM)帧的帧头,提取被封装帧的帧信息来组帧从而生成标准的数据消息以及光网络单元管理控制接口消息以作为第一参考标准。在下行方向上,参考信号生成器对数据消息进行提取以及包长过滤,对PLOAM消息以及OMCI消息进行提取和判断,从而输出标准的数据消息,标准的PLOAM消息和OMCI消息以作为第二参考标准。
比较器140用于根据参考信号生成器针对第一模拟设备产生的光网络单元的第一激励信号生成的第一参考标准,以及,第一模拟设备产生的光网络单元的第一激励信号经过待测试设计而被第二模拟设备接收所生成的反馈进行比较生成第一验证结果;根据参考信号生成器对第二模拟设备产生的网络侧设备的第二激励信号生成的第二参考标准,以及,第二模拟设备产生的网络侧设备的第二激励信号经过待测试设计而被第一模拟设备接收所生成的反馈进行比较生成第二验证结果;基于待测试设计的上行方向的逻辑功能的第一验证结果以及待测试设计的下行方向的逻辑功能的第二验证结果生成联合验证结果。其中,联合验证结果包括待测试设计的硬件逻辑的验证结果,以及,待测试设计的软件逻辑的验证结果。该联合验证结果用于定位和修复光线路终端的硬件逻辑和光线路终端的软件逻辑中的错误。
上述方案中,是以参考信号生成器130以及比较器140是独立于仿真器为例进行说明的,在实际应用中,参考信号生成器130以及比较器140中的一个或者多个可以是集成于仿真器中的,并且,参考信号生成器130以及比较器140中的一个或者多个可以是硬件装置,参考信号生成器130以及比较器140中的一个或者多个也可以是软件模块,此处不作具体限定。
在下行方向上,第二模拟设备122和第一模拟设备121分别对网络侧设备发送第二激励信号进行模拟的以及对光网络单元接收待测试设计上传的信号进行模拟具体包括:
第二模拟设备122中设置网络发送代理。其中,网络发送代理中的队列包含数据消息的数据包、PLOAM消息的数据包、OMCI消息的数据包、寄存器带内配置的数据包等等中的一种或者多种。(寄存器带内配置是通过带内进行配置,而不是寄存器模型通过cif配置给每个模块)。因此,网络发送代理可以发送多种类型的消息,需要按照类型定义事务(transaction)和发送,从而实现随机混合发送各种类型的消息。在发送前需要针对每种类型的消息完成对应的校验填充。例如,PLOAM消息需要进行crc8校验,OMCI消息需要进行crc32校验。另外,寄存器带内配置需按照控制通道消息格式定义。在发送时,可以将上述消息承载在以太网的报文格式上发送,最后在post_randomize阶段完成帧校验序列(FrameCheck Sequence,FCS)校验,再打包成字节流通过网络发送驱动发送到GPON系统2.5G的hisgmii接口上。
第一模拟设备121中设置有ONU接收代理。其中,ONU代理需要模拟ONU实现单字节滑窗定帧,整帧解扰,Iden域解析,PLOAM校验,BIP校验,BWMAP提取和解析,PLEND域解析。
单字节滑窗定帧是指下行每个GTC帧的物理同步字段,从每个PCBd开始,系统可以通过这个Psyn(OxB6AB31E0)来找到帧起始,通过单字节滑窗确定每个GTC帧的起始位置,进而对从Psync起始的(不包含Psync)的整帧解扰(19440字节-4字节)。
整帧解扰是通过帧同步置乱多项式处理,多项式为x7+x6+1,系统通过相同的多项式算法解扰整帧得到原始数据的IDENT域,PLOAM,BIP,带宽映射信息(BWMAP),PLEND和GEM帧。其中,
IDENT域中包含FEC标志和下行帧计数器,FEC标志指示下行是否使用FEC,指示ONU的下行数据在分配过程中计算并插入了FEC奇偶校验码,因此该域段置1。系统需要通过FEC解码才能还原原始数据,此功能是为了防止下行数据在物理层传输出现错误。
PLOAM和BIP是需要ONU接收代理进行校验的,以保证其是待测试设计按照协议算法正确上送。
BWMAP的提取和解析是非常重要的,因为,BWMAP用于包含下行给每一个上行的alloc_id分配的带宽,该带宽以起始时间和结束时间来表示。
PLEND域中的alen域用于判断当前千兆无源光网络传输汇聚层标准(GTC)帧里包含多少个BWMAP,从而利用每一个BWMAP完成上行数据的发送。因此,需要校验和同步BWMAP至上行,校验是通过crc8(多项式x8+x2+x+1)进行校验,同步则是需要将BWMAP从ONU接收代理无延时的传输到ONU发送代理的驱动,同步触发时传输BWMAP。以上处理均为系统模拟ONU对GTC头信息的处理。
GEM帧是在ONU接收代理在处理完GTC头后利用报头错误控制(Header ErrorControl ,HEC)算法(由BCH(39,12,2)代码和单个奇偶校验位组合实现)定帧,采取单字节滑窗方式在gtc_payload中确定的。而OLT在空闲时填充到gtc_payload中的idle_GEM对于HEC算法也是可以校验通过的,这里系统可以使用归一化的处理方式处理idle_GEM和有效的GEM帧,直接采用pli处理,idle_GEM的pli为0。ONU接收代理在处理完GTC头后利用HEC算法定帧,采取单字节滑窗方式,当hec校验通过,使用还原出来的pli来取对应字节数目的数据,若为idle_GEM,则取0字节,不影响后续有效GEM的定帧。并按照分片拼包规则拼包(pti=1表示尾分片),对完整的报文进行FCS校验(crc32的校验多项式为x32+x26+x23+x22+x16+x12+x11+x10+x8+x7+x5+x4+x2+x+1),将校验通过的完整包从ONU接收代理送到比较器140按照无丢包顺序比较模式进行比对。
在上行方向上,第一模拟设备121和第二模拟设备122分别对光网络单元发送第一激励信号进行模拟的以及对网络侧设备接收待测试设计上传的信号进行模拟具体包括:
第一模拟设备121中设置有ONU发送代理。其中,ONU发送代理中的事务(transaction)则需要包含实际中ONU会上送的数据类型,例如,PLOAM消息,数据消息,OMCI消息等等中的一种或者多种。由于ONU接收代理的事务(transaction)包含所有ONU发送代理需要的数据类型,因此,ONU接收代理的数据类型是可以复用的。ONU发送代理继承于ONU接收代理,但是上行发送是以上行burst格式发送,因此还需要将ONU发送代理中的事务(transaction)封装于上行burst数据格式中。上面的下行方向的同步事件将BWMAP从下行传输到上行的ONU发送驱动,ONU发送驱动利用队列存储事件同步过来的BWMAP,按照BWMAP里的时间信息在下一帧的对应位置填充数据,带宽信息则是由起始时间和结束时间共同决定。由于TC中控制数据包的类型,数据包的数量,数据包的包长,对于发送数据比较多,包长比较长的TC,必然存在分配的剩余带宽不满足填充当前一个整包的带宽需求,因此,ONU发送驱动需要模拟ONU完成切片填充的功能。相反对于发送数据比较少,包长比较小的TC,需要使用无效GEM帧来模拟ONU填充带宽。OLT要能正常定帧,识别并过滤ilde_GEM,以及完成有效GEM的拼包。ONU发送驱动按照BWMAP里的带宽信息在完成有效数据切片,填充,无效GEM帧的插入后,需要按照上行burst格式发送,发送前对每一个burst完成burst头填充,包含BIP检验,ind域对应bit位的指示,若BWMAP中的PLOAM和BDRU指示置高,则还需要填充对应的PLOAM和BDRU。上行发送由于也存在物理层传输误码的可能,因此,ONU在上送数据时也可以设置FEC校验,在牺牲一部分带宽的情况下保证降低误码率,这样可以支持更高的比特率和从OLT到ONU更长的传输距离。若系统选择当前burst引入FEC编码,则需要将当前burst的ind域中的FEC字段指示拉高,否则置低。系统的FEC编码功能的引入会减少可用带宽(每255字节带宽包含16字节的冗余码),因此若当前burst包含FEC则需要重新计算实际可用带宽,按实际可用带宽按需将有效数据填充(切片行为是变化的)。TC可以控制上下行独立发包,上下行均通过枚举变量控制发包类型,在用例中控制发包数量,若为数据信息的数据包,还需要控制包长来达到随机混合包类型和包长的目的,上行发包中由于ONU和alloc_id相关联,需要在TC中重载以实现灵活控制GEM帧中的port_id。
第二模拟设备122中设置有网络接收代理。其中,网络接收代理模拟网络侧设备接收报文的组件,模拟实际网络中可能接收OLT的数据,从而可以灵活的构造激励场景。
参见图2,图2是本申请提供的一种OLT设计验证方法的流程图。如图2所示,本实施例的OLT设计验证方法,包括:
S101:通过待测试设计提供光线路终端的硬件逻辑。
在一些可能的实施例中,待测试设计用于提供光线路终端的硬件逻辑。在一具体的实施例中,待测试设计提供的光线路终端的硬件逻辑对应光线路终端芯片的逻辑功能。光线路终端芯片是现场可编程逻辑门阵列芯片(Field-Programmable Gate Array,FPGA)或者专用集成电路芯片(Application Specific Integrated Circuit,ASIC)或者数据处理器(Data Processing Unit,DPU)中一种或者多种的组合。
在一些可能的实施例中,光线路终端为符合GPON协议光线路终端,可以与同样符合GPON协议的光网络单元进行通讯。
S102:通过仿真器提供光线路终端的软件逻辑、第一模拟设备以及第二模拟设备。
在一些可能的实施例中,仿真器可以是快速仿真器或者其他合适的虚拟化模拟器,用于提供光线路终端的软件逻辑、第一模拟设备以及第二模拟设备。
在一些可能的实施例中,软件逻辑用于模拟与光线路终端的硬件逻辑相关的软硬件交互。软件逻辑和硬件逻辑相互配合实现光线路终端的逻辑功能。
在一些可能的实施例中,第一模拟设备用于对光网络单元的逻辑功能进行模拟。第一模拟设备对于光网络单元的逻辑功能进行模拟包括:对光网络单元发送第一激励信号的模拟,也包括对光网络单元接收待测试设计发送的信号的模拟。
第一模拟设备中设置有ONU接收代理对光网络单元接收待测试设计发送的信号进行模拟。其中,ONU代理需要模拟ONU实现单字节滑窗定帧,整帧解扰,Iden域解析,PLOAM校验,BIP校验,BWMAP提取和解析,PLEND域解析。
单字节滑窗定帧是指下行每个GTC帧的物理同步字段,从每个PCBd开始,系统可以通过这个Psyn(OxB6AB31E0)来找到帧起始,通过单字节滑窗确定每个GTC帧的起始位置,进而对从Psync起始的(不包含Psync)的整帧解扰(19440字节-4字节)。
整帧解扰是通过帧同步置乱多项式处理,多项式为x7+x6+1,系统通过相同的多项式算法解扰整帧得到原始数据的IDENT域,PLOAM,BIP,带宽映射信息(BWMAP),PLEND和GEM帧。其中,
IDENT域中包含FEC标志和下行帧计数器,FEC标志指示下行是否使用FEC,指示ONU的下行数据在分配过程中计算并插入了FEC奇偶校验码,因此该域段置1。系统需要通过FEC解码才能还原原始数据,此功能是为了防止下行数据在物理层传输出现错误。
PLOAM和BIP是需要ONU接收代理进行校验的,以保证其是待测试设计按照协议算法正确上送。
BWMAP的提取和解析是非常重要的,因为,BWMAP用于包含下行给每一个上行的alloc_id分配的带宽,该带宽以起始时间和结束时间来表示。
PLEND域中的alen域用于判断当前GTC帧里包含多少个BWMAP,从而利用每一个BWMAP完成上行数据的发送。因此,需要校验和同步BWMAP至上行,校验是通过crc8(多项式x8+x2+x+1)进行校验,同步则是需要将BWMAP从ONU接收代理无延时的传输到ONU发送代理的驱动,同步触发时传输BWMAP。以上处理均为系统模拟ONU对GTC头信息的处理。
GEM帧是在ONU接收代理在处理完GTC头后利用报头错误控制(Header ErrorControl ,HEC)算法(由BCH(39,12,2)代码和单个奇偶校验位组合实现)定帧,采取单字节滑窗方式在gtc_payload中确定的。而OLT在空闲时填充到gtc_payload中的idle_GEM对于HEC算法也是可以校验通过的,这里系统可以使用归一化的处理方式处理idle_GEM和有效的GEM帧,直接采用pli处理,idle_GEM的pli为0。ONU接收代理在处理完GTC头后利用HEC算法定帧,采取单字节滑窗方式,当hec校验通过,使用还原出来的pli来取对应字节数目的数据,若为idle_GEM,则取0字节,不影响后续有效GEM的定帧。并按照分片拼包规则拼包(pti=1表示尾分片),对完整的报文进行FCS校验(crc32的校验多项式为x32+x26+x23+x22+x16+x12+x11+x10+x8+x7+x5+x4+x2+x+1),将校验通过的完整包从ONU接收代理送到比较器140按照无丢包顺序比较模式进行比对。
第一模拟设备中设置有ONU发送代理对光网络单元发送第一激励信号进行模拟。其中,ONU发送代理中的事务(transaction)则需要包含实际中ONU会上送的数据类型,例如,PLOAM消息,数据消息,OMCI消息等等中的一种或者多种。由于ONU接收代理的事务(transaction)包含所有ONU发送代理需要的数据类型,因此,ONU接收代理的数据类型是可以复用的。ONU发送代理继承于ONU接收代理,但是上行发送是以上行burst格式发送,因此还需要将ONU发送代理中的事务(transaction)封装于上行burst数据格式中。上面的下行方向的同步事件将BWMAP从下行传输到上行的ONU发送驱动,ONU发送驱动利用队列存储事件同步过来的BWMAP,按照BWMAP里的时间信息在下一帧的对应位置填充数据,带宽信息则是由起始时间和结束时间共同决定。由于TC中控制数据包的类型,数据包的数量,数据包的包长,对于发送数据比较多,包长比较长的TC,必然存在分配的剩余带宽不满足填充当前一个整包的带宽需求,因此,ONU发送驱动需要模拟ONU完成切片填充的功能。相反对于发送数据比较少,包长比较小的TC,需要使用无效GEM帧来模拟ONU填充带宽。OLT要能正常定帧,识别并过滤ilde_GEM,以及完成有效GEM的拼包。ONU发送驱动按照BWMAP里的带宽信息在完成有效数据切片,填充,无效GEM帧的插入后,需要按照上行burst格式发送,发送前对每一个burst完成burst头填充,包含BIP检验,ind域对应bit位的指示,若BWMAP中的PLOAM和BDRU指示置高,则还需要填充对应的PLOAM和BDRU。上行发送由于也存在物理层传输误码的可能,因此,ONU在上送数据时也可以设置FEC校验,在牺牲一部分带宽的情况下保证降低误码率,这样可以支持更高的比特率和从OLT到ONU更长的传输距离。若系统选择当前burst引入FEC编码,则需要将当前burst的ind域中的FEC字段指示拉高,否则置低。系统的FEC编码功能的引入会减少可用带宽(每255字节带宽包含16字节的冗余码),因此若当前burst包含FEC则需要重新计算实际可用带宽,按实际可用带宽按需将有效数据填充(切片行为是变化的)。TC可以控制上下行独立发包,上下行均通过枚举变量控制发包类型,在用例中控制发包数量,若为数据信息的数据包,还需要控制包长来达到随机混合包类型和包长的目的,上行发包中由于ONU和alloc_id相关联,需要在TC中重载以实现灵活控制GEM帧中的port_id。
在一些可能的实施例中,第二模拟设备用于对网络侧设备的逻辑功能进行模拟。第二模拟设备对于网络侧设备的逻辑功能进行模拟包括:对网络侧设备发送第二激励信号的模拟,也包括对网络侧设备接收待测试设计发送的信号的模拟。
第二模拟设备中设置网络发送代理对网络侧设备发送第二激励信号进行模拟。其中,网络发送代理中的队列包含数据消息的数据包、PLOAM消息的数据包、OMCI消息的数据包、寄存器带内配置的数据包等等中的一种或者多种。(寄存器带内配置是通过带内进行配置,而不是寄存器模型通过cif配置给每个模块)。因此,网络发送代理可以发送多种类型的消息,需要按照类型定义事务(transaction)和发送,从而实现随机混合发送各种类型的消息。在发送前需要针对每种类型的消息完成对应的校验填充。例如,PLOAM消息需要进行crc8校验,OMCI消息需要进行crc32校验。另外,寄存器带内配置需按照控制通道消息格式定义。在发送时,可以将上述消息承载在以太网的报文格式上发送,最后在post_randomize阶段完成帧校验序列(Frame Check Sequence,FCS)校验,再打包成字节流通过网络发送驱动发送到GPON系统2.5G的hisgmii接口上。
第二模拟设备中设置网络接收代理对网络侧设备接收待测试设计发送的信号进行模拟。其中,网络接收代理模拟网络侧设备接收报文的组件,模拟实际网络中可能接收OLT的数据,从而可以灵活的构造激励场景。
S103:通过参考信号生成器提供验证光线路终端的逻辑功能的参考标准。
在一些可能的实施例中,在上行方向上,参考信号生成器用于将收到的突发帧进行定帧,整帧解扰,传输汇聚层解析校验,从而生成标准的物理层操作管理和维护消息,通过报头错误控制校验算法来确定千兆无源光网络封装模式帧的帧头,提取被封装帧的帧信息来组帧从而生成标准的数据消息以及光网络单元管理控制接口消息以作为所述第一参考标准。在下行方向上,参考信号生成器对数据消息进行提取以及包长过滤,对PLOAM消息以及OMCI消息进行提取和判断,从而输出标准的数据消息,标准的PLOAM消息和OMCI消息以及作为第二参考标准。
S104:通过比较器基于所述待测试设计的上行方向的逻辑功能的第一验证结果以及所述待测试设计的下行方向的逻辑功能的第二验证结果生成联合验证结果。
在一些可能的实施例中,第一验证结果是根据所述参考信号生成器针对所述第一模拟设备产生的光网络单元的第一激励信号生成的第一参考标准,以及,所述第一模拟设备产生的光网络单元的第一激励信号经过所述待测试设计而被所述第二模拟设备接收所生成的反馈进行比较生成的;
在一些可能的实施例中,第二验证结果是根据所述参考信号生成器对所述第二模拟设备产生的网络侧设备的第二激励信号生成的第二参考标准,以及,所述第二模拟设备产生的网络侧设备的第二激励信号经过所述待测试设计而被所述第一模拟设备接收所生成的反馈进行比较生成的;
在一些可能的实施例中,联合验证结果包括所述待测试设计的硬件逻辑的验证结果,以及,所述待测试设计的软件逻辑的验证结果,因此,可以实现快速定位错误并进行修复,有助于早期发现软硬件交互问题、软件问题、硬件问题还有逻辑内部的问题。
参见图3,图3是本申请实施例提供的一种计算设备的结构示意图,该计算设备400包括:一个或者多个处理器410、通信接口420以及存储器430。所述处理器410、通信接口420
以及存储器430通过总线440相互连接。可选地,该计算设备400还可以包括输入/输出接口450,输入/输出接口450连接有输入/输出设备,用于接收用户设置的参数等。该计算设备400能够用于实现上述的本申请实施例中设备实施例或者系统实施例的部分或者全部功能;处理器410还能够用于实现上述的本申请实施例中方法实施例的部分或者全部操作步骤。例如,该计算设备400执行各种操作的具体实现可参照上述实施例中的具体细节,如处理器410用于执行上述方法实施例中部分或者全部步骤或者上述方法实施例中的部分或者全部操作。再例如,本申请实施例中,计算设备400可用于实现上述装置实施例中一个或者多个部件的部分或者全部功能,此外通信接口420具体可用于为了实现这些装置、部件的功能所必须的通讯功能等,以及处理器410具体可用于为了实现这些装置、部件的功能所必须的处理功能等。
应当理解的是,图3的计算设备400可以包括一个或者多个处理器410,并且多个处理器410可以按照并行化连接方式、串行化连接方式、串并行连接方式或者任意连接方式来协同提供处理能力,或者多个处理器410可以构成处理器序列或者处理器阵列,或者多个处理器410之间可以分成主处理器和辅助处理器,或者多个处理器410之间可以具有不同的架构如采用异构计算架构。另外,图3所示的计算设备400,相关的结构性描述及功能性描述是示例性且非限制性的。在一些示例性实施例中,计算设备400可以包括比图3所示的更多或更少的部件,或者组合某些部件,或者拆分某些部件,或者具有不同的部件布置。
处理器410可以有多种具体实现形式,例如处理器410可以包括中央处理器(central processingunit,CPU)、图形处理器(graphic processing unit,GPU)、神经网络处理器(neural-networkprocessing unit,NPU)、张量处理器(tensor processing unit,TPU)或数据处理器(data processing unit,DPU)等一种或多种的组合,本申请实施例不做具体限定。处理器410还可以是单核处理器或多核处理器。处理器410可以由CPU和硬件芯片的组合。上述硬件芯片可以是专用集成电路(application-specificintegrated circuit,ASIC),可编程逻辑器件(programmable logicdevice,PLD)或其组合。上述PLD可以是复杂可编程逻辑器件(complexprogrammable logic device,CPLD),现场可编程逻辑门阵列(field-programmable gate array,FPGA),通用阵列逻辑(generic array logic,GAL)或其任意组合。处理器410也可以单独采用内置处理逻辑的逻辑器件来实现,例如FPGA或数字信号处理器(digital signal processor,DSP)等。通信接口420可以为有线接口或无线接口,用于与其他模块或设备进行通信,有线接口可以是以太接口、局域互联网络(localinterconnect network,LIN)等,无线接口可以是蜂窝网络接口或使用无线局域网接口等。
存储器430可以是非易失性存储器,例如,只读存储器(read-onlymemory,ROM)、可编程只读存储器(programmable ROM,PROM)、可擦除可编程只读存储器(erasable PROM,EPROM)、电可擦除可编程只读存储器(electricallyEPROM,EEPROM)或闪存。存储器430也可以是易失性存储器,易失性存储器可以是随机存取存储器(randomaccess memory,RAM),其用作外部高速缓存。通过示例性但不是限制性说明,许多形式的RAM可用,例如静态随机存取存储器(static RAM,SRAM)、动态随机存取存储器(dynamic RAM,DRAM)、同步动态随机存取存储器(synchronous DRAM,SDRAM)、双倍数据速率同步动态随机存取存储器(doubledatarate SDRAM,DDRSDRAM)、增强型同步动态随机存取存储器(enhanced SDRAM,ESDRAM)、同步连接动态随机存取存储器(synchlink DRAM,SLDRAM)和直接内存总线随机存取存储器(direct rambus RAM,DR RAM)。存储器430也可用于存储程序代码和数据,以便于处理器410调用存储器430中存储的程序代码执行上述方法实施例中的部分或者全部操作步骤,或者执行上述设备实施例中的相应功能。此外,计算设备400可能包含相比于图3展示的更多或者更少的组件,或者有不同的组件配置方式。
总线440可以是快捷外设部件互连标准(peripheral component interconnectexpress,PCIe)总线,或扩展工业标准结构(extended industry standard architecture,EISA)总线、统一总线(unified bus,Ubus或UB)、计算机快速链接(compute express link,CXL)、缓存一致互联协议(cache coherentinterconnect for accelerators,CCIX)等。总线440可以分为地址总线、数据总线、控制总线等。总线440除包括数据总线之外,还可以包括电源总线、控制总线和状态信号总线等。但是为了清楚说明起见,图3中仅用一条粗线表示,但并不表示仅有一根总线或一种类型的总线。
本申请实施例还提供一种系统,该系统包括多个计算设备,每个计算设备的结构可以参照上述的计算设备的结构。该系统可实现的功能或者操作可以参照上述方法实施例中的具体实现步骤和/或上述装置实施例中所描述的具体功能,在此不再赘述。本申请实施例还提供一种计算机可读存储介质,所述计算机可读存储介质中存储有计算机指令,当所述计算机指令在计算机设备(如一个或者多个处理器)上运行时可以实现上述方法实施例中的方法步骤。所述计算机可读存储介质的处理器在执行上述方法步骤的具体实现可参照上述方法实施例中所描述的具体操作和/或上述装置实施例中所描述的具体功能,在此不再赘述。本申请实施例还提供一种计算机程序产品,所述计算机程序产品包括存储在计算机可读存储介质上的指令,当所述指令在计算机设备上运行时使得所述计算机设备执行上述方法实施例中的方法步骤。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者任意组合来实现。当使用软件实现时,可以全部或者部分地以计算机程序产品的形式实现。所述计算机程序产品包括一个或多个计算机指令,在计算机上加载和执行所述计算机程序指令时,全部或部分地产生按照本发明实施例所述的流程或功能。所述计算机可以是通用计算机、专用计算机、计算机网络或其他可编程装置。所述计算机指令可存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一个计算机可读存储介质传输,例如,所述计算机指令可以从一个网络站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线)或无线(例如红外、微波等)方式向另一个网络站点、计算机、服务器或数据中心进行传输。所述计算机可读存储介质可以是计算机能够存取的任何可用介质,也可以是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。所述可用介质可以是磁性介质(例如软盘、硬盘、磁带等)、光介质(例如DVD等)、或者半导体介质(例如固态硬盘)等等。
在上述实施例中,对各个实施例的描述各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。

Claims (11)

1.一种光线路终端设计验证系统,其特征在于,包括:
待测试设计,用于提供光线路终端的硬件逻辑;
仿真器,用于提供光线路终端的软件逻辑、第一模拟设备以及第二模拟设备,其中,所述软件逻辑用于模拟与所述光线路终端的硬件逻辑相关的软硬件交互,所述软件逻辑和所述硬件逻辑相互配合实现光线路终端的逻辑功能,所述第一模拟设备用于对光网络单元的逻辑功能进行模拟,所述第二模拟设备用于对网络侧设备的逻辑功能进行模拟;
参考信号生成器,用于提供验证光线路终端的逻辑功能的参考标准;
比较器,用于基于所述待测试设计的上行方向的逻辑功能的第一验证结果以及所述待测试设计的下行方向的逻辑功能的第二验证结果生成联合验证结果,
所述第一验证结果是根据所述参考信号生成器针对所述第一模拟设备产生的光网络单元的第一激励信号生成的第一参考标准,以及,所述第一模拟设备产生的光网络单元的第一激励信号经过所述待测试设计而被所述第二模拟设备接收所生成的反馈进行比较生成的;
所述第二验证结果是根据所述参考信号生成器对所述第二模拟设备产生的网络侧设备的第二激励信号生成的第二参考标准,以及,所述第二模拟设备产生的网络侧设备的第二激励信号经过所述待测试设计而被所述第一模拟设备接收所生成的反馈进行比较生成的;
所述联合验证结果包括所述待测试设计的硬件逻辑的验证结果,以及,所述待测试设计的软件逻辑的验证结果。
2.根据权利要求1所述的系统,其特征在于,
所述第一模拟设备用于模拟光网络单元按时分信息插帧、传输汇聚层成帧、千兆无源光网络封装模式切片、加扰、通过接收帧同步信息将缓存的数据消息按照时间信息在指定位置和指定时刻,按照带宽映射信息对应的带宽信息发送、发送下行响应消息中的一种或者多种以作为所述第一激励信号,所述下行响应消息包括物理层操作管理和维护消息以及光网络单元管理控制接口消息中的一种或者多种;
所述第二模拟设备用于模拟网络侧设备对光线路终端上传的数据进行接收、对所述下行响应消息进行接收和校验,对寄存器读写响应进行解析中的一种或者多种。
3.根据权利要求1所述的系统,其特征在于,
所述第二模拟设备用于模拟符合网络侧设备发送数据消息,寄存器带内配置消息,控制通道消息中的一种或者多种以作为所述第二激励信号;所述控制通道消息包括物理层操作管理和维护消息、光网络单元管理控制接口消息、寄存器访问以及事件上报中的一种或者多种;
所述第一模拟设备用于模拟光网络单元定帧、解析、校验,拼包、接收下行的帧同步信息并将帧同步信息用于上行的帧同步以及时分复用中的一种或者多种。
4.根据权利要求1所述的系统,其特征在于,
参考信号生成器用于在上行方向收到的突发帧进行定帧,整帧解扰,传输汇聚层解析校验,从而生成标准的物理层操作管理和维护消息,通过报头错误控制校验算法来确定千兆无源光网络封装模式帧的帧头,提取被封装帧的帧信息来组帧从而生成标准的数据消息以及光网络单元管理控制接口消息以作为所述第一参考标准;
参考信号生成器用于在下行方向对数据消息进行提取以及包长过滤,对物理层操作管理和维护消息以及光网络单元管理控制接口消息进行提取和判断,从而输出标准的数据消息,标准的物理层操作管理和维护消息和光网络单元管理控制接口消息以及作为第二参考标准。
5.根据权利要求4所述的系统,其特征在于,
所述第一参考标准以及所述第一模拟设备产生的光网络单元的第一激励信号经过所述待测试设计而被所述第二模拟设备接收所生成的反馈之间的比较包括对数据消息、物理层操作管理和维护消息、光网络单元管理控制接口消息中的一种或者多种进行比较;
第二参考标准以及所述第二模拟设备产生的网络侧设备的第二激励信号经过所述待测试设计而被所述第一模拟设备接收所生成的反馈之间的比较包括对数据消息、物理层操作管理和维护消息、光网络单元管理控制接口消息中的一种或者多种进行比较。
6.根据权利要求1-5任一项所述的系统,其特征在于,所述联合验证结果用于定位和修复所述光线路终端的硬件逻辑和所述光线路终端的软件逻辑中的错误。
7.根据权利要求1-5任一项所述的系统,其特征在于,所述待测试设计所提供的所述光线路终端的硬件逻辑对应光线路终端芯片的逻辑功能,所述光线路终端芯片是现场可编程逻辑门阵列芯片或者专用集成电路芯片或者数据处理器。
8.根据权利要求1-5任一项所述的系统,其特征在于,所述仿真器是快速仿真器,所述待测试设计与所述仿真器之间按照千兆无源光网络标准协议进行数据传输。
9.一种光线路终端设计验证方法,其特征在于,包括:
通过待测试设计提供光线路终端的硬件逻辑;
通过仿真器提供光线路终端的软件逻辑、第一模拟设备以及第二模拟设备,其中,所述软件逻辑用于模拟与所述光线路终端的硬件逻辑相关的软硬件交互,所述软件逻辑和所述硬件逻辑相互配合实现光线路终端的逻辑功能,所述第一模拟设备用于对光网络单元的逻辑功能进行模拟,所述第二模拟设备用于对网络侧设备的逻辑功能进行模拟;
通过参考信号生成器提供验证光线路终端的逻辑功能的参考标准;
通过比较器基于所述待测试设计的上行方向的逻辑功能的第一验证结果以及所述待测试设计的下行方向的逻辑功能的第二验证结果生成联合验证结果,
所述第一验证结果是根据所述参考信号生成器针对所述第一模拟设备产生的光网络单元的第一激励信号生成的第一参考标准,以及,所述第一模拟设备产生的光网络单元的第一激励信号经过所述待测试设计而被所述第二模拟设备接收所生成的反馈进行比较生成的;
所述第二验证结果是根据所述参考信号生成器对所述第二模拟设备产生的网络侧设备的第二激励信号生成的第二参考标准,以及,所述第二模拟设备产生的网络侧设备的第二激励信号经过所述待测试设计而被所述第一模拟设备接收所生成的反馈进行比较生成的;
所述联合验证结果包括所述待测试设计的硬件逻辑的验证结果,以及,所述待测试设计的软件逻辑的验证结果。
10.一种计算机设备,其特征在于,所述计算机设备包括存储器、处理器及存储在所述存储器上并可在所述处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现根据权利要求9所述的方法。
11.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有计算机指令,当所述计算机指令在计算机设备上运行时使得所述计算机设备执行根据权利要求9所述的方法。
CN202311071445.4A 2023-08-24 2023-08-24 一种光线路终端设计验证系统、方法、设备以及存储介质 Active CN116781152B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311071445.4A CN116781152B (zh) 2023-08-24 2023-08-24 一种光线路终端设计验证系统、方法、设备以及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311071445.4A CN116781152B (zh) 2023-08-24 2023-08-24 一种光线路终端设计验证系统、方法、设备以及存储介质

Publications (2)

Publication Number Publication Date
CN116781152A true CN116781152A (zh) 2023-09-19
CN116781152B CN116781152B (zh) 2023-11-17

Family

ID=88013727

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311071445.4A Active CN116781152B (zh) 2023-08-24 2023-08-24 一种光线路终端设计验证系统、方法、设备以及存储介质

Country Status (1)

Country Link
CN (1) CN116781152B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102521444A (zh) * 2011-12-08 2012-06-27 青岛海信信芯科技有限公司 软硬件协同仿真/验证方法及装置
US20140099101A1 (en) * 2012-10-05 2014-04-10 Hassan Elhage Traffic generation and analysis for onu emulation
CN108337581A (zh) * 2018-02-06 2018-07-27 凌云天博光电科技股份有限公司 光线路终端承载能力测试方法、装置、系统
CN111385679A (zh) * 2018-12-29 2020-07-07 创发信息科技(苏州)有限公司 光网络单元自动化测试系统
CN112911422A (zh) * 2019-12-04 2021-06-04 中兴通讯股份有限公司 虚拟光网络单元处理方法、装置、网络设备及存储介质
CN113486625A (zh) * 2021-06-29 2021-10-08 海光信息技术股份有限公司 芯片的验证方法与验证系统
CN114139475A (zh) * 2021-12-07 2022-03-04 上海西井信息科技有限公司 芯片验证方法、系统、设备及存储介质
CN115734104A (zh) * 2021-08-31 2023-03-03 中兴通讯股份有限公司 通道占用检测与防护方法、光线路终端、网络及存储介质
CN116028292A (zh) * 2023-02-28 2023-04-28 珠海星云智联科技有限公司 用于远程直接内存访问仿真验证的仿真验证系统及方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102521444A (zh) * 2011-12-08 2012-06-27 青岛海信信芯科技有限公司 软硬件协同仿真/验证方法及装置
US20140099101A1 (en) * 2012-10-05 2014-04-10 Hassan Elhage Traffic generation and analysis for onu emulation
CN108337581A (zh) * 2018-02-06 2018-07-27 凌云天博光电科技股份有限公司 光线路终端承载能力测试方法、装置、系统
CN111385679A (zh) * 2018-12-29 2020-07-07 创发信息科技(苏州)有限公司 光网络单元自动化测试系统
CN112911422A (zh) * 2019-12-04 2021-06-04 中兴通讯股份有限公司 虚拟光网络单元处理方法、装置、网络设备及存储介质
CN113486625A (zh) * 2021-06-29 2021-10-08 海光信息技术股份有限公司 芯片的验证方法与验证系统
CN115734104A (zh) * 2021-08-31 2023-03-03 中兴通讯股份有限公司 通道占用检测与防护方法、光线路终端、网络及存储介质
CN114139475A (zh) * 2021-12-07 2022-03-04 上海西井信息科技有限公司 芯片验证方法、系统、设备及存储介质
CN116028292A (zh) * 2023-02-28 2023-04-28 珠海星云智联科技有限公司 用于远程直接内存访问仿真验证的仿真验证系统及方法

Also Published As

Publication number Publication date
CN116781152B (zh) 2023-11-17

Similar Documents

Publication Publication Date Title
AU2015395021B2 (en) Framing method and apparatus in passive optical network and system
CN103701553B (zh) 适用于下一代接入的吉比特无源光网络传输汇聚扩展
US5477529A (en) ISDN signal transmission performance monitoring
EP2487822A1 (en) Processing method and device for downlink frame synchronization used in gigabit-capable passive optical network system
CN109981496B (zh) 用于xgpon olt的omci组帧装置及组帧方法
WO2019042475A1 (zh) 数据传输方法及装置
US10798472B2 (en) Data transmission method, data receiving method, optical line terminal and optical network unit
CN116781152B (zh) 一种光线路终端设计验证系统、方法、设备以及存储介质
US20130077961A1 (en) Techniques for generating low rate data patterns compliant with passive optical networks
CN110045972B (zh) Onu在线升级方法和系统
CN108377431B (zh) 一种gpon的网络资源核查方法及其测试系统
US9935707B2 (en) Methods, systems, and computer readable media for providing traffic generation or forwarding device that compensates for skew between electrical lanes in a manner that allows coherent detection of transmitted data
CN110012367B (zh) 用于gpon olt的omci组帧装置及组帧方法
CN111385679B (zh) 光网络单元自动化测试系统
CN114024598A (zh) 前传接口测试方法及装置
CN115549843A (zh) 光业务单元osu信号无损保护方法及装置
CN115085867A (zh) 一种can总线报文的e2e校验方法及装置
CN112713960A (zh) 数据发送方法、接收方法、装置、通信节点及存储介质
TWI797838B (zh) 光網路單元
WO2018001228A1 (zh) 光纤连接检测方法、网络管理服务器及接收端网元和计算机存储介质
CN114374466B (zh) 编码块处理方法及相关设备
CN117041771A (zh) 设备测试方法、测试控制装置、设备测试系统以及介质
Jurcik et al. GPON parser for database analysis
CN110519116B (zh) 循环冗余校验码存储比较模块及交换设备性能测试系统
CN112445659B (zh) 一种多协议高速serdes测试实现方法及系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant