CN116743527A - 一种主从机网络基于电力线收发数据信号的处理方法 - Google Patents

一种主从机网络基于电力线收发数据信号的处理方法 Download PDF

Info

Publication number
CN116743527A
CN116743527A CN202310932102.6A CN202310932102A CN116743527A CN 116743527 A CN116743527 A CN 116743527A CN 202310932102 A CN202310932102 A CN 202310932102A CN 116743527 A CN116743527 A CN 116743527A
Authority
CN
China
Prior art keywords
slave
host
voltage
level state
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310932102.6A
Other languages
English (en)
Inventor
李佳豪
曾小光
蒋荟林
曾羿臣
肖龙光
胡坚珉
吴家富
张立明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yiyue Qihan Shanghai Technology Co ltd
Original Assignee
Yiyue Qihan Shanghai Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yiyue Qihan Shanghai Technology Co ltd filed Critical Yiyue Qihan Shanghai Technology Co ltd
Priority to CN202310932102.6A priority Critical patent/CN116743527A/zh
Publication of CN116743527A publication Critical patent/CN116743527A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40006Architecture of a communication node
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/54Systems for transmission via power distribution lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40006Architecture of a communication node
    • H04L12/40013Details regarding a bus controller
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40006Architecture of a communication node
    • H04L12/40019Details regarding a bus master

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Selective Calling Equipment (AREA)

Abstract

本发明实施例涉及一种主从机网络基于电力线收发数据信号的处理方法,所述方法包括:构建主从机网络;当主机向从机发送高/低电平数据信号时,由主机控制其输出电平状态呈相反的低/高电平状态并以此激活从机在本地完成对应的高/低电平数据信号接收处理;当从机向主机发送高/低电平数据信号时,在确认主机的输出电平状态为高电平状态的前提下,由从机根据数据信号的高/低电平特征在本地完成对应设置并由主机根据主机内电流采样电阻RS的采样电压进行数据信号接收处理。通过本发明可以降低主/从机的实现难度与实现成本。

Description

一种主从机网络基于电力线收发数据信号的处理方法
技术领域
本发明涉及电子电路和通讯技术领域,特别涉及一种主从机网络基于电力线收发数据信号的处理方法。
背景技术
以电力线为数据总线的电子设备只有电源接口、没有冗余的通讯接口,这类电子设备以电力线为数据总线进行数据传输、对应的数据传输协议有电力线载波(Power LineCarrier,PLC)通讯协议、Powerbus总线协议等。我们在实践中发现,类似PLC、Powerbus这样的电力线数据传输协议都是基于调制解调方式实现的,也就是说在主从机电子设备的收发端都要增加对应的信号调制解调模块,而这类信号调制解调模块的实现难度和实现成本都很高。若将这类电子设备应用在短距离、调度简单的运维网络(诸如智能家居、智能楼宇、智能小区等)中其缺点也是明显的:开发周期长、造价高、系统运维成本高。
发明内容
本发明的目的,就是针对现有技术的缺陷,提供一种主从机网络基于电力线收发数据信号的处理方法;构建一个由一个主机和多个从机构成的主从机网络,并基于两条电力线实现主机到各个从机的连接;并为该主从机网络设计一种用于在主从机之间实现高/低电平数据信号收发的处理机制,该处理机制通过发送方(主机/从机)对电力线的状态(输出电平状态/电力线电流状态)进行调控来引发接收方(从机/主机)的电学状态发生对应改变(从机的输入电平状态发生改变/主机的电流采样电阻的电压发生改变)、再由接收方根据改变后的状态在本地确认当前是处于高电平数据信号接收状态还是低电平数据信号接收状态并完成对应的高/低电平数据信号接收。本发明这种处理方式,不用对电力线进行复杂的调制解调操作,可以达到降低主/从机实现难度与实现成本的目的;将以本发明为基础实现的主/从机应用到短距离、调度简单的运维网络(诸如智能家居、智能楼宇、智能小区等)中可以缩短开发周期、降低系统造价和运维成本。
为实现上述目的,本发明实施例提供了一种主从机网络基于电力线收发数据信号的处理方法,所述方法包括:
构建主从机网络;所述主从机网络包括一个主机、多个从机、第一电力线和第二电力线;所述主机包括第一、第二主机接入端,所述第一、第二主机接入端分别与对应的所述第一、第二电力线连接;所述从机包括第一、第二从机接入端,所述第一、第二从机接入端分别与对应的所述第一、第二电力线连接;
当所述主机向所述从机发送高/低电平数据信号时,由所述主机控制其输出电平状态呈相反的低/高电平状态并以此激活所述从机在本地完成对应的高/低电平数据信号接收处理;
当所述从机向所述主机发送高/低电平数据信号时,在确认所述主机的输出电平状态为高电平状态的前提下,由所述从机根据数据信号的高/低电平特征在本地完成对应设置并由所述主机根据主机内电流采样电阻RS的采样电压进行数据信号接收处理。
优选的,所述主机除所述第一、第二主机接入端之外,还包括电源模块、晶振源、主机主控模块、信号处理模块和所述电流采样电阻RS
所述电源模块分别与所述晶振源、所述主机主控模块和所述信号处理模块连接;所述电源模块用于分别向所述晶振源、所述主机主控模块和所述信号处理模块供电;
所述晶振源与所述主机主控模块连接;所述晶振源用于向所述主机主控模块提供外部时钟信号源;
所述电流采样电阻RS的两侧记为对应的第一、第二侧端口,其中,第一侧端口与所述主机主控模块的第一主机输出信号端连接、第二侧端口与所述第一主机接入端连接;
所述信号处理模块与所述电流采样电阻RS的第一、第二侧端口分别连接,还与所述主机主控模块的第一主机输入信号端连接;
所述信号处理模块用于对所述电流采样电阻RS的两侧电压进行测量生成对应的采样电压,并根据所述采样电压进行高低电平数据信号识别输出对应的识别信号向所述主机主控模块的所述第一主机输入信号端发送;
所述主机主控模块用于处理数据信号发送的端口包括所述第一主机输出信号端和第二主机输出信号端,用于处理数据信号接收的端口为所述第一主机输入信号端;所述第二主机输出信号端与所述第二主机接入端连接。
进一步的,所述根据所述采样电压进行高低电平数据信号识别输出对应的识别信号向所述主机主控模块的所述第一主机输入信号端发送,具体包括:
所述信号处理模块对预设的处理模式进行识别;所述处理模式包括第一、第二模式;
当所述处理模式为第一模式时,将所述采样电压输入内置的模数转换器进行转换输出对应的第一转换值;并对所述第一转换值是否满足预设的高电平转换值范围进行识别;若所述第一转换值满足所述高电平转换值范围,则设置对应的第一电平状态为高电平状态;若所述第一转换值不满足所述高电平转换值范围,则对所述第一转换值是否满足预设的低电平转换值范围进行识别,若满足则设置对应的第一电平状态为低电平状态,若不满足则设置对应的第一电平状态为异常电平状态;
当所述处理模式为第二模式时,将所述采样电压输入内置的第一电压比较器并由所述第一电压比较器基于预设的高电平参考电压对所述采样电压进行比较、并在所述采样电压超过所述高电平参考电压时输出对应的第一比较结果为真、并在所述采样电压未超过所述高电平参考电压时输出对应的所述第一比较结果为假;并对所述第一比较结果进行识别;若所述第一比较结果为真,则设置对应的第一电平状态为高电平状态;若所述第一比较结果为假,则将所述采样电压输入内置的第二电压比较器并由所述第二电压比较器基于预设的低电平参考电压对所述采样电压进行比较、并在所述采样电压未超过所述低电平参考电压时输出对应的第二比较结果为真、并在所述采样电压超过所述低电平参考电压时输出对应的所述第二比较结果为假,并在所述第二比较结果为真时设置对应的所述第一电平状态为低电平状态,并在所述第二比较结果为假时设置对应的所述第一电平状态为异常电平状态;所述第一、第二电压比较器都包括两个输入端和一个输出端;所述第一电压比较器的两个输入端中一个用于输入所述采样电压、另一个用于输入所述高电平参考电压,所述第一电压比较器的输出端用于输出所述第一比较结果;所述第二电压比较器的两个输入端中一个用于输入所述采样电压、另一个用于输入所述低电平参考电压,所述第二电压比较器的输出端用于输出所述第二比较结果;所述第一、第二比较结果的取值包括真、假两种取值;
当得到的所述第一电平状态不为异常电平状态时,将所述第一电平状态作为输出的所述识别信号向所述主机主控模块的所述第一主机输入信号端发送。
优选的,所述从机除所述第一、第二从机接入端之外,还包括由第一、第二、第三和第四二极管D1、D2、D3、D4组成的整流模块,第一、第二场效应管MOS1、MOS2,第一、第二、第三电阻R1、R2、R3,第五二极管D5,第一、第二电容C1、C2,低压差线性稳压器LDO和从机主控模块;
所述整流模块为由所述第一、第二、第三和第四二极管D1、D2、D3、D4组成的整流桥;所述第一、第二二极管D1、D2串联构成对应的第一路串联二极管,所述第三、第四二极管D3、D4串联构成对应的第二路串联二极管;所述第一、第二路串联二极管并联,所述第一、第三二极管D1、D3的正极互联、所述第二、第四二极管D2、D4的负极互联;所述第一、第三二极管D1、D3的正极互联点接地;所述第一、第二二极管D1、D2的串联点与所述第一从机接入端连接;所述第三、第四二极管D3、D4的串联点与所述第二从机接入端连接;所述第二、第四二极管D2、D4的负极互联点分别与所述第一场效应管MOS1的源极、所述第一电阻R1的第一侧端口和所述第五二极管D5的正极连接;所述整流模块的输出节点为所述第二、第四二极管D2、D4的负极互联点,所述整流模块的输出电压为所述输出节点的节点电压记为对应的输出电压Vp;所述输出电压Vp的电压电平状态与所述第一、第二从机接入端的输入电平状态对应,所述第一、第二从机接入端的输入电平状态为高电平状态时所述输出电压Vp的电压电平状态为高电平状态,所述第一、第二从机接入端的输入电平状态为低电平状态时所述输出电压Vp的电压电平状态为低电平状态;
所述第一场效应管MOS1的漏极接地,栅极与所述从机主控模块的第一从机输出信号端连接;所述第一场效应管MOS1在所述第一从机输出信号端处于高电平状态时导通,在所述第一从机输出信号端处于低电平状态时关断;所述第一场效应管MOS1从关断到导通切换时,所述第一电力线上的线上电流增大;所述第一场效应管MOS1从导通到关断切换时,所述第一电力线上的线上电流减小;
所述第一电阻R1与所述第二电阻R2串联,所述第一电阻R1的第二侧端口与所述第二电阻R2的第一侧端口连接,所述第二电阻R2的第二侧端口接地;所述第一电阻R1与所述第二电阻R2的串联点还与所述第二场效应管MOS2的栅极连接;
所述第二场效应管MOS2的栅极电压V2g=Vp*R2/(R1+R2);所述第二场效应管MOS2的源极接地,漏极分别与所述第三电阻R3的第二侧端口和所述从机主控模块的第一从机输入信号端连接;所述第二场效应管MOS2的漏极电压记为对应的漏极电压V2d;所述第二场效应管MOS2在所述输出电压Vp处于高电平状态时导通,对应的所述栅极电压V2g处于高电平状态、所述漏极电压V2d处于低电平状态;所述第二场效应管MOS2在所述输出电压Vp处于低电平状态时关断,对应的所述栅极电压V2g处于低电平状态、所述漏极电压V2d处于高电平状态;
所述第五二极管D5的负极分别与所述低压差线性稳压器LDO的电压输入端Vin和所述第一电容C1的正极连接;所述第一电容C1的负极接地;所述第五二极管D5在所述输出电压Vp处于高电平状态时导通,在所述输出电压Vp处于低电平状态时关断;所述第一电容C1在所述输出电压Vp处于高电平状态时被所述整流模块通过所述第五二极管D5对其进行充电,在所述输出电压Vp处于低电平状态时通过放电方式向所述低压差线性稳压器供电;
所述低压差线性稳压器LDO的电压输出端Vout分别与所述第三电阻R3的第一侧端口、所述第二电容C2的正极和所述从机主控模块连接;所述低压差线性稳压器LDO的接地端GND则用于接地;所述第二电容C2的负极接地;所述低压差线性稳压器LDO用于对所述从机主控模块供电、对所述第二电容C2充电;所述第二电容C2用于对所述低压差线性稳压器LDO的所述电压输出端Vout的输出电压VDD进行滤波;
所述从机主控模块用于处理数据信号接收的端口为所述第一从机输入信号端,用于处理数据信号发送的端口为所述第一从机输出信号端;所述从机主控模块以内置的RC晶振作为时钟信号源。
优选的,所述由所述主机控制其输出电平状态呈相反的低/高电平状态并以此激活所述从机在本地完成对应的高/低电平数据信号接收处理,具体包括:
当所述主机向所述从机发送高电平数据信号时,由所述主机的所述主机主控模块通过降低所述第一、第二主机输出信号端之间电势差的方式来控制所述第一、第二主机接入端的输出电平状态呈相反的低电平状态;并由所述从机在所述第一、第二主机接入端的输出电平状态为低电平状态时在本地完成对应的高电平数据信号接收处理;
当所述主机向所述从机发送低电平数据信号时,由所述主机的所述主机主控模块通过增大所述第一、第二主机输出信号端之间电势差的方式来控制所述第一、第二主机接入端的输出电平状态呈相反的高电平状态;并由所述从机在所述第一、第二主机接入端的输出电平状态为高电平状态时在本地完成对应的低电平数据信号接收处理。
进一步的,所述由所述从机在所述第一、第二主机接入端的输出电平状态为低电平状态时在本地完成对应的高电平数据信号接收处理,具体包括:
当所述主机的所述第一、第二主机接入端的输出电平状态被设置成低电平状态时,所述从机上对应的所述第一、第二从机接入端的输入电平状态变为低电平状态,从而使得所述整流模块的所述输出电压Vp对应地变为低电平状态,继而使得所述第二场效应管MOS2的所述漏极电压V2d对应地变为高电平状态、并使得与所述第二场效应管MOS2的漏极连接的所述从机主控模块的所述第一从机输入信号端的信号电平状态变为高电平状态;
所述从机的所述从机主控模块在所述第一从机输入信号端的电平状态为高电平状态时对所述第一从机输入信号端的信号进行持续采集得到对应的高电平数据信号。
进一步的,所述由所述从机在所述第一、第二主机接入端的输出电平状态为高电平状态时在本地完成对应的低电平数据信号接收处理,具体包括:
当所述主机的所述第一、第二主机接入端的输出电平状态被设置成高电平状态时,所述从机上对应的所述第一、第二从机接入端的输入电平状态变为高电平状态,从而使得所述整流模块的所述输出电压Vp对应地变为高电平状态,继而使得所述第二场效应管MOS2的所述漏极电压V2d对应地变为低电平状态、并使得与所述第二场效应管MOS2的漏极连接的所述从机主控模块的所述第一从机输入信号端的信号电平状态变为低电平状态;
所述从机的所述从机主控模块在所述第一从机输入信号端的电平状态为低电平状态时对所述第一从机输入信号端的信号进行持续采集得到对应的低电平数据信号。
优选的,所述由所述从机根据数据信号的高/低电平特征在本地完成对应设置并由所述主机根据主机内电流采样电阻RS的采样电压进行数据信号接收处理,具体包括:
当所述从机向所述主机发送高电平数据信号时,由所述从机的所述从机主控模块通过将所述第一从机输出信号端的信号电平状态设为高电平状态的方式使所述第一场效应管MOS1导通;并由所述主机的所述信号处理模块对所述电流采样电阻RS的两侧电压进行测量生成对应的所述采样电压,并根据所述采样电压进行高低电平数据信号识别输出对应的所述识别信号向所述主机主控模块的所述第一主机输入信号端发送;并由所述主机的所述主机主控模块在所述第一主机输入信号端输入的所述识别信号为高电平状态时对所述第一主机输入信号端的信号进行持续采集得到对应的高电平数据信号;
当所述从机向所述主机发送低电平数据信号时,由所述从机的所述从机主控模块通过将所述第一从机输出信号端的信号电平状态设为低电平状态的方式使所述第一场效应管MOS1关断;并由所述主机的所述信号处理模块对所述电流采样电阻RS的两侧电压进行测量生成对应的所述采样电压,并根据所述采样电压进行高低电平数据信号识别输出对应的所述识别信号向所述主机主控模块的所述第一主机输入信号端发送;并由所述主机的所述主机主控模块在所述第一主机输入信号端输入的所述识别信号为低电平状态时对所述第一主机输入信号端的信号进行持续采集得到对应的低电平数据信号。
本发明实施例提供了一种主从机网络基于电力线收发数据信号的处理方法;构建一个由一个主机和多个从机构成的主从机网络,并基于两条电力线实现主机到各个从机的连接;并为该主从机网络设计一种用于在主从机之间实现高/低电平数据信号收发的处理机制,该处理机制通过发送方(主机/从机)对电力线的状态(输出电平状态/电力线电流状态)进行调控来引发接收方(从机/主机)的电学状态发生对应改变(从机的输入电平状态发生改变/主机的电流采样电阻的电压发生改变)、再由接收方根据改变后的状态在本地确认当前是处于高电平数据信号接收状态还是低电平数据信号接收状态并完成对应的高/低电平数据信号接收。本发明这种处理方式,不用对电力线进行复杂的调制解调操作,降低了主/从机的实现难度与实现成本;将以本发明为基础实现的主/从机应用到短距离、调度简单的运维网络(诸如智能家居、智能楼宇、智能小区等)中缩短了开发周期、降低了系统造价和运维成本。
附图说明
图1为本发明实施例提供的一种主从机网络基于电力线收发数据信号的处理方法示意图;
图2为本发明实施例提供的主从机网络示意图;
图3为本发明实施例提供的主机原理框图;
图4为本发明实施例提供的从机原理框图;
图5为本发明实施例提供的主从机连接示意图。
具体实施方式
为了使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明作进一步地详细描述,显然,所描述的实施例仅仅是本发明一部份实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
本发明实施例提供一种主从机网络基于电力线收发数据信号的处理方法,如图1为本发明实施例提供的一种主从机网络基于电力线收发数据信号的处理方法示意图所示,本方法主要包括如下步骤:
步骤1,构建主从机网络。
这里,本发明实施例的主从机网络如图2为本发明实施例提供的主从机网络示意图所示,包括:一个主机、多个从机、第一电力线和第二电力线;主机包括第一、第二主机接入端,第一、第二主机接入端分别与对应的第一、第二电力线连接;从机包括第一、第二从机接入端,第一、第二从机接入端分别与对应的第一、第二电力线连接;
下文分别对主机与从机的模块结构以及工作原理进行说明:
(一)主机:
a、本发明实施例主机内部的主要工作模块以及各模块的连接关系如图3为本发明实施例提供的主机原理框图所示:
主机除第一、第二主机接入端之外,还包括电源模块、晶振源、主机主控模块、信号处理模块和电流采样电阻RS
其中,电源模块分别与晶振源、主机主控模块和信号处理模块连接;晶振源与主机主控模块连接;电流采样电阻RS的两侧记为对应的第一、第二侧端口,其中,第一侧端口与主机主控模块的第一主机输出信号端连接、第二侧端口与第一主机接入端连接;信号处理模块与电流采样电阻RS的第一、第二侧端口分别连接,还与主机主控模块的第一主机输入信号端连接;主机主控模块上,用于处理数据信号发送的端口包括第一主机输出信号端和第二主机输出信号端,用于处理数据信号接收的端口为第一主机输入信号端,第一主机输出信号端与电流采样电阻RS的第一侧端口连接、第二主机输出信号端与第二主机接入端连接、第一主机输入信号端与信号处理模块连接;
b、本发明实施例主机内部的工作模块的功能为:
电源模块用于分别向晶振源、主机主控模块和信号处理模块供电;
晶振源用于向主机主控模块提供外部时钟信号源;
信号处理模块用于对电流采样电阻RS的两侧电压进行测量生成对应的采样电压,并根据采样电压进行高低电平数据信号识别输出对应的识别信号向主机主控模块的第一主机输入信号端发送;
这里,本发明实施例主机的信号处理模块是用于在从机向主机发送数据时对主机本地的高/低电平数据接收状态进行识别的工作模块;其中,信号处理模块根据采样电压进行高低电平数据信号识别输出对应的识别信号向主机主控模块的第一主机输入信号端发送的处理过程,具体包括以下步骤A1-A4:
步骤A1,信号处理模块对预设的处理模式进行识别;
其中,处理模式包括第一、第二模式;
这里,本发明实施例的信号处理模块提供两种方式来进行高低电平数据信号识别;第一模式下,信号处理模块基于模数转换器(Analog to Digital Converter,ADC)对采样电压进行转换并基于转换值所属值域区间来确定高/低电平数据信号接收状态;第二模式下,信号处理模块使用电压比较器以参考电压为参照对采样电压进行比较,并基于比较结果来确定高/低电平数据信号接收状态;
步骤A2,当处理模式为第一模式时,将采样电压输入内置的模数转换器进行转换输出对应的第一转换值;并对第一转换值是否满足预设的高电平转换值范围进行识别;若第一转换值满足高电平转换值范围,则设置对应的第一电平状态为高电平状态;若第一转换值不满足高电平转换值范围,则对第一转换值是否满足预设的低电平转换值范围进行识别,若满足则设置对应的第一电平状态为低电平状态,若不满足则设置对应的第一电平状态为异常电平状态;
这里,高电平转换值范围、低电平转换值范围是两个预先设置的模数转换器转换值的取值范围;此处,这两个转换值范围可以是两个不同的取值范围,且高电平转换值范围大于低电平转换值范围;还可以是两个不同的取值,且高电平转换值范围对应的单一取值大于低电平转换值范围对应的单一取值;还可以是以一个大于0的中间取值划分出的两个值域范围,高电平转换值范围为大于该中间取值的值域范围、低电平转换值范围为小于该中间取值但大于0的值域范围;
步骤A3,当处理模式为第二模式时,将采样电压输入内置的第一电压比较器并由第一电压比较器基于预设的高电平参考电压对采样电压进行比较、并在采样电压超过高电平参考电压时输出对应的第一比较结果为真、并在采样电压未超过高电平参考电压时输出对应的第一比较结果为假;并对第一比较结果进行识别;若第一比较结果为真,则设置对应的第一电平状态为高电平状态;若第一比较结果为假,则将采样电压输入内置的第二电压比较器并由第二电压比较器基于预设的低电平参考电压对采样电压进行比较、并在采样电压未超过低电平参考电压时输出对应的第二比较结果为真、并在采样电压超过低电平参考电压时输出对应的第二比较结果为假,并在第二比较结果为真时设置对应的第一电平状态为低电平状态,并在第二比较结果为假时设置对应的第一电平状态为异常电平状态;
其中,第一、第二电压比较器都包括两个输入端和一个输出端;第一电压比较器的两个输入端中一个用于输入采样电压、另一个用于输入高电平参考电压,第一电压比较器的输出端用于输出第一比较结果;第二电压比较器的两个输入端中一个用于输入采样电压、另一个用于输入低电平参考电压,第二电压比较器的输出端用于输出第二比较结果;第一、第二比较结果的取值包括真、假两种取值;
这里,高电平参考电压、低电平参考电压是两个预先设置的参考电压;需要说明的是,本发明实施例当处理模式为第二模式时,还可通过一个电压比较器和一个参考电压来设置对应的第一电平状态,具体为:将采样电压输入内置的电压比较器并由该电压比较器基于预设的参考电压对采样电压进行比较、并在采样电压大于该参考电压时输出对应的第一比较结果为真、并在采样电压小于该参考电压时输出对应的第一比较结果为假;并对第一比较结果进行识别;若第一比较结果为真,则设置对应的第一电平状态为高电平状态;若第一比较结果为假,则设置对应的第一电平状态为低电平状态;
步骤A4,当得到的第一电平状态不为异常电平状态时,将第一电平状态作为输出的识别信号向主机主控模块的第一主机输入信号端发送;
这里,由下文可知在从机向主机发送数据时,此处信号处理模块输出的识别信号实际就是主机当前具体的高/低电平数据信号接收状态;
c、本发明实施例主机的数据发送/接收原理为:
本发明实施例主机在向从机发送高电平数据信号时,通过降低第一、第二主机接入端之间电势差的调控方式将主机在第一、第二电力线上的输出电平状态调至低电平状态,此时在从机侧会产生对应的高电平采样信号从而完成从机对高电平数据信号的接收处理;反之,主机在向从机发送低电平数据信号时,通过提高第一、第二主机接入端之间电势差的调控方式将主机在第一、第二电力线上的输出电平状态调至高电平状态,此时在从机侧会产生对应的低电平采样信号从而完成从机对低电平数据信号的接收处理;这里,本发明实施例的主机在通过降低第一、第二主机接入端之间电势差的调控方式将主机在第一、第二电力线上的输出电平状态调至低电平状态时,可以通过对第一、第二主机接入端之间的电势差进行动态调控的方式将输出电平状态调至标准的低电平状态,还可通过直接设定第一、第二主机接入端之间电势差的方式将输出电平状态设置到标准的低电平状态;同理,本发明实施例的主机在通过提高第一、第二主机接入端之间电势差的调控方式将主机在第一、第二电力线上的输出电平状态调至高电平状态时,可以通过对第一、第二主机接入端之间的电势差进行动态调控的方式将输出电平状态调至标准的高电平状态,还可通过直接设定第一、第二主机接入端之间电势差的方式将输出电平状态设置到标准的高电平状态;
由下文可知从机向主机发送高电平数据时第一电力线上的电流值是大于从机向主机发送低电平数据时的电流值的,基于这个已知条件可预先在主从机网络中所有从机都处于低电平数据发送状态时对第一电力线的电流值变化范围进行统计和标准化处理得到对应的第一电流值范围、并对主从机网络中只有一个且是随机的一个从机处于高电平数据发送状态时的第一电力线的电流值变化范围进行统计和标准化处理得到对应的第二电流值范围,再根据统计得到的第一、第二电流值范围对信号处理模块使用的模数转换器的低、高电平转换值范围以及第一、第二电压比较器参考的低/高电平参考电压进行对应配置就能通过信号处理模块实现对从机发送数据的低/高电平状态进行识别了;
(二)从机:
a、本发明从机内部的主要部件以及各部件间的连接关系如图4为本发明实施例提供的从机原理框图所示:
从机除第一、第二从机接入端之外,还包括由第一、第二、第三和第四二极管D1、D2、D3、D4组成的整流模块,第一、第二场效应管MOS1、MOS2,第一、第二、第三电阻R1、R2、R3,第五二极管D5,第一、第二电容C1、C2,低压差线性稳压器LDO(Low Drop Out)和从机主控模块;
整流模块为由第一、第二、第三和第四二极管D1、D2、D3、D4组成的整流桥;第一、第二二极管D1、D2串联构成对应的第一路串联二极管,第三、第四二极管D3、D4串联构成对应的第二路串联二极管;第一、第二路串联二极管并联,第一、第三二极管D1、D3的正极互联、第二、第四二极管D2、D4的负极互联;第一、第三二极管D1、D3的正极互联点接地;第一、第二二极管D1、D2的串联点与第一从机接入端连接;第三、第四二极管D3、D4的串联点与第二从机接入端连接;第二、第四二极管D2、D4的负极互联点分别与第一场效应管MOS1的源极、第一电阻R1的第一侧端口和第五二极管D5的正极连接;整流模块的输出节点为第二、第四二极管D2、D4的负极互联点,整流模块的输出电压为输出节点的节点电压记为对应的输出电压Vp
此处,输出电压Vp的电压电平状态与第一、第二从机接入端的输入电平状态对应,第一、第二从机接入端的输入电平状态为高电平状态时输出电压Vp的电压电平状态为高电平状态,第一、第二从机接入端的输入电平状态为低电平状态时输出电压Vp的电压电平状态为低电平状态;
第一场效应管MOS1的漏极接地,栅极与从机主控模块的第一从机输出信号端连接;
此处,第一场效应管MOS1在第一从机输出信号端处于高电平状态时导通,在第一从机输出信号端处于低电平状态时关断;第一场效应管MOS1从关断到导通切换时,第一电力线上的线上电流增大;第一场效应管MOS1从导通到关断切换时,第一电力线上的线上电流减小;需要说明的是,本发明实施例为了使第一场效应管MOS1导通时第一电力线上的线上电流有明显变化,会默认使用低阻抗的场效应管作为第一场效应管MOS1;另外,本发明实施例为提高第一场效应管MOS1的开关速度,在对第一场效应管MOS1的MOS管类型进行选型时优选NMOS管类型;
第一电阻R1与第二电阻R2串联,第一电阻R1的第二侧端口与第二电阻R2的第一侧端口连接,第二电阻R2的第二侧端口接地;第一电阻R1与第二电阻R2的串联点还与第二场效应管MOS2的栅极连接;第二场效应管MOS2的栅极电压V2g=Vp*R2/(R1+R2);第二场效应管MOS2的源极接地,漏极分别与第三电阻R3的第二侧端口和从机主控模块的第一从机输入信号端连接;第二场效应管MOS2的漏极电压记为对应的漏极电压V2d
此处,第二场效应管MOS2在输出电压Vp处于高电平状态时导通,对应的栅极电压V2g处于高电平状态、漏极电压V2d处于低电平状态;第二场效应管MOS2在输出电压Vp处于低电平状态时关断,对应的栅极电压V2g处于低电平状态、漏极电压V2d处于高电平状态;需要说明的是,本发明实施例为提高第二场效应管MOS2的开关速度,在对第二场效应管MOS2的MOS管类型进行选型时优选NMOS管类型;
第五二极管D5的负极分别与低压差线性稳压器LDO的电压输入端Vin和第一电容C1的正极连接;第一电容C1的负极接地;
此处,第五二极管D5在输出电压Vp处于高电平状态时导通,在输出电压Vp处于低电平状态时关断;第一电容C1在输出电压Vp处于高电平状态时被整流模块通过第五二极管D5对其进行充电,在输出电压Vp处于低电平状态时通过放电方式向低压差线性稳压器供电;
低压差线性稳压器LDO的电压输出端Vout分别与第三电阻R3的第一侧端口、第二电容C2的正极和从机主控模块连接;低压差线性稳压器LDO的接地端GND则用于接地;第二电容C2的负极接地;
此处,低压差线性稳压器LDO用于对从机主控模块供电、对第二电容C2充电;第二电容C2用于对低压差线性稳压器LDO的电压输出端Vout的输出电压VDD进行滤波;从机主控模块的工作电压VDD默认为3.3伏;
从机主控模块用于处理数据信号接收的端口为第一从机输入信号端,用于处理数据信号发送的端口为第一从机输出信号端;从机主控模块以内置的RC晶振作为时钟信号源,该RC晶振应具备低功耗特征;
b、本发明实施例从机的数据发送/接收原理为:
本发明实施例从机在向主机发送高电平数据信号时,会由从机主控模块将第一从机输出信号端设为高电平状态,此时对应的第一场效应管MOS1导通、第一电力线上的线上电流增大,主机侧的信号处理模块会确认进入高电平数据接收状态并由此进行高电平数据信号接收;反之,从机在向主机发送低电平数据信号时,会由从机主控模块将第一从机输出信号端设为低电平状态,此时对应的第一场效应管MOS1关断、第一电力线上的线上电流值应小于高电平数据信号发送时的电流值,主机侧的信号处理模块会确认进入低电平数据接收状态并由此进行低电平数据信号接收;
由前文可知主机向从机发送高电平数据信号时会将第一、第二电力线上的输出电平状态调至低电平状态,此时在从机侧整流模块的输出电压Vp会处于低电平状态、第二场效应管MOS2关断、漏极电压V2d处于高电平状态、从机主控模块的第一从机输入信号端处于高电平状态,从机主控模块在第一从机输入信号端处于高电平状态时即启动对应的高电平数据信号接收;反之,主机向从机发送低电平数据信号时会将第一、第二电力线上的输出电平状态调至高电平状态,此时在从机侧整流模块的输出电压Vp会处于高电平状态、第二场效应管MOS2导通、漏极电压V2d处于低电平状态、从机主控模块的第一从机输入信号端处于低电平状态,从机主控模块在第一从机输入信号端处于低电平状态时即启动对应的低电平数据信号接收。
综上可知,本发明实施例主从机网络中主从机之间的数据收发机制,是通过发送方(主机/从机)对电力线的状态(输出电平状态/电力线电流状态)进行调控来引发接收方(从机/主机)的电学状态发生对应改变(从机的输入电平状态发生改变/主机的电流采样电阻的电压发生改变)、再由接收方根据改变后的状态在本地确认当前的高/低电平数据信号接收状态并完成对应的高/低电平数据信号接收。
需要说明的是,本发明实施例还规定在上述主从机网络中主机可同时向所有从机发送数据、但所有从机不能发生两个及两个以上从机同时发送数据的情况。为达到控制从机实现单时段单发的技术效果,可通过基于本发明方案之上构建的应用协议层来进行控制,例如在主从机之间构建的主从轮询协议就是其中的一种解决方案,该主从轮询协议由主机通过本发明实施例方法向所有从机广播带有当次轮询标识的轮询指令,所有从机中只有本地标识与当次轮询标识匹配的从机才会在收到轮询指令之后通过本发明实施例方法向主机回发对应的响应数据;当然,其他能控制从机实现单时段单发的应用协议还有很多,在此就不做一一说明。
在通过上文对本发明实施例主从机网络的工作原理进行说明之后,下文步骤2-3的主/从机数据收发处理过程就很好理解了,为更直观地理解下述步骤2-3,本发明实施例还提供图5为本发明实施例提供的主从机连接示意图来作为参考。
步骤2,当主机向从机发送高/低电平数据信号时,由主机控制其输出电平状态呈相反的低/高电平状态并以此激活从机在本地完成对应的高/低电平数据信号接收处理;
这里,当主机向从机发送高/低电平数据信号时,本发明实施例的主机通过对第一、第二电力线的输出电平状态进行低/高电平状态调控来引发从机侧第二场效应管MOS2的漏极电压V2d的电平状态产生对应的高/低电平状态映射,再由从机根据漏极电压V2d的电平状态在本地确认当前是处于高电平数据信号接收状态还是低电平数据信号接收状态,并基于确认后的状态进行对应的高/低电平数据信号接收;
具体包括:步骤21,当主机向从机发送高电平数据信号时,由主机的主机主控模块通过降低第一、第二主机输出信号端之间电势差的方式来控制第一、第二主机接入端的输出电平状态呈相反的低电平状态;并由从机在第一、第二主机接入端的输出电平状态为低电平状态时在本地完成对应的高电平数据信号接收处理;
具体包括:步骤211,当主机向从机发送高电平数据信号时,由主机的主机主控模块通过降低第一、第二主机输出信号端之间电势差的方式来控制第一、第二主机接入端的输出电平状态呈相反的低电平状态;
步骤212,并由从机在第一、第二主机接入端的输出电平状态为低电平状态时在本地完成对应的高电平数据信号接收处理;
具体包括:步骤2121,当主机的第一、第二主机接入端的输出电平状态被设置成低电平状态时,从机上对应的第一、第二从机接入端的输入电平状态变为低电平状态,从而使得整流模块的输出电压Vp对应地变为低电平状态,继而使得第二场效应管MOS2的漏极电压V2d对应地变为高电平状态、并使得与第二场效应管MOS2的漏极连接的从机主控模块的第一从机输入信号端的信号电平状态变为高电平状态;
步骤2122,从机的从机主控模块在第一从机输入信号端的电平状态为高电平状态时对第一从机输入信号端的信号进行持续采集得到对应的高电平数据信号;
这里,第一从机输入信号端的电平状态为高电平状态时意味着从机在本地确认了当前是处于高电平数据信号接收状态,这时候从机的从机主控模块从第一从机输入信号端持续采集到数据信号自然就是与主机侧同步的高电平数据信号;
步骤22,当主机向从机发送低电平数据信号时,由主机的主机主控模块通过增大第一、第二主机输出信号端之间电势差的方式来控制第一、第二主机接入端的输出电平状态呈相反的高电平状态;并由从机在第一、第二主机接入端的输出电平状态为高电平状态时在本地完成对应的低电平数据信号接收处理;
具体包括:步骤221,当主机向从机发送低电平数据信号时,由主机的主机主控模块通过增大第一、第二主机输出信号端之间电势差的方式来控制第一、第二主机接入端的输出电平状态呈相反的高电平状态;
步骤222,并由从机在第一、第二主机接入端的输出电平状态为高电平状态时在本地完成对应的低电平数据信号接收处理;
具体包括:步骤2221,当主机的第一、第二主机接入端的输出电平状态被设置成高电平状态时,从机上对应的第一、第二从机接入端的输入电平状态变为高电平状态,从而使得整流模块的输出电压Vp对应地变为高电平状态,继而使得第二场效应管MOS2的漏极电压V2d对应地变为低电平状态、并使得与第二场效应管MOS2的漏极连接的从机主控模块的第一从机输入信号端的信号电平状态变为低电平状态;
步骤2222,从机的从机主控模块在第一从机输入信号端的电平状态为低电平状态时对第一从机输入信号端的信号进行持续采集得到对应的低电平数据信号。
这里,第一从机输入信号端的电平状态为低电平状态时意味着从机在本地确认了当前是处于低电平数据信号接收状态,这时候从机的从机主控模块从第一从机输入信号端持续采集到数据信号自然就是与主机侧同步的低电平数据信号。
步骤3,当从机向主机发送高/低电平数据信号时,在确认主机的输出电平状态为高电平状态的前提下,由从机根据数据信号的高/低电平特征在本地完成对应设置并由主机根据主机内电流采样电阻RS的采样电压进行数据信号接收处理;
这里,本发明实施例的从机向主机发送高/低电平数据信号时一定要在主机的输出电平状态为高电平状态的情况下才能执行;本发明实施例的从机通过对第一电力线的线上电流进行调控来引发主机侧电流采样电阻RS的采样电压发生变化并由主机侧信号处理模块根据采样电压产生对应的高/低电平状态映射,再由主机根据信号处理模块输出的识别信号在本地确认当前是处于高电平数据信号接收状态还是低电平数据信号接收状态,并基于确认后的状态进行对应的高/低电平数据信号接收;
需要说明的是,本发明实施例从机的从机主控模块可根据第一从机输入信号端的电平状态来识别主机的输出电平状态,具体的:从机的从机主控模块对第一从机输入信号端的电平状态进行识别;若第一从机输入信号端的电平状态为低电平状态则确认从机的第一、第二从机接入端的输入电平状态为高电平状态、继而确认主机的第一、第二主机接入端的输出电平状态为高电平状态也就是确认主机的输出电平状态为高电平状态;若第一从机输入信号端的电平状态为高电平状态则确认从机的第一、第二从机接入端的输入电平状态为低电平状态、继而确认主机的第一、第二主机接入端的输出电平状态为低电平状态也就是确认主机的输出电平状态为低电平状态;
还需要说明的是,上述步骤3中由从机根据数据信号的高/低电平特征在本地完成对应设置并由主机根据主机内电流采样电阻RS的采样电压进行数据信号接收处理,具体包括:
步骤B1,当从机向主机发送高电平数据信号时,由从机的从机主控模块通过将第一从机输出信号端的信号电平状态设为高电平状态的方式使第一场效应管MOS1导通;并由主机的信号处理模块对电流采样电阻RS的两侧电压进行测量生成对应的采样电压,并根据采样电压进行高低电平数据信号识别输出对应的识别信号向主机主控模块的第一主机输入信号端发送;并由主机的主机主控模块在第一主机输入信号端输入的识别信号为高电平状态时对第一主机输入信号端的信号进行持续采集得到对应的高电平数据信号;
这里,一旦从机侧的第一场效应管MOS1导通,就会导致当前从机整流模块的输出端会通过低阻抗的第一场效应管MOS1接地,这样会将当前从机的等效阻抗降低,也就会使得第一电力线上的线上电流增大;而第一电力线上的线上电流增大后,主机侧电流采样电阻RS的两侧电压也就是信号处理模块得到的采样电压必然也会增大,由主机信号处理模块根据采样电压进行高低电平数据信号识别输出的识别信号就应为高电平状态;此时,主机会确认当前处于高电平数据信号接收状态,主机主控模块从第一主机输入信号端持续采集到数据信号自然就是与从机侧同步的高电平数据信号;
步骤B2,当从机向主机发送低电平数据信号时,由从机的从机主控模块通过将第一从机输出信号端的信号电平状态设为低电平状态的方式使第一场效应管MOS1关断;并由主机的信号处理模块对电流采样电阻RS的两侧电压进行测量生成对应的采样电压,并根据采样电压进行高低电平数据信号识别输出对应的识别信号向主机主控模块的第一主机输入信号端发送;并由主机的主机主控模块在第一主机输入信号端输入的识别信号为低电平状态时对第一主机输入信号端的信号进行持续采集得到对应的低电平数据信号。
这里,从机侧的第一场效应管MOS1处于关断状态时,当前从机的等效阻抗增大,这种时候第一电力线上的线上电流值势必是小于第一场效应管MOS1导通状态下的电流值的,在主机侧电流采样电阻RS的两侧电压也就是信号处理模块得到的采样电压也会小于第一场效应管MOS1导通状态下的采样电压,由主机信号处理模块根据采样电压进行高低电平数据信号识别输出的识别信号就应为低电平状态;此时,主机会确认当前处于低电平数据信号接收状态,主机主控模块从第一主机输入信号端持续采集到数据信号自然就是与从机侧同步的低电平数据信号。
综上所述,本发明实施例提供了一种主从机网络基于电力线收发数据信号的处理方法;构建一个由一个主机和多个从机构成的主从机网络,并基于两条电力线实现主机到各个从机的连接;并为该主从机网络设计一种用于在主从机之间实现高/低电平数据信号收发的处理机制,该处理机制通过发送方(主机/从机)对电力线的状态(输出电平状态/电力线电流状态)进行调控来引发接收方(从机/主机)的电学状态发生对应改变(从机的输入电平状态发生改变/主机的电流采样电阻的电压发生改变)、再由接收方根据改变后的状态在本地确认当前是处于高电平数据信号接收状态还是低电平数据信号接收状态并完成对应的高/低电平数据信号接收。本发明这种处理方式,不用对电力线进行复杂的调制解调操作,降低了主/从机的实现难度与实现成本;将以本发明为基础实现的主/从机应用到短距离、调度简单的运维网络(诸如智能家居、智能楼宇、智能小区等)中缩短了开发周期、降低了系统造价和运维成本。
专业人员应该还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元、模块以及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
以上所述的具体实施方式,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施方式而已,并不用于限定本发明的保护范围,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (8)

1.一种主从机网络基于电力线收发数据信号的处理方法,其特征在于,所述方法包括:
构建主从机网络;所述主从机网络包括一个主机、多个从机、第一电力线和第二电力线;所述主机包括第一、第二主机接入端,所述第一、第二主机接入端分别与对应的所述第一、第二电力线连接;所述从机包括第一、第二从机接入端,所述第一、第二从机接入端分别与对应的所述第一、第二电力线连接;
当所述主机向所述从机发送高/低电平数据信号时,由所述主机控制其输出电平状态呈相反的低/高电平状态并以此激活所述从机在本地完成对应的高/低电平数据信号接收处理;
当所述从机向所述主机发送高/低电平数据信号时,在确认所述主机的输出电平状态为高电平状态的前提下,由所述从机根据数据信号的高/低电平特征在本地完成对应设置并由所述主机根据主机内电流采样电阻RS的采样电压进行数据信号接收处理。
2.根据权利要求1所述的主从机网络基于电力线收发数据信号的处理方法,其特征在于,
所述主机除所述第一、第二主机接入端之外,还包括电源模块、晶振源、主机主控模块、信号处理模块和所述电流采样电阻RS
所述电源模块分别与所述晶振源、所述主机主控模块和所述信号处理模块连接;所述电源模块用于分别向所述晶振源、所述主机主控模块和所述信号处理模块供电;
所述晶振源与所述主机主控模块连接;所述晶振源用于向所述主机主控模块提供外部时钟信号源;
所述电流采样电阻RS的两侧记为对应的第一、第二侧端口,其中,第一侧端口与所述主机主控模块的第一主机输出信号端连接、第二侧端口与所述第一主机接入端连接;
所述信号处理模块与所述电流采样电阻RS的第一、第二侧端口分别连接,还与所述主机主控模块的第一主机输入信号端连接;
所述信号处理模块用于对所述电流采样电阻RS的两侧电压进行测量生成对应的采样电压,并根据所述采样电压进行高低电平数据信号识别输出对应的识别信号向所述主机主控模块的所述第一主机输入信号端发送;
所述主机主控模块用于处理数据信号发送的端口包括所述第一主机输出信号端和第二主机输出信号端,用于处理数据信号接收的端口为所述第一主机输入信号端;所述第二主机输出信号端与所述第二主机接入端连接。
3.根据权利要求2所述的主从机网络基于电力线收发数据信号的处理方法,其特征在于,所述根据所述采样电压进行高低电平数据信号识别输出对应的识别信号向所述主机主控模块的所述第一主机输入信号端发送,具体包括:
所述信号处理模块对预设的处理模式进行识别;所述处理模式包括第一、第二模式;
当所述处理模式为第一模式时,将所述采样电压输入内置的模数转换器进行转换输出对应的第一转换值;并对所述第一转换值是否满足预设的高电平转换值范围进行识别;若所述第一转换值满足所述高电平转换值范围,则设置对应的第一电平状态为高电平状态;若所述第一转换值不满足所述高电平转换值范围,则对所述第一转换值是否满足预设的低电平转换值范围进行识别,若满足则设置对应的第一电平状态为低电平状态,若不满足则设置对应的第一电平状态为异常电平状态;
当所述处理模式为第二模式时,将所述采样电压输入内置的第一电压比较器并由所述第一电压比较器基于预设的高电平参考电压对所述采样电压进行比较、并在所述采样电压超过所述高电平参考电压时输出对应的第一比较结果为真、并在所述采样电压未超过所述高电平参考电压时输出对应的所述第一比较结果为假;并对所述第一比较结果进行识别;若所述第一比较结果为真,则设置对应的第一电平状态为高电平状态;若所述第一比较结果为假,则将所述采样电压输入内置的第二电压比较器并由所述第二电压比较器基于预设的低电平参考电压对所述采样电压进行比较、并在所述采样电压未超过所述低电平参考电压时输出对应的第二比较结果为真、并在所述采样电压超过所述低电平参考电压时输出对应的所述第二比较结果为假,并在所述第二比较结果为真时设置对应的所述第一电平状态为低电平状态,并在所述第二比较结果为假时设置对应的所述第一电平状态为异常电平状态;所述第一、第二电压比较器都包括两个输入端和一个输出端;所述第一电压比较器的两个输入端中一个用于输入所述采样电压、另一个用于输入所述高电平参考电压,所述第一电压比较器的输出端用于输出所述第一比较结果;所述第二电压比较器的两个输入端中一个用于输入所述采样电压、另一个用于输入所述低电平参考电压,所述第二电压比较器的输出端用于输出所述第二比较结果;所述第一、第二比较结果的取值包括真、假两种取值;
当得到的所述第一电平状态不为异常电平状态时,将所述第一电平状态作为输出的所述识别信号向所述主机主控模块的所述第一主机输入信号端发送。
4.根据权利要求2所述的主从机网络基于电力线收发数据信号的处理方法,其特征在于,
所述从机除所述第一、第二从机接入端之外,还包括由第一、第二、第三和第四二极管D1、D2、D3、D4组成的整流模块,第一、第二场效应管MOS1、MOS2,第一、第二、第三电阻R1、R2、R3,第五二极管D5,第一、第二电容C1、C2,低压差线性稳压器LDO和从机主控模块;
所述整流模块为由所述第一、第二、第三和第四二极管D1、D2、D3、D4组成的整流桥;所述第一、第二二极管D1、D2串联构成对应的第一路串联二极管,所述第三、第四二极管D3、D4串联构成对应的第二路串联二极管;所述第一、第二路串联二极管并联,所述第一、第三二极管D1、D3的正极互联、所述第二、第四二极管D2、D4的负极互联;所述第一、第三二极管D1、D3的正极互联点接地;所述第一、第二二极管D1、D2的串联点与所述第一从机接入端连接;所述第三、第四二极管D3、D4的串联点与所述第二从机接入端连接;所述第二、第四二极管D2、D4的负极互联点分别与所述第一场效应管MOS1的源极、所述第一电阻R1的第一侧端口和所述第五二极管D5的正极连接;所述整流模块的输出节点为所述第二、第四二极管D2、D4的负极互联点,所述整流模块的输出电压为所述输出节点的节点电压记为对应的输出电压Vp;所述输出电压Vp的电压电平状态与所述第一、第二从机接入端的输入电平状态对应,所述第一、第二从机接入端的输入电平状态为高电平状态时所述输出电压Vp的电压电平状态为高电平状态,所述第一、第二从机接入端的输入电平状态为低电平状态时所述输出电压Vp的电压电平状态为低电平状态;
所述第一场效应管MOS1的漏极接地,栅极与所述从机主控模块的第一从机输出信号端连接;所述第一场效应管MOS1在所述第一从机输出信号端处于高电平状态时导通,在所述第一从机输出信号端处于低电平状态时关断;所述第一场效应管MOS1从关断到导通切换时,所述第一电力线上的线上电流增大;所述第一场效应管MOS1从导通到关断切换时,所述第一电力线上的线上电流减小;
所述第一电阻R1与所述第二电阻R2串联,所述第一电阻R1的第二侧端口与所述第二电阻R2的第一侧端口连接,所述第二电阻R2的第二侧端口接地;所述第一电阻R1与所述第二电阻R2的串联点还与所述第二场效应管MOS2的栅极连接;
所述第二场效应管MOS2的栅极电压V2g=Vp*R2/(R1+R2);所述第二场效应管MOS2的源极接地,漏极分别与所述第三电阻R3的第二侧端口和所述从机主控模块的第一从机输入信号端连接;所述第二场效应管MOS2的漏极电压记为对应的漏极电压V2d;所述第二场效应管MOS2在所述输出电压Vp处于高电平状态时导通,对应的所述栅极电压V2g处于高电平状态、所述漏极电压V2d处于低电平状态;所述第二场效应管MOS2在所述输出电压Vp处于低电平状态时关断,对应的所述栅极电压V2g处于低电平状态、所述漏极电压V2d处于高电平状态;
所述第五二极管D5的负极分别与所述低压差线性稳压器LDO的电压输入端Vin和所述第一电容C1的正极连接;所述第一电容C1的负极接地;所述第五二极管D5在所述输出电压Vp处于高电平状态时导通,在所述输出电压Vp处于低电平状态时关断;所述第一电容C1在所述输出电压Vp处于高电平状态时被所述整流模块通过所述第五二极管D5对其进行充电,在所述输出电压Vp处于低电平状态时通过放电方式向所述低压差线性稳压器供电;
所述低压差线性稳压器LDO的电压输出端Vout分别与所述第三电阻R3的第一侧端口、所述第二电容C2的正极和所述从机主控模块连接;所述低压差线性稳压器LDO的接地端GND则用于接地;所述第二电容C2的负极接地;所述低压差线性稳压器LDO用于对所述从机主控模块供电、对所述第二电容C2充电;所述第二电容C2用于对所述低压差线性稳压器LDO的所述电压输出端Vout的输出电压VDD进行滤波;
所述从机主控模块用于处理数据信号接收的端口为所述第一从机输入信号端,用于处理数据信号发送的端口为所述第一从机输出信号端;所述从机主控模块以内置的RC晶振作为时钟信号源。
5.根据权利要求4所述的主从机网络基于电力线收发数据信号的处理方法,其特征在于,所述由所述主机控制其输出电平状态呈相反的低/高电平状态并以此激活所述从机在本地完成对应的高/低电平数据信号接收处理,具体包括:
当所述主机向所述从机发送高电平数据信号时,由所述主机的所述主机主控模块通过降低所述第一、第二主机输出信号端之间电势差的方式来控制所述第一、第二主机接入端的输出电平状态呈相反的低电平状态;并由所述从机在所述第一、第二主机接入端的输出电平状态为低电平状态时在本地完成对应的高电平数据信号接收处理;
当所述主机向所述从机发送低电平数据信号时,由所述主机的所述主机主控模块通过增大所述第一、第二主机输出信号端之间电势差的方式来控制所述第一、第二主机接入端的输出电平状态呈相反的高电平状态;并由所述从机在所述第一、第二主机接入端的输出电平状态为高电平状态时在本地完成对应的低电平数据信号接收处理。
6.根据权利要求5所述的主从机网络基于电力线收发数据信号的处理方法,其特征在于,所述由所述从机在所述第一、第二主机接入端的输出电平状态为低电平状态时在本地完成对应的高电平数据信号接收处理,具体包括:
当所述主机的所述第一、第二主机接入端的输出电平状态被设置成低电平状态时,所述从机上对应的所述第一、第二从机接入端的输入电平状态变为低电平状态,从而使得所述整流模块的所述输出电压Vp对应地变为低电平状态,继而使得所述第二场效应管MOS2的所述漏极电压V2d对应地变为高电平状态、并使得与所述第二场效应管MOS2的漏极连接的所述从机主控模块的所述第一从机输入信号端的信号电平状态变为高电平状态;
所述从机的所述从机主控模块在所述第一从机输入信号端的电平状态为高电平状态时对所述第一从机输入信号端的信号进行持续采集得到对应的高电平数据信号。
7.根据权利要求5所述的主从机网络基于电力线收发数据信号的处理方法,其特征在于,所述由所述从机在所述第一、第二主机接入端的输出电平状态为高电平状态时在本地完成对应的低电平数据信号接收处理,具体包括:
当所述主机的所述第一、第二主机接入端的输出电平状态被设置成高电平状态时,所述从机上对应的所述第一、第二从机接入端的输入电平状态变为高电平状态,从而使得所述整流模块的所述输出电压Vp对应地变为高电平状态,继而使得所述第二场效应管MOS2的所述漏极电压V2d对应地变为低电平状态、并使得与所述第二场效应管MOS2的漏极连接的所述从机主控模块的所述第一从机输入信号端的信号电平状态变为低电平状态;
所述从机的所述从机主控模块在所述第一从机输入信号端的电平状态为低电平状态时对所述第一从机输入信号端的信号进行持续采集得到对应的低电平数据信号。
8.根据权利要求4所述的主从机网络基于电力线收发数据信号的处理方法,其特征在于,所述由所述从机根据数据信号的高/低电平特征在本地完成对应设置并由所述主机根据主机内电流采样电阻RS的采样电压进行数据信号接收处理,具体包括:
当所述从机向所述主机发送高电平数据信号时,由所述从机的所述从机主控模块通过将所述第一从机输出信号端的信号电平状态设为高电平状态的方式使所述第一场效应管MOS1导通;并由所述主机的所述信号处理模块对所述电流采样电阻RS的两侧电压进行测量生成对应的所述采样电压,并根据所述采样电压进行高低电平数据信号识别输出对应的所述识别信号向所述主机主控模块的所述第一主机输入信号端发送;并由所述主机的所述主机主控模块在所述第一主机输入信号端输入的所述识别信号为高电平状态时对所述第一主机输入信号端的信号进行持续采集得到对应的高电平数据信号;
当所述从机向所述主机发送低电平数据信号时,由所述从机的所述从机主控模块通过将所述第一从机输出信号端的信号电平状态设为低电平状态的方式使所述第一场效应管MOS1关断;并由所述主机的所述信号处理模块对所述电流采样电阻RS的两侧电压进行测量生成对应的所述采样电压,并根据所述采样电压进行高低电平数据信号识别输出对应的所述识别信号向所述主机主控模块的所述第一主机输入信号端发送;并由所述主机的所述主机主控模块在所述第一主机输入信号端输入的所述识别信号为低电平状态时对所述第一主机输入信号端的信号进行持续采集得到对应的低电平数据信号。
CN202310932102.6A 2023-07-26 2023-07-26 一种主从机网络基于电力线收发数据信号的处理方法 Pending CN116743527A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310932102.6A CN116743527A (zh) 2023-07-26 2023-07-26 一种主从机网络基于电力线收发数据信号的处理方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310932102.6A CN116743527A (zh) 2023-07-26 2023-07-26 一种主从机网络基于电力线收发数据信号的处理方法

Publications (1)

Publication Number Publication Date
CN116743527A true CN116743527A (zh) 2023-09-12

Family

ID=87918860

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310932102.6A Pending CN116743527A (zh) 2023-07-26 2023-07-26 一种主从机网络基于电力线收发数据信号的处理方法

Country Status (1)

Country Link
CN (1) CN116743527A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117395098A (zh) * 2023-12-07 2024-01-12 青岛艾诺仪器有限公司 一种数字化实时并机方法及系统

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117395098A (zh) * 2023-12-07 2024-01-12 青岛艾诺仪器有限公司 一种数字化实时并机方法及系统
CN117395098B (zh) * 2023-12-07 2024-03-05 青岛艾诺仪器有限公司 一种数字化实时并机方法及系统

Similar Documents

Publication Publication Date Title
US5974553A (en) Method for powering elements connected in a two-wire bus network transmitting both power supply and data information pulses
CN116743527A (zh) 一种主从机网络基于电力线收发数据信号的处理方法
US8644791B2 (en) Communications module apparatus, integrated circuit and method of communicating data
EP1019798A2 (en) Method and apparatus for detecting the presence of a remote device and providing power thereto
CN105141491B (zh) 一种实现自发自收的rs485通讯电路及方法
WO2021196677A1 (zh) 一种光网络单元及poe供电系统
CN113169921B (zh) 控制器局域网络通信的隔离电路和装置
CN101662369B (zh) 万用网络适配器
CN216930034U (zh) 基于二总线的通讯优化设备和通讯系统
CN116015988A (zh) 一种千兆PoE延长器
CN102664782B (zh) 适用于高速1553总线的分立收发器电路
CN210867675U (zh) 一种两线无极性半双工通讯及供电电路
CN107196770A (zh) 通过信号线进行供电的系统
CN111600391A (zh) 一种基于rs-485的直流电力线通讯装置
CN113741272A (zh) Can总线通讯系统
CN212162930U (zh) 一种基于rs-485的直流电力线通讯装置
Jin et al. Design and Simulation of Voltage Measurement System Based on ADC0809
CN111383433B (zh) 一种两线无极性半双工通讯及供电电路
CN111277493A (zh) 一种物联网网关
CN212486676U (zh) 带蓝牙功能的4g路由器
CN216206514U (zh) 一种多接口多功能的智能表计调试工装
CN211880417U (zh) 一种隔离poe模组的控制电路
CN212784074U (zh) 一种智能插座
CN220603882U (zh) 一种控制电路、温控功能板和控制系统
CN110827529B (zh) 一种数据传输设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination