CN116582471B - Pcie设备、pcie数据捕获系统和服务器 - Google Patents

Pcie设备、pcie数据捕获系统和服务器 Download PDF

Info

Publication number
CN116582471B
CN116582471B CN202310862495.8A CN202310862495A CN116582471B CN 116582471 B CN116582471 B CN 116582471B CN 202310862495 A CN202310862495 A CN 202310862495A CN 116582471 B CN116582471 B CN 116582471B
Authority
CN
China
Prior art keywords
pcie
module
preset signal
service processing
pcie data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202310862495.8A
Other languages
English (en)
Other versions
CN116582471A (zh
Inventor
林恢移
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhuhai Xingyun Zhilian Technology Co Ltd
Original Assignee
Zhuhai Xingyun Zhilian Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhuhai Xingyun Zhilian Technology Co Ltd filed Critical Zhuhai Xingyun Zhilian Technology Co Ltd
Priority to CN202310862495.8A priority Critical patent/CN116582471B/zh
Publication of CN116582471A publication Critical patent/CN116582471A/zh
Application granted granted Critical
Publication of CN116582471B publication Critical patent/CN116582471B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/18Protocol analysers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3027Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a bus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/08Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computing Systems (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Environmental & Geological Engineering (AREA)
  • Mathematical Physics (AREA)
  • Quality & Reliability (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)

Abstract

本申请公开了一种PCIE设备、PCIE数据捕获系统和服务器,PCIE设备包括:PCIE末端模块、业务处理模块、I2C从控制模块、PCIE数据捕获模块和存储模块,PCIE末端模块通信连接业务处理模块和PCIE数据捕获模块;PCIE数据捕获模块通信连接存储模块和I2C从控制模块;业务处理模块,用于检测是否出现第一预设信号;PCIE数据捕获模块,用于在业务处理模块出现第一预设信号时,获取预设信号对应的目标PCIE数据报文,将目标PCIE数据报文存储到存储模块,目标PCIE数据报文用于实现PCIE分析。采用本申请可以降低PCIE分析成本,且能够偶发的业务中才出现的问题。

Description

PCIE设备、PCIE数据捕获系统和服务器
技术领域
本申请涉及通信技术领域或者互联网技术领域,具体涉及一种PCIE设备、PCIE数据捕获系统和服务器。
背景技术
目前,通过外部高速串行计算机扩展总线标准(peripheral componentinterconnect express,PCIE)分析仪来捕获PCIE链路上的数据,将PCIE分析仪的夹具一端接到待测PCIE设备,一端接到服务器的插槽,通过PCIE分析仪来捕获PCIE链路中的信号进行数据分析。由于PCIE分析仪价格昂贵且体积庞大,一般需要专门的测试平台来对进行PCIE链路的测试分析,对于偶发的业务中才出现的问题无法进行分析,因此,如何降低PCIE分析成本,且能够偶发的业务中才出现的问题进行分析的问题亟待解决。
发明内容
本申请提供了一种PCIE设备、PCIE数据捕获系统和服务器,可以降低PCIE分析成本,且能够偶发的业务中才出现的问题。
第一方面,本申请提供一种PCIE设备,所述PCIE设备包括:PCIE末端模块、业务处理模块、I2C从控制模块、PCIE数据捕获模块和存储模块,其中,
所述PCIE末端模块通信连接所述业务处理模块和所述PCIE数据捕获模块,所述PCIE末端模块还包括PCIE接口,所述PCIE接口用于连接服务器;
所述PCIE数据捕获模块通信连接所述存储模块和所述I2C从控制模块,所述I2C从控制模块包括I2C接口,所述I2C接口用于连接所述服务器;
所述业务处理模块,用于检测是否出现第一预设信号;
所述PCIE数据捕获模块,用于在所述业务处理模块出现所述第一预设信号时,获取所述预设信号对应的目标PCIE数据报文,将所述目标PCIE数据报文存储到所述存储模块,所述目标PCIE数据报文用于实现PCIE分析。
第二方面,本申请提供了一种PCIE数据捕获系统,该PCIE数据捕获系统包括如第一方面所述的PCIE设备和服务器。
第三方面,本申请提供一种服务器,该服务器包括如第一方面所述的PCIE设备和服务器。
实施本申请,具备如下有益效果:
可以看出,本申请中所描述的PCIE设备、PCIE数据捕获系统和服务器,PCIE设备包括:PCIE末端模块、业务处理模块、I2C从控制模块、PCIE数据捕获模块和存储模块,PCIE末端模块通信连接业务处理模块和PCIE数据捕获模块,PCIE末端模块还包括PCIE接口,PCIE接口用于连接服务器,PCIE数据捕获模块通信连接存储模块和I2C从控制模块,I2C从控制模块包括I2C接口,I2C接口用于连接服务器,业务处理模块,用于检测是否出现第一预设信号,PCIE数据捕获模块,用于在业务处理模块出现第一预设信号时,获取预设信号对应的目标PCIE数据报文,将目标PCIE数据报文存储到存储模块,目标PCIE数据报文用于实现PCIE分析,进而,将PCIE数据捕获模块做到芯片内部,不管处于什么样的外部环境,都能将PCIE数据捕获进芯片,并存入存储模块(如随机存取存储器(random access memory,RAM))中,能很好的解决PCIE分析仪无法分析的问题,进而,降低PCIE分析成本,且能够偶发的业务中才出现的问题。
附图说明
为了更清楚地说明本申请或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请提供的一种PCIE数据捕获系统的结构示意图;
图2是本申请提供的一种PCIE设备的结构示意图;
图3是本申请提供的另一种PCIE数据捕获系统的结构示意图;
图4是本申请提供的另一种PCIE设备的结构示意图;
图5是本申请提供的又一种PCIE数据捕获系统的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本申请方案,下面将结合本申请中的附图,对本申请中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其他步骤或单元。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
具体实现中,本申请所涉及到的PCIE设备可以包括但不仅限于:智能网卡、数据处理器(data processing unit,DPU)、主机(HOST)、服务器、PCIE板卡或者其他需要PCIE功能的设备,在此不做限定。
本申请实施例中,PCI即Peripheral Component Interconnect,中文意思是“外围器件互联”,是由PCISIG (PCI Special Interest Group)推出的一种局部并行总线标准。PCI总线是一种树型结构,并且独立于CPU总线,可以和CPU总线并行操作。PCI总线上可以挂接PCI设备和PCI桥片,PCI总线上只允许有一个PCI主设备,其他的均为PCI 从设备,而且读写操作只能在主从设备之间进行,从设备之间的数据交换需要通过主设备中转。
其中,PCIExpress由早期得PCI扩展衍生而来并且对兼容PCI,两者得主要区别在于并行到串行得切换,且速率更快。PCI Express是一种分层协议,由事务层,数据链路层和物理层组成。
相关技术中,请参阅图1,图1是本申请实施例提供的一种PCIE数据捕获系统的结构示意图,如图所示,该PCIE数据捕获系统包括:PCIE设备、PCIE夹具、PCIE分析仪、服务器,通过外部PCIE分析仪的PCIE夹具内嵌入两个PCIE设备之间,适用于可插拔的PCIE设备。
其中,PCIE设备与PCIE夹具、服务器之间均通过PCIE接口进行通信连接。
具体实现中,PCIE分析仪的PCIE夹具一端接到待测PCIE设备,一端接到服务器的插槽,所有PCIE数据信号都先经过PCIE夹具,PCIE分析仪将PCIE链路上的信号进行捕获分析,PCIE分析仪内部实现PCIE控制器的功能,按PCIE规范设计,分为物理层,数据链路层,和事务层,将每层的数据包分类,能很好的定位PCIE链路问题,循环将数据包存到自带的大缓存中。用户读取存储器的数据就能还原当时链路的状态,从而进行分析,找到PCIE链路问题。
相关技术方案中的存在如下缺陷,具体如下:
1、因为PCIE分析仪需要将PCIE夹具嵌入到PCIE 链路中,故只能分析可插拔的PCIE设备,无法分析两个板间的PCIE设备之间的链路。
2、因为PCIE分析仪价格昂贵,体积庞大,一般需要专门的测试平台来对进行PCIE链路的测试分析,对于偶发的而且业务中才出现的问题无法进行分析。
3、PCIE分析仪没有与业务处理模块进行交互,当业务处理模块检测到ERR希望将ERR时刻附近的PCIE报文都抓下来时,PCIE分析仪无法做到。
即相关技术中的PCIE数据捕获方法,是利用昂贵的PCIE分析仪,将PCIE分析仪的夹具一端接到待测PCIE板卡,一端接到服务器的插槽,通过PCIE分析仪来监测PCIE链路中的信号,将PCIE数据信号进行捕获,并将结果存储到自带的存储器件中从而进一步分析PCIE问题。PCIE分析仪价格昂贵,体积庞大,无法布置到每一个PCIE板卡环境,对于偶发的业务过程中才出现的PCIE问题无法定位,以及对于板间两个PCIE设备之间的链路,由于板间的PCIE链路无法插入夹具,故而无法将数据捕获。
为了解决相关技术中的缺陷,本申请提供一种PCIE设备,所述PCIE设备包括:PCIE末端模块、业务处理模块、I2C从控制模块、PCIE数据捕获模块和存储模块,其中,
所述PCIE末端模块通信连接所述业务处理模块和所述PCIE数据捕获模块,所述PCIE末端模块还包括PCIE接口,所述PCIE接口用于连接服务器;
所述PCIE数据捕获模块通信连接所述存储模块和所述I2C从控制模块,所述I2C从控制模块包括I2C接口,所述I2C接口用于连接所述服务器;
所述业务处理模块,用于检测是否出现第一预设信号;
所述PCIE数据捕获模块,用于在所述业务处理模块出现所述第一预设信号时,获取所述预设信号对应的目标PCIE数据报文,将所述目标PCIE数据报文存储到所述存储模块,所述目标PCIE数据报文用于实现PCIE分析。
本申请中,将PCIE数据捕获模块做到芯片内部,不管处于什么样的外部环境,都能将PCIE数据捕获进芯片,并存入存储模块(如RAM)中。能很好的解决PCIE分析仪无法分析的问题。
本申请中,I2C即两线式串行总线(Inter-Integrated Circuit),其包括SDA(串行数据线)和SCL(串行时钟线)。
下面对本申请进行详细介绍。
请参阅图2,图2是本申请提供的一种PCIE设备的结构示意图,所述PCIE设备包括:PCIE末端模块、业务处理模块、I2C从控制模块、PCIE数据捕获模块和存储模块,其中,
所述PCIE末端模块通信连接所述业务处理模块和所述PCIE数据捕获模块,所述PCIE末端模块还包括PCIE接口,所述PCIE接口用于连接服务器;
所述PCIE数据捕获模块通信连接所述存储模块和所述I2C从控制模块,所述I2C从控制模块包括I2C接口,所述I2C接口用于连接所述服务器;
所述业务处理模块,用于检测是否出现第一预设信号;
所述PCIE数据捕获模块,用于在所述业务处理模块出现所述第一预设信号时,获取所述预设信号对应的目标PCIE数据报文,将所述目标PCIE数据报文存储到所述存储模块,所述目标PCIE数据报文用于实现PCIE分析。
具体实现中,如图3所示,图2所示的应用于如图3所示的PCIE数据捕获系统,该PCIE数据捕获系统包括如图2所示的PCIE设备和服务器。
本申请中,将PCIE数据捕获模块嵌入芯片内部,解决了现有技术方案中无法分析板间PCIE链路的问题,同时与业务处理模块交互,当业务处理模块出现PCIE问题时,提供触发信号给PCIE数据捕获模块,PCIE数据捕获模块可将触发信号前后的所有报文都捕获下来进行分析,解决了现有技术方案缺乏与业务处理模块的交互问题,另外,由于每个芯片都带了PCIE数据捕获模块,在进行大量业务过程时,能实时捕获数据,对于偶发的PCIE问题有很好的分析办法。
本申请中,服务器可以包括CPU和I2C主控制模块。
本申请实施例中,PCIE末端模块可以包括PCIE endpoint模块,该PCIE endpoint模块可以包含物理层(PCIE phy)和控制器。PCIE末端模块处于PCIE总线系统拓扑结构中的最末端,一般作为总线操作的发起者(initiator,类似于PCI总线中的主机)或者终结者(Completers,类似于PCI总线中的从机)。显然,End point只能接受来自上级拓扑的数据包或者向上级拓扑发送数据包。
具体实现中,PCIE末端模块与服务器以PCIE接口对接,PCIE末端模块支持以下至少一种速率:gen1(2.5Gbps)、 gen2(5Gbps)、gen3(8Gbps)、gen4(16Gbps)速率等等,在此不做限定,PCIE末端模块按PCIE协议规范设计,PCIE末端模块可以分为物理层、数据链路层和传输层,在业务数据流中,在服务器的CPU和PCIE设备的业务处理模块之间传输数据,将PCIE数据以数据报文(TLP)的形式传递给业务处理模块,并将业务处理模块的数据传输给CPU。即可以通过非PCIE接口对PCIE数据捕获模块进行控制,以及从存储模块中读取数据包,以防止PCIE出问题导致无法控制捕获模块。
具体实现中,PCIE采用串行连接方式,并使用数据报文(TLP)的形式进行数据传输。数据报文发送时在核心层中产生,经过设备的事务层、数据链路层和物理层,最终发送出去;接收时则相反。
本申请实施例中,业务处理模块即数据处理模块,可以将CPU送过来的数据进行一系列处理后,再通过PCIE将数据写回到CPU。
本申请实施例中,PCIE数据捕获模块可以分别抓取发送数据流(tx stream)和接收数据流(rx stream),两者功能一致。PCIE设备将数据送到业务处理模块,再将数据送到PCIE数据捕获模块,PCIE数据捕获模块可以根据配置抓取特定的PCIE 数据包。为了能满足各种业务场景,支持寄存器多种配置。
其中,第一预设信号可以预先设置或者系统默认。
可选的,在所述检测是否出现第一预设信号方面,所述业务处理模块具体用于:
检测是否接收到指定寄存器的第一指定信号;若是,确认出现所述第一预设信号;若否,确认未出现所述第一预设信号。
其中,指定寄存器可以预先设置或者系统默认。具体实现中,PCIE设备可以支持通过寄存器强行触发开始捕获PCIE报文,即可以通过指定寄存器触发开始捕获PCIE报文,具体的,检测是否接收到指定寄存器的第一指定信号,若是,确认出现第一预设信号,可以开始PCIE报文捕获动作,若否,确认未出现第一预设信号,则可以不进行PCIE报文捕获。
可选的,在所述检测是否出现第一预设信号方面,所述业务处理模块具体用于:
接收第一报文;对所述第一报文进行关键字提取,得到目标关键字;在所述目标关键字存在于预设关键字集时,确定出现所述第一预设信号;在所述目标关键字不存在于所述预设关键字集时,确认未出现所述第一预设信号。
本申请中,预设关键字集可以包括一个或者多个关键字,预设关键字集中的关键字可以预先设置,关键字可以包括以下至少一种:字符串、图案、文字、乱码等等,在此不做限定。
具体实现中,PCIE设备可以支持遇到特定报文后开始捕获,业务处理模块可以接收第一报文,对第一报文进行关键字提取,得到目标关键字,在目标关键字存在于预设关键字集时,确定出现第一预设信号,即说明遇到特定报文,则可以对特定报文进行捕获;在目标关键字不存在于预设关键字集时,确认未出现第一预设信号,则说明未遇到特定报文。
可选的,在所述检测是否出现第一预设信号方面,所述业务处理模块具体用于:
在所述业务处理模块运行出现错误时,获取目标错误信号;确定所述目标错误信号的错误类型;在所述错误类型为指定错误类型时,确定出现所述第一预设信号;在所述错误类型不为所述指定错误类型时,确认未出现所述第一预设信号。
本申请中,指定错误类型可以预先设置或者系统默认。
具体实现中,PCIE支持遇到特定ERR,即特定错误信号开始捕获报文,业务处理模块出错时,将ERR信号传递进PCIE数据捕获模块,PCIE数据捕获模块检测到ERR信号后开始捕获报文,其中,用户可根据需求进行配置,即具体的错误类型则可以由用户基于需求自行配置。
具体实现中,在业务处理模块运行出现错误时,则可以获取目标错误信号,确定目标错误信号的错误类型,在错误类型为指定错误类型时,确定出现第一预设信号,即说明出现特定错误信号,在错误类型不为指定错误类型时,确认未出现第一预设信号,则说明未出现特定错误信号,具体的,可以通过错误信号的相应的一些关键字来识别错误类型,关键字可以包括以下至少一种:字符串、图案、文字、乱码等等,在此不做限定。
可选的,在所述获取所述第一预设信号对应的目标PCIE数据报文方面,所述PCIE数据捕获模块具体用于:
确定所述第一预设信号对应的关联信息,所述关联信息包括以下至少一种:所述第一预设信号的出现时刻、所述第一预设信号对应的数据报文的存储位置信息;根据所述关联信息获取所述目标PCIE数据报文。
本申请实施例中,可以确定第一预设信号对应的关联信息,该关联信息包括以下至少一种:第一预设信号的出现时刻、第一预设信号对应的数据报文的存储位置信息,再根据关联信息获取目标PCIE数据报文,例如,可以获取第一预设信号的出现时刻对应的预设时间段的数据报文,预设时间段可以预先设置或者系统默认,预设时间段可以包括第一预设信号的出现时刻,也可以不包括第一预设信号的出现时刻,例如,可以获取第一预设信号的出现时刻附近的数据报文。又例如,可以获取第一预设信号对应的数据报文的存储位置信息对应的预设存储地址字段的数据报文,预设存储地址字段可以预先设置或者系统默认,预设存储地址字段可以包括第一预设信号对应的数据报文的存储位置信息,也可以不包括第一预设信号对应的数据报文的存储位置信息,例如,可以获取第一预设信号对应的数据报文的存储位置信息附近的数据报文。
本申请中,能够与业务处理模块能很好的交互,当业务处理模块出现ERR时,将ERR引到PCIE数据捕获模块,从而,很好的控制根据ERR信号开启或停止抓包,从而将ERR出现时刻的PCIE 数据报文捕获进行分析,或者,当业务处理模块出现ERR时,触发捕获,将ERR时刻附近报文捕获下来。
可选的,在所述获取所述第一预设信号对应的目标PCIE数据报文方面,所述PCIE数据捕获模块具体用于:
获取所述第一预设信号对应的第二报文;获取预设使能信号;将所述第二报文与所述预设使能信号进行运算,得到所述目标PCIE数据报文。
其中,第二报文与预设使能信号之间的运算预先设置或者系统默认,例如,运算可以为逻辑运算,如该逻辑运算可以为与运算。
本申请中,预设使能信号是通过I2C从控制模块对PCIE数据捕获模块配置而来,即不同的特定格式的数据,其可以对应不同的使能信号,基于该原理,可以预先存储预设的使能信号与特定格式的数据之间的映射关系,再利用该映射关系可以满足特定格式的数据捕获需求。
预设使能信号可以预先设置或者系统默认,预设使能信号可以与第二报文对应,例如,时间上相对应,例如,data 表示第二报文,即数据报文;pattern 表示特定格式的数据,pattern表示目标PCIE数据报文。pattern_ena 为多bit使能信号,与pattern一一对应。
具体实现中,将第二报文与预设使能信号进行运算,即对数据报文进行匹配,可以按照如下匹配公式进行:data&pattern_ena == pattern,其中,data 为数据报文,pattern为特定格式的数据。
举例说明下,例如,data为512bit 数据位宽,pattern_ena和pattern也为512bit数据位宽,当要捕获data最高字节即[511:504]字段为0x4a的数据报文时,将pattern_ena的最高字节即[511:504]字段设为ff,将pattern的最高字节即[511:504]字段设为0x4a,其余字段全部设为0。PCIE数据捕获模块检测数据报文,当数据报文最高字节即[511:504]字段为0x4a时,数据报文匹配的结果为1,表示数据报文与pattern匹配中,从而,可以将匹配中的报文存储进存储模块中。
可选的,本申请实施例中的PCIE设备还可以实现如下功能:
所述业务处理模块,用于检测是否出现第二预设信号;所述PCIE数据捕获模块,用于在所述业务处理模块出现所述第二预设信号时,停止执行所述获取所述预设信号对应的目标PCIE数据报文的操作。
本申请中,第二预设信号可以预先设置或者系统默认,第二预设信号与第一预设信号的检测原理类型,只是第二预设信号与第一预设信号的功能相反,即第二预设信号触发停止PCIE数据捕获,第一预设信号触发开始PCIE数据捕获。
具体实现中,PCIE设备支持寄存器强行停止捕获,支持遇到特定报文后停止捕获,支持遇到特定ERR停止捕获报文,业务处理模块出错时,将ERR信号传递进PCIE数据捕获模块,PCIE数据捕获模块捕获到ERR后,停止捕获报文,从而将ERR信号附近的报文都捕获到存储模块中。用户可根据需求进行配置。
可选的,如图4所示,所述PCIE数据捕获模块包括第一PCIE数据捕获单元和第二PCIE数据捕获单元,所述存储模块包括第一存储单元和第二存储单元,其中,
所述第一PCIE数据捕获单元通信连接所述第一存储单元,所述第二PCIE数据捕获单元通信连接所述第二存储单元,所述第一PCIE数据捕获单元通信连接所述PCIE末端模块和所述I2C从控制模块,所述第二PCIE数据捕获单元通信连接所述PCIE末端模块和所述I2C从控制模块。
其中,所述PCIE设备包括:PCIE末端模块、业务处理模块、I2C从控制模块、PCIE数据捕获模块和存储模块,其中,PCIE末端模块与业务处理模块之间分别传送tx stream和rxstream,PCIE末端模块与第一PCIE数据捕获单元和第二PCIE数据捕获单元分别传送txstream和rx stream,第一PCIE数据捕获单元通信连接PCIE末端模块和I2C从控制模块,用于接收I2C从控制模块的控制信号(ctrl),第二PCIE数据捕获单元通信连接PCIE末端模块和I2C从控制模块,用于接收I2C从控制模块的控制信号(ctrl)。
本申请中,在PCIE数据捕获前,先通过I2C接口配置捕获使能,配置需要捕获的特定数据报文,配置停止捕获条件,然后,开始运行驱动,将CPU的数据通过PCIE接口源源不断送给业务处理模块,以及将业务处理模块后的数据送到CPU。此时,数据同时送到PCIE数据捕获模块,例如,如图5所示,图5为本申请提供的又一PCIE数据捕获系统,该PCIE数据捕获系统包括如图4所示的PCIE设备和服务器,其中,该PCIE设备可以包括两个PCIE数据捕获模块,分别捕获tx stream和rx stream。
具体实现中,PCIE数据捕获模块根据配置开始检测PCIE 数据包,可以将数据与pattern 比对,匹配中了就将PCIE数据包存到存储模块中,非匹配中的将数据包丢弃,存储模块地址从小到大循环递增,存储模块的数据不停被更新,还可以检测停止条件,根据配置的条件来停止写入存储模块中,此时,存储模块中存储的就是被分析的报文,通过I2C接口从存储模块读取数据报文,根据需求进行下一步的分析。
本申请实施例中,将PCIE数据捕获分析模块放在芯片内部,从而可以实时分析芯片的PCIE链路,当芯片用在板间与另一个PCIE设备进行对接时,相关技术方案中的PCIE分析仪无法分析,本申请中的PCIE设备也能够完成PCIE分析。
可以看出,本申请中所描述的PCIE设备,PCIE设备包括:PCIE末端模块、业务处理模块、I2C从控制模块、PCIE数据捕获模块和存储模块,PCIE末端模块通信连接业务处理模块和PCIE数据捕获模块,PCIE末端模块还包括PCIE接口,PCIE接口用于连接服务器,PCIE数据捕获模块通信连接存储模块和I2C从控制模块,I2C从控制模块包括I2C接口,I2C接口用于连接服务器,业务处理模块,用于检测是否出现第一预设信号,PCIE数据捕获模块,用于在业务处理模块出现第一预设信号时,获取预设信号对应的目标PCIE数据报文,将目标PCIE数据报文存储到存储模块,目标PCIE数据报文用于实现PCIE分析,进而,将PCIE数据捕获模块做到芯片内部,不管处于什么样的外部环境,都能将PCIE数据捕获进芯片,并存入存储模块(如RAM)中,能很好的解决PCIE分析仪无法分析的问题,进而,降低PCIE分析成本,且能够偶发的业务中才出现的问题。
本申请还提供一种PCIE数据捕获方法,应用于如图3或者图5所示的PCIE数据捕获系统,或者,包括如图2或者图4所示的PCIE设备,所述PCIE设备包括:PCIE末端模块、业务处理模块、I2C从控制模块、PCIE数据捕获模块和存储模块,其中,
所述PCIE末端模块通信连接所述业务处理模块和所述PCIE数据捕获模块,所述PCIE末端模块还包括PCIE接口,所述PCIE接口用于连接服务器;
所述PCIE数据捕获模块通信连接所述存储模块和所述I2C从控制模块,所述I2C从控制模块包括I2C接口,所述I2C接口用于连接所述服务器;
所述业务处理模块,用于检测是否出现第一预设信号;
所述PCIE数据捕获模块,用于在所述业务处理模块出现所述第一预设信号时,获取所述预设信号对应的目标PCIE数据报文,将所述目标PCIE数据报文存储到所述存储模块,所述目标PCIE数据报文用于实现PCIE分析。
本申请还提供一种PCIE数据捕获系统,该PCIE数据捕获系统可以包括如图3或者图5所示的PCIE数据捕获系统,具体的,PCIE数据捕获系统可以包括如图2或者图4所示的PCIE设备和服务器。
本申请还提供一种服务器,该服务器可以包括如图2或者图4所示的PCIE设备和服务器,即可以将PCIE设备嵌入到服务器。
本申请还提供一种计算机存储介质,其中,该计算机存储介质存储用于电子数据交换的计算机程序,该计算机程序使得计算机执行如上述方法实施例中记载的任一方法的部分或全部步骤,上述计算机包括电子设备。
本申请还提供一种计算机程序产品,上述计算机程序产品包括存储了计算机程序的非瞬时性计算机可读存储介质,上述计算机程序可操作来使计算机执行如上述方法实施例中记载的任一方法的部分或全部步骤。该计算机程序产品可以为一个软件安装包,上述计算机包括电子设备。
需要说明的是,对于前述的各方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本申请并不受所描述的动作顺序的限制,因为依据本申请,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作和模块并不一定是本申请所必须的。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置,可通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如上述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性或其它的形式。
上述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
上述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储器中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储器中,包括若干指令用以使得一台计算机设备(可为个人计算机、服务器或者网络设备等)执行本申请各个实施例上述方法的全部或部分步骤。而前述的存储器包括:U盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
本领域普通技术人员可以理解上述实施例的各种方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,该程序可以存储于一计算机可读存储器中,存储器可以包括:闪存盘、只读存储器(英文:Read-Only Memory ,简称:ROM)、随机存取器(英文:Random Access Memory,简称:RAM)、磁盘或光盘等。
以上对本申请进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (10)

1.一种PCIE设备,其特征在于,所述PCIE设备包括:PCIE末端模块、业务处理模块、I2C从控制模块、PCIE数据捕获模块和存储模块,其中,
所述PCIE末端模块通信连接所述业务处理模块和所述PCIE数据捕获模块,所述PCIE末端模块还包括PCIE接口,所述PCIE接口用于连接服务器;
所述PCIE数据捕获模块通信连接所述存储模块和所述I2C从控制模块,所述I2C从控制模块包括I2C接口,所述I2C接口用于连接所述服务器;
所述业务处理模块,用于检测是否出现第一预设信号;
所述PCIE数据捕获模块,用于在所述业务处理模块出现所述第一预设信号时,获取所述预设信号对应的目标PCIE数据报文,将所述目标PCIE数据报文存储到所述存储模块,所述目标PCIE数据报文用于实现PCIE分析。
2.根据权利要求1所述的PCIE设备,其特征在于,在所述检测是否出现第一预设信号方面,所述业务处理模块具体用于:
检测是否接收到指定寄存器的第一指定信号;
若是,确认出现所述第一预设信号;
若否,确认未出现所述第一预设信号。
3.根据权利要求1所述的PCIE设备,其特征在于,在所述检测是否出现第一预设信号方面,所述业务处理模块具体用于:
接收第一报文;
对所述第一报文进行关键字提取,得到目标关键字;
在所述目标关键字存在于预设关键字集时,确定出现所述第一预设信号;
在所述目标关键字不存在于所述预设关键字集时,确认未出现所述第一预设信号。
4.根据权利要求1所述的PCIE设备,其特征在于,在所述检测是否出现第一预设信号方面,所述业务处理模块具体用于:
在所述业务处理模块运行出现错误时,获取目标错误信号;
确定所述目标错误信号的错误类型;
在所述错误类型为指定错误类型时,确定出现所述第一预设信号;
在所述错误类型不为所述指定错误类型时,确认未出现所述第一预设信号。
5.根据权利要求1-4任一项所述的PCIE设备,其特征在于,在所述获取所述第一预设信号对应的目标PCIE数据报文方面,所述PCIE数据捕获模块具体用于:
确定所述第一预设信号对应的关联信息,所述关联信息包括以下至少一种:所述第一预设信号的出现时刻、所述第一预设信号对应的数据报文的存储位置信息;
根据所述关联信息获取所述目标PCIE数据报文。
6.根据权利要求1-4任一项所述的PCIE设备,其特征在于,在所述获取所述第一预设信号对应的目标PCIE数据报文方面,所述PCIE数据捕获模块具体用于:
获取所述第一预设信号对应的第二报文;
获取预设使能信号;
将所述第二报文与所述预设使能信号进行运算,得到所述目标PCIE数据报文。
7.根据权利要求1-4任一项所述的PCIE设备,其特征在于,
所述业务处理模块,用于检测是否出现第二预设信号;
所述PCIE数据捕获模块,用于在所述业务处理模块出现所述第二预设信号时,停止执行所述获取所述预设信号对应的目标PCIE数据报文的操作。
8.根据权利要求1-4任一项所述的PCIE设备,其特征在于,所述PCIE数据捕获模块包括第一PCIE数据捕获单元和第二PCIE数据捕获单元,所述存储模块包括第一存储单元和第二存储单元,其中,
所述第一PCIE数据捕获单元通信连接所述第一存储单元,所述第二PCIE数据捕获单元通信连接所述第二存储单元,所述第一PCIE数据捕获单元通信连接所述PCIE末端模块和所述I2C从控制模块,所述第二PCIE数据捕获单元通信连接所述PCIE末端模块和所述I2C从控制模块。
9.一种PCIE数据捕获系统,其特征在于,所述PCIE数据捕获系统包括如权利要求1-8任一项所述的PCIE设备和服务器。
10.一种服务器,其特征在于,所述服务器包括如权利要求1-8任一项所述的PCIE设备。
CN202310862495.8A 2023-07-14 2023-07-14 Pcie设备、pcie数据捕获系统和服务器 Active CN116582471B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310862495.8A CN116582471B (zh) 2023-07-14 2023-07-14 Pcie设备、pcie数据捕获系统和服务器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310862495.8A CN116582471B (zh) 2023-07-14 2023-07-14 Pcie设备、pcie数据捕获系统和服务器

Publications (2)

Publication Number Publication Date
CN116582471A CN116582471A (zh) 2023-08-11
CN116582471B true CN116582471B (zh) 2023-09-19

Family

ID=87536443

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310862495.8A Active CN116582471B (zh) 2023-07-14 2023-07-14 Pcie设备、pcie数据捕获系统和服务器

Country Status (1)

Country Link
CN (1) CN116582471B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116756078B (zh) * 2023-08-17 2024-01-16 珠海星云智联科技有限公司 pcie数据包的通知方法、装置及存储介质

Citations (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102495920A (zh) * 2011-11-21 2012-06-13 南京中兴特种软件有限责任公司 一种FPGA用基于PCIe的集成化逻辑分析模块
CN105302755A (zh) * 2014-06-27 2016-02-03 曙光信息产业(北京)有限公司 一种具有监控功能的pcie板卡及其监控方法
CN106502814A (zh) * 2016-10-19 2017-03-15 杭州迪普科技股份有限公司 一种记录pcie设备错误信息的方法及装置
CN107122277A (zh) * 2017-05-09 2017-09-01 郑州云海信息技术有限公司 基于pcie协议分析仪的pcieras注错测试系统及方法
CN109918321A (zh) * 2019-02-25 2019-06-21 浙江中控研究院有限公司 一种基于PCIe总线的在线重构方法
CN109995681A (zh) * 2019-03-07 2019-07-09 盛科网络(苏州)有限公司 一种单芯片实现双主控主备切换的装置及方法
CN111722966A (zh) * 2020-06-19 2020-09-29 广东浪潮大数据研究有限公司 PCIe Switch检测方法、系统、设备及介质
CN111901250A (zh) * 2020-07-14 2020-11-06 山东云海国创云计算装备产业创新中心有限公司 一种数据报文传输方法、装置、设备及可读存储介质
CN112328520A (zh) * 2020-09-30 2021-02-05 郑州信大捷安信息技术股份有限公司 一种pcie设备、基于pcie设备的数据传输方法和系统
JP2021140337A (ja) * 2020-03-03 2021-09-16 日本電気株式会社 PCIeデバイス、障害復旧方法、プログラム
WO2022057464A1 (zh) * 2020-09-18 2022-03-24 苏州浪潮智能科技有限公司 一种灵活配置的多计算节点服务器主板结构和程序
WO2022155919A1 (zh) * 2021-01-22 2022-07-28 华为技术有限公司 一种故障处理方法、装置及系统
CN114826962A (zh) * 2022-03-30 2022-07-29 新华三信息技术有限公司 一种链路故障检测方法、装置、设备及机器可读存储介质
CN115168119A (zh) * 2022-06-24 2022-10-11 浪潮商用机器有限公司 一种服务器pcie链路检测方法、装置以及介质
CN115514682A (zh) * 2022-09-23 2022-12-23 浪潮商用机器有限公司 一种数据传输方法、装置、设备及存储介质
CN115567975A (zh) * 2022-12-05 2023-01-03 北京思朗东芯科技有限责任公司 一种数据报文的处理方法、装置、电子设备及存储介质
CN115657553A (zh) * 2022-10-25 2023-01-31 珠海星云智联科技有限公司 Pcie拓扑和pcie设备模拟方法、装置、设备及介质
CN115935875A (zh) * 2023-01-09 2023-04-07 上海思尔芯技术股份有限公司 基于FPGA的PCIe通信系统及其通信方法
CN116414752A (zh) * 2021-12-29 2023-07-11 北京罗克维尔斯科技有限公司 数据传输方法、装置、设备及介质

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060184410A1 (en) * 2003-12-30 2006-08-17 Shankar Ramamurthy System and method for capture of user actions and use of capture data in business processes
US7836352B2 (en) * 2006-06-30 2010-11-16 Intel Corporation Method and apparatus for improving high availability in a PCI express link through predictive failure analysis
US7899323B2 (en) * 2007-09-28 2011-03-01 Verizon Patent And Licensing Inc. Multi-interface protocol analysis system
JP5281942B2 (ja) * 2009-03-26 2013-09-04 株式会社日立製作所 計算機およびその障害処理方法
US9098616B2 (en) * 2009-12-11 2015-08-04 International Business Machines Corporation Analyzing computer programs to identify errors
US11023302B2 (en) * 2018-03-07 2021-06-01 Dell Products L.P. Methods and systems for detecting and capturing host system hang events
US20210111967A1 (en) * 2018-05-16 2021-04-15 Advantest Corporation Graphical user interface for traffic capture and debugging tool
US10636577B2 (en) * 2018-05-25 2020-04-28 Qualcomm Incorporated Safe handling of link errors in a peripheral component interconnect express (PCIE) device
CN109471763B (zh) * 2018-11-01 2022-02-18 郑州云海信息技术有限公司 抓取NVME硬盘trace的方法、装置、设备及系统
US11218397B2 (en) * 2019-01-27 2022-01-04 Mellanox Technologies, Ltd. Dual purpose NIC/PCIe protocol logic analyzer
CN111767241B (zh) * 2019-04-02 2022-04-29 富联精密电子(天津)有限公司 一种PCIe注错测试方法、装置以及存储介质
US11526411B2 (en) * 2020-02-13 2022-12-13 Dell Products L.P. System and method for improving detection and capture of a host system catastrophic failure
NL2025607B1 (en) * 2020-05-18 2021-12-03 Microsoft Technology Licensing Llc Retrieving diagnostic information from a pci express endpoint
US20230092205A1 (en) * 2021-09-23 2023-03-23 International Business Machines Corporation Fuzzing based security assessment

Patent Citations (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102495920A (zh) * 2011-11-21 2012-06-13 南京中兴特种软件有限责任公司 一种FPGA用基于PCIe的集成化逻辑分析模块
CN105302755A (zh) * 2014-06-27 2016-02-03 曙光信息产业(北京)有限公司 一种具有监控功能的pcie板卡及其监控方法
CN106502814A (zh) * 2016-10-19 2017-03-15 杭州迪普科技股份有限公司 一种记录pcie设备错误信息的方法及装置
CN107122277A (zh) * 2017-05-09 2017-09-01 郑州云海信息技术有限公司 基于pcie协议分析仪的pcieras注错测试系统及方法
CN109918321A (zh) * 2019-02-25 2019-06-21 浙江中控研究院有限公司 一种基于PCIe总线的在线重构方法
CN109995681A (zh) * 2019-03-07 2019-07-09 盛科网络(苏州)有限公司 一种单芯片实现双主控主备切换的装置及方法
JP2021140337A (ja) * 2020-03-03 2021-09-16 日本電気株式会社 PCIeデバイス、障害復旧方法、プログラム
CN111722966A (zh) * 2020-06-19 2020-09-29 广东浪潮大数据研究有限公司 PCIe Switch检测方法、系统、设备及介质
CN111901250A (zh) * 2020-07-14 2020-11-06 山东云海国创云计算装备产业创新中心有限公司 一种数据报文传输方法、装置、设备及可读存储介质
WO2022057464A1 (zh) * 2020-09-18 2022-03-24 苏州浪潮智能科技有限公司 一种灵活配置的多计算节点服务器主板结构和程序
CN112328520A (zh) * 2020-09-30 2021-02-05 郑州信大捷安信息技术股份有限公司 一种pcie设备、基于pcie设备的数据传输方法和系统
WO2022155919A1 (zh) * 2021-01-22 2022-07-28 华为技术有限公司 一种故障处理方法、装置及系统
CN116414752A (zh) * 2021-12-29 2023-07-11 北京罗克维尔斯科技有限公司 数据传输方法、装置、设备及介质
CN114826962A (zh) * 2022-03-30 2022-07-29 新华三信息技术有限公司 一种链路故障检测方法、装置、设备及机器可读存储介质
CN115168119A (zh) * 2022-06-24 2022-10-11 浪潮商用机器有限公司 一种服务器pcie链路检测方法、装置以及介质
CN115514682A (zh) * 2022-09-23 2022-12-23 浪潮商用机器有限公司 一种数据传输方法、装置、设备及存储介质
CN115657553A (zh) * 2022-10-25 2023-01-31 珠海星云智联科技有限公司 Pcie拓扑和pcie设备模拟方法、装置、设备及介质
CN115567975A (zh) * 2022-12-05 2023-01-03 北京思朗东芯科技有限责任公司 一种数据报文的处理方法、装置、电子设备及存储介质
CN115935875A (zh) * 2023-01-09 2023-04-07 上海思尔芯技术股份有限公司 基于FPGA的PCIe通信系统及其通信方法

Also Published As

Publication number Publication date
CN116582471A (zh) 2023-08-11

Similar Documents

Publication Publication Date Title
CN109558371B (zh) 用于与微控制器通信的方法、以及计算系统
CN101359309B (zh) 串行附接小型计算机系统接口硬盘状态指示装置及方法
CN105868149B (zh) 一种串口信息的传输方法和装置
CN116582471B (zh) Pcie设备、pcie数据捕获系统和服务器
US8639986B2 (en) Firmware tracing in a storage data communication system
CN110647486B (zh) 一种PCIe链路训练方法、端设备及通讯系统
CN211505789U (zh) 一种pcie板卡测试装置
CN108563595B (zh) 一种远距离传输usb数据的系统及方法
CN112463493A (zh) 一种板卡在位检测装置和方法
CN111881074B (zh) 电子系统、主机端装置及控制方法
US11218397B2 (en) Dual purpose NIC/PCIe protocol logic analyzer
US8391162B2 (en) Apparatus and method for testing SMNP cards
CN102455965A (zh) 电子装置测试系统及方法
US8321604B2 (en) Real-time USB class level decoding
CN111505531B (zh) 一种板卡测试系统
CN115729872A (zh) 一种计算设备及pcie线缆连接的检测方法
CN116137603B (zh) 链路故障的检测方法和装置、存储介质及电子装置
CN116340073A (zh) 测试方法、装置及系统
CN100511172C (zh) 一种板间透传总线的测试装置及方法
CN109240844B (zh) 一种日志获取方法及系统
CN111190779A (zh) 硬盘检盘结构、硬盘检盘方法及硬盘
CN116627729A (zh) 外接线缆、外接线缆在位检测装置、开机自检方法及系统
CN217506431U (zh) 基于龙芯平台的bmc板卡
US9742654B1 (en) Communication interface testing
CN103440218A (zh) 基于usb-hid协议的can总线监控方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant