CN116483013A - 一种基于多通道采集器的高速信号采集系统及方法 - Google Patents

一种基于多通道采集器的高速信号采集系统及方法 Download PDF

Info

Publication number
CN116483013A
CN116483013A CN202310723889.5A CN202310723889A CN116483013A CN 116483013 A CN116483013 A CN 116483013A CN 202310723889 A CN202310723889 A CN 202310723889A CN 116483013 A CN116483013 A CN 116483013A
Authority
CN
China
Prior art keywords
chip
signals
memory
processing
comparison
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202310723889.5A
Other languages
English (en)
Other versions
CN116483013B (zh
Inventor
李虹霖
谢星星
薛爱伦
秦波
周强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Realtime Technology Co ltd
Original Assignee
Chengdu Realtime Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Realtime Technology Co ltd filed Critical Chengdu Realtime Technology Co ltd
Priority to CN202310723889.5A priority Critical patent/CN116483013B/zh
Publication of CN116483013A publication Critical patent/CN116483013A/zh
Application granted granted Critical
Publication of CN116483013B publication Critical patent/CN116483013B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/042Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
    • G05B19/0423Input/output
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/24Pc safety
    • G05B2219/24215Scada supervisory control and data acquisition
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

本发明公开了一种基于多通道采集器的高速信号采集系统及方法,属于信息采集处理技术领域,上述方法包括下步骤:S10、获取多组信号的占用内存;S20、获取多个处理芯片的运行内存;S30、将多组信号匹配至多个处理芯片;其中,信号的占用内存不大于其匹配的处理芯片的运行内存。本发明提供的基于多通道采集器的高速信号采集方法通过同时将多组信号发送至多个处理芯片同时进行处理,能够有效提高数据处理的效率,同时,因按照需求将多组信号与多个处理芯片进行匹配,能够使得多个处理芯片能够更加均匀的运行,保证多个处理芯片的负荷相对平均,均具有一定的占用率,避免造成能耗的无效损耗。

Description

一种基于多通道采集器的高速信号采集系统及方法
技术领域
本发明属于信息采集处理技术领域,具体涉及一种基于多通道采集器的高速信号采集系统及方法。
背景技术
在大型设备监测时,需要对设备的相同或相似数据进行分别采集和分析监测,在多数情况下,会分别对需要采集的数据设置采集器,采用一对一的方式对数据进行采集,然后进行分析监测。
而随着监测设备的不断智能化,在大型设备领域能够实现大型设备的集中式监测,采用数量较少且集中的监测设备完成对设备的整体监测。而在实际使用过程中,因监测设备控制逻辑较为简单,通常为将采集的数据平均发送至处理芯片中,而因数据的占用内存远小于处理芯片的运行内存,导致单个处理芯片的占用率低,造成了能耗的无效损耗。
发明内容
本发明提供一种基于多通道采集器的高速信号采集系统及方法,能够在加快监测设备处理监测数据速度的同时,还能够使得监测设备达到更高的运行负荷,避免监测设备的无效损耗。
本发明通过下述技术方案实现:
一方面,本发明提供一种基于多通道采集器的高速信号采集方法,包括以下步骤:S10、获取多组信号的占用内存;S20、获取多个处理芯片的运行内存;S30、将多组信号匹配至多个处理芯片;其中,信号的占用内存不大于其匹配的处理芯片的运行内存。
在其中一些实施例中,获取多组信号的占用内存之后,将多组信号匹配至多个处理芯片之前,还包括以下步骤:将多组信号按照占用内存的大小进行排序,得到第一组信号至第m组信号;获取多个处理芯片的运行内存之后,将多组信号匹配至多个处理芯片之前,还包括以下步骤:将多个处理芯片按照运行内存的大小进行排序,得到第一个芯片至第n个芯片。
在其中一些实施例中,多组信号按照占用内存从小到大进行排序,得到第一组信号至第m组信号;多个处理芯片按照运行内存从小到大进行排序,得到第一个芯片至第n个芯片;将多组信号匹配至多个处理芯片包括以下步骤:S301、按照第一组信号至第m组信号的顺序,依次将每组信号的占用内存与运行内存最小的芯片的运行内存进行对比;S302、若对比信号的占用内存不大于对比芯片的运行内存,则将对比信号发送至对比芯片;S303、若对比信号的占用内存大于对比芯片的运行内存,则将比当前对比芯片的运行内存更大的下一个芯片作为新的对比芯片,然后将当前对比信号的占用内存与新的对比芯片进行对比,若当前对比信号的占用内存不大于新的对比芯片的运行内存,则将当前对比信号发送至新的对比芯片进行处理,若当前对比信号的占用内存大于新的对比芯片的运行内存时,则继续将下一个运行内存更大的芯片作为新的对比芯片,直至寻找到运行内存大于或等于当前对比信号的占用内存的第a个处理芯片为止,将对比信号发送至第a个处理芯片;S304、重复S301至S303步骤,继续对第二组信号至第m组信号进行处理,直至所有组信号均发送至处理芯片,或得到对比信号的占用内存大于第n个处理芯片的运行内存的信息时,则结束。
在其中一些实施例中,重复S301至S303步骤分别对第二组信号至第m组信号进行处理的过程中,选择的对比芯片的运行内存大于已经被占用的芯片。
在其中一些实施例中,按照第一组信号至第m组信号的顺序,依次将每组信号的占用内存与运行内存最小的芯片的运行内存进行对比的过程中,若对比信号的占用内存超过对比芯片运行内存的70%-80%,则认为对比信号的占用内存大于对比芯片的运行内存。
在其中一些实施例中,将多组信号匹配至多个处理芯片之前,还包括以下步骤:将信号的组数与处理芯片的数量进行对比。
在其中一些实施例中,将多组信号匹配至多个处理芯片的过程中,还包括以下步骤:若信号的组数不多于处理芯片的数量时,则每个处理芯片获取的信号最多为一组;若信号的组数多于处理芯片数量的x倍,但不多于处理芯片数量x+1倍时,则每个处理芯片获取的信号最多为x+1组;其中,x为自然数。
在其中一些实施例中,若信号的组数大于处理芯片的数量时,将多组信号匹配至多个处理芯片的过程包括以下步骤:S301、按照第一组信号至第m组信号的顺序,依次将每组信号的占用内存与运行内存最小的芯片的运行内存进行对比;S302、若对比信号的占用内存小于对比芯片的运行内存,则将对比信号发送至对比芯片;S303、若对比信号的占用内存大于对比芯片的运行内存,则将比当前对比芯片的运行内存更大的下一个芯片作为新的对比芯片,然后将当前对比信号的占用内存与新的对比芯片进行对比,若当前对比信号的占用内存不大于新的对比芯片的运行内存,则将当前对比信号发送至新的对比芯片进行处理,若当前对比信号的占用内存大于新的对比芯片的运行内存时,则继续将下一个运行内存更大的芯片作为新的对比芯片,直至寻找到运行内存大于或等于当前对比信号的占用内存的第a个处理芯片为止,将对比信号发送至第a个处理芯片;S304、重复S301至S303步骤分别对第二组信号至第m组信号进行处理,直至所有组信号均发送至处理芯片,或第n个处理芯片中存在信号,则结束。
另一方面,本实施例提供一种基于多通道采集器的高速信号采集系统,其包括采集模块、处理模块、存储模块;采集模块用于对信号和/或处理芯片数量进行采集,存储模块中存储有计算机程序,处理模块执行计算机程序,以实现上述实施例中任一项的基于多通道采集器的高速信号采集方法。
本发明与现有技术相比,具有以下优点及有益效果:
本发明提供的基于多通道采集器的高速信号采集方法通过同时将多组信号发送至多个处理芯片同时进行处理,能够有效提高数据处理的效率,同时,因按照需求将多组信号与多个处理芯片进行匹配,能够使得多个处理芯片能够更加均匀的运行,保证多个处理芯片的负荷相对平均,均具有一定的占用率,避免造成能耗的无效损耗。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例中的附图作简单地介绍,应当理解,以下附图仅示出了本发明的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1为本发明一些实施例提供的基于多通道采集器的高速信号采集方法的流程示意图;
图2为本发明另一些实施例提供的多通道采集器的高速信号采集方法过程中将多组信号匹配至多个处理芯片的流程示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。
在本发明的描述中,需要说明的是,所采用的术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,或者是该发明产品使用时惯常摆放的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
此外,本发明的描述中若出现“水平”、“竖直”等术语并不表示要求部件绝对水平或悬垂,而是可以稍微倾斜。如“水平”仅仅是指其方向相对“竖直”而言更加水平,并不是表示该结构一定要完全水平,而是可以稍微倾斜。
在本发明的描述中,还需要说明的是,除非另有明确的规定和限定,若出现术语“设置”、“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或模块的过程、方法、系统、产品或设备没有限定于已列出的步骤或模块,而是可选地还包括没有列出的步骤或模块,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或模块。
如非特别说明,不同的步骤的顺序不分先后。
实施例1:
本实施例提供一种基于多通道采集器的高速信号采集方法,请参阅图1,包括以下步骤:
S10、获取多组信号的占用内存。在S10中,多组信号是指在单位时间内从大型设备上采集的信号,多组信号可以包括大型设备一个具体位置的信号,也可以包括大型设备不同位置的信号。在具体的示例中,可引入一个新的处理器,用于获取多组信号的各个占用内存,因为计算信号的占用内存的计算量较小,因此引入的新的处理器可采用运行内存较小的设备,造价低。
S20、获取多个处理芯片的运行内存。在S20中,多个处理芯片可用于同时处理多组信号,多个处理芯片的运行内存均为事先已经知晓的,因此可直接调用处理芯片的运行内存的相关数据。在具体的示例中,可手动将多个处理芯片运行内存输入至存储器中,也可自动对处理芯片的运行内存进行读取,然后输入至存储器中,在需要获取处理芯片的运行内存时,直接从存储器中调用即可。另外,S20步骤和S10步骤之间无必然的先后的顺序,二者可先后进行,也可同时进行。
S30、将多组信号匹配至多个处理芯片。S30步骤在S10和S20步骤均完成后进行,在S30中,将多组信号发送至多个处理芯片进行处理,以实现设备的分析目的。多个处理芯片可以是全部的处理芯片,也可以是部分处理芯片。在将多组信号匹配至多个处理芯片的过程中,发送至处理芯片的具体信号的占用内存不大于该信号匹配的处理芯片的运行内存,也就是说,接收具体信号的处理芯片的运行内存大于或等于该处理芯片接收到具体信号的占用内存。
在实施例1中,通过同时将多组信号发送至多个处理芯片同时进行处理,能够有效提高数据处理的效率,同时,因按照需求将多组信号与多个处理芯片进行匹配,能够使得多个处理芯片能够更加均匀的运行,保证多个处理芯片的负荷相对平均,均具有一定的占用率,避免造成能耗的无效损耗。
实施例2:
实施例2中的技术方案与实施例1基本相似,其不同之处在于:
S10步骤之后,S30步骤之前,还包括以下步骤:将多组信号按照占用内存的大小进行排序,得到一定排列顺序的第一组信号至第m组信号。
S20步骤之后,S30步骤之前,还包括以下步骤:将多个处理芯片按照运行内存的大小进行排序,得到一定排列顺序的第一个至第n个芯片。
在实施例2中,通过分别将需要发出的多组信号和多个处理芯片进行排序处理,并通过对应的序号进行多组信号与多个处理芯片的分配工作,能够使得系统具有较好的简化作用。
实施例3:
实施例3中的技术方案与实施例2基本相似,其不同之处在于:
多组信号按照占用内存从小到大进行排序,得到第一组信号至第m组信号。同时,多个处理芯片也按照运行内存从小到大进行排序,得到第一个芯片至第n个芯片。在该排序方式下,请参阅图2,将多组信号匹配至多个处理芯片可具体包括以下步骤:
S301、从第一组信号开始,依次将每组信号的占用内存与运行内存最小的芯片的运行内存进行对比。在S301中,为方便继续进行描述,在每一次进行对比时,正在对比的信号定义为对比信号,正在进行对比的处理芯片定义为对比芯片,在具体的示例中,当第一组信号在与第一个芯片进行对比时,第一组信号即为对比信号,第一个芯片即为对比芯片。
S302、若对比信号的占用内存不大于对比芯片的运行内存,则将该对比信号发送至该对比芯片进行处理。
S303、若对比信号的占用内存大于对比芯片的运行内存,则将比当前对比芯片的运行内存更大的下一个芯片作为新的对比芯片,然后将当前对比信号的占用内存与新的对比芯片进行对比,若当前对比信号的占用内存不大于新的对比芯片的运行内存,则将当前对比信号发送至新的对比芯片进行处理,若当前对比信号的占用内存大于新的对比芯片的运行内存时,则继续将下一个运行内存更大的芯片作为新的对比芯片,以上述方式进行,直至寻找到运行内存大于或等于当前对比信号的占用内存的处理芯片为止,为方便描述,将当前满足运行内存大于或等于当前对比信号的占用内存的处理芯片命名为第a个处理芯片。然后将当前对比信号发送至第a个处理芯片。
S304、重复S301至S303步骤,继续对第二组信号至第m组信号进行处理,直至所有组信号均发送至处理芯片,或第n个处理芯片中存在信号,则结束。在S304中,依次将第二组信号至第m组信号作为新的对比信号,在每次将信号发送至处理芯片后,继续进行下一组信号,当所有的信号均发送至处理芯片进行处理后,则整个过程结束。在另一种情况下,若存在信号的的占用内存大于第n个处理芯片的运行内存,即大于最大运行内存的芯片的运行内存时,此时该信号无法通过处理芯片进行处理,那么后续不对该信号进行处理,直接执行结束操作,该情况为保护处理信号的理论情况,而在实际情况中,通常处理芯片的最大运行内存会根据经验,设置足够的大,信号的占用内存不会超过最大运行内存的处理芯片的运行内存。
在实施例3中,为方便理解,以具体示例进一步进行说明,当存在5组信号,分别为1、3、5、7、9(单位省略),存在10个处理芯片,分别为2、3、4、5、6、10、15、20、30、50,将5组信号按照占用内存由小到大进行排序,将10个处理芯片按照运行内存由小到大进行排序,然后按照S301至S303进行处理之后,得到的结果为:将第一组信号发送至第一个处理芯片,将第二组信号发送至第二个处理芯片,将第三组信号发送至第4个处理芯片,将第四组、第五组信号发送至第五个处理芯片。
在实施例3中,能够保证信号均能够分配至对应的处理芯片中进行处理,且能够有效避免信号的占用内存远小于处理芯片的运行内存的情况,进而提高单个处理芯片的占用率,避免能耗的无效损耗。
需要注意的是,在图2中,为方便说明,将最开始进行对比的一组信号命名为第b组信号,将最开始进行对比的处理芯片命名为第c个芯片,而第b组信号在实际的过程中,为排序的第一组信号;而第c个芯片在实际的过程中,为排序的第一个芯片。
实施例4:
实施例4中的技术方案与实施例3中基本相似,其不同之处在于:
在步骤S304中,在将第二组信号至第m组信号分别进行处理的过程中,选择的对比芯片的运行内存大于已经被占用的芯片。
在实施例4中,在S302和S303步骤中,在第一组信号发送至第一个芯片(假定第一个芯片满足其运行内存大于第一组信号的占用内存)之后,即认为第一个芯片已经被占用,那么在继续将第二组信号作为对比信号时,对比芯片也实时更新,将第二个芯片作为对比芯片进行S301的步骤。通过上述设置,能够使得多组信号能够更加均匀的发送至多个处理芯片进行处理,以提高多组信号的整体处理效率。
实施例5:
实施例5中的技术方案与实施例3和4基本相似,其不同之处在于:
多组信号可按照占用内存从大到小进行排序,多个处理芯片按照运行内存从大到小进行排序,然后将多组信号匹配至多个处理芯片的步骤与S301至S304步骤类似,再次不再赘述。采用实施例4中的技术方案,也能够保证多组信号能够更加均匀的发送至多个处理芯片进行处理,能够有效提高多组信号的整体处理效率。
实施例6:
实施例6中的技术方案与实施例3基本相似,其不同之处在于:
S301过程中,若对比信号的占用内存超过对比芯片运行内存的70-80%时,则认为对比信号的占用内存大于对比芯片的运行内存。通过上述设置,将对比芯片预留20-30%的冗余度,以避免处理芯片的运行内存占用率过高,对处理芯片造成不可逆的损伤,具体预留的冗余度可根据不同系统的需求,以及处理芯片的稳定性,设置具体的数值,也可对不同的处理芯片设置不同的冗余度数值。在实际的使用过程中,可进一步对处理芯片进行设置,当信号的占用内存超过处理芯片的70-80%时,处理芯片进入假死状态,以对处理芯片进行保护,通过该设置,能够在系统出现紊乱时,对处理芯片进行保护。
实施例7:
实施例7中的技术方案与实施例1基本相似,其不同之处在于:
S30步骤之前,还包括以下步骤:将信号的组数与处理芯片的数量进行对比。该步骤与S10和S20步骤无必然的先后顺序,可以在S10、S20步骤之前,也可以在S10、S20步骤之后,还可以在S10和S20步骤之间进行,甚至还可以与S10和/或S20步骤同时进行。通过上述设置,能够有效确定需要处理的信号的组数,以及处理芯片的大概处理时间,以得到整个过程大概的处理时间等信息。
实施例8:
实施例8与实施例7中技术方案基本相似,其不同之处在于:
S30的步骤中,还包括以下步骤:
S305、若信号的组数不多于处理芯片的数量时,则每个处理芯片获取的信号最多为一组。在S305中,通过将多组信号均匀的发送至处理芯片进行处理,使得每一个处理芯片仅处理一组信号,能够有效提高整体的处理效率。
S306、若信号的组数多于处理芯片数量的x倍,但不多于处理芯片数量x+1倍时,则每个处理芯片获取的信号最多为x+1组。在S306中,x为自然数,以具体的示例进行说明,当信号的组数多于处理芯片数量的1倍,但不多于处理芯片数量的2倍时,则每个处理芯片获取的信号最多为2组;当信号的组数多于处理芯片数量的2倍,但不多于处理芯片数量的3倍时,则每个处理芯片获取的信号最多为3组,以此类推,以实现处理芯片处理的信号的组数相近,以提高整体的处理效率。
在实施例8中,能够将多组信号更多的分配到多个处理芯片中进行处理,能够有效提高多组信号整体处理的效率。而需要注意的是,处理芯片运行内存的阶梯设置需要更加合理,能够满足大多数处理芯片均能够对应处理信号,以避免其中部分处理芯片中能够处理的信号组数为0。
实施例9:
实施例9中的技术方案与实施例7相似,其不同之处在于:
若信号的组数大于处理芯片的数量时,S30可具体包括以下步骤:
S301、按照第一组信号至第m组信号的顺序,依次将每组信号的占用内存与运行内存最小的芯片的运行内存进行对比;
S302、若对比信号的占用内存小于对比芯片的运行内存,则将所述对比信号发送至所述对比芯片;
S303、若对比信号的占用内存大于对比芯片的运行内存,则将比当前对比芯片的运行内存更大的下一个芯片作为新的对比芯片,然后将当前对比信号的占用内存与新的对比芯片进行对比,若当前对比信号的占用内存不大于新的对比芯片的运行内存,则将当前对比信号发送至新的对比芯片进行处理,若当前对比信号的占用内存大于新的对比芯片的运行内存时,则继续将下一个运行内存更大的芯片作为新的对比芯片,直至寻找到运行内存大于或等于当前对比信号的占用内存的第a个处理芯片为止,将所述对比信号发送至所述第a个处理芯片;
S304、重复S301至S303步骤分别对第二组信号至第m组信号进行处理,直至所有组信号均发送至处理芯片,或第n个处理芯片中存在信号,则结束。
在实施例9中,与实施例3不同之处在于,将多组信号匹配至多个处理芯片之前,还包括以下步骤:将信号的组数与处理芯片的数量进行对比。而在信号的组数大于处理芯片的数量时才进行S301至S304的步骤。在实施例9中,当信号的组数不大于处理芯片的数量时,可采用平均分配的方式进行,而不需要进行信号占用内存与处理芯片运行内存的对比。通过该设置,能够将多组信号整体进行处理的过程更加简化,操作性更强,处理效率更高。
实施例10:
实施例10提供一种基于多通道采集器的高速信号采集系统,包括采集模块、处理模块、存储模块;采集模块用于对信号和/或处理芯片数量进行采集,存储模块中存储有计算机程序,处理模块执行计算机程序,以实现实施例1至实施例9中任一项的基于多通道采集器的高速信号采集方法。
实施例11:
本实施例提供一种计算机存储介质,其上存储有计算机程序,计算机程序被处理器进行加载,以执行实施例1至实施例9中任一项的基于多通道采集器的高速信号采集方法。
以上所述,仅是本发明的较佳实施例,并非对本发明做任何形式上的限制,凡是依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化,均落入本发明的保护范围之内。

Claims (9)

1.一种基于多通道采集器的高速信号采集方法,其特征在于,包括以下步骤:
S10、获取多组信号的占用内存;
S20、获取多个处理芯片的运行内存;
S30、将多组信号匹配至多个处理芯片;
其中,所述信号的占用内存不大于其匹配的所述处理芯片的运行内存。
2.根据权利要求1所述的基于多通道采集器的高速信号采集方法,其特征在于,所述获取多组信号的占用内存之后,所述将多组信号匹配至多个处理芯片之前,还包括以下步骤:将多组信号按照占用内存的大小进行排序,得到第一组信号至第m组信号;
所述获取多个处理芯片的运行内存之后,所述将多组信号匹配至多个处理芯片之前,还包括以下步骤:将多个处理芯片按照运行内存的大小进行排序,得到第一个芯片至第n个芯片。
3.根据权利要求2所述的基于多通道采集器的高速信号采集方法,其特征在于,多组信号按照占用内存从小到大进行排序,得到第一组信号至第m组信号;多个处理芯片按照运行内存从小到大进行排序,得到第一个芯片至第n个芯片;所述将多组信号匹配至多个处理芯片包括以下步骤:
S301、按照第一组信号至第m组信号的顺序,依次将每组信号的占用内存与运行内存最小的芯片的运行内存进行对比;
S302、若对比信号的占用内存不大于对比芯片的运行内存,则将所述对比信号发送至所述对比芯片;
S303、若对比信号的占用内存大于对比芯片的运行内存,则将比当前对比芯片的运行内存更大的下一个芯片作为新的对比芯片,然后将当前对比信号的占用内存与新的对比芯片进行对比,若当前对比信号的占用内存不大于新的对比芯片的运行内存,则将当前对比信号发送至新的对比芯片进行处理,若当前对比信号的占用内存大于新的对比芯片的运行内存时,则继续将下一个运行内存更大的芯片作为新的对比芯片,直至寻找到运行内存大于或等于当前对比信号的占用内存的第a个处理芯片为止,将所述对比信号发送至所述第a个处理芯片;
S304、重复S301至S303步骤,继续对第二组信号至第m组信号进行处理,直至所有组信号均发送至处理芯片,或得到对比信号的占用内存大于第n个处理芯片的运行内存的信息时,则结束。
4.根据权利要求3所述的基于多通道采集器的高速信号采集方法,其特征在于,所述重复S301至S303步骤分别对第二组信号至第m组信号进行处理的过程中,选择的对比芯片的运行内存大于已经被占用的芯片。
5.根据权利要求3所述的基于多通道采集器的高速信号采集方法,其特征在于,所述按照第一组信号至第m组信号的顺序,依次将每组信号的占用内存与运行内存最小的芯片的运行内存进行对比的过程中,若对比信号的占用内存超过对比芯片运行内存的70%-80%,则认为所述对比信号的占用内存大于对比芯片的运行内存。
6.根据权利要求1所述的基于多通道采集器的高速信号采集方法,其特征在于,所述将多组信号匹配至多个处理芯片之前,还包括以下步骤:将信号的组数与处理芯片的数量进行对比。
7.根据权利要求6所述的基于多通道采集器的高速信号采集方法,其特征在于,所述将多组信号匹配至多个处理芯片的过程中,还包括以下步骤:
若信号的组数不多于所述处理芯片的数量时,则每个处理芯片获取的信号最多为一组;
若信号的组数多于所述处理芯片数量的x倍,但不多于所述处理芯片数量x+1倍时,则每个处理芯片获取的信号最多为x+1组;其中,x为自然数。
8.根据权利要求6所述的基于多通道采集器的高速信号采集方法,其特征在于,若信号的组数大于所述处理芯片的数量时,所述将多组信号匹配至多个处理芯片的过程包括以下步骤:
S301、按照第一组信号至第m组信号的顺序,依次将每组信号的占用内存与运行内存最小的芯片的运行内存进行对比;
S302、若对比信号的占用内存小于对比芯片的运行内存,则将所述对比信号发送至所述对比芯片;
S303、若对比信号的占用内存大于对比芯片的运行内存,则将比当前对比芯片的运行内存更大的下一个芯片作为新的对比芯片,然后将当前对比信号的占用内存与新的对比芯片进行对比,若当前对比信号的占用内存不大于新的对比芯片的运行内存,则将当前对比信号发送至新的对比芯片进行处理,若当前对比信号的占用内存大于新的对比芯片的运行内存时,则继续将下一个运行内存更大的芯片作为新的对比芯片,直至寻找到运行内存大于或等于当前对比信号的占用内存的第a个处理芯片为止,将所述对比信号发送至所述第a个处理芯片;
S304、重复S301至S303步骤分别对第二组信号至第m组信号进行处理,直至所有组信号均发送至处理芯片,或第n个处理芯片中存在信号,则结束。
9.一种基于多通道采集器的高速信号采集系统,其特征在于,包括采集模块、处理模块、存储模块;所述采集模块用于对信号和/或处理芯片数量进行采集,所述存储模块中存储有计算机程序,所述处理模块执行所述计算机程序,以实现权利要求1至8任一项所述的基于多通道采集器的高速信号采集方法。
CN202310723889.5A 2023-06-19 2023-06-19 一种基于多通道采集器的高速信号采集系统及方法 Active CN116483013B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310723889.5A CN116483013B (zh) 2023-06-19 2023-06-19 一种基于多通道采集器的高速信号采集系统及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310723889.5A CN116483013B (zh) 2023-06-19 2023-06-19 一种基于多通道采集器的高速信号采集系统及方法

Publications (2)

Publication Number Publication Date
CN116483013A true CN116483013A (zh) 2023-07-25
CN116483013B CN116483013B (zh) 2023-09-05

Family

ID=87214129

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310723889.5A Active CN116483013B (zh) 2023-06-19 2023-06-19 一种基于多通道采集器的高速信号采集系统及方法

Country Status (1)

Country Link
CN (1) CN116483013B (zh)

Citations (50)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040111577A1 (en) * 2002-12-05 2004-06-10 International Business Machines Corporation High speed memory cloner within a data processing system
US20080168301A1 (en) * 2007-01-10 2008-07-10 Inventec Corporation Method of automatically adjusting storage sources for server a system
US20100169886A1 (en) * 2008-12-31 2010-07-01 Seakr Engineering, Incorporated Distributed memory synchronized processing architecture
US20110004710A1 (en) * 2009-07-06 2011-01-06 Ross John Stenfort System, method, and computer program product for interfacing one or more storage devices with a plurality of bridge chips
CN102681902A (zh) * 2012-05-15 2012-09-19 浙江大学 一种基于多核系统任务分配的负载均衡方法
CN103034585A (zh) * 2011-09-28 2013-04-10 泰克科技(中国)有限公司 数字存储示波器的采集内存分配
US20130219364A1 (en) * 2011-08-25 2013-08-22 Salesforce.Com, Inc. Systems and methods for assigning code lines to clusters with storage and other constraints
CN103780646A (zh) * 2012-10-22 2014-05-07 中国长城计算机深圳股份有限公司 一种云资源的调度方法及系统
CN104331331A (zh) * 2014-11-02 2015-02-04 中国科学技术大学 任务数目和性能感知的可重构多核处理器的资源分配方法
CN104539642A (zh) * 2014-10-29 2015-04-22 杭州银江智慧医疗集团有限公司 一种基于感控协议包的物联模组设备硬件加速装置及方法
CN105243026A (zh) * 2014-05-30 2016-01-13 展讯通信(上海)有限公司 终端设备的内存访问控制方法与装置
CN105824702A (zh) * 2016-03-22 2016-08-03 乐视云计算有限公司 一种管理程序内存占用量的方法和终端
US20170060583A1 (en) * 2015-08-26 2017-03-02 Huawei Technologies Co., Ltd. Processor and method of handling an instruction data therein
CN107526640A (zh) * 2017-08-17 2017-12-29 广东欧珀移动通信有限公司 资源管理方法、装置、移动终端及计算机可读存储介质
US20180260878A1 (en) * 2017-03-09 2018-09-13 Microsoft Technology Licensing, Llc Item delivery fulfillment plan determination
EP3382542A1 (en) * 2017-03-30 2018-10-03 British Telecommunications public limited company Allocating processing requests between servers
US10348637B1 (en) * 2015-12-30 2019-07-09 Cerner Innovation, Inc. System and method for optimizing user-resource allocations to servers based on access patterns
US10475153B1 (en) * 2018-07-25 2019-11-12 Kyocera Document Solutions Inc. Apparatus and computer program products for object rendering method that renders object efficiently using a plurality of processor cores
CN110502321A (zh) * 2019-07-11 2019-11-26 新华三大数据技术有限公司 一种资源调度方法及系统
CN110647390A (zh) * 2019-09-20 2020-01-03 西安交通大学 一种多核系统基于局部性量化的并行任务分配调度方法
CN110764904A (zh) * 2019-09-23 2020-02-07 合肥中科类脑智能技术有限公司 一种基于fpga芯片的资源调度方法及系统
CN110865883A (zh) * 2019-09-23 2020-03-06 平安科技(深圳)有限公司 一种大批量数据导入方法、装置、计算机设备及存储介质
CN210294523U (zh) * 2019-07-16 2020-04-10 成都实时技术股份有限公司 一种用于雷达检测系统的数据记录装置
JP2020061133A (ja) * 2018-10-11 2020-04-16 力晶積成電子製造股▲ふん▼有限公司Powerchip Semiconductor Manufacturing Corporation メモリプロセッサを用いた多重処理アーキテクチャ及びその動作方法
CN112214467A (zh) * 2020-10-14 2021-01-12 中国电波传播研究所(中国电子科技集团公司第二十二研究所) 一种多波段雷达实时采集杂波数据高速存储系统及存储方法
CN112511318A (zh) * 2021-02-07 2021-03-16 浙江地芯引力科技有限公司 一种多通道安全芯片的并行保密通信方法及其系统
CN112527514A (zh) * 2021-02-08 2021-03-19 浙江地芯引力科技有限公司 基于逻辑扩展的多核心安全芯片处理器及其处理方法
US20210157635A1 (en) * 2019-11-21 2021-05-27 International Business Machines Corporation Determining an optimum number of threads to make available per core in a multi-core processor complex to execute tasks
CN113010262A (zh) * 2021-02-22 2021-06-22 樊馨 一种基于云计算的内存优化方法
JP2021519454A (ja) * 2018-04-20 2021-08-10 インターナショナル・ビジネス・マシーンズ・コーポレーションInternational Business Machines Corporation 並列性及びオンチップ・メモリを介した時間、空間及びエネルギー効率のよいニューラル推論
CN214122753U (zh) * 2021-02-23 2021-09-03 成都菲斯洛克电子技术有限公司 一种多通道的射频直采系统
US20210405874A1 (en) * 2020-06-29 2021-12-30 Microsoft Technology Licensing, Llc Allocating memory and redirecting memory writes in a cloud computing system based on temperature of memory modules
CN114064316A (zh) * 2021-11-16 2022-02-18 凌云光技术股份有限公司 一种多路采集数据的同步方法及系统
CN114416310A (zh) * 2021-12-29 2022-04-29 统信软件技术有限公司 一种多处理器负载均衡方法、计算设备及存储介质
CN114640681A (zh) * 2022-03-10 2022-06-17 京东科技信息技术有限公司 一种数据处理方法和系统
CN114726862A (zh) * 2022-05-17 2022-07-08 中诚华隆计算机技术有限公司 基于状态监控芯片确定计算节点运行状态的方法及系统
CN114896068A (zh) * 2022-05-26 2022-08-12 中国平安人寿保险股份有限公司 资源分配方法、资源分配装置、电子设备及存储介质
CN115016890A (zh) * 2022-05-31 2022-09-06 中邮信息科技(北京)有限公司 虚拟机资源分配方法、装置、电子设备及存储介质
CN115080455A (zh) * 2022-08-22 2022-09-20 华控清交信息科技(北京)有限公司 一种计算机芯片、计算机板卡、存储空间分配方法及装置
CN115114466A (zh) * 2022-08-30 2022-09-27 成都实时技术股份有限公司 一种打靶信息图像的查找方法、系统、介质及电子设备
US20220342712A1 (en) * 2021-07-20 2022-10-27 Kunlunxin Technology (Beijing) Company Limited Method for Processing Task, Processor, Device and Readable Storage Medium
CN115473757A (zh) * 2022-09-29 2022-12-13 展讯通信(上海)有限公司 智能终端的动态网卡驱动管理系统、方法、装置及设备
CN115686825A (zh) * 2022-09-29 2023-02-03 北京奕斯伟计算技术股份有限公司 资源管理方法、装置、服务器及存储介质
CN115705247A (zh) * 2021-08-16 2023-02-17 华为技术有限公司 一种运行进程的方法及相关设备
EP4145320A1 (en) * 2021-09-07 2023-03-08 Secure Thingz Limited Electronic chip and a method for provisioning such an electronic chip
CN115878309A (zh) * 2021-09-29 2023-03-31 北京灵汐科技有限公司 资源分配方法、装置、处理核、设备和计算机可读介质
US20230137769A1 (en) * 2021-11-03 2023-05-04 Intel Corporation Software thread-based dynamic memory bandwidth allocation
CN116069503A (zh) * 2023-01-10 2023-05-05 广东电网有限责任公司 一种服务器负载均衡方法及系统
CN116107753A (zh) * 2023-02-21 2023-05-12 青岛创新奇智科技集团股份有限公司 一种任务节点分配方法、装置、电子设备及存储介质
CN116257364A (zh) * 2023-05-12 2023-06-13 苏州浪潮智能科技有限公司 系统间的资源占用方法、装置、存储介质及电子装置

Patent Citations (50)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040111577A1 (en) * 2002-12-05 2004-06-10 International Business Machines Corporation High speed memory cloner within a data processing system
US20080168301A1 (en) * 2007-01-10 2008-07-10 Inventec Corporation Method of automatically adjusting storage sources for server a system
US20100169886A1 (en) * 2008-12-31 2010-07-01 Seakr Engineering, Incorporated Distributed memory synchronized processing architecture
US20110004710A1 (en) * 2009-07-06 2011-01-06 Ross John Stenfort System, method, and computer program product for interfacing one or more storage devices with a plurality of bridge chips
US20130219364A1 (en) * 2011-08-25 2013-08-22 Salesforce.Com, Inc. Systems and methods for assigning code lines to clusters with storage and other constraints
CN103034585A (zh) * 2011-09-28 2013-04-10 泰克科技(中国)有限公司 数字存储示波器的采集内存分配
CN102681902A (zh) * 2012-05-15 2012-09-19 浙江大学 一种基于多核系统任务分配的负载均衡方法
CN103780646A (zh) * 2012-10-22 2014-05-07 中国长城计算机深圳股份有限公司 一种云资源的调度方法及系统
CN105243026A (zh) * 2014-05-30 2016-01-13 展讯通信(上海)有限公司 终端设备的内存访问控制方法与装置
CN104539642A (zh) * 2014-10-29 2015-04-22 杭州银江智慧医疗集团有限公司 一种基于感控协议包的物联模组设备硬件加速装置及方法
CN104331331A (zh) * 2014-11-02 2015-02-04 中国科学技术大学 任务数目和性能感知的可重构多核处理器的资源分配方法
US20170060583A1 (en) * 2015-08-26 2017-03-02 Huawei Technologies Co., Ltd. Processor and method of handling an instruction data therein
US10348637B1 (en) * 2015-12-30 2019-07-09 Cerner Innovation, Inc. System and method for optimizing user-resource allocations to servers based on access patterns
CN105824702A (zh) * 2016-03-22 2016-08-03 乐视云计算有限公司 一种管理程序内存占用量的方法和终端
US20180260878A1 (en) * 2017-03-09 2018-09-13 Microsoft Technology Licensing, Llc Item delivery fulfillment plan determination
EP3382542A1 (en) * 2017-03-30 2018-10-03 British Telecommunications public limited company Allocating processing requests between servers
CN107526640A (zh) * 2017-08-17 2017-12-29 广东欧珀移动通信有限公司 资源管理方法、装置、移动终端及计算机可读存储介质
JP2021519454A (ja) * 2018-04-20 2021-08-10 インターナショナル・ビジネス・マシーンズ・コーポレーションInternational Business Machines Corporation 並列性及びオンチップ・メモリを介した時間、空間及びエネルギー効率のよいニューラル推論
US10475153B1 (en) * 2018-07-25 2019-11-12 Kyocera Document Solutions Inc. Apparatus and computer program products for object rendering method that renders object efficiently using a plurality of processor cores
JP2020061133A (ja) * 2018-10-11 2020-04-16 力晶積成電子製造股▲ふん▼有限公司Powerchip Semiconductor Manufacturing Corporation メモリプロセッサを用いた多重処理アーキテクチャ及びその動作方法
CN110502321A (zh) * 2019-07-11 2019-11-26 新华三大数据技术有限公司 一种资源调度方法及系统
CN210294523U (zh) * 2019-07-16 2020-04-10 成都实时技术股份有限公司 一种用于雷达检测系统的数据记录装置
CN110647390A (zh) * 2019-09-20 2020-01-03 西安交通大学 一种多核系统基于局部性量化的并行任务分配调度方法
CN110865883A (zh) * 2019-09-23 2020-03-06 平安科技(深圳)有限公司 一种大批量数据导入方法、装置、计算机设备及存储介质
CN110764904A (zh) * 2019-09-23 2020-02-07 合肥中科类脑智能技术有限公司 一种基于fpga芯片的资源调度方法及系统
US20210157635A1 (en) * 2019-11-21 2021-05-27 International Business Machines Corporation Determining an optimum number of threads to make available per core in a multi-core processor complex to execute tasks
US20210405874A1 (en) * 2020-06-29 2021-12-30 Microsoft Technology Licensing, Llc Allocating memory and redirecting memory writes in a cloud computing system based on temperature of memory modules
CN112214467A (zh) * 2020-10-14 2021-01-12 中国电波传播研究所(中国电子科技集团公司第二十二研究所) 一种多波段雷达实时采集杂波数据高速存储系统及存储方法
CN112511318A (zh) * 2021-02-07 2021-03-16 浙江地芯引力科技有限公司 一种多通道安全芯片的并行保密通信方法及其系统
CN112527514A (zh) * 2021-02-08 2021-03-19 浙江地芯引力科技有限公司 基于逻辑扩展的多核心安全芯片处理器及其处理方法
CN113010262A (zh) * 2021-02-22 2021-06-22 樊馨 一种基于云计算的内存优化方法
CN214122753U (zh) * 2021-02-23 2021-09-03 成都菲斯洛克电子技术有限公司 一种多通道的射频直采系统
US20220342712A1 (en) * 2021-07-20 2022-10-27 Kunlunxin Technology (Beijing) Company Limited Method for Processing Task, Processor, Device and Readable Storage Medium
CN115705247A (zh) * 2021-08-16 2023-02-17 华为技术有限公司 一种运行进程的方法及相关设备
EP4145320A1 (en) * 2021-09-07 2023-03-08 Secure Thingz Limited Electronic chip and a method for provisioning such an electronic chip
CN115878309A (zh) * 2021-09-29 2023-03-31 北京灵汐科技有限公司 资源分配方法、装置、处理核、设备和计算机可读介质
US20230137769A1 (en) * 2021-11-03 2023-05-04 Intel Corporation Software thread-based dynamic memory bandwidth allocation
CN114064316A (zh) * 2021-11-16 2022-02-18 凌云光技术股份有限公司 一种多路采集数据的同步方法及系统
CN114416310A (zh) * 2021-12-29 2022-04-29 统信软件技术有限公司 一种多处理器负载均衡方法、计算设备及存储介质
CN114640681A (zh) * 2022-03-10 2022-06-17 京东科技信息技术有限公司 一种数据处理方法和系统
CN114726862A (zh) * 2022-05-17 2022-07-08 中诚华隆计算机技术有限公司 基于状态监控芯片确定计算节点运行状态的方法及系统
CN114896068A (zh) * 2022-05-26 2022-08-12 中国平安人寿保险股份有限公司 资源分配方法、资源分配装置、电子设备及存储介质
CN115016890A (zh) * 2022-05-31 2022-09-06 中邮信息科技(北京)有限公司 虚拟机资源分配方法、装置、电子设备及存储介质
CN115080455A (zh) * 2022-08-22 2022-09-20 华控清交信息科技(北京)有限公司 一种计算机芯片、计算机板卡、存储空间分配方法及装置
CN115114466A (zh) * 2022-08-30 2022-09-27 成都实时技术股份有限公司 一种打靶信息图像的查找方法、系统、介质及电子设备
CN115473757A (zh) * 2022-09-29 2022-12-13 展讯通信(上海)有限公司 智能终端的动态网卡驱动管理系统、方法、装置及设备
CN115686825A (zh) * 2022-09-29 2023-02-03 北京奕斯伟计算技术股份有限公司 资源管理方法、装置、服务器及存储介质
CN116069503A (zh) * 2023-01-10 2023-05-05 广东电网有限责任公司 一种服务器负载均衡方法及系统
CN116107753A (zh) * 2023-02-21 2023-05-12 青岛创新奇智科技集团股份有限公司 一种任务节点分配方法、装置、电子设备及存储介质
CN116257364A (zh) * 2023-05-12 2023-06-13 苏州浪潮智能科技有限公司 系统间的资源占用方法、装置、存储介质及电子装置

Non-Patent Citations (7)

* Cited by examiner, † Cited by third party
Title
KHATAMI, Z: "A Load-Balanced Parallel and Distributed Sorting Algorithm Implemented with PGX.D", 2017 IEEE INTERNATIONAL PARALLEL AND DISTRIBUTED PROCESSING SYMPOSIUM WORKSHOPS (IPDPSW), pages 1317 - 1324 *
LIU YU: "Improving Multi-core System Throughput with Memory Load Balance", JOURNAL OF CHINESE COMPUTER SYSTEMS, pages 671 - 675 *
V. R. GASIYAROV: "Improving the Load Balancing System of the Rolling Mill Stand Drives", 2021 INTERNATIONAL RUSSIAN AUTOMATION CONFERENCE, pages 1067 - 1073 *
Z. LI: "Research of Load-Balancing in P2P Network Based on Matching Load Capacity with ID Address Space", 2009 INTERNATIONAL CONFERENCE ON INFORMATION TECHNOLOGY AND COMPUTER SCIENCE, pages 400 - 403 *
王卓: "DDM中基于历史信息排序的区域匹配算法", 计算机科学, pages 202 - 204 *
申圳: "去中心化云存储网络的存储任务分配算法", 计算机科学, pages 17 - 21 *
胡逸飞: "基于Nginx的动静态结合负载均衡算法研究", 中国优秀硕士学位论文全文数据库 *

Also Published As

Publication number Publication date
CN116483013B (zh) 2023-09-05

Similar Documents

Publication Publication Date Title
CN103098530B (zh) 用于对等网络中的信道选择的方法和装置
US4099233A (en) Electronic data-processing system with data transfer between independently operating miniprocessors
CN1960297A (zh) 监控网络上设备组的系统与方法
CN101335367A (zh) 分布式电池管理系统及其管理方法
CN109461134A (zh) 一种输电线路无人机巡检方法、装置、终端及存储介质
CN105071994A (zh) 一种海量数据监控系统
CN1848825A (zh) 通信设备用的连接装置
CN116483013B (zh) 一种基于多通道采集器的高速信号采集系统及方法
CN109150851A (zh) 一种多卫星测控数据并行处理设备及方法
CN100365602C (zh) 实现多个主动装置对单一总线上从动装置进行存取的设备
CN115357410B (zh) 一种基于大数据的数据跨进程压缩存储方法及系统
CN107229591A (zh) 多串口通信方法及装置
CN108574991B (zh) 一种数据处理方法及装置
CN110824977B (zh) 信号采样方法、mcu核心处理模块及配电自动化终端
CN113115051B (zh) 高清视频传输存储装置
CN107944798A (zh) 智能配货方法和系统
CN116937627A (zh) 一种分布式储能管理方法及管理系统
CN107342924A (zh) Can的无极性通信方法及装置、电子设备
CN109813954B (zh) 一种移动机器人的电流监控的方法及装置
CN112506160A (zh) 一种dcs控制系统
CN110347110A (zh) 一种驱控一体机以及机器人驱控系统
CN104123261B (zh) 一种电子设备及信息传送方法
CN112699648A (zh) 数据处理方法及装置
CN110727686A (zh) 一种大数据块结构化存储方法
CN108601009A (zh) 一种一对多、降功耗、快速的无线设备连接方法和系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant