CN116413665B - 一种同时干扰多部雷达的实现策略、系统和可读存储介质 - Google Patents
一种同时干扰多部雷达的实现策略、系统和可读存储介质 Download PDFInfo
- Publication number
- CN116413665B CN116413665B CN202310411048.0A CN202310411048A CN116413665B CN 116413665 B CN116413665 B CN 116413665B CN 202310411048 A CN202310411048 A CN 202310411048A CN 116413665 B CN116413665 B CN 116413665B
- Authority
- CN
- China
- Prior art keywords
- interference
- adc data
- signal
- detection result
- wave gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000002452 interceptive effect Effects 0.000 title claims abstract description 8
- 238000001514 detection method Methods 0.000 claims abstract description 80
- 238000006243 chemical reaction Methods 0.000 claims abstract description 45
- 238000005070 sampling Methods 0.000 claims abstract description 23
- 238000000034 method Methods 0.000 claims description 9
- 238000009825 accumulation Methods 0.000 claims description 7
- 238000004458 analytical method Methods 0.000 claims description 5
- 238000004364 calculation method Methods 0.000 claims description 5
- 238000013500 data storage Methods 0.000 claims description 5
- 238000004590 computer program Methods 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 3
- 230000009286 beneficial effect Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 230000001427 coherent effect Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
- 238000000844 transformation Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S7/00—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
- G01S7/02—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S13/00
- G01S7/38—Jamming means, e.g. producing false echoes
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S7/00—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
- G01S7/02—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S13/00
- G01S7/021—Auxiliary means for detecting or identifying radar signals or the like, e.g. radar jamming signals
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/70—Reducing energy consumption in communication networks in wireless communication networks
Landscapes
- Engineering & Computer Science (AREA)
- Radar, Positioning & Navigation (AREA)
- Remote Sensing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Radar Systems Or Details Thereof (AREA)
Abstract
本发明公开了一种同时干扰多部雷达的实现策略、系统和可读存储介质,所述策略包括:接收多部雷达发出的雷达信号,将所有雷达信号视为一个射频信号,按照时间顺序对所述射频信号进行采集,经过下变频和模数转换得到ADC数据;对ADC数据进行处理,得到PDW信息和检波结果;根据所述PDW信息生成采样波门和干扰波门;根据采样波门确定对ADC数据进行存储的时间窗口,结合检波结果存储ADC数据;根据干扰波门和检波结果读取已存储的ADC数据,经过调制得到中频干扰信号;对中频干扰信号进行上变频和数模转换处理,得到并发出射频干扰信号。本发明能够同时对多部雷达进行干扰,保证多部雷达信号的相参性,更加符合真实的雷达环境。
Description
技术领域
本发明涉及雷达干扰技术领域,具体涉及一种同时干扰多部雷达的实现策略、系统和可读存储介质。
背景技术
传统的单部雷达的收发控制只需考虑单部雷达的信号,继而控制天线收发切换,将干扰信号通过叠加噪声、杂波等形成干扰信号,并控制雷达的收发,相对于多部雷达而言,控制相对简单,所需要的参数解算也较少。随着雷达环境的复杂性渐渐增加,传统的对单部雷达进行干扰已不能满足实际需求,同时对多部雷达进行干扰渐渐成为主流。
与单部雷达信号相比,多部雷达信号在时域上有重叠,会导致干扰时序的设计比较难,必须提前知道其时域上的变化趋势,进行预测,再进行准确干扰,如重频跟踪技术。传统方案需要先侦察出多部雷达信号时域上的排列方式,进行重频跟踪,但是实际应用中,由于外部电磁环境复杂,侦察压力大,往往侦察的信息不会那么准,会导致错误引导和干扰效率的低下。
发明内容
技术目的:针对上述技术问题,本发明提出了一种同时干扰多部雷达的实现策略、系统和可读存储介质,其能够实现同时对多部雷达进行干扰,保证多部雷达信号的相参性,更加符合真实的雷达环境,而且可兼容单部雷达干扰。
技术方案:为实现上述技术目的,本发明采用了如下技术方案:
一种同时干扰多部雷达的实现策略,其特征在于,包括步骤:
接收多部雷达发出的雷达信号,将所有雷达信号视为一个射频信号,按照时间顺序对所述射频信号进行采集,经过下变频处理得到中频信号,经过模数转换后得到ADC数据;
对所述ADC数据进行处理,得到PDW信息和检波结果,检波结果用于指示雷达信号是否存在;
根据所述PDW信息和检波结果,生成用于采样波门和干扰波门;
根据采样波门存储有效的ADC数据,存储时,结合检波结果判断当前的ADC数据是否有效,若有效,存储当前的ADC数据,同时存储一路检波的高电平或低电平,用于保证相参;若无效,则重复写入已存储的ADC数据;
根据干扰波门和检波结果,读取已存储的ADC数据,读取出的ADC数据经过调制后得到中频干扰信号,并根据干扰波门确定发送干扰信号的时间窗,发出所述中频干扰信号;
对中频干扰信号进行上变频和数模转换处理,发出射频干扰信号。
优选地,所述实现策略通过设置第一计数器、第二计数器和第三计数器实现检波读取控制和读地址控制,通过检波读取控制读取当前检波结果,通过读地址控制读取已存储的ADC数据。
优选地,检波读取控制时,第三计数器累加,当第三计数器的计数达到last_addr时,置1重新累加;
读地址控制时,若当前检波结果为高电平,第一计数器进行累加,当第一计数器的计数达最终地址last_addr时,置1重新累加,第二计数器不变;
若当前检波结果为低电平,第二计数器进行累加,当第二计数器的计数达最终地址last_addr时,置1重新累加,第一计数器不变;
其中,所述last_addr表示最终地址的长度,根据射频信号长度或检波长度设置。
一种同时干扰多部雷达的实现系统,其特征在于,包括:
接收组件,包括微波下变频单元和AD芯片,微波下变频单元用于接收多部雷达发出的射频信号,将所有射频信号视为同一部雷达发出的信号并按照时间顺序进行采集,经过下变频处理得到中频信号,AD芯片用于对中频信号进行模数转换后得到ADC数据;
数字信号处理板,用于对所述ADC数据进行处理,得到PDW信息和检波结果;
主控板,用于根据所述PDW信息和检波结果,生成用于采样波门和干扰波门,所述检波结果用于指示雷达信号是否存在;
发送组件,包括微波上变频单元和DA芯片,微波上变频单元用于对中频干扰信号进行上变频处理,DA芯片用于对上变频后的信号进行数模转换处理,得到射频干扰信号并发出;
QDR芯片,用于存储信号数据和读取相应地址的数据。
其中,所述数字信号板还设有:
报文解析模及参数解算模块,用于对主控板发送的报文信息进行解析,并根据解析结果计算干扰参数;
数据存储读取控制模块,用于根据所述采样波门、干扰波门、检波结果和干扰参数,控制存储和读取QDR芯片的时序,即:根据采样波门存储有效的ADC数据,存储时,结合检波结果判断当前的ADC数据是否有效,若有效,存储当前的ADC数据,同时存储一路检波的高电平或低电平,用于保证相参;若无效,则向QDR芯片中重复写入已存储的ADC数据;根据干扰波门和检波结果,读取QDR芯片中已存储的ADC数据,读取出的ADC数据经过调制后得到中频干扰信号,并根据干扰波门确定发送干扰信号的时间窗,发出所述中频干扰信号。
优选地,所述数字信号板具体包括:
ADC模数转换模块,用于驱动所述AD芯片,由AD芯片对中频信号处理得到ADC数据;
数字信道化模块,用于根据所述ADC数据,检测出对应的雷达信号的PDW信息;
SPI发送模块,用于向主控板发送PDW信息;
SPI接收模块,用于接收主控板发送的报文信息、以及主控板根据所述PDW信息生成的采样波门、干扰波门和检波结果;
数模转换模块,用于驱动所述DA芯片,用于将所述数据存储读取控制模块输出的有效的ADC数据进行数模转换,得到中频干扰信号并输出。
优选地,所述系统还包括上位机,用于向主控板发送配置信息,包括控制干扰信号的开始或停止的信息、干扰样式报文,以及用于根据配置和状态信息在上位机的界面上显示各板卡状态。
一种可读存储介质,其特征在于,所述可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现所述策略。
有益效果:由于采用了上述技术方案,本发明具有如下有益效果:
本发明将所有雷达信号按一定时间进行采集和存储,在保证已采集的雷达信号回波相参的情况下将其发送出去,无需对多部雷达信号进行区分,而在没有雷达信号的时域空隙,重复读写存储的雷达信号,便达到干扰的效果,该策略能够实现同时对多部雷达进行干扰,保证多部雷达信号的相参性,更加符合真实的雷达环境,而且可兼容单部雷达干扰。
附图说明
图1为本发明一种同时干扰多部雷达的实现系统的结构框图;
图2为本发明一种同时干扰多部雷达的实现方法的时序图。
具体实施方式
下面结合附图对本发明的实施例作详细的说明。
实施例一
本实施例提出一种同时干扰多部雷达的实现策略,包括步骤:
接收多部雷达发出的雷达信号,将所有雷达信号视为一个射频信号,按照时间顺序对所述射频信号进行采集,雷达信号在时域上重叠的部分,无需做特别处理,经过下变频处理得到中频信号,经过模数转换后得到ADC数据;
对所述ADC数据进行处理,得到PDW信息和检波结果,检波结果用于指示雷达信号是否存在,针对雷达信号重叠的部分,检波结果为高电平;
根据所述PDW信息和检波结果,生成用于采样波门和干扰波门;
根据采样波门存储有效的ADC数据,存储时,结合检波结果判断当前的ADC数据是否有效,若有效,存储当前的ADC数据,同时存储一路检波的高电平或低电平,用于保证相参;若无效,则重复写入已存储的ADC数据;
根据干扰波门和检波结果,读取已存储的ADC数据,读取出的ADC数据经过调制后得到中频干扰信号,并根据干扰波门确定发送干扰信号的时间窗,发出所述中频干扰信号;
对中频干扰信号进行上变频和数模转换处理,发出射频干扰信号。
具体地,本实施例所述实现策略通过设置第一计数器、第二计数器和第三计数器实现检波读取控制和读地址控制,通过检波读取控制读取当前检波结果,通过读地址控制读取已存储的ADC数据。
实施例二
本实施例提供了一种同时干扰多部雷达的实现系统,能够用于实现实施例一所述策略。本系统主要分为软件部分和硬件部分。具体来看,软件部分主要通过图形化界面下发操作指令参数和接收主控板返回的状态信息,硬件部分分为两个部分:主控板和数字信号处理板,主控板主要负责采样和干扰时序上的控制,数字信号处理板则根据具体的干扰策略,从数字域上处理雷达信号。
1、硬件部分
图1中,各模块作用如下:
上位机:控制干扰信号的开始/停止,传递干扰样式报文;根据配置和状态信息在界面上显示各板卡状态;
主控板:传递报文给数字板;根据数字板的pdw信息给出采样波门、干扰波门和检波;传给上位机状态信息;根据上位机的报文解算出相关样式参数;根据主控板的检波、采样波门存储数据到QDR存储芯片里;根据图2的时序控制从QDR里读出具体的ADC数据;通过数模转化模块,驱动外部DAC将数字信号,转化为模拟信号量。
数字板:根据ADC的数字信号量,通过信道化模块测出pdw信息,并通过SPI总线传给主控板;
ADC芯片:采集中频数字信号量,供后续处理;
QDR芯片:存储信号数据和读取相应地址的数据;
DAC芯片:将数字量转化为模拟量;
微波下变频单元,将射频信号转化为中频信号;
微波上变频单元,将中频信号转化为射频信号。
其中,数字板的具体模块作用如下:
SPI_TX:SPI通讯发送模块,遵照SPI协议将PDW参数发给主控板解算;
SPI_RX:SPI接收模块,遵照SPI协议接收上位机传输的报文;
数字信道化:从AD数据里解析出PDW信息;
报文解析及参数解算:解析报文,获得干扰所需参数;
ADC模数转换模块:驱动外部ADC进行数据采集;
数据存储及读取控制及MIG:驱动外部QDR进行存储和读取数据;
数模转换模块:驱动外部DAC进行模数转换。
2、软件部分
一般流程为:
(1)射频信号由多部雷达信号混合组成,经由微波下变频单元,变频到ADC芯片可采集的频段,将模拟信号转化为数字信号;
(2)ADC芯片将采集到的数字信号送给数字信道化模块,通过信道化测出具体的PDW信息和数字检波(检波结果),并通过SPI总线发送给主控板,PDW信息包括接收到的多部原始雷达信号的频率、脉宽和重周等。主控板由此生成采样波门、干扰波门、检波,其中采样波门代表数字存储单元可以存储信号的时间窗口(但不是里面所有时间都存储信号),干扰波门则是发送干扰信号的时间窗口,检波则是告知数字存储单元是否此时的ADC数据有效。存储时,当检波有效存储ADC数据,并单独一路存储检波的高低电平以保证相参;
(3)采集到有效的ADC数据后,则根据图2的时序图来控制读QDR(四倍数据速率静态随机存取存储器)时序,在对应的时间段读取相应地址,获得相应ADC数据,当然前提是上位机发送的报文指令接收到,才进行此步骤;
(4)ADC数据经过图2处理后,送给DAC进行模数转化,通过微波上变频输出射频信号。
图2具体实现方式如下:
1)主控板发送多部雷达的采样和干扰波门,雷达信号栏不同的标识代表不同雷达的检波;图2中,“雷达信号”的阴影部分是中频雷达信号通过ADC采集的数字量、高低电平就是检波;“存储检波”就是在存储信号的同时,将检波也用片上存储器进行存储;“读取检波/干扰信号”是指从存储器中根据检波时序和干扰时序读出的信号,也就是发出去的干扰信号。
2)数字储频模块(QDR)根据采样波门存储所需的数据,记录最终地址last_addr(雷达信号长度,检波长度),并存储一路检波的高/低电平到BRAM中;数字板先进行ADC数据存储、再根据干扰波门和存储检波读取已存储的ADC数据。图2中不同阴影表示不同的雷达信号,但是并不对其进行区分,不需要进行识别,只是将所有雷达信号按一定时间进行采集,并在保证其回波相参的情况下将其发送出去,并将其检波进行存储;并且在没有雷达信号的时域空隙,重复读写存储的雷达信号,以达到干扰的效果。当读写时,在检波为高时候按顺序循环读取雷达信号,当检波为低时,也是循环读写雷达信号。
3)接收到干扰波门后,设计计数器2(第三计数器)控制检波地址来获得当前检波,并设计两个计数器控制读地址的变化,记为计数器0(第二计数器)(对应图2中,读取检波/干扰信号的实线部分),计数器1(第一计数器)(对应图2中,读取检波/干扰信号的虚线部分)。
具体地,检波读取控制是为了跟信号做对齐,保证不会采集到噪声,检波读取控制时:计数器2累加,其值达到last_addr(雷达信号长度,检波长度)时,置1重新累加;
读地址控制时,在检波高电平时选择计数器1,检波低电平选择计数器0,即:
当前检波为高电平,计数器1进行累加,若计数到last_addr(雷达信号长度,检波长度),则从1开始重新计数,计数器0保持不变;
当前检波为低电平,计数器0进行累加,若计数到last_addr(雷达信号长度,检波长度),则从1开始重新计数,计数器1保持不变;
在读地址给出后,数字储频模块(QDR)给出对应数据给后级调制模块。
以上显示和描述了本发明的基本原理、主要特征和优点。本行业的技术人员应该了解,上述实施例不以任何形式限制本发明,凡采用等同替换或等效变换的方式所获得的技术方案,均落在本发明的保护范围内。
Claims (7)
1.一种同时干扰多部雷达的实现方法,其特征在于,包括步骤:
接收多部雷达发出的雷达信号,将所有雷达信号视为一个射频信号,按照时间顺序对所述射频信号进行采集,经过下变频处理得到中频信号,经过模数转换后得到ADC数据;
对所述ADC数据进行处理,得到PDW信息和检波结果,检波结果用于指示雷达信号是否存在;
根据所述PDW信息和检波结果,生成用于采样波门、干扰波门和检波信号;
根据采样波门存储有效的ADC数据,存储时,结合检波结果判断当前的ADC数据是否有效,若有效,存储当前的ADC数据,同时存储一路检波的高电平或低电平,用于保证相参;若无效,则重复写入已存储的ADC数据;
根据干扰波门和检波结果,读取已存储的ADC数据,读取出的ADC数据经过调制后得到中频干扰信号,并根据干扰波门确定发送干扰信号的时间窗,发出所述中频干扰信号;
对中频干扰信号进行上变频和数模转换处理,发出射频干扰信号。
2.根据权利要求1所述的一种同时干扰多部雷达的实现方法,其特征在于:所述实现方法通过设置第一计数器、第二计数器和第三计数器实现检波读取控制和读地址控制,通过读地址控制读取已存储的ADC数据。
3.根据权利要求2所述的一种同时干扰多部雷达的实现方法,其特征在于:
检波读取控制时,第三计数器累加,当第三计数器的计数达到last_addr时,置1重新累加;
读地址控制时,若当前检波结果为高电平,第一计数器进行累加,当第一计数器的计数达最终地址last_addr时,置1重新累加,第二计数器不变;
若当前检波结果为低电平,第二计数器进行累加,当第二计数器的计数达最终地址last_addr时,置1重新累加,第一计数器不变;
其中,所述last_addr表示最终地址的长度,根据射频信号长度或检波长度设置。
4.一种同时干扰多部雷达的实现系统,其特征在于,包括:
接收组件,包括微波下变频单元和AD芯片,微波下变频单元用于接收多部雷达发出的射频信号,将所有射频信号视为同一部雷达发出的信号并按照时间顺序进行采集,经过下变频处理得到中频信号,AD芯片用于对中频信号进行模数转换后得到ADC数据;
数字信号处理板,用于对所述ADC数据进行处理,得到PDW信息和检波结果;
主控板,用于根据所述PDW信息和检波结果,生成用于采样波门和干扰波门,所述检波结果用于指示雷达信号是否存在;
发送组件,包括微波上变频单元和DA芯片,微波上变频单元用于对中频干扰信号进行上变频处理,DA芯片用于对上变频后的信号进行数模转换处理,得到射频干扰信号并发出;
QDR芯片,用于存储信号数据和读取相应地址的数据,
其中,所述数字信号处理板还设有:
报文解析模及参数解算模块,用于对主控板发送的报文信息进行解析,并根据解析结果计算干扰参数;
数据存储读取控制模块,用于根据所述采样波门、干扰波门、检波结果和干扰参数,控制存储和读取QDR芯片的时序,即:根据采样波门存储有效的ADC数据,存储时,结合检波结果判断当前的ADC数据是否有效,若有效,存储当前的ADC数据,同时存储一路检波的高电平或低电平,用于保证相参;若无效,则向QDR芯片中重复写入已存储的ADC数据;根据干扰波门和检波结果,读取QDR芯片中已存储的ADC数据,读取出的ADC数据经过调制后得到中频干扰信号,并根据干扰波门确定发送干扰信号的时间窗,发出所述中频干扰信号。
5.根据权利要求4所述的同时干扰多部雷达的实现系统,其特征在于:所述数字信号处理板具体包括:
ADC模数转换模块,用于驱动所述AD芯片,由AD芯片对中频信号处理得到ADC数据;
数字信道化模块,用于根据所述ADC数据,检测出对应的雷达信号的PDW信息;
SPI发送模块,用于向主控板发送PDW信息;
SPI接收模块,用于接收主控板发送的报文信息、以及主控板根据所述PDW信息生成的采样波门、干扰波门和检波结果;
数模转换模块,用于驱动所述DA芯片,用于将所述数据存储读取控制模块输出的有效的ADC数据进行数模转换,得到中频干扰信号并输出。
6.根据权利要求4所述的同时干扰多部雷达的实现系统,其特征在于:所述系统还包括上位机,用于向主控板发送配置信息,包括控制干扰信号的开始或停止的信息、干扰样式报文,以及用于根据配置和状态信息在上位机的界面上显示各板卡状态。
7.一种可读存储介质,其特征在于,所述可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至3中任一项所述方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310411048.0A CN116413665B (zh) | 2023-04-18 | 2023-04-18 | 一种同时干扰多部雷达的实现策略、系统和可读存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310411048.0A CN116413665B (zh) | 2023-04-18 | 2023-04-18 | 一种同时干扰多部雷达的实现策略、系统和可读存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN116413665A CN116413665A (zh) | 2023-07-11 |
CN116413665B true CN116413665B (zh) | 2023-10-13 |
Family
ID=87059367
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310411048.0A Active CN116413665B (zh) | 2023-04-18 | 2023-04-18 | 一种同时干扰多部雷达的实现策略、系统和可读存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN116413665B (zh) |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7081846B1 (en) * | 2004-06-25 | 2006-07-25 | Itt Manufacturing Enterprises, Inc. | ECM techniques to counter pulse compression radar |
CN104898102A (zh) * | 2015-05-25 | 2015-09-09 | 扬州宇安电子科技有限公司 | 内外场两用雷达目标、干扰、杂波一体化仿真系统 |
CN109375180A (zh) * | 2018-10-23 | 2019-02-22 | 哈尔滨工程大学 | 一种基于间歇采样转发的雷达超前干扰fpga实现方法 |
CN111337888A (zh) * | 2020-04-13 | 2020-06-26 | 北京航天长征飞行器研究所 | 密集假目标干扰方法、计算机设备及计算机可读存储介质 |
CN112881985A (zh) * | 2021-01-15 | 2021-06-01 | 南京工程学院 | 一种对相位编码脉冲压缩雷达的自适应干扰方法 |
CN113093123A (zh) * | 2021-04-06 | 2021-07-09 | 南京工程学院 | 一种对抗脉冲多普勒雷达的干扰机及其干扰方法 |
CN113608181A (zh) * | 2021-06-11 | 2021-11-05 | 上海志良电子科技有限公司 | 基于数字信道化的雷达信号侦察与多目标干扰方法及系统 |
CN115378542A (zh) * | 2022-08-23 | 2022-11-22 | 扬州宇安电子科技有限公司 | 一种c+x复合波段的干扰方法及干扰设备 |
CN115480218A (zh) * | 2022-07-26 | 2022-12-16 | 中国人民解放军63892部队 | 一种基于数字射频存储的多功能雷达干扰信号产生方法 |
CN115754930A (zh) * | 2022-11-22 | 2023-03-07 | 扬州宇安电子科技有限公司 | 一种多功能雷达干扰主机 |
-
2023
- 2023-04-18 CN CN202310411048.0A patent/CN116413665B/zh active Active
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7081846B1 (en) * | 2004-06-25 | 2006-07-25 | Itt Manufacturing Enterprises, Inc. | ECM techniques to counter pulse compression radar |
CN104898102A (zh) * | 2015-05-25 | 2015-09-09 | 扬州宇安电子科技有限公司 | 内外场两用雷达目标、干扰、杂波一体化仿真系统 |
CN109375180A (zh) * | 2018-10-23 | 2019-02-22 | 哈尔滨工程大学 | 一种基于间歇采样转发的雷达超前干扰fpga实现方法 |
CN111337888A (zh) * | 2020-04-13 | 2020-06-26 | 北京航天长征飞行器研究所 | 密集假目标干扰方法、计算机设备及计算机可读存储介质 |
CN112881985A (zh) * | 2021-01-15 | 2021-06-01 | 南京工程学院 | 一种对相位编码脉冲压缩雷达的自适应干扰方法 |
CN113093123A (zh) * | 2021-04-06 | 2021-07-09 | 南京工程学院 | 一种对抗脉冲多普勒雷达的干扰机及其干扰方法 |
CN113608181A (zh) * | 2021-06-11 | 2021-11-05 | 上海志良电子科技有限公司 | 基于数字信道化的雷达信号侦察与多目标干扰方法及系统 |
CN115480218A (zh) * | 2022-07-26 | 2022-12-16 | 中国人民解放军63892部队 | 一种基于数字射频存储的多功能雷达干扰信号产生方法 |
CN115378542A (zh) * | 2022-08-23 | 2022-11-22 | 扬州宇安电子科技有限公司 | 一种c+x复合波段的干扰方法及干扰设备 |
CN115754930A (zh) * | 2022-11-22 | 2023-03-07 | 扬州宇安电子科技有限公司 | 一种多功能雷达干扰主机 |
Non-Patent Citations (1)
Title |
---|
基于DRFM组件的宽带雷达抗干扰仿真测试系统设计;袁兴鹏;;国外电子测量技术(第09期);第14-18、33页 * |
Also Published As
Publication number | Publication date |
---|---|
CN116413665A (zh) | 2023-07-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2021197065A1 (zh) | 抑制干扰的方法和探测装置 | |
US8786488B2 (en) | System and method for microwave ranging to a target in presence of clutter and multi-path effects | |
CN105629207A (zh) | 基于drfm技术的雷达信号处理系统及密集目标干扰产生方法 | |
CN206400092U (zh) | 多功能综合信号模拟器 | |
CN113093123B (zh) | 一种对抗脉冲多普勒雷达的干扰机及其干扰方法 | |
CN116136584B (zh) | 基于fpga及ddr4的大带宽超视距雷达距离模拟装置及方法 | |
EP4047321A1 (en) | Interference signal parameter estimation method and detection device | |
CN109839621A (zh) | 一种改进的tbd算法 | |
CN110531327A (zh) | 一种基于自动增益控制的雷达抗干扰探测方法 | |
CN113835077B (zh) | 基于变脉冲重复频率的搜索雷达目标检测方法及系统 | |
CN116413665B (zh) | 一种同时干扰多部雷达的实现策略、系统和可读存储介质 | |
US10288726B2 (en) | Impulse noise detection and removal for radar and communication systems | |
CN110806566A (zh) | 采用多窗联合进行雷达目标检测的方法、装置及雷达系统 | |
CN113093168A (zh) | 测距测速方法、装置、雷达及可读存储介质 | |
CN115811377B (zh) | 一种基于机载平台的干扰通讯系统 | |
CN112034443B (zh) | 一种雷达探测盲区计算方法及装置、存储介质和电子设备 | |
CN115825884A (zh) | 一种fmcw雷达干扰检测和抑制方法及系统 | |
KR101295061B1 (ko) | Fmcw 레이더 신호처리모듈 및 그의 메모리 관리 방법 | |
JP3156815B2 (ja) | Fm−cwレーダの信号処理装置 | |
CN114245412A (zh) | 信道状态确定方法、装置和机器可读存储介质 | |
CN114910937A (zh) | 多通道信号捕获控制方法及系统 | |
CN109738888A (zh) | 一种认知型脉内线调频脉冲压缩航海雷达系统 | |
CN110850372B (zh) | 一种周界防卫的雷达信号处理器 | |
CN118604745A (zh) | 一种基于脉间频率步进波形的噪声干扰抑制方法与装置 | |
CN118759484A (zh) | 一种基于变重频的脉冲雷达解距离模糊方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address | ||
CP03 | Change of name, title or address |
Address after: Building 4, Jiangguang Smart City East Garden, No. 15 Wenchang East Road, Guangling District, Yangzhou City, Jiangsu Province, 225006 Patentee after: Yangzhou Yuan Electronic Technology Co.,Ltd. Country or region after: China Address before: Building 4, Jiangguang Smart City East Garden, No. 15 Wenchang East Road, Guangling District, Yangzhou City, Jiangsu Province, 225006 Patentee before: YANGZHOU YU'AN ELECTRONIC TECHNOLOGY CO.,LTD. Country or region before: China |