CN116306408B - 片上系统soc的验证环境确定方法、装置、设备和存储介质 - Google Patents
片上系统soc的验证环境确定方法、装置、设备和存储介质 Download PDFInfo
- Publication number
- CN116306408B CN116306408B CN202310572701.1A CN202310572701A CN116306408B CN 116306408 B CN116306408 B CN 116306408B CN 202310572701 A CN202310572701 A CN 202310572701A CN 116306408 B CN116306408 B CN 116306408B
- Authority
- CN
- China
- Prior art keywords
- verification environment
- soc
- initial
- component
- level verification
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/32—Circuit design at the digital level
- G06F30/33—Design verification, e.g. functional simulation or model checking
- G06F30/3308—Design verification, e.g. functional simulation or model checking using simulation
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2273—Test methods
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2115/00—Details relating to the type of the circuit
- G06F2115/02—System on chip [SoC] design
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2115/00—Details relating to the type of the circuit
- G06F2115/08—Intellectual property [IP] blocks or IP cores
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- Quality & Reliability (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
本发明公开了一种片上系统SOC的验证环境确定方法、装置、设备和存储介质。包括:获取SOC中IP核所对应的初始IP级验证环境,以及获取SOC中处理器所对应的初始SOC级验证环境;根据SOC级验证环境对初始IP级验证环境进行复用,获取更新IP级验证环境;根据初始SOC级验证环境和更新IP级验证环境,确定针对SOC的目标验证环境。在确定片上系统SOC的验证环境时,通过对开发比较成熟的IP核所对应的IP级验证环境进行复用,以获取SOC层级所对应的整体验证环境,从而显著节省了SOC验证环境确定时所对应的开发工作量,并且提高了SOC层级验证环境的确定效率。
Description
技术领域
本发明涉及芯片技术领域,尤其涉及一种片上系统SOC的验证环境确定方法、装置、设备和存储介质。
背景技术
现代大型片上系统SOC的开发过程中通常需要使用大量的IP核,即知识产权核,并且IP核通常是芯片中具有独立功能的电路模块的成熟设计单元,因此针对IP核级别的验证,通常有比较完善的验证环境。
但是目前在针对片上系统SOC验证环境的开发时,如果针对各IP核重新进行SOC层面验证环境的确定,并且当SOC验证环境中IP核比较多的情况下,则会显著增加验证环境开发的工作量。
发明内容
本发明提供了一种片上系统SOC的验证环境确定方法、装置、设备和存储介质,以实现对SOC验证环境的确定。
根据本发明的第一方面,提供了一种片上系统SOC的验证环境确定方法,包括:获取SOC中IP核所对应的初始IP级验证环境,以及获取所述SOC中处理器所对应的初始SOC级验证环境;
根据所述初始SOC级验证环境对所述初始IP级验证环境进行复用,获取更新IP级验证环境;
根据所述初始SOC级验证环境和所述更新IP级验证环境,确定针对SOC的目标验证环境;
所述获取所述SOC中处理器所对应的初始SOC级验证环境,包括:获取针对处理器的第一测试用例;通过运行所述第一测试用例进行芯片功能组件的初始化配置,以获取所述初始SOC级验证环境,其中,所述初始SOC级验证环境中包括SOC序列接收组件、SOC寄存器配置组件和SOC主节点代理组件;
所述根据所述初始SOC级验证环境对所述初始IP级验证环境进行复用,获取更新IP级验证环境,包括:根据所述初始SOC级验证环境对所述初始IP级验证环境中的指定组件进行复用修改,其中,所述指定组件为所述初始初始IP级验证环境中的功能组件。
根据本发明的另一方面,提供了一种片上系统SOC的验证环境确定装置,包括:初始验证环境获取模块,用于获取SOC中IP核所对应的初始IP级验证环境,以及获取所述SOC中处理器所对应的初始SOC级验证环境;
验证环境复用模块,用于根据所述初始SOC级验证环境对所述初始IP级验证环境进行复用,获取更新IP级验证环境;
目标验证环境获取模块,用于根据所述初始SOC级验证环境和所述更新IP级验证环境,确定针对SOC的目标验证环境;
所述初始验证环境模块,用于获取针对处理器的第一测试用例;通过运行所述第一测试用例进行芯片功能组件的初始化配置,以获取所述初始SOC级验证环境,其中,所述初始SOC级验证环境中包括SOC序列接收组件、SOC寄存器配置组件和SOC主节点代理组件;
所述验证环境复用模块,用于根据所述初始SOC级验证环境对所述初始IP级验证环境中的指定组件进行复用修改,其中,所述指定组件为所述初始初始IP级验证环境中的功能组件。
根据本发明的另一方面,提供了一种电子设备,所述电子设备包括:
至少一个处理器;以及与所述至少一个处理器通信连接的存储器;其中,所述存储器存储有可被所述至少一个处理器执行的计算机程序,所述计算机程序被所述至少一个处理器执行,以使所述至少一个处理器能够执行本发明任一实施例所述的方法。
根据本发明的另一方面,提供了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机指令,所述计算机指令用于使处理器执行时实现本发明任一实施例所述的方法。
本发明实施例的技术方案,在确定片上系统SOC的验证环境时,通过对开发比较成熟的IP核所对应的IP级验证环境进行复用,以获取SOC层级所对应的整体验证环境,从而显著节省了SOC验证环境确定时所对应的开发工作量,并且提高了SOC层级验证环境的确定效率。
应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是根据本发明实施例一提供的一种片上系统SOC的验证环境确定方法流程图。
图2是根据本发明实施例一提供的应用场景的示意图。
图3是根据本发明实施例二提供的一种片上系统SOC的验证环境确定方法流程图。
图4是根据本发明实施例三提供的一种片上系统SOC的验证环境确定装置结构示意图。
图5是实现本发明实施例四提供的电子设备的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
实施例一
图1为本发明实施例一提供了一种片上系统SOC的验证环境确定方法流程图,本实施例可适用于对片上系统SOC进行验证环境确定的情况,该方法可以由片上系统SOC的验证环境确定装置来执行,该装置可以采用硬件和/或软件的形式实现。如图1所示,该方法包括:
步骤S101,获取SOC中IP核所对应的初始IP级验证环境,以及获取SOC中处理器所对应的初始SOC级验证环境。
其中,本实施方式中的IP核具体是能够独立完成一些逻辑功能但不是处理器类型,例如,高速串行计算机扩展总线(Peripheral Component Interconnect Express,PCIE)控制器、直接内存访问(Direct Memory Access,DMA)控制器、高带宽存储器(HighBandwidth Memory,HBM)控制器或者逻辑链路控制(Logical Link Control,LLC)控制器等,当然本实施方式中仅是举例说明,而并不对SOC上所使用的IP核的具体类型进行限定。并且本实施方式中所采用的IP核的共同特点是包括:软件配置的接口,即寄存器配置接口,所有的功能特性测试用例都是以软件配置寄存器接口为驱动的起点,驱动设计SOC工作,内部总线逻辑或者是接口电路逻辑跟外部接口互联交互。除了软件配置接口,有些IP核也有可能还需要有其他接口的驱动逻辑,比如主总线协议AXI Master或从总线协议等。IP级的验证环境主要的功能组件包括寄存器配置的组件,其他提供外部驱动或者激励响应的代理agent,内部包括各自的驱动driver、监控器monitor或多通道scoreboard等组件。当然,本实施方式中仅是举例说明,而并不对SOC中所采用的IP核的特征进行具体限定。由于IP核在IP级别已经有比较完善的验证环境,因此当确定SOC上所使用的IP核时,会获取IP核所对应的初始IP级验证环境。
可选的,获取SOC中处理器所对应的初始SOC级验证环境,包括:获取针对处理器的第一测试用例;通过运行第一测试用例进行芯片功能组件的初始化配置,以获取初始SOC级验证环境,其中,初始SOC级验证环境中包括SOC序列接收组件、SOC寄存器配置组件和SOC主节点代理组件。
可选的,SOC主节点代理组件通过接口连接到处理器;SOC寄存器配置组件中的转接器与SOC主节点代理组件中的sequencer进行连通。
其中,如图2所示,为本实施方式的应用场景示意图,本实施方式中会获取SOC中处理器所对应的初始SOC级验证环境,而处理器具体可以是微控制单元(MicrocontrollerUnit,MCU),当然,本实施方式中并不对处理器的具体类型进行限定,只要是能够对寄存器进行配置,则都是在本申请的保护范围内。在初始SOC级验证环境中包括SOC主节点代理组件axi_master_agent、SOC寄存器配置组件Regmode,以及SOC序列接收组件VirtualSequencer.通过soc_axi_interface的连接把axi_ master_agent的接口连接到处理器的端口上。同时在验证环境中Regmodel的转换器adpter与axi_master_agent的seqr连通,实现了寄存器配置的功能。并且初始SOC级验证环境中要包括一个对芯片进行初始化功能的第一测试用例,在第一测试用例中包括sequence,并通过执行sequence完成对芯片上述所有功能组件的初始化配置,并将上述第一测试用例用soc_top_base_test进行表示。
步骤S102,根据初始SOC级验证环境对初始IP级验证环境进行复用,获取更新IP级验证环境。
其中,在根据初始SOC级验证环境对初始IP级验证环境进行复用时,将初始IP级验证环境中原有的寄存器配置通路在验证环境中的interface连接,在初始SOC级验证环境复用过程中不做上述interface连接。
可选的,根据初始SOC级验证环境对初始IP级验证环境进行复用,获取更新IP级验证环境,包括:根据初始SOC级验证环境对初始IP级验证环境中的指定组件进行复用修改,其中,指定组件包括验证环境组件或接口组件或测试用例组件或后门任务组件或寄存器定义组件;根据复用修改结果获取更新IP级验证环境。
可选的,指定组件包括验证环境组件,根据初始SOC级验证环境对初始IP级验证环境中的指定组件进行复用修改,包括:获取针对IP核的第二测试用例,并将第二测试用例继承第一测试用例;将初始IP级验证环境中的IP寄存器配置组件中的转接器,连接到到SOC主节点代理组件中的sequencer中,以对验证环境组件进行复用修改。
具体的说,本实施方式中会获取针对IP核的第二测试用例IP_test,并将IP_test继承第一测试用例soc_top_base_test,继承后将初始IP验证环境中的IP寄存器配置组件中的转接器,即RegModel.Adapter连接到初始SOC级验证环境的SOC主节点代理组件中的sequencer,即axi_master.sequence,以对初始IP级验证环境中的验证环境组件进行复用修改,从而实现了使用SOC的寄存器配置接口来配置寄存器的目的。另外,初始IP级验证环境的其它配置以及组件连接保持不变。
可选的,指定组件包括接口组件,根据初始SOC级验证环境对初始IP级验证环境中的指定组件进行复用修改,包括:针对外部逻辑属于SOC芯片的顶层管脚,将接口组件中对应接口连接修改为SOC的顶层管脚;针对与内部子系统通信的 slave类型接口,在接口组件中把初始IP级验证环境中SOC与interface的连接关系,切换为SOC中对应IP的接口与interface的连接,并将初始IP级验证环境中从代理的属性修改为被动模式;针对与内部子系统通信的 master类型接口,在接口组件中把初始IP级验证环境中SOC与interface的连接关系,切换为SOC中对应IP的接口与interface的连接,并将初始IP级验证环境中主代理的属性保持激活状态不变。
其中,本实施方式中对于除了寄存器以外的外部逻辑,还会通过接口组件分如下几种类型进行修改配置:针对外部逻辑属于SOC芯片的顶层管脚、针对与内部子系统通信的slave类型接口以及针对与内部子系统通信的 master类型接口,当然,本实施方式中仅是举例说明,而并不对进行修改配置的接口的具体类型进行限定。
在一个具体实现中,针对外部逻辑属于SOC芯片的顶层管脚,会将接口组件中对应接口的interface连接修改为SOC的顶层管脚,例如,采用如下代码进行表示ran gate2(mshc_if.msd_if.cmd_di, TB__DUT.SDIO_CMD)。另外,针对与内部子系统通信的接口包括两种,一种是于AHB/AXI slave类型接口,一种是AXI/AHB master类型接口。其中,针对AHB/AXI slave类型接口,在SOC设计中是对应的紧耦合内存(Tightly Coupled Memories,TCM)控制器或者双倍数据倍率(Double Data Rate,DDR)控制器,或者LLC控制器的对应slave接口逻辑,针对这类接口在接口组件中把初始IP级验证环境中SOC与interface的连接关系,切换为SOC中对应IP的接口与interface的连接,并将初始IP级验证环境中从代理slaveagent的属性修改为被动模式passive mode。另外,针对主总线协议/高级高性能总线AXI/AHB master类型接口,在接口组件中也是把初始IP级验证环境中SOC与interface的连接关系,切换为SOC中对应IP的接口与interface的连接,但与AHB/AXI slave类型接口不同的是,本实施方式中会将初始IP级验证环境中主代理master agent的属性保持激活状态active不变。
可选的,指定组件包括测试用例组件,根据初始SOC级验证环境对初始IP级验证环境中的指定组件进行复用修改,包括:保持初始IP级验证环境中第二测试用例中的测试序列不变;继承执行第一测试用例中的测试序列之后,执行第二测试用例中的测试序列,以对测试用例组件进行复用修改。
其中,本实施方式中初始IP级验证环境中第二测试用例IP_test使用的测试序列sequence会保持不变,但是在执行IP_test之前需要先继承执行第一测试用例SOC_base_test中的测试序列chip_init_seq,也就是完成SOC芯片的初始化配置后再进行IP的功能操作,从而实现对初始IP级验证环境中测试用例组进行复用修改。
可选的,指定组件包括后门任务组件,根据初始SOC级验证环境对初始IP级验证环境中的指定组件进行复用修改,包括:针对初始IP级验证环境中寄存器的修改对应寄存器信号在SOC中的层级结构;针对存储模型的后门任务修改SOC存储系统,以对后门任务组件进行复用修改。
值得一提的是,针对初始IP级验证环境中原有的一些后门任务,寄存器的修改对应寄存器信号在SOC中的层次结构;针对存储模型的后门任务修改SOC存储系统,例如HBM或者片上TCM等的后门任务,以对后门任务组件进行复用修改。当然,本实施方式中仅是举例说明,而并不对后门任务的具体类型进行限定。
可选的,指定组件包括寄存器定义组件,根据初始SOC级验证环境对初始IP级验证环境中的指定组件进行复用修改,包括:通过修改IP寄存器配置组件的寄存器地址,将寄存器配置在SOC层级进行匹配;将描述符的地址修改为SOC上对应的地址,以对寄存器定义组件进行复用修改。
其中,本实施方式中还会对初始IP级验证环境中的寄存器定义组件进行复用修改,具体是通过修改IP寄存器配置组件Regmodel的寄存器基地址的方式实现寄存器配置在SOC层级的匹配,另一方面有些地方比如DMA的描述符等,需要修改描述符的地址为SOC上对应的地址,这一步是需要修改到验证环境的某些sequence或者tastk的代码。
步骤S103,根据初始SOC级验证环境和更新IP级验证环境,确定针对SOC的目标验证环境。
其中,本实施方式中通过上述针对初始IP级验证环境的修改,实现了IP级别验证环境到SOC层级验证环境的复用,获取到了更新IP级验证环境,验证环境的主体代码修改比较少,验证环境的组件maste.agent, monitor, scoreboard等完整复用,测试用例的sequence和test基本可以复用。本实施方式中在根据初始SOC级验证环境和更新IP级验证环境,则确定出了针对SOC的完整的目标验证环境。
本发明实施例在确定片上系统SOC的验证环境时,通过对开发比较成熟的IP核所对应的IP级验证环境进行复用,以获取SOC层级所对应的整体验证环境,从而显著节省了SOC验证环境确定时所对应的开发工作量,并且提高了SOC层级验证环境的确定效率。
实施例二
图3为本发明实施例二提供的一种片上系统SOC的验证环境确定方法流程图,本实施例以上述实施例为基础,在确定出针对SOC的目标验证环境之后,还包括对所确定的目标验证环境进行检测。
步骤S201,获取SOC中IP核所对应的初始IP级验证环境,以及获取SOC中处理器所对应的初始SOC级验证环境。
可选的,获取SOC中处理器所对应的初始SOC级验证环境,包括:获取针对处理器的第一测试用例;通过运行第一测试用例进行芯片功能组件的初始化配置,以获取初始SOC级验证环境,其中,初始SOC级验证环境中包括SOC序列接收组件、SOC寄存器配置组件和SOC主节点代理组件。
可选的,SOC主节点代理组件通过接口连接到处理器;SOC寄存器配置组件中的转接器与SOC主节点代理组件中的sequencer进行连通。
步骤S202,根据初始SOC级验证环境对初始IP级验证环境进行复用,获取更新IP级验证环境。
可选的,根据初始SOC级验证环境对初始IP级验证环境进行复用,获取更新IP级验证环境,包括:根据初始SOC级验证环境对初始IP级验证环境中的指定组件进行复用修改,其中,指定组件包括验证环境组件、接口组件、测试用例组件、后门任务组件和寄存器定义组件;根据复用修改结果获取更新IP级验证环境。
步骤S203,根据初始SOC级验证环境和更新IP级验证环境,确定针对SOC的目标验证环境。
步骤S204,对目标验证环境进行检测。
具体的说,在通过对IP核验证环境的复用过程,获取到针对SOC最终的目标验证环境后,本实施方式中还会在所确定目标验证环境下对包含IP核和处理器的SOC进行SOC级验证,以确定验证结果。并根据验证结果实现对目标验证环境的检测,当确定验证结果出现异常时,例如,验证中断或者验证结果乱码,则说明之前所确定的目标验证环境可能是存在问题的,此时则会发出报警提示,“验证失败,请对验证环境进行修复”。
其中,本实施方式中通过对目标验证环境的检测,在确定检测结果异常的情况下,向用户进行报警,从而便于用户根据提示及时对目标验证环境进行修复,从而进一步提高SOC验证的效率和准确性。
本发明实施例在确定片上系统SOC的验证环境时,通过对开发比较成熟的IP核所对应的IP级验证环境进行复用,以获取SOC层级所对应的整体验证环境,从而显著节省了SOC验证环境确定时所对应的开发工作量,并且提高了SOC层级验证环境的确定效率。通过对目标验证环境的检测,在确定检测结果异常的情况下,向用户进行报警,从而便于用户根据提示及时对目标验证环境进行修复,从而进一步提高SOC验证的效率和准确性。
实施例三
图4为本发明实施例三提供的一种片上系统SOC的验证环境确定装置的结构示意图。如图4所示,该装置包括:初始验证环境获取模块310、验证环境复用模块320和目标验证环境获取模块330。
初始验证环境获取模块310,用于获取SOC中IP核所对应的初始IP级验证环境,以及获取SOC中处理器所对应的初始SOC级验证环境;
验证环境复用模块320,用于根据初始SOC级验证环境对初始IP级验证环境进行复用,获取更新IP级验证环境;
目标验证环境获取模块330,用于根据初始SOC级验证环境和更新IP级验证环境,确定针对SOC的目标验证环境。
可选的,初始验证环境获取模块,用于获取针对处理器的第一测试用例;
通过运行第一测试用例进行芯片功能组件的初始化配置,以获取初始SOC级验证环境,其中,初始SOC级验证环境中包括SOC序列接收组件、SOC寄存器配置组件和SOC主节点代理组件。
可选的,SOC主节点代理模块通过接口连接到处理器;SOC寄存器配置组件中的转接器与SOC主节点代理模块中的序列发生器sequencer进行连通。
可选的,验证环境复用模块包括:
验证环境复用单元,用于根据初始SOC级验证环境对初始IP级验证环境中的指定组件进行复用修改,其中,指定组件包括验证环境组件、接口组件、测试用例组件、后门任务组件和寄存器定义组件;
IP级验证环境更新单元,用于根据复用修改结果获取更新IP级验证环境。
可选的,验证环境复用单元,用于获取针对IP核的第二测试用例,并将第二测试用例继承第一测试用例;
将初始IP级验证环境中的IP寄存器配置组件中的转接器,连接到到SOC主节点代理组件中的序列发生器sequencer中,以对验证环境组件进行复用修改。
可选的,验证环境复用单元,用于指定组件包括接口组件,根据初始SOC级验证环境对初始IP级验证环境中的指定组件进行复用修改,包括:
针对外部逻辑属于SOC芯片的顶层管脚,将接口组件中对应接口连接修改为SOC的顶层管脚;
针对与内部子系统通信的slave类型接口,在接口组件中把初始IP级验证环境中SOC与interface的连接关系,切换为SOC中对应IP的接口与interface的连接,并将初始IP级验证环境中从代理的属性修改为被动模式;
针对与内部子系统通信的 master类型接口,在接口组件中把初始IP级验证环境中SOC与interface的连接关系,切换为SOC中对应IP的接口与interface的连接,并将初始IP级验证环境中主代理的属性保持激活状态不变。
可选的,验证环境复用单元,用于指定组件包括测试用例组件,根据初始SOC级验证环境对初始IP级验证环境中的指定组件进行复用修改,包括:
保持初始IP级验证环境中第二测试用例中的测试序列不变;
继承执行第一测试用例中的测试序列之后,执行第二测试用例中的测试序列,以对测试用例组件进行复用修改。
可选的,验证环境复用单元,用于指定组件包括后门任务组件,根据初始SOC级验证环境对初始IP级验证环境中的指定组件进行复用修改,包括:
针对初始IP级验证环境中寄存器的修改对应寄存器信号在SOC中的层次结构;
针对存储模型的后门任务修改SOC存储系统,以对后门任务组件进行复用修改。
可选的,验证环境复用单元,用于指定组件包括寄存器定义组件,根据初始SOC级验证环境对初始IP级验证环境中的指定组件进行复用修改,包括:
通过修改IP寄存器配置组件的寄存器地址,将寄存器配置在SOC层级进行匹配;
将描述符的地址修改为SOC上对应的地址,以对寄存器定义组件进行复用修改。
本发明实施例所提供的片上系统SOC的验证环境确定装置可执行本发明任意实施例所提供的片上系统SOC的验证环境确定方法,具备执行方法相应的功能模块和有益效果。
实施例四
图5示出了可以用来实施本发明的实施例的电子设备10的结构示意图。电子设备旨在表示各种形式的数字计算机,诸如,膝上型计算机、台式计算机、工作台、个人数字助理、服务器、刀片式服务器、大型计算机、和其它适合的计算机。电子设备还可以表示各种形式的移动装置,诸如,个人数字处理、蜂窝电话、智能电话、可穿戴设备(如头盔、眼镜、手表等)和其它类似的计算装置。本文所示的部件、它们的连接和关系、以及它们的功能仅仅作为示例,并且不意在限制本文中描述的和/或者要求的本发明的实现。
如图5所示,电子设备10包括至少一个处理器11,以及与至少一个处理器11通信连接的存储器,如只读存储器(ROM)12、随机访问存储器(RAM)13等,其中,存储器存储有可被至少一个处理器执行的计算机程序,处理器11可以根据存储在只读存储器(ROM)12中的计算机程序或者从存储单元18加载到随机访问存储器(RAM)13中的计算机程序,来执行各种适当的动作和处理。在RAM 13中,还可存储电子设备10操作所需的各种程序和数据。处理器11、ROM 12以及RAM 13通过总线14彼此相连。输入/输出(I/O)接口15也连接至总线14。
电子设备10中的多个部件连接至I/O接口15,包括:输入单元16,例如键盘、鼠标等;输出单元17,例如各种类型的显示器、扬声器等;存储单元18,例如磁盘、光盘等;以及通信单元19,例如网卡、调制解调器、无线通信收发机等。通信单元19允许电子设备10通过诸如因特网的计算机网络和/或各种电信网络与其他设备交换信息/数据。
处理器11可以是各种具有处理和计算能力的通用和/或专用处理组件。处理器11的一些示例包括但不限于中央处理单元(CPU)、图形处理单元(GPU)、各种专用的人工智能(AI)计算芯片、各种运行机器学习模型算法的处理器、数字信号处理器(DSP)、以及任何适当的处理器、控制器、微控制器等。处理器11执行上文所描述的各个方法和处理,例如片上系统SOC的验证环境确定方法。
在一些实施例中,片上系统SOC的验证环境确定方法可被实现为计算机程序,其被有形地包含于计算机可读存储介质,例如存储单元18。在一些实施例中,计算机程序的部分或者全部可以经由ROM 12和/或通信单元19而被载入和/或安装到电子设备10上。当计算机程序加载到RAM 13并由处理器11执行时,可以执行上文描述的片上系统SOC的验证环境确定方法的一个或多个步骤。备选地,在其他实施例中,处理器11可以通过其他任何适当的方式(例如,借助于固件)而被配置为执行片上系统SOC的验证环境确定方法。
本文中以上描述的系统和技术的各种实施方式可以在数字电子电路系统、集成电路系统、场可编程门阵列(FPGA)、专用集成电路(ASIC)、专用标准产品(ASSP)、芯片上系统的系统(SOC)、负载可编程逻辑设备(CPLD)、计算机硬件、固件、软件、和/或它们的组合中实现。这些各种实施方式可以包括:实施在一个或者多个计算机程序中,该一个或者多个计算机程序可在包括至少一个可编程处理器的可编程系统上执行和/或解释,该可编程处理器可以是专用或者通用可编程处理器,可以从存储系统、至少一个输入装置、和至少一个输出装置接收数据和指令,并且将数据和指令传输至该存储系统、该至少一个输入装置、和该至少一个输出装置。
用于实施本发明的方法的计算机程序可以采用一个或多个编程语言的任何组合来编写。这些计算机程序可以提供给通用计算机、专用计算机或其他可编程数据处理装置的处理器,使得计算机程序当由处理器执行时使流程图和/或框图中所规定的功能/操作被实施。计算机程序可以完全在机器上执行、部分地在机器上执行,作为独立软件包部分地在机器上执行且部分地在远程机器上执行或完全在远程机器或服务器上执行。
在本发明的上下文中,计算机可读存储介质可以是有形的介质,其可以包含或存储以供指令执行系统、装置或设备使用或与指令执行系统、装置或设备结合地使用的计算机程序。计算机可读存储介质可以包括但不限于电子的、磁性的、光学的、电磁的、红外的、或半导体系统、装置或设备,或者上述内容的任何合适组合。备选地,计算机可读存储介质可以是机器可读信号介质。机器可读存储介质的更具体示例会包括基于一个或多个线的电气连接、便携式计算机盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦除可编程只读存储器(EPROM或快闪存储器)、光纤、便捷式紧凑盘只读存储器(CD-ROM)、光学储存设备、磁储存设备、或上述内容的任何合适组合。
为了提供与用户的交互,可以在电子设备上实施此处描述的系统和技术,该电子设备具有:用于向用户显示信息的显示装置(例如,CRT(阴极射线管)或者LCD(液晶显示器)监视器);以及键盘和指向装置(例如,鼠标或者轨迹球),用户可以通过该键盘和该指向装置来将输入提供给电子设备。其它种类的装置还可以用于提供与用户的交互;例如,提供给用户的反馈可以是任何形式的传感反馈(例如,视觉反馈、听觉反馈、或者触觉反馈);并且可以用任何形式(包括声输入、语音输入或者、触觉输入)来接收来自用户的输入。
可以将此处描述的系统和技术实施在包括后台部件的计算系统(例如,作为数据服务器)、或者包括中间件部件的计算系统(例如,应用服务器)、或者包括前端部件的计算系统(例如,具有图形用户界面或者网络浏览器的用户计算机,用户可以通过该图形用户界面或者该网络浏览器来与此处描述的系统和技术的实施方式交互)、或者包括这种后台部件、中间件部件、或者前端部件的任何组合的计算系统中。可以通过任何形式或者介质的数字数据通信(例如,通信网络)来将系统的部件相互连接。通信网络的示例包括:局域网(LAN)、广域网(WAN)、区块链网络和互联网。
计算系统可以包括客户端和服务器。客户端和服务器一般远离彼此并且通常通过通信网络进行交互。通过在相应的计算机上运行并且彼此具有客户端-服务器关系的计算机程序来产生客户端和服务器的关系。服务器可以是云服务器,又称为云计算服务器或云主机,是云计算服务体系中的一项主机产品,以解决了传统物理主机与VPS服务中,存在的管理难度大,业务扩展性弱的缺陷。
应该理解,可以使用上面所示的各种形式的流程,重新排序、增加或删除步骤。例如,本发明中记载的各步骤可以并行地执行也可以顺序地执行也可以不同的次序执行,只要能够实现本发明的技术方案所期望的结果,本文在此不进行限制。
上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。
Claims (11)
1.一种片上系统SOC的验证环境确定方法,其特征在于,包括:
获取SOC中IP核所对应的初始IP级验证环境,以及获取所述SOC中处理器所对应的初始SOC级验证环境,其中,所述处理器用于执行寄存器配置;
根据所述初始SOC级验证环境对所述初始IP级验证环境进行复用,获取更新IP级验证环境;
根据所述初始SOC级验证环境和所述更新IP级验证环境,确定针对SOC的目标验证环境;
所述获取所述SOC中处理器所对应的初始SOC级验证环境,包括:获取针对处理器的第一测试用例;通过运行所述第一测试用例进行芯片功能组件的初始化配置,以获取所述初始SOC级验证环境,其中,所述初始SOC级验证环境中包括SOC序列接收组件、SOC寄存器配置组件和SOC主节点代理组件;
所述根据所述初始SOC级验证环境对所述初始IP级验证环境进行复用,获取更新IP级验证环境,包括:根据所述初始SOC级验证环境对所述初始IP级验证环境中的指定组件进行复用修改,其中,所述指定组件为所述初始IP级验证环境中的功能组件。
2.根据权利要求1所述的方法,其特征在于,所述SOC主节点代理组件通过接口连接到处理器;
所述SOC寄存器配置组件中的转接器与所述SOC主节点代理组件中的sequencer进行连通。
3.根据权利要求1所述的方法,其特征在于,所述指定组件指验证环境组件或接口组件或测试用例组件或后门任务组件或寄存器定义组件;
根据复用修改结果获取更新IP级验证环境。
4.根据权利要求3所述的方法,其特征在于,所述指定组件包括验证环境组件,所述根据所述初始SOC级验证环境对所述初始IP级验证环境中的指定组件进行复用修改,包括:
获取针对所述IP核的第二测试用例,并将所述第二测试用例继承所述第一测试用例;
将所述初始IP级验证环境中的IP寄存器配置组件中的转接器,连接到到所述SOC主节点代理组件中的sequencer中,以对所述验证环境组件进行复用修改。
5.根据权利要求3所述的方法,其特征在于,所述指定组件包括接口组件,所述根据所述初始SOC级验证环境对所述初始IP级验证环境中的指定组件进行复用修改,包括:
针对外部逻辑属于SOC芯片的顶层管脚,将所述接口组件中对应接口连接修改为SOC的顶层管脚;
针对与内部子系统通信的slave类型接口,在所述接口组件中把所述初始IP级验证环境中SOC与interface的连接关系,切换为SOC中对应IP的接口与interface的连接,并将所述初始IP级验证环境中从代理的属性修改为被动模式;
针对与内部子系统通信的 master类型接口,在所述接口组件中把所述初始IP级验证环境中SOC与interface的连接关系,切换为SOC中对应IP的接口与interface的连接,并将所述初始IP级验证环境中主代理的属性保持激活状态不变。
6.根据权利要求3所述的方法,其特征在于,所述指定组件包括测试用例组件,所述根据所述初始SOC级验证环境对所述初始IP级验证环境中的指定组件进行复用修改,包括:
保持所述初始IP级验证环境中第二测试用例中的测试序列不变;
继承执行所述第一测试用例中的测试序列之后,执行所述第二测试用例中的测试序列,以对所述测试用例组件进行复用修改。
7.根据权利要求3所述的方法,其特征在于,所述指定组件包括后门任务组件,所述根据所述初始SOC级验证环境对所述初始IP级验证环境中的指定组件进行复用修改,包括:
针对所述初始IP级验证环境中寄存器的修改对应寄存器信号在SOC中的层次结构;
针对存储模型的后门任务修改SOC存储系统,以对所述后门任务组件进行复用修改。
8.根据权利要求3所述的方法,其特征在于,所述指定组件包括寄存器定义组件,所述根据所述初始SOC级验证环境对所述初始IP级验证环境中的指定组件进行复用修改,包括:
通过修改IP寄存器配置组件的寄存器地址,将寄存器配置在SOC层级进行匹配;
将描述符的地址修改为SOC上对应的地址,以对所述寄存器定义组件进行复用修改。
9.一种片上系统SOC的验证环境确定装置,其特征在于,包括:
初始验证环境获取模块,用于获取SOC中IP核所对应的初始IP级验证环境,以及获取所述SOC中处理器所对应的初始SOC级验证环境,其中,所述处理器用于执行寄存器配置;
验证环境复用模块,用于根据所述初始SOC级验证环境对所述初始IP级验证环境进行复用,获取更新IP级验证环境;
目标验证环境获取模块,用于根据所述初始SOC级验证环境和所述更新IP级验证环境,确定针对SOC的目标验证环境;
所述初始验证环境获取模块,用于获取针对处理器的第一测试用例;通过运行所述第一测试用例进行芯片功能组件的初始化配置,以获取所述初始SOC级验证环境,其中,所述初始SOC级验证环境中包括SOC序列接收组件、SOC寄存器配置组件和SOC主节点代理组件;
所述验证环境复用模块,用于根据所述初始SOC级验证环境对所述初始IP级验证环境中的指定组件进行复用修改,其中,所述指定组件为所述初始IP级验证环境中的功能组件。
10.一种电子设备,其特征在于,所述电子设备包括:
至少一个处理器;以及与所述至少一个处理器通信连接的存储器;其中,所述存储器存储有被所述至少一个处理器执行的计算机程序,所述计算机程序被所述至少一个处理器执行,以使所述至少一个处理器能够执行权利要求1-8中任一项所述的方法。
11.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有计算机指令,所述计算机指令用于使处理器执行时实现权利要求1-8中任一项所述的方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310572701.1A CN116306408B (zh) | 2023-05-22 | 2023-05-22 | 片上系统soc的验证环境确定方法、装置、设备和存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310572701.1A CN116306408B (zh) | 2023-05-22 | 2023-05-22 | 片上系统soc的验证环境确定方法、装置、设备和存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN116306408A CN116306408A (zh) | 2023-06-23 |
CN116306408B true CN116306408B (zh) | 2023-08-18 |
Family
ID=86781973
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310572701.1A Active CN116306408B (zh) | 2023-05-22 | 2023-05-22 | 片上系统soc的验证环境确定方法、装置、设备和存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN116306408B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116956801B (zh) * | 2023-09-18 | 2023-12-01 | 南京华芯科晟技术有限公司 | 芯片验证方法、装置、计算机设备和存储介质 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114169272A (zh) * | 2021-11-19 | 2022-03-11 | 眸芯科技(上海)有限公司 | 芯片仿真中转换ip模块验证信息的自动化系统及应用 |
CN114357939A (zh) * | 2021-12-30 | 2022-04-15 | 海光信息技术股份有限公司 | 芯片ip准入验证方法、装置、电子设备及存储介质 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11176302B2 (en) * | 2018-02-23 | 2021-11-16 | Netspeed Systems, Inc. | System on chip (SoC) builder |
US20220082620A1 (en) * | 2021-11-29 | 2022-03-17 | Intel Corporation | Secure and configurable test interace for an intellectual property (ip) block in a system on a chip (soc) |
-
2023
- 2023-05-22 CN CN202310572701.1A patent/CN116306408B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114169272A (zh) * | 2021-11-19 | 2022-03-11 | 眸芯科技(上海)有限公司 | 芯片仿真中转换ip模块验证信息的自动化系统及应用 |
CN114357939A (zh) * | 2021-12-30 | 2022-04-15 | 海光信息技术股份有限公司 | 芯片ip准入验证方法、装置、电子设备及存储介质 |
Also Published As
Publication number | Publication date |
---|---|
CN116306408A (zh) | 2023-06-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8521929B2 (en) | Virtual serial port management system and method | |
CN113656227B (zh) | 一种芯片验证方法、装置、电子设备及存储介质 | |
US9632557B2 (en) | Active state power management (ASPM) to reduce power consumption by PCI express components | |
CN102096597B (zh) | 使用管理引擎的虚拟总线设备 | |
CN116306408B (zh) | 片上系统soc的验证环境确定方法、装置、设备和存储介质 | |
CN116662038B (zh) | 基于共享内存的工业信息检测方法、装置、设备及介质 | |
CN116069701B (zh) | 一种pcie资源识别方法、装置、设备及存储介质 | |
CN114936173A (zh) | 一种eMMC器件的读写方法、装置、设备和存储介质 | |
CN109491909A (zh) | 一种cpld刷新验证方法、装置、终端及存储介质 | |
CN116594922A (zh) | 一种数据访问电路、方法及系统级芯片 | |
CN115933591B (zh) | 一种控制器诊断方法、装置、设备和存储介质 | |
US11392406B1 (en) | Alternative interrupt reporting channels for microcontroller access devices | |
CN114743586A (zh) | 存储器模型的镜像存储实现方法、装置及存储介质 | |
US10585833B1 (en) | Flexible PCIe topology | |
CN113220524B (zh) | 微服务器的监控系统、方法、装置及电子设备 | |
CN117709255B (zh) | 间接访问寄存器的测试方法、装置、设备及介质 | |
CN115858432B (zh) | 一种访问方法、装置、电子设备及可读存储介质 | |
CN116841773B (zh) | 数据交互方法、装置、电子设备及存储介质 | |
CN115883351B (zh) | 网卡的物理地址的设置方法、装置、电子设备及存储介质 | |
CN116579914B (zh) | 一种图形处理器引擎执行方法、装置、电子设备及存储介质 | |
CN117555650A (zh) | 虚拟机间通信的方法、装置、电子设备及存储介质 | |
CN117573170A (zh) | 一种cpld更新方法、装置、电子设备及存储介质 | |
CN116756061A (zh) | 一种外部设备适配方法、装置、设备及存储介质 | |
CN116974957A (zh) | 系统保护电路、芯片系统、复位方法、设备及存储介质 | |
CN117172170A (zh) | 一种保持时间违例的修复方法、装置、设备及介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |