CN116156702A - 一种llc拓扑电路 - Google Patents
一种llc拓扑电路 Download PDFInfo
- Publication number
- CN116156702A CN116156702A CN202310177701.1A CN202310177701A CN116156702A CN 116156702 A CN116156702 A CN 116156702A CN 202310177701 A CN202310177701 A CN 202310177701A CN 116156702 A CN116156702 A CN 116156702A
- Authority
- CN
- China
- Prior art keywords
- resistor
- capacitor
- module
- thirty
- twenty
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B45/00—Circuit arrangements for operating light-emitting diodes [LED]
- H05B45/30—Driver circuits
- H05B45/34—Voltage stabilisation; Maintaining constant voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B45/00—Circuit arrangements for operating light-emitting diodes [LED]
- H05B45/30—Driver circuits
- H05B45/345—Current stabilisation; Maintaining constant current
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Dc-Dc Converters (AREA)
Abstract
本申请实施例公开了一种LLC拓扑电路。方法包括:谐振模块、控制模块、第一反馈模块、第二反馈模块和LED阵列模块;谐振模块通过第一输出端与LED阵列模块相连,以驱动LED阵列模块工作;第一反馈模块通过谐振模块的第二输出端与谐振模块相连,以根据第二输出端的信号生成第一反馈信号;第二反馈模块通过第一输出端与谐振模块相连,且与LED阵列模块相连,以根据第一输出端的信号和LED阵列模块的输出端的信号生成第二反馈信号;控制模块分别与谐振模块、第一反馈模块和第二反馈模块相连,以根据第一反馈信号和第二反馈信号对谐振模块进行调整,使得第一输出端的信号的值和第二输出端的信号的值处于预设范围内。
Description
技术领域
本申请实施例涉及电子领域,尤其涉及一种LLC拓扑电路。
背景技术
随着社会的不断发展,发光二极管(LED,light emitting diode)电视出现在人们的视野中。目前,LED电视因为具有体积轻薄、画面表现优秀、使用时间长、节能环保等优点,已经得到了广泛地应用。在现有LED电视的电源设计中,会选用LLC电路和Boost电路或Buck电路相结合的方式。现有方案中,LLC电路会与Boost电路或Buck电路中的一种结合,以实现LED的驱动。
然而,现有方案中仅能选择Boost电路或Buck电路中的一种结合,又由于LLC电路输出两路负载,故无法实现恒流模式+恒压模式相结合的情况,其中,恒流模式指流过LED阵列的电流值稳定,恒压模式指主板的电压值稳定。而在LLC电路的其中一路输出增加Boost或者Buck电路以实现LED的驱动的方案,会增加额外的电路,导致电路复杂性增加,并增加成本。
发明内容
本申请实施例提供了一种LLC拓扑电路。
一种LLC拓扑电路,包括:谐振模块、控制模块、第一反馈模块、第二反馈模块和LED阵列模块;
所述谐振模块通过第一输出端与所述LED阵列模块相连,以驱动所述LED阵列模块工作;
所述第一反馈模块通过所述谐振模块的第二输出端与所述谐振模块相连,以根据所述第二输出端的信号生成第一反馈信号;
所述第二反馈模块通过所述第一输出端与所述谐振模块相连,且与所述LED阵列模块相连,以根据所述第一输出端的信号和所述LED阵列模块的输出端的信号生成第二反馈信号;
所述控制模块分别与所述谐振模块、所述第一反馈模块和所述第二反馈模块相连,以根据所述第一反馈信号和所述第二反馈信号对所述谐振模块进行调整,使得所述第一输出端的信号的值和所述第二输出端的信号的值处于预设范围内。
可选的,所述谐振模块包括:第一电阻、第二电阻、第一开关管、第二开关管、第一电容、第二电容、第三电容、第四电容、第一二极管、第二二极管、第三二极管和第一变压器;
所述第一电阻的一端接所述控制模块,另一端接所述第一开关管的栅极,所述第二电阻的一端接所述控制模块,另一端接所述第二开关管的栅极,所述第一开关管的漏极接V_BUS端,所述第一开关管的源极分别与所述第二开关管的漏极和所述第一变压器的N1绕组相连,所述第二开关管的源极接地,所述第一电容的一端接所述N1绕组,另一端接地,所述第二电容的一端分别与VCC端和所述第二二极管的阴极相连,另一端接地,所述第一变压器的N3绕组一端与所述第二二极管的阳极相连,另一端接地;
所述第一变压器的N4绕组一端与所述第一二极管的阳极相连,另一端接地,所述第一变压器的N2绕组的一端接地,另一端接所述第三二极管的阳极,所述第三电容的一端分别与第一二极管的阴极、所述第二反馈模块和所述LED阵列模块相连,另一端接地,所述第四电容的一端分别与所述第三二极管的阴极和所述第一反馈模块相连,另一端接地。
可选的,所述第一变压器的所述N3绕组设置于所述N2绕组和所述N4绕组之间。
可选的,所述第一反馈模块包括:第四电阻、第五电阻、第六电阻、第七电阻、第八电阻、第九电阻、第十电阻、第十一电阻、第四开关管、第五电容、第六电容、第七电容、第一光耦和第一可控稳压管;
所述第四电阻的一端接所述谐振模块,另一端接所述第一光耦的第一端,所述第五电阻并联于所述第一光耦的第一端和第二端,所述第一光耦的第二端分别与所述第五电容的一端、所述第六电阻的一端和所述第一可控稳压管的第二端相连,所述第一光耦的第三端接地,所述第一光耦的第四端接所述控制模块,所述第五电容的另一端分别与所述第七电阻的一端、所述第六电容的一端、所述第一可控稳压管的第一端、所述第八电阻的一端、所述第九电阻的一端和所述第十电阻的一端相连,所述第七电阻的另一端接所述谐振模块,所述第六电阻的另一端与所述第六电容的另一端相连,所述第一可控稳压管的第三端、所述第八电阻的另一端、所述第九电阻的另一端、所述第四开关管的源极和所述第七电容的一端接地,所述第十电阻的另一端接所述第四开关管的漏极,所述第四开关管的栅极分别与所述第七电容的另一端和所述第十一电阻相连,第十一电阻的另一端用于接收PS_ON信号。
可选的,所述第二反馈模块包括:转换电路、反馈电路和保护电路;
所述转换电路分别与所述谐振模块和所述反馈电路相连,用于将PWM信号转换为DC信号,并将DC信号输出至所述反馈电路;
所述保护电路分别与所述谐振模块和所述反馈电路相连,用于对所述反馈电路进行过压保护;
所述反馈电路分别与所述谐振模块和所述LED阵列模块相连,用于生成所述第二反馈信号。
可选的,所述转换电路包括:第十二电阻、第十三电阻、第十四电阻、第十五电阻、第十六电阻、第十七电阻、第五开关管、第六开关管、第八电容、第九电容、第十电容、第十一电容和第二可控稳压管;
所述第十二电阻的一端接所述谐振模块,另一端分别与所述第八电容的一端、所述第二可控稳压管的第一端和第二端、所述第十五电阻的一端和所述第十三电阻的一端,所述第十五电阻的另一端分别与所述第五开关管的漏极和所述第六开关管的栅极相连,所述第十三电阻的另一端分别与所述第六开关管的漏极和所述第十四电阻的一端相连,所述第十七电阻、所述第十电容和所述第十一电容均并联于所述第十四电阻的另一端与地之间,所述第十六电阻一端用于接收PWM信号,另一端接于所述第五开关管的栅极,所述第九电容的一端接第五开关管的栅极,另一端接地,所述第八电容的另一端、第二可控稳压管的第三端、所述第五开关管的源极和所述第六开关管的源极接地,所述第十四电阻的另一端接所述反馈电路。
可选的,所述反馈电路包括:第十八电阻、第十九电阻、第二十电阻、第二十一电阻、第二十二电阻、第二十三电阻、第二十四电阻、第二十五电阻、第七开关管、第八开关管、第九开关管、第十二电容、第十三电容、第十四电容、第十五电容、第十六电容、第十七电容、第二光耦、第四二极管、第一运放;
所述第十二电容的一端接所述谐振模块,另一端接所述第十八电阻的一端,所述第十八电阻的另一端分别于所述第一运放的反相输入端、第二十电阻的一端、第十五电容的一端、第十六电容的一端、第十七电容的一端和所述保护电路相连,所述第二十电阻的另一端接所述第九开关管的源极,第十五电容的另一端接第二十一电阻的一端,所述第二十一电阻的另一端和第十六电容的另一端均接所述第一运放的输出端,所述第十七电容的另一端接地,所述第十四电容的一端分别与所述第一运放的正相输入端和所述转换电路相连,所述第十四电容的另一端接地;
所述第十三电容的一端分别与第十九电阻的一端、参考电压端和第四二极管的阴极相连,另一端接地,所述第四二极管的阳极接所述谐振模块,所述第十九电阻的另一端接所述第二光耦的第一端,所述第二光耦的第二端接所述第一运放的输出端,所述第二光耦的第三端接所述控制模块,所述第二光耦的第四端接地;
所述第二十五电阻的一端用于接收BL_ON信号,另一端接所述第八开关管的第一端,所述第八开关管的第二端接地,第三端接所述第二十三电阻的一端,所述第二十三电阻的另一端接所述第七开关管的第一端,所述第七开关管的第二端接所述谐振模块,所述第二十二电阻的一端接所述第七开关管的第三端,另一端接所述第九开关管的栅极,所述第九开关管的漏极接所述LED阵列模块,所述第二十四电阻的一端接所述第九开关管的源极,另一端接地。
可选的,所述保护电路包括:第二十六电阻、第二十七电阻、第二十八电阻、第二十九电阻、第三十电阻、第三十一电阻、第三十二电阻、第三十三电阻、第三十四电阻、第十开关管、第十一开关管、第十八电容、第十九电容、第二十电容、第五二极管、第六二极管和第二运放;
所述第二十六电阻的第一端用于接收BL_ON信号,所述第二十六电阻的第二端接所述第十开关管的第一端,所述第十开关管的第二端接地,所述第十开关管的第三端接第二十七电阻的第一端,所述第二十七电阻的第二端接所述第十一开关管的第一端,所述第十一开关管的第二端接所述谐振模块,所述第十一开关管的第三端分别与所述第二十八电阻的一端、第十八电容的一端和所述第二运放的电源端相连,所述第二运放的输出端分别与所述第五二极管的阳极和所述第六二极管的阳极相连,所述第五二极管的阴极接所述反馈电路,所述第六二极管的阴极接所述第二运放的正相输入端,所述第三十电阻的一端接所述第二运放的正相输入端,另一端分别与所述第三十一电阻的一端、第二十电容的一端和第三十二电阻的一端相连,所述第三十三电阻的一端接所述第三十二电阻的另一端,所述第三十三电阻的另一端接所述谐振模块,所述第三十四电阻的一端分别与所述第二运放的反相输入端、第二十九电阻的一端和第十九电容的一端相连,所述第三十四电阻的另一端接参考电压端,所述第二十八电阻的另一端、所述第十八电容的另一端、所述第二十九电阻的另一端、所述第十九电容的另一端、所述第三十一电阻的另一端和所述第二十电容的另一端均接地。
可选的,所述电路还包括:假负载模块;
所述假负载模块接于所述谐振模块的第一输出端,用于减少功率损耗。
可选的,所述假负载模块包括:第三十五电阻、第三十六电阻、第三十七电阻、第十二开关管和第一稳压管;
所述第一稳压管的阴极分别与所述谐振模块的第一输出端和第三十六电阻的一端相连,所述第一稳压管的阳极接所述第三十五电阻的一端,所述第三十五电阻的另一端接第十二开关管的第一端,所述第三十七电阻的一端接所述第三十六电阻的另一端,所述第三十七电阻的另一端接所述第十二开关管的第三端,所述第十二开关管的第二端接所述谐振模块的第二输出端。
从以上技术方案可以看出,本申请实施例具有以下优点:
本申请的LLC拓扑电路没有设置Buck电路或Boost电路,而是设置了两个反馈模块,第一反馈模块接谐振模块的第二输出端,而第二反馈模块接谐振模块的第一输出端和LED阵列模块的输出端,两个反馈模块会根据所检测的信号生成第一反馈信号和第二反馈信号,并反馈至控制模块,控制模块可以对谐振模块进行调整,使得第一输出端的信号的值和所述第二输出端的信号的值处于预设范围内,从而实现恒压模式和恒流模式,不会增加电路的复杂性,提高电路的效率及减少电路的成本。
附图说明
图1为本申请的LLC拓扑电路一个实施例示意图;
图2为本申请的LLC拓扑电路另一实施例示意图;
图3为本申请的LLC拓扑电路的变压器结构示意图;
图4为本申请的LLC拓扑电路的第一反馈模块示意图;
图5为本申请的LLC拓扑电路的第二反馈模块的转换电路示意图;
图6为本申请的LLC拓扑电路的第二反馈模块的反馈电路和保护电路示意图;
图7为本申请的LLC拓扑电路的假负载模块示意图。
具体实施方式
本申请实施例提供了一种LLC拓扑电路。
现有的方案虽然能够实现恒压模式加恒流模式,但是电路复杂性增加,电路的成本较高。为解决上述问题,本申请提供了LLC拓扑电路,无需设置Buck电路或Boost电路也能够实现恒压模式加恒流模式,不会增加电路的复杂性,提高电路的效率及减少电路的成本。
下面对本申请的LLC拓扑电路进行描述。请参阅图1,本申请的LLC拓扑电路一个实施例包括:谐振模块101、控制模块102、第一反馈模块103、第二反馈模块104和LED阵列模块105;
谐振模块101通过第一输出端与LED阵列模块105相连,以驱动LED阵列模块105工作;
第一反馈模块103通过谐振模块101的第二输出端与谐振模块101相连,以根据第二输出端的信号生成第一反馈信号;
第二反馈模块104通过第一输出端与谐振模块101相连,且与LED阵列模块105相连,以根据第一输出端的信号和LED阵列模块105的输出端的信号生成第二反馈信号;
控制模块102分别与谐振模块101、第一反馈模块103和第二反馈模块104相连,以根据第一反馈信号和第二反馈信号对谐振模块101进行调整,使得第一输出端的信号的值和第二输出端的信号的值处于预设范围内。
本申请的LLC拓扑电路没有设置Buck电路或Boost电路,而是设置了两个反馈模块,第一反馈模块103接谐振模块101的第二输出端,而第二反馈模块104接谐振模块101的第一输出端和LED阵列模块105的输出端,两个反馈模块会根据所检测的信号生成第一反馈信号和第二反馈信号,并反馈至控制模块102,控制模块102可以对谐振模块101进行调整,使得第一输出端的信号的值和所述第二输出端的信号的值处于预设范围内,从而实现恒压模式和恒流模式,不会增加电路的复杂性,提高电路的效率及减少电路的成本。
请参阅图2至图7,本申请的LLC拓扑电路另一实施例包括:谐振模块、控制模块、第一反馈模块、第二反馈模块、LED阵列模块和假负载模块;
谐振模块包括:第一电阻R1、第二电阻R2、第一开关管Q1、第二开关管Q2、第一电容C1、第二电容C2、第三电容C3、第四电容C4、第一二极管D1、第二二极管D2、第三二极管D3和第一变压器T1;
第一电阻R1的一端接控制模块,另一端接第一开关管Q1的栅极,第二电阻R2的一端接控制模块,另一端接第二开关管Q2的栅极,第一开关管Q1的漏极接V_BUS端,第一开关管Q1的源极分别与第二开关管Q2的漏极和第一变压器T1的N1绕组相连,第二开关管Q2的源极接地,第一电容C1的一端接N1绕组,另一端接地,第二电容C2的一端分别与VCC端和第二二极管D2的阴极相连,另一端接地,第一变压器T1的N3绕组一端与第二二极管D2的阳极相连,另一端接地;
第一变压器T1的N4绕组一端与第一二极管D1的阳极相连,另一端接地,第一变压器T1的N2绕组的一端接地,另一端接第三二极管D3的阳极,第三电容C3的一端分别与第一二极管D1的阴极、第二反馈模块和LED阵列模块相连,另一端接地,第四电容C4的一端分别与第三二极管D3的阴极和第一反馈模块相连,另一端接地。
具体的,当第一开关管Q1导通时,N1绕组有输入电压,与N4绕组相连的第一二极管D1导通,与N3绕组相连的第二二极管D2导通,输出能量至LED+端,LED阵列模块有输入得以工作,LED-端有电流,第二反馈模块检测LED-的信号从而生成第二反馈信号至控制模块。当第二开关管Q2导通时,N2绕组的第三二极管D3导通,输出能量至谐振模块的第二输出端,即12V端,第一反馈模块根据第二输出端的信号生成第一反馈信号至控制模块。这样即可调整第一开关管Q1和第二开关管Q2的占空比大小,从而实现恒压模式加恒流模式。
第一反馈模块包括:第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9、第十电阻R10、第十一电阻R11、第四开关管Q4、第五电容C5、第六电容C6、第七电容C7、第一光耦OC1和第一可控稳压管IC1;
第四电阻R4的一端接谐振模块,另一端接第一光耦OC1的第一端,第五电阻R5并联于第一光耦OC1的第一端和第二端,第一光耦OC1的第二端分别与第五电容C5的一端、第六电阻R6的一端和第一可控稳压管IC1的第二端相连,第一光耦OC1的第三端接地,第一光耦OC1的第四端接控制模块,第五电容C5的另一端分别与第七电阻R7的一端、第六电容C6的一端、第一可控稳压管IC1的第一端、第八电阻R8的一端、第九电阻R9的一端和第十电阻R10的一端相连,第七电阻R7的另一端接谐振模块,第六电阻R6的另一端与第六电容C6的另一端相连,第一可控稳压管IC1的第三端、第八电阻R8的另一端、第九电阻R9的另一端、第四开关管Q4的源极和第七电容C7的一端接地,第十电阻R10的另一端接第四开关管Q4的漏极,第四开关管Q4的栅极分别与第七电容C7的另一端和第十一电阻R11相连,第十一电阻R11的另一端用于接收PS_ON信号。
具体的,当12V端的电压过低时,分配给第八电阻R8的电压也会过低,从而使得第一可控稳压管IC1的第一端没有足够的电压,第一可控稳压管IC1不导通,第一光耦OC1不工作,FB1端为高电平。当12V端的电压足够时,第一可控稳压管IC1导通,从而第一光耦OC1工作,FB1端为低电平。根据FB1电平即可控制谐振模块中开关管的占空比。另外,当有PS_ON信号时,第四开关管Q4导通,12V端的电压为12V,当没有PS_ON信号时,第四开关管Q4未导通,12V端的电压降低。这样能够使得谐振频率上升,谐振腔电流减少,降低了功率器件工作时造成的损耗。
第二反馈模块包括:转换电路、反馈电路和保护电路。
转换电路包括:第十二电阻R12、第十三电阻R13、第十四电阻R14、第十五电阻R15、第十六电阻R16、第十七电阻R17、第五开关管Q5、第六开关管Q6、第八电容C8、第九电容C9、第十电容C10、第十一电容C11和第二可控稳压管IC2;
第十二电阻R12的一端接谐振模块,另一端分别与第八电容C8的一端、第二可控稳压管IC2的第一端和第二端、第十五电阻R15的一端和第十三电阻R13的一端,第十五电阻R15的另一端分别与第五开关管Q5的漏极和第六开关管Q6的栅极相连,第十三电阻R13的另一端分别与第六开关管Q6的漏极和第十四电阻R14的一端相连,第十七电阻R17、第十电容C10和第十一电容C11均并联于第十四电阻R14的另一端与地之间,第十六电阻R16一端用于接收PWM信号,另一端接于第五开关管Q5的栅极,第九电容C9的一端接第五开关管Q5的栅极,另一端接地,第八电容C8的另一端、第二可控稳压管IC2的第三端、第五开关管Q5的源极和第六开关管Q6的源极接地,第十四电阻R14的另一端接反馈电路。
具体的,12V端通过第十二电阻R12和第八电容C8能够使得A节点的电压稳定在一个固定值,当PWM信号为高电平时,第五开关管Q5导通,第六开关管Q6关断,此时B节点有固定电压。当PWM信号为低电平时,第五开关管Q5关断,第六开关管Q6导通,B节点的电压通过第十四电阻R14和第十七电阻R17放电。通过控制PWM输入信号高低电平的占空比,可使B点电压范围在0--1.25V变化。采用这样的方案,可以兼容不同主板输出的PWM调光信号,把不同主板的输入信息转化成电源板要求的DC调光信号,满足整机匹配的兼容性,能支持100Hz--100KHz的PWM调光频率范围。
反馈电路包括:第十八电阻R18、第十九电阻R19、第二十电阻R20、第二十一电阻R21、第二十二电阻R22、第二十三电阻R23、第二十四电阻R24、第二十五电阻R25、第七开关管Q7、第八开关管Q8、第九开关管Q9、第十二电容C12、第十三电容C13、第十四电容C14、第十五电容C15、第十六电容C16、第十七电容C17、第二光耦OC2、第四二极管D4、第一运放U1;
第十二电容C12的一端接谐振模块,另一端接第十八电阻R18的一端,第十八电阻R18的另一端分别于第一运放U1的反相输入端、第二十电阻R20的一端、第十五电容C15的一端、第十六电容C16的一端、第十七电容C17的一端和保护电路相连,第二十电阻R20的另一端接第九开关管Q9的源极,第十五电容C15的另一端接第二十一电阻R21的一端,第二十一电阻R21的另一端和第十六电容C16的另一端均接第一运放U1的输出端,第十七电容C17的另一端接地,第十四电容C14的一端分别与第一运放U1的正相输入端和转换电路相连,第十四电容C14的另一端接地;
第十三电容C13的一端分别与第十九电阻R19的一端、参考电压端和第四二极管D4的阴极相连,另一端接地,第四二极管D4的阳极接谐振模块,第十九电阻R19的另一端接第二光耦OC2的第一端,第二光耦OC2的第二端接第一运放U1的输出端,第二光耦OC2的第三端接控制模块,第二光耦OC2的第四端接地;
第二十五电阻R25的一端用于接收BL_ON信号,另一端接第八开关管Q8的第一端,第八开关管Q8的第二端接地,第三端接第二十三电阻R23的一端,第二十三电阻R23的另一端接第七开关管Q7的第一端,第七开关管Q7的第二端接谐振模块,第二十二电阻R22的一端接第七开关管Q7的第三端,另一端接第九开关管Q9的栅极,第九开关管Q9的漏极接LED阵列模块,第二十四电阻R24的一端接第九开关管Q9的源极,另一端接地。
具体的,有BL_ON信号时,第八开关管Q8导通,从而第七开关管Q7导通,第九开关管Q9导通,流过第二十四电阻R24的电流为LED阵列模块的电流,检测第二十四电阻R24的电压V_IS,并输入至第一运放U1的反相输入端,和正相输入端的DC信号进行比较。当DC信号较大,则输出高电平,第二光耦OC2不工作,FB2端为高电平。当DC信号较小,则输出低电平,第二光耦OC2工作,FB2端为低电平。根据FB2端的电平即可控制谐振模块中开关管的占空比。
保护电路包括:第二十六电阻R26、第二十七电阻R27、第二十八电阻R28、第二十九电阻R29、第三十电阻R30、第三十一电阻R31、第三十二电阻R32、第三十三电阻R33、第三十四电阻R34、第十开关管Q10、第十一开关管Q11、第十八电容C18、第十九电容C19、第二十电容C20、第五二极管D5、第六二极管D6和第二运放U2;
第二十六电阻R26的第一端用于接收BL_ON信号,第二十六电阻R26的第二端接第十开关管Q10的第一端,第十开关管Q10的第二端接地,第十开关管Q10的第三端接第二十七电阻R27的第一端,第二十七电阻R27的第二端接第十一开关管Q11的第一端,第十一开关管Q11的第二端接谐振模块,第十一开关管Q11的第三端分别与第二十八电阻R28的一端、第十八电容C18的一端和第二运放U2的电源端相连,第二运放U2的输出端分别与第五二极管D5的阳极和第六二极管D6的阳极相连,第五二极管D5的阴极接反馈电路,第六二极管D6的阴极接第二运放U2的正相输入端,第三十电阻R30的一端接第二运放U2的正相输入端,另一端分别与第三十一电阻R31的一端、第二十电容C20的一端和第三十二电阻R32的一端相连,第三十三电阻R33的一端接第三十二电阻R32的另一端,第三十三电阻R33的另一端接谐振模块,第三十四电阻R34的一端分别与第二运放U2的反相输入端、第二十九电阻R29的一端和第十九电容C19的一端相连,第三十四电阻R34的另一端接参考电压端,第二十八电阻R28的另一端、第十八电容C18的另一端、第二十九电阻R29的另一端、第十九电容C19的另一端、第三十一电阻R31的另一端和第二十电容C20的另一端均接地。
具体的,有BL_ON信号时,第十开关管Q10导通,从而第十一开关管Q11导通,第二运放U2工作。第二运放U2用于将LED+端的电压与参考电压端的电压(一般设为12.2V)进行比较,当LED+端的电压较小,则输出低电平,第五二极管D5不导通,当LED+端的电压较大,则输出高电平,第五二极管D5导通,使得第一运放U1输出低电平,FB2端低电平。这样可避免LED阵列模块的电压过大,保护电路。
假负载模块包括:第三十五电阻R35、第三十六电阻R36、第三十七电阻R37、第十二开关管Q12和第一稳压管ZD1;
第一稳压管ZD1的阴极分别与谐振模块的第一输出端和第三十六电阻R36的一端相连,第一稳压管ZD1的阳极接第三十五电阻R35的一端,第三十五电阻R35的另一端接第十二开关管Q12的第一端,第三十七电阻R37的一端接第三十六电阻R36的另一端,第三十七电阻R37的另一端接第十二开关管Q12的第三端,第十二开关管Q12的第二端接谐振模块的第二输出端。
具体的,当没有BL_ON信号时,12V端输出重载时,第一变压器T1在能量转换的过程中会有一部分能量叠加在N4绕组,造成LED+电压的缓慢上升,LED+电压上升会导致第三电容C3超电压耐压的问题。当LED+端的电压上升到一定程度下,第一稳压管ZD1导通,则第十二开关管Q12导通,LED+端的能量通过第三十六电阻R36和第三十七电阻R37路径给12V端补充,实现了能量的回收利用,减少额外的功率损耗。
其中,第一变压器T1的N3绕组设置于N2绕组和N4绕组之间,可以减少N4绕组对N2绕组耦合能量的传输,从而起到稳定12V输出电压的作用,还可以减少外置谐振电感,减少电源板尺寸和优化电路成本。PS_ON信号为电子产品的开机信号,BL_ON信号为电子产品的背光开启信号,12V端为谐振模块的第二输出端,LED+端为谐振模块的第一输出端,12V2端为参考电压端。
本申请的LLC拓扑电路没有设置Buck电路或Boost电路,而是设置了两个反馈模块,第一反馈模块接谐振模块的第二输出端(即12V端),而第二反馈模块接谐振模块的第一输出端(即LED+端)和LED阵列模块的输出端(即LED-端),两个反馈模块会根据所检测的信号生成第一反馈信号(即FB1端的信号)和第二反馈信号(即FB2端的信号),并反馈至控制模块,控制模块可以对谐振模块中第一开关管Q1和第二开关管Q2的占空比大小进行调整,使得LED+端的值和12V端的值处于预设范围内,从而实现恒压模式和恒流模式,不会增加电路的复杂性,提高电路的效率及减少电路的成本。
以上对本申请所提供的LLC拓扑电路进行了详细介绍,对于本领域的一般技术人员,依据本发明实施例的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
Claims (10)
1.一种LLC拓扑电路,其特征在于,包括:谐振模块、控制模块、第一反馈模块、第二反馈模块和LED阵列模块;
所述谐振模块通过第一输出端与所述LED阵列模块相连,以驱动所述LED阵列模块工作;
所述第一反馈模块通过所述谐振模块的第二输出端与所述谐振模块相连,以根据所述第二输出端的信号生成第一反馈信号;
所述第二反馈模块通过所述第一输出端与所述谐振模块相连,且与所述LED阵列模块相连,以根据所述第一输出端的信号和所述LED阵列模块的输出端的信号生成第二反馈信号;
所述控制模块分别与所述谐振模块、所述第一反馈模块和所述第二反馈模块相连,以根据所述第一反馈信号和所述第二反馈信号对所述谐振模块进行调整,使得所述第一输出端的信号的值和所述第二输出端的信号的值处于预设范围内。
2.根据权利要求1所述的LLC拓扑电路,其特征在于,所述谐振模块包括:第一电阻、第二电阻、第一开关管、第二开关管、第一电容、第二电容、第三电容、第四电容、第一二极管、第二二极管、第三二极管和第一变压器;
所述第一电阻的一端接所述控制模块,另一端接所述第一开关管的栅极,所述第二电阻的一端接所述控制模块,另一端接所述第二开关管的栅极,所述第一开关管的漏极接V_BUS端,所述第一开关管的源极分别与所述第二开关管的漏极和所述第一变压器的N1绕组相连,所述第二开关管的源极接地,所述第一电容的一端接所述N1绕组,另一端接地,所述第二电容的一端分别与VCC端和所述第二二极管的阴极相连,另一端接地,所述第一变压器的N3绕组一端与所述第二二极管的阳极相连,另一端接地;
所述第一变压器的N4绕组一端与所述第一二极管的阳极相连,另一端接地,所述第一变压器的N2绕组的一端接地,另一端接所述第三二极管的阳极,所述第三电容的一端分别与第一二极管的阴极、所述第二反馈模块和所述LED阵列模块相连,另一端接地,所述第四电容的一端分别与所述第三二极管的阴极和所述第一反馈模块相连,另一端接地。
3.根据权利要求2所述的LLC拓扑电路,其特征在于,所述第一变压器的所述N3绕组设置于所述N2绕组和所述N4绕组之间。
4.根据权利要求1所述的LLC拓扑电路,其特征在于,所述第一反馈模块包括:第四电阻、第五电阻、第六电阻、第七电阻、第八电阻、第九电阻、第十电阻、第十一电阻、第四开关管、第五电容、第六电容、第七电容、第一光耦和第一可控稳压管;
所述第四电阻的一端接所述谐振模块,另一端接所述第一光耦的第一端,所述第五电阻并联于所述第一光耦的第一端和第二端,所述第一光耦的第二端分别与所述第五电容的一端、所述第六电阻的一端和所述第一可控稳压管的第二端相连,所述第一光耦的第三端接地,所述第一光耦的第四端接所述控制模块,所述第五电容的另一端分别与所述第七电阻的一端、所述第六电容的一端、所述第一可控稳压管的第一端、所述第八电阻的一端、所述第九电阻的一端和所述第十电阻的一端相连,所述第七电阻的另一端接所述谐振模块,所述第六电阻的另一端与所述第六电容的另一端相连,所述第一可控稳压管的第三端、所述第八电阻的另一端、所述第九电阻的另一端、所述第四开关管的源极和所述第七电容的一端接地,所述第十电阻的另一端接所述第四开关管的漏极,所述第四开关管的栅极分别与所述第七电容的另一端和所述第十一电阻相连,第十一电阻的另一端用于接收PS_ON信号。
5.根据权利要求1所述的LLC拓扑电路,其特征在于,所述第二反馈模块包括:转换电路、反馈电路和保护电路;
所述转换电路分别与所述谐振模块和所述反馈电路相连,用于将PWM信号转换为DC信号,并将DC信号输出至所述反馈电路;
所述保护电路分别与所述谐振模块和所述反馈电路相连,用于对所述反馈电路进行过压保护;
所述反馈电路分别与所述谐振模块和所述LED阵列模块相连,用于生成所述第二反馈信号。
6.根据权利要求5所述的LLC拓扑电路,其特征在于,所述转换电路包括:第十二电阻、第十三电阻、第十四电阻、第十五电阻、第十六电阻、第十七电阻、第五开关管、第六开关管、第八电容、第九电容、第十电容、第十一电容和第二可控稳压管;
所述第十二电阻的一端接所述谐振模块,另一端分别与所述第八电容的一端、所述第二可控稳压管的第一端和第二端、所述第十五电阻的一端和所述第十三电阻的一端,所述第十五电阻的另一端分别与所述第五开关管的漏极和所述第六开关管的栅极相连,所述第十三电阻的另一端分别与所述第六开关管的漏极和所述第十四电阻的一端相连,所述第十七电阻、所述第十电容和所述第十一电容均并联于所述第十四电阻的另一端与地之间,所述第十六电阻一端用于接收PWM信号,另一端接于所述第五开关管的栅极,所述第九电容的一端接第五开关管的栅极,另一端接地,所述第八电容的另一端、第二可控稳压管的第三端、所述第五开关管的源极和所述第六开关管的源极接地,所述第十四电阻的另一端接所述反馈电路。
7.根据权利要求5所述的LLC拓扑电路,其特征在于,所述反馈电路包括:第十八电阻、第十九电阻、第二十电阻、第二十一电阻、第二十二电阻、第二十三电阻、第二十四电阻、第二十五电阻、第七开关管、第八开关管、第九开关管、第十二电容、第十三电容、第十四电容、第十五电容、第十六电容、第十七电容、第二光耦、第四二极管、第一运放;
所述第十二电容的一端接所述谐振模块,另一端接所述第十八电阻的一端,所述第十八电阻的另一端分别于所述第一运放的反相输入端、第二十电阻的一端、第十五电容的一端、第十六电容的一端、第十七电容的一端和所述保护电路相连,所述第二十电阻的另一端接所述第九开关管的源极,第十五电容的另一端接第二十一电阻的一端,所述第二十一电阻的另一端和第十六电容的另一端均接所述第一运放的输出端,所述第十七电容的另一端接地,所述第十四电容的一端分别与所述第一运放的正相输入端和所述转换电路相连,所述第十四电容的另一端接地;
所述第十三电容的一端分别与第十九电阻的一端、参考电压端和第四二极管的阴极相连,另一端接地,所述第四二极管的阳极接所述谐振模块,所述第十九电阻的另一端接所述第二光耦的第一端,所述第二光耦的第二端接所述第一运放的输出端,所述第二光耦的第三端接所述控制模块,所述第二光耦的第四端接地;
所述第二十五电阻的一端用于接收BL_ON信号,另一端接所述第八开关管的第一端,所述第八开关管的第二端接地,第三端接所述第二十三电阻的一端,所述第二十三电阻的另一端接所述第七开关管的第一端,所述第七开关管的第二端接所述谐振模块,所述第二十二电阻的一端接所述第七开关管的第三端,另一端接所述第九开关管的栅极,所述第九开关管的漏极接所述LED阵列模块,所述第二十四电阻的一端接所述第九开关管的源极,另一端接地。
8.根据权利要求5所述的LLC拓扑电路,其特征在于,所述保护电路包括:第二十六电阻、第二十七电阻、第二十八电阻、第二十九电阻、第三十电阻、第三十一电阻、第三十二电阻、第三十三电阻、第三十四电阻、第十开关管、第十一开关管、第十八电容、第十九电容、第二十电容、第五二极管、第六二极管和第二运放;
所述第二十六电阻的第一端用于接收BL_ON信号,所述第二十六电阻的第二端接所述第十开关管的第一端,所述第十开关管的第二端接地,所述第十开关管的第三端接第二十七电阻的第一端,所述第二十七电阻的第二端接所述第十一开关管的第一端,所述第十一开关管的第二端接所述谐振模块,所述第十一开关管的第三端分别与所述第二十八电阻的一端、第十八电容的一端和所述第二运放的电源端相连,所述第二运放的输出端分别与所述第五二极管的阳极和所述第六二极管的阳极相连,所述第五二极管的阴极接所述反馈电路,所述第六二极管的阴极接所述第二运放的正相输入端,所述第三十电阻的一端接所述第二运放的正相输入端,另一端分别与所述第三十一电阻的一端、第二十电容的一端和第三十二电阻的一端相连,所述第三十三电阻的一端接所述第三十二电阻的另一端,所述第三十三电阻的另一端接所述谐振模块,所述第三十四电阻的一端分别与所述第二运放的反相输入端、第二十九电阻的一端和第十九电容的一端相连,所述第三十四电阻的另一端接参考电压端,所述第二十八电阻的另一端、所述第十八电容的另一端、所述第二十九电阻的另一端、所述第十九电容的另一端、所述第三十一电阻的另一端和所述第二十电容的另一端均接地。
9.根据权利要求1所述的LLC拓扑电路,其特征在于,所述电路还包括:假负载模块;
所述假负载模块接于所述谐振模块的第一输出端,用于减少功率损耗。
10.根据权利要求9所述的LLC拓扑电路,其特征在于,所述假负载模块包括:第三十五电阻、第三十六电阻、第三十七电阻、第十二开关管和第一稳压管;
所述第一稳压管的阴极分别与所述谐振模块的第一输出端和第三十六电阻的一端相连,所述第一稳压管的阳极接所述第三十五电阻的一端,所述第三十五电阻的另一端接第十二开关管的第一端,所述第三十七电阻的一端接所述第三十六电阻的另一端,所述第三十七电阻的另一端接所述第十二开关管的第三端,所述第十二开关管的第二端接所述谐振模块的第二输出端。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310177701.1A CN116156702A (zh) | 2023-02-28 | 2023-02-28 | 一种llc拓扑电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310177701.1A CN116156702A (zh) | 2023-02-28 | 2023-02-28 | 一种llc拓扑电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116156702A true CN116156702A (zh) | 2023-05-23 |
Family
ID=86340624
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310177701.1A Pending CN116156702A (zh) | 2023-02-28 | 2023-02-28 | 一种llc拓扑电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN116156702A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117103066A (zh) * | 2023-10-13 | 2023-11-24 | 泰州市新龙翔金属制品有限公司 | 一种拉丝行程可控的不锈钢板材拉丝系统 |
-
2023
- 2023-02-28 CN CN202310177701.1A patent/CN116156702A/zh active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117103066A (zh) * | 2023-10-13 | 2023-11-24 | 泰州市新龙翔金属制品有限公司 | 一种拉丝行程可控的不锈钢板材拉丝系统 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102332827B (zh) | 具省电机制的电源转换器及电源转换方法 | |
CN201001217Y (zh) | 一种led驱动电源 | |
CN213754305U (zh) | 一种开关管驱动电路、关断器及光伏发电系统 | |
CN116156702A (zh) | 一种llc拓扑电路 | |
CN218450626U (zh) | 一种压降补偿电路、压降补偿装置以及电子设备 | |
CN107623440A (zh) | 电压转换电路和电源切换电路 | |
EP4195194A1 (en) | Mini led driving power source and mini led television | |
CN105356738B (zh) | 一种用于cuk型开关变换器的启动电路 | |
KR102215378B1 (ko) | 보호 회로 및 led 구동 회로 | |
CN209946309U (zh) | 一种igbt驱动测试电路 | |
CN111082640B (zh) | 一种正反激辅助供电电路及正反激供电电路 | |
CN218940936U (zh) | 一种电源模块 | |
CN213342018U (zh) | 一种太阳能控制器 | |
CN101621256A (zh) | 具省电机制的电源系统 | |
CN210111953U (zh) | 一种信号放大器 | |
CN203660912U (zh) | 一种电源系统 | |
CN208285221U (zh) | 一种电器设备主板的供电转接电路 | |
CN209072364U (zh) | 一种同步整流控制芯片及电路 | |
CN216526926U (zh) | 一种实现变频板低待机功耗的电路 | |
CN218958799U (zh) | 一种开关电源及电子设备 | |
CN2765408Y (zh) | 铃流信号发生电路 | |
CN208956356U (zh) | 一种舞台灯调光开关电源电路 | |
CN220629622U (zh) | 一种恒压恒流切换的控制系统 | |
CN220421641U (zh) | 一种升压电路及应用有该升压电路的电源模块 | |
CN221380776U (zh) | 一种开关结构的驱动电路以及开关电源 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |