CN116113272A - 像素排布结构、显示面板及掩模组件 - Google Patents
像素排布结构、显示面板及掩模组件 Download PDFInfo
- Publication number
- CN116113272A CN116113272A CN202310093073.9A CN202310093073A CN116113272A CN 116113272 A CN116113272 A CN 116113272A CN 202310093073 A CN202310093073 A CN 202310093073A CN 116113272 A CN116113272 A CN 116113272A
- Authority
- CN
- China
- Prior art keywords
- pixel
- sub
- pixels
- adjacent
- groups
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001704 evaporation Methods 0.000 claims description 23
- 230000008020 evaporation Effects 0.000 claims description 12
- 230000000694 effects Effects 0.000 abstract description 15
- 238000000034 method Methods 0.000 description 11
- 238000010586 diagram Methods 0.000 description 10
- 230000008569 process Effects 0.000 description 8
- 238000007740 vapor deposition Methods 0.000 description 6
- 230000009286 beneficial effect Effects 0.000 description 5
- 239000000758 substrate Substances 0.000 description 5
- 230000007547 defect Effects 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 230000002093 peripheral effect Effects 0.000 description 4
- 230000009471 action Effects 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 239000004642 Polyimide Substances 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 238000000465 moulding Methods 0.000 description 2
- 239000011368 organic material Substances 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 230000000712 assembly Effects 0.000 description 1
- 238000000429 assembly Methods 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 229910003460 diamond Inorganic materials 0.000 description 1
- 239000010432 diamond Substances 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
Images
Landscapes
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本申请公开了一种像素排布结构、显示面板及掩模组件,像素排布结构包括第一像素组、第二像素组和第三子像素。沿列方向间隔排布的两个第一子像素形成一个第一像素组,多个第一像素组呈多列分布,沿行方向间隔排布的两个第二子像素形成一个第二像素组。第三子像素位于第一子像素和第二子像素围合形成的让位空间内。相邻两列第一像素组错位设置,相邻两行第二像素组错位设置,且第一像素组对应设置于相邻两个第二像素组的中间,第二像素组对应设置于相邻两个第一像素组的中间,第一子像素和第二子像素排布更加紧凑,物理空间被充分利用,提高显示面板的开口率,从而提高显示效果。
Description
技术领域
本申请涉及显示领域,具体涉及一种像素排布结构、显示面板及掩模组件。
背景技术
有机发光二极管(Organic Light-Emitting Diode;OLED)是主动发光器件。与传统的液晶显示(Liquid Crystal Display;LCD)显示方式相比,OLED显示技术无需背光灯,具有自发光的特性。OLED采用较薄的有机材料膜层和玻璃基板,当有电流通过时,有机材料就会发光。因此OLED显示面板能够显著节省电能,可以做得更轻更薄,比LCD显示面板耐受更宽范围的温度变化,而且可视角度更大。OLED显示面板有望成为继LCD之后的下一代平板显示技术,是目前平板显示技术中受到关注最多的技术之一。
申请内容
本申请实施例提供一种像素排布结构、显示面板及掩模组件,旨在提高像素排布结构的显示效果。
本申请第一方面实施例提供一种像素排布结构,像素排布结构包括第一像素组,包括沿列方向间隔分布的两个第一子像素,多个第一像素组呈多列分布,相邻两列第一像素组错位设置;第二像素组,包括沿行方向间隔分布的两个第二子像素,多个第二像素组呈多行分布,相邻两行第二像素组错位设置,且各第二像素组对应设置于沿列方向相邻的两个第一像素组的中间,各第一像素组对应设置于沿行方向相邻的两个第二像素组的中间;沿列方向相邻的两个第二子像素与沿行方向相邻的两个第一子像素之间围合形成让位空间,第三子像素设置于让位空间。
根据本申请第一方面前述任一实施方式,在列方向上相邻的两个第一像素组关于位于该两个第一像素组之间的第二像素组对称分布。
根据本申请第一方面前述任一实施方式,在相邻的两个第一像素组和位于该两个第一像素组之间的第二像素组中,第一子像素沿列方向的正投影与第二子像素沿列方向的正投影至少部分交叠设置。
根据本申请第一方面前述任一实施方式,在行方向上相邻的两个第二像素组关于一第一像素组的中心线对称。
根据本申请第一方面前述任一实施方式,在相邻的两个第二像素组和位于该两个第二像素组之间的第一像素组中,第二子像素沿行方向的正投影与第一子像素沿行方向的正投影至少部分交叠设置。
根据本申请第一方面前述任一实施方式,第一子像素、第二子像素和第三子像素的个数比为1:1:1。
根据本申请第一方面前述任一实施方式,第三子像素沿行方向和列方向均匀分布。
根据本申请第一方面前述任一实施方式,第三子像素是绿色子像素。
根据本申请第一方面前述任一实施方式,第三子像素与相邻的两个第一子像素之间的距离相等,和/或,第三子像素与相邻的两个第二子像素之间的距离相等
根据本申请第一方面前述任一实施方式,第三子像素与相邻的第一子像素之间的距离为第一距离,第三子像素与相邻的第二子像素之间的距离为第二距离,第一距离与第二距离相等。
根据本申请第一方面前述任一实施方式,第一像素组内相邻两个第一子像素之间的距离小于相邻两个第一像素组之间的距离;
和/或,第二像素组内相邻两个第二子像素之间的距离小于相邻两个第二像素组之间的距离。
根据本申请第一方面前述任一实施方式,第一子像素为蓝色子像素,第二子像素为和第三子像素中的一者为绿色子像素,另一者为红色子像素,或者,第二子像素为蓝色子像素,第一子像素为和第三子像素中的一者为绿色子像素,另一者为红色子像素,或者,第三子像素为蓝色子像素,第一子像素为和第二子像素中的一者为绿色子像素,另一者为红色子像素。
根据本申请第一方面前述任一实施方式,第一子像素和第二子像素的形状相同面积相等。
本申请第二方面的实施例提供一种显示面板,其包括上述任一实施方式的像素排布结构。
本申请第三方面的实施例提供一种掩模组件,掩模组件用于前述任一像素排布结构,掩模组件包括:第一掩膜板,用于蒸镀第一子像素,第一掩膜板具有与像素排布结构中相邻的多个第一子像素的外轮廓相适配的第一蒸镀开口;第二掩膜板,用于蒸镀第二子像素,第二掩膜板具有与像素排布结构中相邻的多个第二子像素的外轮廓相适配的第二蒸镀开口;第三掩膜板,用于蒸镀第三子像素,第三掩膜板具有与像素排布结构中相邻的多个第三子像素的外轮廓相适配的第三蒸镀开口。
根据本申请实施例的像素排布结构,像素排布结构包括第一像素组、第二像素组和第三子像素。沿列方向间隔排布的两个第一子像素形成一个第一像素组,多个第一像素组呈多列分布,沿行方向间隔排布的两个第二子像素形成一个第二像素组。第三子像素位于第一子像素和第二子像素围合形成的让位空间内,多个第二像素组呈多行分布,多个第一像素组、第二像素组和第三子像素排布形成像素排布结构。相邻两列第一像素组错位设置,相邻两行第二像素组错位设置,且第一像素组对应设置于相邻两个第二像素组的中间,第二像素组对应设置于相邻两个第一像素组的中间,第一子像素和第二子像素排布更加紧凑。第一像素组和第二像素组均错位设置,能够使得像素排布结构在行方向和列方向上显示均匀,改善条纹等不良。且第三子像素位于让位空间,能够减小第三子像素与第一子像素和第二子像素之间的距离,物理空间被充分利用,提高显示面板的开口率,从而提高显示效果。
附图说明
通过阅读以下参照附图对非限制性实施例所作的详细描述,本申请的其它特征、目的和优点将会变得更明显,其中,相同或相似的附图标记表示相同或相似的特征,附图并未按照实际的比例绘制。
图1是本申请第一方面实施例提供的一种像素排布结构的结构示意图;
图2是本申请第一方面另一实施例提供的一种像素排布结构的结构示意图;
图3是本申请第一方面又一实施例提供的一种像素排布结构的结构示意图;
图4是本申请第一方面再一实施例提供的一种像素排布结构的结构示意图;
图5是本申请第一方面还一实施例提供的一种像素排布结构的结构示意图;
图6是本申请第二方面实施例提供的一种显示面板的结构示意图;
图7是图6中I处的局部放大结构示意图;
图8是本申请一实施例提供的图7中A-A处的剖视图;
图9是本申请第三方面实施例提供的掩膜组件的结构示意图;
图10是本申请第三方面另一方面实施例提供的掩膜组件的结构示意图;
图11是本申请第三方面又一方面实施例提供的掩膜组件的结构示意图。
附图标记说明:
100、第一像素组;110、第一子像素;
200、第二像素组;210、第二子像素;
300、第三子像素;
10、第一电极层;101、第一电极;11a、第一阳极块;11b、第二阳极块;11c、第三阳极块;20、发光结构层;21、第一发光结构;22、第二发光结构;23、第三发光结构;30、第二电极层;40、衬底;50、器件层;
410、第一掩膜版;411、第一蒸镀开口;420、第二掩膜版;421、第二蒸镀开口;430、第三掩膜版;431、第三蒸镀开口;
D1、第一距离;D2、第二距离;
AA、显示区;NA、非显示区;
X、行方向;Y、列方向。
具体实施方式
下面将详细描述本申请的各个方面的特征和示例性实施例,为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本申请进行进一步详细描述。应理解,此处所描述的具体实施例仅被配置为解释本申请,并不被配置为限定本申请。对于本领域技术人员来说,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
应当理解,在描述部件的结构时,当将一层、一个区域称为位于另一层、另一个区域“上面”或“上方”时,可以指直接位于另一层、另一个区域上面,或者在其与另一层、另一个区域之间还包含其它的层或区域。并且,如果将部件翻转,该一层、一个区域将位于另一层、另一个区域“下面”或“下方”。
下述描述中出现的方位词均为图中示出的方向,并不是对本申请的实施例的具体结构进行限定。在本申请的描述中,还需要说明的是,除非另有明确的规定和限定,术语“安装”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是直接相连,也可以间接相连。对于本领域的普通技术人员而言,可视具体情况理解上述术语在本申请中的具体含义。
为了更好地理解本申请,以下将结合附图对像素排布结构、显示面板及掩模组件的各实施例进行说明。
本申请实施例提供一种显示面板,该显示面板可以是有机发光二极管(OrganicLight Emitting Diode,OLED)显示面板。
请参阅图1,图1是本申请第一方面实施例提供的一种像素排布结构的结构示意图。
本申请第一方面实施例提供一种像素排布结构,如图1所示,像素排布结构包括第一像素组100、第二像素组200和第三子像素300,第一像素组100包括沿列方向Y间隔分布的两个第一子像素110,多个第一像素组100呈多列分布,相邻两列第一像素组100错位设置;第二像素组200包括沿行方向X间隔分布的两个第二子像素210,多个第二像素组200呈多行分布,相邻两行第二像素组200错位设置,且各第二像素组200对应设置于沿列方向Y相邻的两个第一像素组100的中间,各第一像素组100对应设置于沿行方向X相邻的两个第二像素组200的中间;沿列方向Y相邻的两个第二子像素210与沿行方向X相邻的两个第一子像素110之间围合形成让位空间,第三子像素300设置于让位空间。
根据本申请实施例的像素排布结构,像素排布结构包括第一像素组100、第二像素组200和第三子像素300。沿列方向Y间隔排布的两个第一子像素110形成一个第一像素组100,多个第一像素组100呈多列分布,沿行方向X间隔排布的两个第二子像素210形成一个第二像素组200。第三子像素300位于第一子像素110和第二子像素210围合形成的让位空间内,多个第二像素组200呈多行分布,多个第一像素组100、第二像素组200和第三子像素300排布形成像素排布结构。相邻两列第一像素组100错位设置,第二像素组200对应设置于相邻两个第一像素组100的中间,第一像素组100错位产生的空间被第二像素组200所填充,相邻两行第二像素组200错位设置,第一像素组100对应设置于相邻两个第二像素组200的中间,第二像素组200错位产生的空间被第一像素组100所填充,第一子像素110和第二子像素210排布更加紧凑。第一像素组100和第二像素组200均错位设置,能够使得像素排布结构在行方向X和列方向Y上显示均匀,改善条纹等不良。且第三子像素300位于让位空间,能够减小第三子像素300与第一子像素110和第二子像素210之间的距离,物理空间被充分利用,提高显示面板的开口率,从而提高显示效果。
“相邻两列第一像素组100错位设置”是指,多个第一像素组100呈多列排列,在相邻的两列第一像素组100中,一列中的任一第一像素组100在行方向X上的中心线与位于另一列中的所有第一像素组100在行方向X上的中心线均不重合。
“相邻两行第二像素组200错位设置”是指,多个第二像素组200呈多行排列,在相邻的两行第二像素组200中,一行中的任一第二像素组200在列方向Y上的中心线与位于另一行中的所有第二像素组200在列方向Y上的中心线均不重合。第一像素组100和第二像素组200在行方向X或者列方向Y上相互错开排布,在工艺条件相同的情况下,采用这种子像素错位排布的结构,扩大了各第一像素组100和各第二像素组200的开口之间可以利用的距离,可降低掩膜版制作工艺和蒸镀工艺的难度。
请参阅图2,图2是本申请第一方面另一实施例提供的一种像素排布结构的结构示意图。
在一些可选的实施例中,如图2所示,在列方向Y上相邻的两个第一像素组100关于位于该两个第一像素组100之间的第二像素组200对称分布。
在这些可选的实施例中,在列方向Y上的第一像素组100关于第二像素组200对称分布,两个第一像素组100与第二像素组200之间的距离相同,使得在像素排布结构中,第一像素组100和第二像素组200的分布更加均匀。请一并参阅图2和图3,图3是本申请第一方面又一实施例提供的一种像素排布结构的结构示意图。
在一些可选的实施例中,在相邻的两个第一像素组100和位于该两个第一像素组100之间的第二像素组200中,第一子像素110沿列方向Y的正投影与第二子像素210沿列方向Y的正投影至少部分交叠设置。
可选的,如图3所示,在相邻的两个第一像素组100和位于该两个第一像素组100之间的第二像素组200中,所有第一子像素110沿列方向Y的正投影与所有第二子像素210沿列方向Y的正投影均交叠设置。
在这些可选的实施例中,第一子像素110沿列方向Y的正投影与第二子像素210沿列方向Y的正投影存在交叠,使得像素排布结构中列方向Y上排布有多种子像素,显示均匀,进一步改善条纹等不良,提高显示效果。在一些可选的实施例中,如图2所示,在行方向X上相邻的两个第二像素组200关于位于该两个第二像素组200之间的第一像素组100对称分布。
在这些可选的实施例中,在行方向X上的第二像素组200关于第一像素组100对称分布,两个第二像素组200与第一像素组100之间的距离相同,使得在像素排布结构中,第二像素组200的分布更加均匀。
在一些可选的实施例中,在相邻的两个第二像素组200和位于该两个第二像素组200之间的第一像素组100中,第二子像素210沿行方向X的正投影与第一子像素110沿行方向X的正投影至少部分交叠设置。
可选的,如图3所示,在相邻的两个第二像素组200和位于该两个第二像素组200之间的第一像素组100中,所有第二子像素210沿行方向X的正投影与所有第一子像素110沿行方向X的正投影均交叠设置。
在这些可选的实施例中,第二子像素210沿行方向X的正投影与第一子像素110沿行方向X的正投影存在交叠,使得像素排布结构中行方向X上排布有多种子像素,显示均匀,进一步改善条纹等不良,提高显示效果。
第一子像素110、第二子像素210和第三子像素300的个数比的个数设置方式有多种,例如,在一些可选的实施例中,第一子像素110、第二子像素210和第三子像素300的个数比为1:1:1。
在这些可选的实施例中,第一子像素110、第二子像素210和第三子像素300的个数相同,使得第一子像素110、第二子像素210和第三子像素300在像素排布结构中能够更好的进行均匀分布,提高显示效果。
可选的,第一子像素110、第二子像素210和第三子像素300的个数比为2:2:1。第三子像素300的个数较少,可以对应增大第三子像素300的面积,进而增大掩膜版上对应于第三子像素300的开口面积,能够简化掩膜版结构。
由于蓝色子像素的发光效率通常是最低的,相应地所需要的发光面积就要更大,因此,当第三子像素300为蓝色子像素时,蓝色子像素的面积增大并大于红色子像素的面积和绿色子像素的面积,提高蓝色子像素的整体使用寿命。
在一些可选的实施例中,请一并参阅图1至图2,第三子像素300沿行方向X和列方向Y均匀分布。
在这些可选的实施例中,第三子像素300在像素排布结构中整体呈均匀排布,进一步提高显示面板的显示效果。
在一些可选的实施例中,第三子像素300与相邻的两个第一子像素110之间的距离相等,和/或,第三子像素300与相邻的两个第二子像素210之间的距离相等。
在这些可选的实施例中,第三子像素300与周侧的两个第一子像素110距离相等,两个第一子像素110在第三子像素300周侧分布更加均匀,第三子像素300与周侧的两个第二子像素210距离相等,两个第二子像素210在第三子像素300周侧分布更加均匀,第一子像素110和/或第二子像素210相对第三子像素300的位置分布更均匀,提高显示面板的显示效果。
可选的,第一子像素110与相邻两个第三子像素300之间的距离相等,和/或,第二子像素210与相邻两个第三子像素300之间的距离相等。两个第三子像素300在第一子像素110两侧分布更加均匀,和/或,两个第三子像素300在第二子像素210两侧分布更加均匀,进一步提高显示面板的显示效果。
请参阅图4,图4是本申请第一方面再一实施例提供的一种像素排布结构的结构示意图。
在一些可选的实施例中,如图4,第三子像素300与相邻的第一子像素110之间的距离为第一距离D1,第三子像素300与相邻的第二子像素210之间的距离为第二距离D2,第一距离D1与第二距离D2相等。
在这些可选的实施例中,第一距离D1等于第二距离D2,即第一子像素110、第二子像素210均与第三子像素300的距离相等,在第三子像素300周侧更加均匀的分布,各子像素能够更紧凑地排列,适当减小第一距离D1或者第二距离D2,能够提高提高显示面板的开口率,从而提高显示效果。
可选的,第三子像素300为绿色子像素,绿色子像素在像素排布结构中整体呈均匀排布,有利于均衡显示效果。
请参阅图5,图5是本申请第一方面还一实施例提供的一种像素排布结构的结构示意图。
在一些可选的实施例中,如图5所示,第一像素组100内相邻两个第一子像素110之间的距离小于相邻两个第一像素组100之间的距离。
在这些可选的实施例中,第一像素组100内的两个第一子像素110距离更小,排列紧凑,物理空间充分填充,且两个第一子像素110能够共用一个掩膜版开口进行蒸镀成型,提高用于蒸镀第一子像素110的掩膜版的开口率。相邻两个第一像素组100之间距离更大,当一个第一像素组100采用一个掩膜版开口时,第一像素组100对应掩膜版开口之间的距离更大,进一步降低掩膜版制作工艺和蒸镀工艺的难度。
可选的,第二像素组200内相邻两个第二子像素210之间的距离小于相邻两个第二像素组200之间的距离。第二像素组200内的两个第二子像素210距离更小,排列紧凑,物理空间充分填充,且两个第二子像素210能够共用一个掩膜版开口进行蒸镀成型,提高用于蒸镀第二子像素210的掩膜版的开口率。相邻两个第一像素组100之间距离更大,当一个第二像素组200采用一个掩膜版开口时,第二像素组200对应掩膜版开口之间的距离更大,进一步降低掩膜版制作工艺和蒸镀工艺的难度。
第一子像素110、第二子像素210和第三子像素300的设置方式有多种,例如,在一些可选的实施例中,第一子像素110为蓝色子像素,第二子像素210为和第三子像素300中的一者为绿色子像素,另一者为红色子像素,或者,第二子像素210为蓝色子像素,第一子像素110为和第三子像素300中的一者为绿色子像素,另一者为红色子像素,或者,第三子像素300为蓝色子像素,第一子像素110为和第二子像素210中的一者为绿色子像素,另一者为红色子像素。
在这些可选的实施例中,当第一子像素110或者第二子像素210为蓝色子像素时,第三子像素300为绿色子像素或者红色子像素,绿色子像素或者红色子像素在像素排布结构中整体呈均匀排布,有利于均衡显示效果。当第三子像素300为蓝色子像素时,红色子像素和绿色子像素围绕蓝色子像素设置,有利于增大蓝色子像素的面积,提高蓝色子像素的整体使用寿命。第三子像素300与第一子像素110和第二子像素210之间的距离均减小,物理空间充分填充,有利于提高显示面板的开口率,从而提高显示效果。本申请中的像素排布结构由三种颜色(红绿蓝)组成,可以实现真正意义上的全色显示。
各子像素的形状可以为多种。例如,第一子像素110、第二子像素210和第三子像素300的形状可以为三角形、四边形或其他多边形等。
可选的,第三子像素300呈平行四边形或者矩形。
可选的,第三子像素300呈菱形或者正方形。
可选的,第一子像素110和第二子像素210的形状相同面积相等。
在这些可选的实施例中,上述设置均使得第一子像素110、第二子像素210和第三子像素300的结构更加规律,便于掩膜版的制作。第一子像素110与第二子像素210排布相似,且形状面积相同,使得两者发光较为均衡,有利于显示效果的提高。
需要说明的是,第一子像素110和第二子像素210的形状面积也可以不相同,在实际应用中,可以根据需要对各子像素进行相应地调整。
上述的像素排布结构还可以进行适当的变形,比如旋转90度、180度、270度等,以及第一子像素110、第二子像素210和第三子像素300的位置可以互调,在此不作一一例举。
本申请第二方面的实施例还提供一种显示面板,包括上述任一第一方面实施例的像素排布结构。由于本申请第二方面实施例提供的显示面板包括上述第一方面任一实施例的像素排布结构,因此本申请第二方面实施例提供的显示面板具有上述第一方面任一实施例的像素排布结构具有的有益效果,在此不再赘述。
请一并参阅图6和图7,图6是本申请第二方面实施例提供的一种显示面板的结构示意图;图7是图6中I处的局部放大结构示意图。
在一些可选的实施例中,显示面板包括显示区AA和环绕显示区AA设置的非显示区NA。在其他实施例中,显示面板还可以仅包括显示区AA而不包括非显示区NA。对显示区AA进行局部放大可知,显示面板的像素排布结构选用了上述的像素排布结构。
请参阅图8,图8是本申请一实施例提供的图7中A-A处的剖视图。
在一些可选的实施例中,显示面板还包括第一电极层10、发光结构层20和第二电极层30,发光结构层20包括第一发光结构21、第二发光结构22和第三发光结构23。可选的,第一发光结构21、第二发光结构22和第三发光结构23的排布方式与像素排布结构中第一子像素110、第二子像素210和第三子像素300的排布方式相同。
第一电极层10和第二电极层30中的一者为阳极,另一者为阴极。本申请实施例以第一电极层10为阳极为例进行说明。当第一电极层10为阳极时,第一电极层10包括第一电极101,第一电极101包括多个第一阳极块11a、第二阳极块11b和第三阳极块11c,第一阳极块11a用于驱动第一子像素110,第二阳极块11b用于驱动第二子像素210,第三阳极块11c用于驱动第三子像素300,可选的,第一阳极块11a、第二阳极块11b和第三阳极块11c与像素排布结构中第一子像素110、第二子像素210和第三子像素300的排布方式相同。
可选的,第一发光结构21和第一阳极块11a一一对应设置,第二发光结构22和第二阳极块11b一一对应设置,第三发光结构23和第三阳极块11c一一对应设置。当第二电极层30为阴极时,第二电极层30可以为整层铺设形成的公共电极。
在一些可选的实施例中,显示面板还包括衬底40和位于衬底40上的器件层50,当第一电极层10为阳极层时,第一电极层10位于器件层50上,发光结构层20位于第一电极层10上,第二电极层30位于发光结构层20上。
衬底40可以采用玻璃、聚酰亚胺(Polyimide,PI)等透光材料制成。器件层50可以包括用于驱动各子像素显示的像素电路。
请一并参阅图9至图11,图9是本申请第三方面实施例提供的掩膜组件的结构示意图;图10是本申请第三方面另一方面实施例提供的掩膜组件的结构示意图;图11是本申请第三方面又一方面实施例提供的掩膜组件的结构示意图。
本申请第三方面的实施例还提供一种掩模组件,掩模组件用于蒸镀上述任一第一方面实施例提供的像素排布结构。掩模组件包括:第一掩膜板410,用于蒸镀第一子像素110,第一掩膜板410具有与像素排布结构中相邻的多个第一子像素110的外轮廓相适配的第一蒸镀开口411;第二掩膜板420,用于蒸镀第二子像素210,第二掩膜板420具有与像素排布结构中相邻的多个第二子像素210的外轮廓相适配的第二蒸镀开口421;第三掩膜板430,用于蒸镀第三子像素300,第三掩膜板430具有与像素排布结构中相邻的多个第三子像素300的外轮廓相适配的第三蒸镀开口431。
依照本申请如上文所述的实施例,这些实施例并没有详尽叙述所有的细节,也不限制该申请仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本申请的原理和实际应用,从而使所属技术领域技术人员能很好地利用本申请以及在本申请基础上的修改使用。本申请仅受权利要求书及其全部范围和等效物的限制。
Claims (10)
1.一种像素排布结构,其特征在于,包括:
第一像素组,包括沿列方向间隔分布的两个第一子像素,多个所述第一像素组呈多列分布,相邻两列所述第一像素组错位设置;
第二像素组,包括沿行方向间隔分布的两个第二子像素,多个所述第二像素组呈多行分布,相邻两行所述第二像素组错位设置,且各所述第二像素组对应设置于沿列方向相邻的两个所述第一像素组的中间,各所述第一像素组对应设置于沿行方向相邻的两个所述第二像素组的中间;
沿所述列方向相邻的两个所述第二子像素与沿所述行方向相邻的两个所述第一子像素之间围合形成让位空间,第三子像素设置于所述让位空间。
2.根据权利要求1所述的像素排布结构,其特征在于,在所述列方向上相邻的两个所述第一像素组关于位于该两个所述第一像素组之间的所述第二像素组对称分布;
优选的,在相邻的两个所述第一像素组和位于该两个所述第一像素组之间的所述第二像素组中,所述第一子像素沿所述列方向的正投影与所述第二子像素沿所述列方向的正投影至少部分交叠设置。
3.根据权利要求1所述的像素排布结构,其特征在于,在所述行方向上相邻的两个所述第二像素组关于一所述第一像素组的中心线对称;
优选的,在相邻的两个所述第二像素组和位于该两个所述第二像素组之间的所述第一像素组中,所述第二子像素沿所述行方向的正投影与所述第一子像素沿所述行方向的正投影至少部分交叠设置。
4.根据权利要求1所述的像素排布结构,其特征在于,所述第一子像素、所述第二子像素和所述第三子像素的个数比为1:1:1。
5.根据权利要求1所述的像素排布结构,其特征在于,所述第三子像素沿所述行方向和所述列方向均匀分布;
优选的,所述第三子像素与相邻的两个所述第一子像素之间的距离相等,和/或,所述第三子像素与相邻的两个所述第二子像素之间的距离相等;
优选的,所述第三子像素与相邻的所述第一子像素之间的距离为第一距离,所述第三子像素与相邻的所述第二子像素之间的距离为第二距离,所述第一距离与所述第二距离相等;
优选的,所述第三子像素是绿色子像素。
6.根据权利要求1所述的像素排布结构,其特征在于,所述第一像素组内相邻两个所述第一子像素之间的距离小于相邻两个所述第一像素组之间的距离;
和/或,所述第二像素组内相邻两个所述第二子像素之间的距离小于相邻两个所述第二像素组之间的距离。
7.根据权利要求1所述的像素排布结构,其特征在于,所述第一子像素为蓝色子像素,所述第二子像素为和所述第三子像素中的一者为绿色子像素,另一者为红色子像素,或者,所述第二子像素为蓝色子像素,所述第一子像素为和所述第三子像素中的一者为绿色子像素,另一者为红色子像素,或者,所述第三子像素为蓝色子像素,所述第一子像素为和所述第二子像素中的一者为绿色子像素,另一者为红色子像素。
8.根据权利要求1所述的像素排布结构,其特征在于,所述第一子像素和所述第二子像素的形状相同面积相等。
9.一种显示面板,其特征在在于,包括权利要求1-8任一项所述的像素排布结构。
10.一种掩模组件,其特征在于,所述掩模组件用于蒸镀权利要求1-8任一项所述的像素排布结构,所述掩模组件包括:
第一掩膜板,用于蒸镀所述第一子像素,所述第一掩膜板具有与所述像素排布结构中相邻的多个所述第一子像素的外轮廓相适配的第一蒸镀开口;
第二掩膜板,用于蒸镀所述第二子像素,所述第二掩膜板具有与所述像素排布结构中相邻的多个所述第二子像素的外轮廓相适配的第二蒸镀开口;
第三掩膜板,用于蒸镀所述第三子像素,所述第三掩膜板具有与所述像素排布结构中相邻的多个所述第三子像素的外轮廓相适配的第三蒸镀开口。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310093073.9A CN116113272A (zh) | 2023-01-18 | 2023-01-18 | 像素排布结构、显示面板及掩模组件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310093073.9A CN116113272A (zh) | 2023-01-18 | 2023-01-18 | 像素排布结构、显示面板及掩模组件 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116113272A true CN116113272A (zh) | 2023-05-12 |
Family
ID=86255735
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310093073.9A Pending CN116113272A (zh) | 2023-01-18 | 2023-01-18 | 像素排布结构、显示面板及掩模组件 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN116113272A (zh) |
-
2023
- 2023-01-18 CN CN202310093073.9A patent/CN116113272A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109427850B (zh) | 像素结构及包含所述像素结构的显示面板 | |
US10971555B2 (en) | Pixel structure and display apparatus | |
CN106449710B (zh) | 像素结构以及包含该像素结构的oled显示面板 | |
CN106653799B (zh) | 像素结构以及包含所述像素结构的oled显示面板 | |
CN109148543B (zh) | 一种像素结构及显示面板 | |
CN108091667B (zh) | 像素结构及包含所述像素结构的oled显示面板 | |
CN206322697U (zh) | 像素结构及包含所述像素结构的oled显示面板 | |
US20230240111A1 (en) | Pixel arrangement structure, display panel and mask assembly | |
US11302750B2 (en) | Pixel structure and OLED display panel | |
WO2022121401A1 (zh) | 像素排布结构及显示面板 | |
CN111725289B (zh) | 像素排布结构、显示面板及电子设备 | |
CN113130609A (zh) | 显示面板、显示装置和掩模板 | |
US20230337478A1 (en) | Pixel arrangement structure, mask component and display panel | |
CN111987130A (zh) | 一种显示面板、掩膜组件和显示装置 | |
CN212412057U (zh) | 一种显示面板、掩膜组件和显示装置 | |
CN109003999B (zh) | 一种像素排布结构、显示面板及显示装置 | |
CN114843331A (zh) | 像素排布结构及显示装置 | |
CN214625047U (zh) | 像素排布结构、显示面板及掩膜组件 | |
CN116113272A (zh) | 像素排布结构、显示面板及掩模组件 | |
CN112349749B (zh) | 像素排列结构、发光器件及显示面板 | |
CN113921730B (zh) | 显示面板 | |
CN115295598A (zh) | 像素排布结构、显示面板及掩模组件 | |
CN113035920A (zh) | 像素排列结构、显示面板、显示装置及掩膜板 | |
CN115332301A (zh) | 一种像素排布结构、掩膜版及显示装置 | |
CN118119228A (zh) | 一种阵列基板及其制作方法、显示装置、掩膜版 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |