CN115996041A - 带通滤波器、触摸驱动器和带通滤波的方法 - Google Patents

带通滤波器、触摸驱动器和带通滤波的方法 Download PDF

Info

Publication number
CN115996041A
CN115996041A CN202211279562.5A CN202211279562A CN115996041A CN 115996041 A CN115996041 A CN 115996041A CN 202211279562 A CN202211279562 A CN 202211279562A CN 115996041 A CN115996041 A CN 115996041A
Authority
CN
China
Prior art keywords
phase
switching
load resistor
switching elements
capacitor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211279562.5A
Other languages
English (en)
Inventor
郑文在
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN115996041A publication Critical patent/CN115996041A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/0153Electrical filters; Controlling thereof
    • H03H7/0161Bandpass filters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H19/00Networks using time-varying elements, e.g. N-path filters
    • H03H19/002N-path filters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/12Bandpass or bandstop filters with adjustable bandwidth and fixed centre frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/0418Control or interface arrangements specially adapted for digitisers for error correction or compensation, e.g. based on parallax, calibration or alignment
    • G06F3/04182Filtering of noise external to the device and not generated by digitiser components
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/06Frequency selective two-port networks including resistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H2007/0192Complex filters

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Networks Using Active Elements (AREA)
  • Electronic Switches (AREA)
  • Filters And Equalizers (AREA)

Abstract

本公开涉及一种带通滤波器、一种触摸驱动器和一种带通滤波的方法。所述带通滤波器包括:第一输入端子和第二输入端子,被配置为接收具有相位差的多个射频信号;第一负载电阻器和第二负载电阻器,分别串联连接到第一输入端子和第二输入端子;第一开关单元,串联连接到第一负载电阻器和第二负载电阻器;电容器单元,串联连接到第一开关单元;第二开关单元,连接在电容器单元与地极之间;以及第一输出端子和第二输出端子,分别连接在第一开关单元与第一负载电阻器之间和第一开关单元与第二负载电阻器之间。

Description

带通滤波器、触摸驱动器和带通滤波的方法
技术领域
本公开涉及一种复数带通滤波器和一种包括该复数带通滤波器的触摸驱动器。
背景技术
在信号处理中,滤波器可以包括去除信号(例如,交流电压或交流电流)的频率分量的电路或装置(例如,双端口电路或双端口装置)。模拟滤波器可以在各种应用中用作低通滤波器、带通滤波器或高通滤波器。带通滤波器允许信号的在特定频带内的分量(例如,信号的在配置的通带内的分量)通过,同时滤除(例如,或阻挡)信号的具有通带以上或以下的频率的分量。
例如,在无线通信系统中,接收器(例如,接收装置)可以使用模拟滤波器来选择信号区域(例如,对信号区域进行滤波),并且从信号(例如,由接收装置的混频器解调为基带信号的信号)中去除噪声。模拟滤波器可以通过精确地对目标频带进行滤波(例如,通过精确地对针对无线通信系统内的通信而配置的目标频带进行滤波)来改善装置或系统的性能。
在一些方面,接收器可以使用复数带通滤波器来选择性地使射频信号的正频率分量或负频率分量通过。传统上,复数带通滤波器可能需要使接收器的面积增大并减轻特性变化的调谐电路。另外,复数带通滤波器的操作可能需要大量的资源(例如,诸如硬件面积、高功耗等)。
发明内容
本公开的方面提供一种带通滤波器(例如,复数带通滤波器),并且还提供一种包括该带通滤波器的触摸驱动器,该带通滤波器能够实现小面积和低功耗,去除直流(DC)偏移,并且去除输出的高阶谐波分量,同时具有高的品质因子。
然而,本公开的方面不限于本文中阐述的示例。通过参照下面给出的本公开的详细描述,本公开的以上和其它方面对于本公开所属领域的普通技术人员而言将变得更加明显。
根据本公开的实施例,一种带通滤波器包括:第一输入端子和第二输入端子,第一输入端子和第二输入端子被配置为接收具有相位差的多个射频信号;第一负载电阻器,串联连接到第一输入端子;第二负载电阻器,串联连接到第二输入端子;第一开关单元,串联连接到第一负载电阻器和第二负载电阻器;电容器单元,串联连接到第一开关单元;第二开关单元,连接在电容器单元与地极之间;第一输出端子,连接在第一开关单元与第一负载电阻器之间;以及第二输出端子,连接在第一开关单元与第二负载电阻器之间。
第一开关单元和第二开关单元可以基于具有相同的相位的时钟信号而导通,以将第一负载电阻器和电容器单元串联连接到地极,或者将第二负载电阻器和电容器单元串联连接到地极。
第一开关单元的一个开关元件和第二开关单元的一个开关元件可以基于具有第一相位的时钟信号而导通,并且可以连接到电容器单元的一个电容器。第一开关单元的另一开关元件和第二开关单元的另一开关元件可以基于具有第一相位的时钟信号而导通,并且可以连接到电容器单元的另一电容器。
第一开关单元可以包括:至少一个第一-第一开关元件,基于具有第一相位的第一时钟信号而导通;至少一个第一-第二开关元件,基于具有从第一相位延迟的第二相位的第二时钟信号而导通;至少一个第一-第三开关元件,基于具有从第二相位延迟的第三相位的第三时钟信号而导通;以及至少一个第一-第四开关元件,基于具有从第三相位延迟的第四相位的第四时钟信号而导通。
至少一个第一-第一开关元件可以包括多个第一-第一开关元件,至少一个第一-第二开关元件可以包括多个第一-第二开关元件,至少一个第一-第三开关元件可以包括多个第一-第三开关元件,并且至少一个第一-第四开关元件可以包括多个第一-第四开关元件。电容器单元可以包括:第一电容器,通过多个第一-第一开关元件中的一个连接到第一负载电阻器,并且第一电容器通过多个第一-第三开关元件中的一个连接到第二负载电阻器;第二电容器,通过多个第一-第二开关元件中的一个连接到第一负载电阻器,并且第二电容器通过多个第一-第四开关元件中的一个连接到第二负载电阻器;第三电容器,通过多个第一-第三开关元件中的另一个连接到第一负载电阻器,并且第三电容器通过多个第一-第一开关元件中的另一个连接到第二负载电阻器;以及第四电容器,通过多个第一-第四开关元件中的另一个连接到第一负载电阻器,并且第四电容器通过多个第一-第二开关元件中的另一个连接到第二负载电阻器。
第二开关单元可以包括:至少一个第二-第一开关元件,基于具有第一相位的第一时钟信号而导通;至少一个第二-第二开关元件,基于具有从第一相位延迟的第二相位的第二时钟信号而导通;至少一个第二-第三开关元件,基于具有从第二相位延迟的第三相位的第三时钟信号而导通;以及至少一个第二-第四开关元件,基于具有从第三相位延迟的第四相位的第四时钟信号而导通。
至少一个第二-第一开关元件可以包括多个第二-第一开关元件,至少一个第二-第二开关元件可以包括多个第二-第二开关元件,至少一个第二-第三开关元件可以包括多个第二-第三开关元件,并且至少一个第二-第四开关元件可以包括多个第二-第四开关元件。第一电容器可以通过多个第二-第一开关元件中的一个或多个第二-第三开关元件中的一个连接到地极。第二电容器可以通过多个第二-第二开关元件中的一个或多个第二-第四开关元件中的一个连接到地极。第三电容器可以通过多个第二-第三开关元件中的另一个或多个第二-第一开关元件中的另一个连接到地极。第四电容器可以通过多个第二-第四开关元件中的另一个或多个第二-第二开关元件中的另一个连接到地极。
带通滤波器还可以包括:第三输入端子和第四输入端子,被配置为接收具有与第一输入端子和第二输入端子的射频信号的相位不同的相位的多个射频信号;第三负载电阻器,连接到第三输入端子;第四负载电阻器,连接到第四输入端子;第三开关单元,连接在第三负载电阻器与电容器单元之间或连接在第四负载电阻器与电容器单元之间;第四开关单元,连接在电容器单元与地极之间;第三输出端子,连接在第三开关单元与第三负载电阻器之间;以及第四输出端子,连接在第三开关单元与第四负载电阻器之间。
第三开关单元可以包括:至少一个第三-第一开关元件,基于具有第一相位的第一时钟信号而导通;至少一个第三-第二开关元件,基于具有从第一相位延迟的第二相位的第二时钟信号而导通;至少一个第三-第三开关元件,基于具有从第二相位延迟的第三相位的第三时钟信号而导通;以及至少一个第三-第四开关元件,基于具有从第三相位延迟的第四相位的第四时钟信号而导通。
第四开关单元可以包括:至少一个第四-第一开关元件,基于具有第一相位的第一时钟信号而导通;至少一个第四-第二开关元件,基于具有从第一相位延迟的第二相位的第二时钟信号而导通;至少一个第四-第三开关元件,基于具有从第二相位延迟的第三相位的第三时钟信号而导通;以及至少一个第四-第四开关元件,基于具有从第三相位延迟的第四相位的第四时钟信号而导通。
至少一个第三-第一开关元件可以包括多个第三-第一开关元件,至少一个第三-第二开关元件可以包括多个第三-第二开关元件,至少一个第三-第三开关元件可以包括多个第三-第三开关元件,至少一个第三-第四开关元件可以包括多个第三-第四开关元件。第一电容器可以通过多个第三-第二开关元件中的一个连接到第三负载电阻器,并且第一电容器通过多个第三-第四开关元件中的一个连接到第四负载电阻器。第二电容器可以通过多个第三-第三开关元件中的一个连接到第三负载电阻器,并且第二电容器通过多个第三-第一开关元件中的一个连接到第四负载电阻器。第三电容器可以通过多个第三-第四开关元件中的另一个连接到第三负载电阻器,并且第三电容器通过多个第三-第二开关元件中的另一个连接到第四负载电阻器。第四电容器可以通过多个第三-第一开关元件中的另一个连接到第三负载电阻器,并且第四电容器通过多个第三-第三开关元件中的另一个连接到第四负载电阻器。
至少一个第四-第一开关元件可以包括多个第四-第一开关元件,至少一个第四-第二开关元件可以包括多个第四-第二开关元件,至少一个第四-第三开关元件可以包括多个第四-第三开关元件,至少一个第四-第四开关元件可以包括多个第四-第四开关元件。第一电容器可以通过多个第四-第二开关元件中的一个或多个第四-第四开关元件中的一个连接到地极。第二电容器可以通过多个第四-第三开关元件中的一个或多个第四-第一开关元件中的一个连接到地极。第三电容器可以通过多个第四-第四开关元件中的另一个或多个第四-第二开关元件中的另一个连接到地极。第四电容器可以通过多个第四-第一开关元件中的另一个或多个第四-第三开关元件中的另一个连接到地极。
第一开关单元可以包括:至少一个第一-第一开关元件,基于具有第一相位的第一时钟信号而导通;至少一个第一-第二开关元件,基于具有从第一相位延迟的第二相位的第二时钟信号而导通;至少一个第一-第三开关元件,基于具有从第二相位延迟的第三相位的第三时钟信号而导通;至少一个第一-第四开关元件,基于具有从第三相位延迟的第四相位的第四时钟信号而导通;至少一个第一-第五开关元件,基于具有从第四相位延迟的第五相位的第五时钟信号而导通;至少一个第一-第六开关元件,基于具有从第五相位延迟的第六相位的第六时钟信号而导通;至少一个第一-第七开关元件,基于具有从第六相位延迟的第七相位的第七时钟信号而导通;以及至少一个第一-第八开关元件,基于具有从第七相位延迟的第八相位的第八时钟信号而导通。
至少一个第一-第一开关元件可以包括多个第一-第一开关元件,至少一个第一-第二开关元件可以包括多个第一-第二开关元件,至少一个第一-第三开关元件可以包括多个第一-第三开关元件,至少一个第一-第四开关元件可以包括多个第一-第四开关元件,至少一个第一-第五开关元件可以包括多个第一-第五开关元件,至少一个第一-第六开关元件可以包括多个第一-第六开关元件,至少一个第一-第七开关元件可以包括多个第一-第七开关元件,至少一个第一-第八开关元件可以包括多个第一-第八开关元件。电容器单元可以包括:第一电容器,通过多个第一-第一开关元件中的一个连接到第一负载电阻器,并且第一电容器通过多个第一-第五开关元件中的一个连接到第二负载电阻器;第二电容器,通过多个第一-第二开关元件中的一个连接到第一负载电阻器,并且第二电容器通过多个第一-第六开关元件中的一个连接到第二负载电阻器;第三电容器,通过多个第一-第三开关元件中的一个连接到第一负载电阻器,并且第三电容器通过多个第一-第七开关元件中的一个连接到第二负载电阻器;第四电容器,通过多个第一-第四开关元件中的一个连接到第一负载电阻器,并且第四电容器通过多个第一-第八开关元件中的一个连接到第二负载电阻器;第五电容器,通过多个第一-第五开关元件中的另一个连接到第一负载电阻器,并且第五电容器通过多个第一-第一开关元件中的另一个连接到第二负载电阻器;第六电容器,通过多个第一-第六开关元件中的另一个连接到第一负载电阻器,并且第六电容器通过多个第一-第二开关元件中的另一个连接到第二负载电阻器;第七电容器,通过多个第一-第七开关元件中的另一个连接到第一负载电阻器,并且第七电容器通过多个第一-第三开关元件中的另一个连接到第二负载电阻器;以及第八电容器,通过多个第一-第八开关元件中的另一个连接到第一负载电阻器,并且第八电容器通过多个第一-第四开关元件中的另一个连接到第二负载电阻器。
第二开关单元可以包括:至少一个第二-第一开关元件,基于具有第一相位的第一时钟信号而导通;至少一个第二-第二开关元件,基于具有从第一相位延迟的第二相位的第二时钟信号而导通;至少一个第二-第三开关元件,基于具有从第二相位延迟的第三相位的第三时钟信号而导通;至少一个第二-第四开关元件,基于具有从第三相位延迟的第四相位的第四时钟信号而导通;至少一个第二-第五开关元件,基于具有从第四相位延迟的第五相位的第五时钟信号而导通;至少一个第二-第六开关元件,基于具有从第五相位延迟的第六相位的第六时钟信号而导通;至少一个第二-第七开关元件,基于具有从第六相位延迟的第七相位的第七时钟信号而导通;以及至少一个第二-第八开关元件,基于具有从第七相位延迟的第八相位的第八时钟信号而导通。
带通滤波器还可以包括:第三输入端子和第四输入端子,被配置为接收具有第二相位差的第二多个射频信号,第二相位差不同于第一输入端子和第二输入端子被配置为接收的多个射频信号的相位差;第三负载电阻器,连接到第三输入端子;第四负载电阻器,连接到第四输入端子;第三开关单元,连接在第三负载电阻器与电容器单元之间或在第四负载电阻器与电容器单元之间;第四开关单元,连接在电容器单元与地极之间;第三输出端子,连接在第三开关单元与第三负载电阻器之间;以及第四输出端子,连接在第三开关单元与第四负载电阻器之间。
根据本公开的实施例,一种带通滤波器包括:第一输入端子和第二输入端子,被配置为接收具有相位差的多个射频信号;第一负载电阻器,串联连接到第一输入端子;第二负载电阻器,串联连接到第二输入端子;第一开关单元,被配置为将第一负载电阻器或第二负载电阻器连接到多个路径中的每一个;电容器单元,设置在多个路径中的每一个上,并且连接到第一开关单元;以及第二开关单元,设置在多个路径中的每一个上,并且连接在电容器单元与地极之间。
带通滤波器还可以包括:第一输出端子,连接在第一开关单元与第一负载电阻器之间;以及第二输出端子,连接在第一开关单元与第二负载电阻器之间。
第一开关单元的设置在多个路径之中的一个路径上的开关元件和第二开关单元的设置在多个路径之中的一个路径上的开关元件可以基于具有相同的相位的时钟信号而导通,以将第一负载电阻器和电容器单元串联连接到地极,或者将第二负载电阻器和电容器单元串联连接到地极。
根据本公开的实施例,一种触摸驱动器包括:第一带通滤波器,被配置为接收射频信号,并且对特定频带进行滤波;第一混频器,被配置为接收第一带通滤波器的输出,并且输出具有第一相位的频率信号和具有第二相位的频率信号,第二相位与第一相位相反;第二混频器,被配置为接收第一带通滤波器的输出,并且输出具有第三相位的频率信号和具有第四相位的频率信号,第三相位与第一相位不同,第四相位与第三相位相反;以及第二带通滤波器,被配置为接收第一混频器的输出和第二混频器的输出,并且选择和输出正频率分量和负频率分量中的一个频率分量。第二带通滤波器包括:第一输入端子和第二输入端子,第一输入端子和第二输入端子被配置为接收具有相位差的多个射频信号;第一负载电阻器,串联连接到第一输入端子;第二负载电阻器,串联连接到第二输入端子;第一开关单元,串联连接到第一负载电阻器和第二负载电阻器;电容器单元,串联连接到第一开关单元;第二开关单元,连接在电容器单元与地极之间;第一输出端子,连接在第一开关单元与第一负载电阻器之间;以及第二输出端子,连接在第一开关单元与第二负载电阻器之间。
根据本公开的实施例,一种带通滤波的方法包括:使用第一输入端子和第二输入端子接收多个射频信号;使用第一负载电阻器和第二负载电阻器、第一开关单元、电容器单元以及第二开关单元选择正频率分量和负频率分量中的一个频率分量,第一负载电阻器和第二负载电阻器分别串联连接到第一输入端子和第二输入端子,第一开关单元串联连接到第一负载电阻器和第二负载电阻器,电容器单元串联连接到第一开关单元,第二开关单元连接在电容器单元与地极之间;以及使用第一输出端子和第二输出端子来输出正频率分量和负频率分量中的所选择的一个频率分量,第一输出端子和第二输出端子分别连接在第一开关单元与第一负载电阻器和第一开关单元与第二负载电阻器之间。
根据本公开的另一实施例,一种带通滤波的方法包括:使用至少两个输入端子接收多个射频信号;使用电路选择正频率分量和负频率分量中的一个频率分量,电路包括至少两个负载电阻器、第一开关单元、电容器单元和第二开关单元,至少两个负载电阻器分别串联连接到至少两个输入端子,第一开关单元串联连接到至少两个负载电阻器,电容器单元串联连接到第一开关单元,第二开关单元连接在电容器单元与地极之间;以及使用至少两个输出端子输出正频率分量和负频率分量中的选择的一个频率分量,至少两个输出端子分别连接在第一开关单元与至少两个负载电阻器之间。
在根据所描述的示例实施例的带通滤波器和包括该带通滤波器的触摸驱动器中,可以实现不具有运算跨导放大器(OTA)的带通滤波器,因此,可以能够去除DC偏移,同时实现小的面积和低的功耗,而不需要包括单独的调谐电路。带通滤波器和包括该带通滤波器的触摸驱动器能够去除高阶谐波分量并实现高的品质因子,从而改善灵敏度和选择性。
然而,本公开的效果不限于前述效果,并且各种其它效果被包括在本说明书中。
附图说明
通过参照附图详细描述本公开的示例性实施例,本公开的以上和其它方面和特征将变得更加明显,在附图中:
图1是示出根据一个实施例的触摸驱动器的框图;
图2是示出根据一个实施例的触摸驱动器的复数带通滤波器的电路图;
图3是示出根据一个实施例的复数带通滤波器的概念图;
图4是示出根据一个实施例的施加到复数带通滤波器的时钟信号的时序图;
图5是示出根据一个实施例的复数带通滤波器的滤波处理的图;
图6是示出根据一个实施例的复数带通滤波器的输出的曲线图;
图7是示出根据另一实施例的复数带通滤波器的电路图;
图8是示出施加到图7的复数带通滤波器的时钟信号的时序图;
图9是示出图7的复数带通滤波器的输出的曲线图;
图10是示出根据另一实施例的复数带通滤波器的电路图;
图11是示出施加到图10的复数带通滤波器的时钟信号的时序图;以及
图12是示出图10的复数带通滤波器的输出的曲线图。
具体实施方式
集成电路可以越来越多地被指定为在提供期望的性能的同时具有高效率(诸如小面积和低功耗)。处理模拟信号的集成电路可以包括多个放大器,因此在提供高性能的同时具有小面积和低功耗的放大器是优选的。例如,为了在便携式通信装置(诸如用户终端)中使用,用于处理用于无线通信的模拟信号的放大器不仅由于宽的信道带宽而需要宽的带宽,而且还需要小的面积和低的功耗。
本文中公开的一个或多个方面使复数带通滤波器(complex bandpass filter)能够在宽频带(wide band)上具有改善的灵敏度、改善的选择性和改善的保真度。例如,复数带通滤波器(例如,以及包括这样的复数带通滤波器的触摸驱动器)可以不必然包括用于频移的运算跨导放大器(OTA)。如在本文中更详细地描述的,可以使用开关元件、负载电阻器和电容器来实现复数陷波滤波器。在一些情况下,OTA可以包括(例如,用于频移的)各种组件,例如,诸如偏置电流电路、跨导电路、分流器、输出电路等。因此,由于可以省略这样的OTA,因此本文中描述的复数带通滤波器设计和复数带通滤波器技术可以以低的(例如,减小的)功耗以相对小的面积被实现。此外,所描述的复数带通滤波器可以解决DC偏移问题,并且可以不需要附加的(例如,用于减轻频率特性的变化的)调谐电路。
在下面的描述中,出于说明的目的,阐述了许多具体细节,以便提供对本公开的各种实施例或实施方式的透彻理解。如本文中所使用的,“实施例”和“实施方式”是作为采用在本文中公开的一种或多种本公开的装置或方法的非限制性示例的可互换词语。然而,清楚的是,可以在没有这些具体细节或者具有一个或多个等同布置的情况下实践各种实施例。在其它情况下,以框图形式示出了公知的结构和装置,以便避免不必要地混淆各种实施例。此外,各种实施例可以是不同的,但不必是排他的。例如,在不脱离本公开的情况下,实施例的具体形状、配置和特性可以在其它实施例中使用或实现。
除非另外说明,否则所示出的实施例将被理解为提供可以在实践中实现本公开的一些方式的变化细节的特征。因此,除非另外说明,否则在不脱离本公开的情况下,各种实施例的特征、组件、模块、层、膜、面板、区域和/或方面等(在下文中,单独地或共同地被称为“元件”)可以被另外组合、分离、互换和/或重新布置。
通常提供附图中的交叉影线和/或阴影的使用以使相邻的元件之间的边界清楚。如此,除非说明,否则交叉影线或阴影的存在或不存在都不传达或指示对元件的具体材料、材料性质、尺寸、比例、示出的元件之间的共性和/或任何其它特性、属性、性质等的任何偏好或要求。
此外,在附图中,为了清楚和/或描述目的,可能夸大了元件的尺寸和相对尺寸。当可以不同地实现实施例时,可以与所描述的顺序不同地执行具体工艺顺序。例如,两个连续描述的工艺可以基本上同时执行,或者以与所描述的顺序相反的顺序执行。此外,同样的附图标记指代同样的元件。
当元件或层被称为在另一元件或层“上”、“连接到”或“耦接到”另一元件或层时,所述元件或层可以直接在所述另一元件或层上、直接连接到或直接耦接到所述另一元件或层,或者可以存在居间元件或居间层。然而,当元件或层被称为“直接在”另一元件或层“上”、“直接连接到”或“直接耦接到”另一元件或层时,不存在居间元件或居间层。为此,术语“连接”可以指具有或不具有居间元件的物理连接、电连接和/或流体连接。
此外,X轴、Y轴和Z轴不限于直角坐标系的三个轴,并且因此,X轴、Y轴和Z轴可以以更宽泛的意义进行解释。例如,X轴、Y轴和Z轴可以彼此垂直,或者可以表示彼此不垂直的不同方向。
出于本公开的目的,“X、Y和Z中的至少一个”和“从由X、Y和Z组成的组中选择的至少一个”可以被解释为仅X、仅Y、仅Z或者X、Y和Z中的两个或更多个的任意组合(诸如,以XYZ、XYY、YZ和ZZ为例)。如本文中所使用的,术语“和/或”包括相关所列项中的一个或多个的任意组合和全部组合。
尽管在本文中可以使用术语“第一”、“第二”等来描述各种类型的元件,但是这些元件不应受这些术语限制。这些术语用于将一个元件与另一元件区分开。因此,在不脱离本公开的教导的情况下,下面讨论的第一元件可以被命名为第二元件。
在此可以为了描述性目的而使用诸如“在……之下”、“在……下方”、“在……下面”、“下”、“在……上方”、“上”、“在……之上”、“较高”、“侧”(例如,如在“侧壁”中)等的空间相对术语,从而描述如附图中示出的一个元件与另一(其它)元件的关系。除了附图中描绘的方位之外,空间相对术语还旨在包含设备在使用、操作和/或制造中的不同方位。例如,如果设备在附图中被翻转,则被描述为“在”其它元件或特征“下方”或“之下”的元件将随后被定向为“在”其它元件或特征“上方”。因此,术语“下方”可以涵盖上方和下方两种方位。此外,设备可以被另外定向(例如,旋转90度或在其它方位处),并且如此,可以相应地解释本文中使用的空间相对描述语。
本文中使用的术语是出于描述具体实施例的目的,并且不旨在进行限制。如本文中所使用的,除非上下文另外明确指出,否则单数形式“一个”、“一种”和“所述(该)”也旨在包括复数形式。此外,当在本说明书中使用时,术语“包括”、“包含”、“具有”和/或“含有”说明存在所陈述的特征、整体、步骤、操作、元件、组件和/或它们的组,但不排除存在或附加一个或多个其它特征、整体、步骤、操作、元件、组件和/或它们的组。还注意的是,如本文中所使用的,术语“基本上”、“大约”以及其它类似术语用作近似术语而不用作程度术语,并且因此,用于解释本领域普通技术人员将认识到的测量值、计算值和/或提供值中的固有偏差。
在本文中参照作为理想化实施例和/或中间结构的示意图的截面图和/或分解图来描述各种实施例。如此,将预计到例如由制造技术和/或公差导致的图示的形状的变化。因此,本文中公开的实施例不应必然被解释为局限于示出的区域的具体形状,而是将包括由例如制造导致的形状的偏差。以这种方式,附图中示出的区域可以在本质上是示意性的,并且这些区域的形状可以不反映装置的区域的实际形状,且不必旨在进行限制。
按照本领域的惯例,在附图中以功能块、单元、部件和/或模块的方式描述并示出了一些实施例。本领域技术人员将理解的是,这些块、单元、部件和/或模块可以通过可以使用基于半导体的制造技术或其它制造技术而形成的电子(或光学)电路(诸如,逻辑电路、分立组件、微处理器、硬接线电路、存储器元件和布线连接等)而物理上地实现。在块、单元、部件和/或模块通过微处理器或其它类似硬件实现的情况下,它们可以使用软件(例如,微代码)来编程和控制以执行本文中讨论的各种功能,并且可以任选地由固件和/或软件驱动。还设想的是,每个块、单元、部件和/或模块可以通过专用硬件实现,或者可以被实现为用于执行一些功能的专用硬件和用于执行其它功能的处理器(例如,一个或多个编程的微处理器以及关联电路)的组合。此外,在不脱离本公开的范围的情况下,一些实施例的每个块、单元、部件和/或模块可以被物理地分成两个或更多个交互且分立的块、单元、部件和/或模块。此外,在不脱离本公开的范围的情况下,一些实施例的块、单元、部件和/或模块可以被物理地组合成更复杂的块、单元、部件和/或模块。
处理器是智能硬件装置(例如,通用处理组件、数字信号处理器(DSP)、中央处理单元(CPU)、图形处理单元(GPU)、微控制器、专用集成电路(ASIC)、现场可编程门阵列(FPGA)、可编程逻辑器件、分立门逻辑组件或晶体管逻辑组件、分立硬件组件或者它们的任意组合)。在一些情况下,处理器被配置为使用存储器控制器来操作存储器阵列。在其它情况下,存储器控制器被集成到处理器中。在一些情况下,处理器被配置为执行存储在存储器中的计算机可读指令以执行各种功能。在一些实施例中,处理器包括用于调制解调处理、基带处理、数字信号处理或传输处理的专用组件。
存储器装置的示例包括随机存取存储器(RAM)、只读存储器(ROM)或硬盘。存储器装置的示例包括固态存储器和硬盘驱动器。在一些示例中,存储器用于存储包括指令的计算机可读的计算机可执行软件,所述指令在被执行时使得处理器执行本文中描述的各种功能。在一些情况下,除了其它事物之外,存储器还包含控制基本硬件或软件操作(诸如与外围组件或装置的交互)的基本输入/输出系统(BIOS)。在一些情况下,存储器控制器对存储器单元进行操作。例如,存储器控制器可以包括行解码器、列解码器或者行解码器和列解码器两者。在一些情况下,存储器内的存储器单元以逻辑状态的形式存储信息。
在一些情况下,本文中描述的一个或多个方面可以全部地或部分地经由软件来实现。软件可以包括用于实现本公开的方面的代码。软件可以被存储在非暂时性计算机可读介质(诸如系统存储器或其它存储器)中。在一些情况下,软件可以不由处理器直接执行,而是可以(例如,在被编译和执行时)使计算机执行本文中描述的功能。
除非在本文中另有定义或暗示,否则本文中使用的所有的术语(包括技术术语和科学术语)具有与本公开所属领域的普通技术人员所通常理解的相同的含义。还将理解的是,除非在本文中明确地如此定义,否则术语(诸如在通用词典中定义的术语)应被解释为具有与它们在相关领域的上下文和本公开中的含义一致的含义,并且不应以理想化的或过于形式化的意义进行解释。
在下文中,将参照附图描述本公开的详细实施例。
图1是示出根据一个实施例的触摸驱动器的框图。
参照图1,触摸驱动器10可以从电子装置接收射频信号。例如,触摸驱动器10可以从显示装置的显示面板或触摸面板接收感测信号。触摸驱动器10可以输出用于生成触摸坐标的数字信号。
触摸驱动器10可以包括超外差接收器。触摸驱动器10可以将接收到的射频信号的部分频带信号转换为中频信号,并且可以放大和检测中频信号并且输出中频信号。通过包括超外差接收器,触摸驱动器10可以在宽频带上具有改善的灵敏度和选择性以及改善的保真度。
在一些方面,超外差接收器可以将射频(RF)信号下转换为中频(IF)信号,并且然后将IF信号下转换为基带信号。因为超外差接收器使用IF信号,所以超外差接收器可以利用具有低的选择性的带通滤波器。此外,因为超外差接收器不仅在RF级中而且在IF级中放大信号,所以超外差接收器可以(例如,与直接转换接收器相比)具有较低的振荡风险。另外,超外差接收器可能(例如,由于IF级的使用)变得对RF信号的变化较不敏感。
基带信号可以指在生成信号的频带中的信号。在一些情况下,通信装置可以以一个频率(例如,相对低的频率)生成信号,然后以另一频率(例如,相对高的频率)发送和接收信号。以该频率生成信号(或由接收器处理)的频率有时被称为基带频率,而发射频率(或接收频率)被称为射频。可以通过将接收到的频率与另一信号组合并对结果进行滤波来将一个频率(例如,发射频率)的信号转换为另一频率(例如,基带频率)的信号。
触摸驱动器10可以包括第一复用器(MUX)100、电荷放大器200、带通滤波器(BPF)300、第一混频器410、第二混频器420、本地振荡器430、复数带通滤波器500、第二复用器600、模数转换器(ADC)700和数字信号处理器(DSP)800。
第一复用器100可以选择并输出多个接收到的射频信号中的至少一部分。第一复用器100可以从电子装置接收射频信号。第一复用器100可以从显示装置的显示面板或触摸面板接收感测信号。例如,第一复用器100可以是例如3:2复用器,但是本公开不限于此。第一复用器100可以接收三个射频信号并且输出两个射频信号。
电荷放大器200可以接收第一复用器100的输出。电荷放大器200可以输出与输入电流的积分或输入电荷的总和成比例的电压。电荷放大器200可以用作积分器。
带通滤波器300可以接收电荷放大器200的输出并且对特定频带进行滤波。带通滤波器300可以输出相对于中心频率ω0或谐振频率具有特定比率的带宽的频带。带通滤波器300可以输出包括中心频率ω0的正频率分量以及与正频率分量相反的负频率分量。带通滤波器300可以去除射频信号的噪声。例如,带通滤波器300可以是例如实数带通滤波器,但是本公开不限于此。
第一混频器410可以从带通滤波器300接收特定频带,并且可以从本地振荡器430接收频率源。第一混频器410可以基于带通滤波器300的输出和本地振荡器430的输出来输出正弦波或脉冲波。第一混频器410的输出可以是例如I路信号,但是本公开不限于此。第一混频器410可以将具有特定频带的频率信号供应到复数带通滤波器500的第一输入端子IN1和第二输入端子IN2。第一混频器410可以输出具有相反相位的频率信号。
第二混频器420可以从带通滤波器300接收特定频带,并且可以从本地振荡器430接收频率源。第二混频器420可以基于带通滤波器300的输出和本地振荡器430的输出来输出正弦波或脉冲波。第二混频器420的输出可以是例如Q路信号,但是本公开不限于此。第二混频器420可以将具有特定频带的频率信号供应到复数带通滤波器500的第三输入端子IN3和第四输入端子IN4。第二混频器420可以输出具有相反相位的频率信号。第二混频器420的输出的相位可以不同于第一混频器410的输出的相位。
在一些实施例中,复数带通滤波器500可以从第一输入端子IN1、第二输入端子IN2、第三输入端子IN3和第四输入端子IN4中的每一者接收包括正频率分量和负频率分量的频率信号。第一输入端子IN1和第二输入端子IN2可以对应于I路输入端子,并且第三输入端子IN3和第四输入端子IN4可以对应于例如Q路输入端子,但是本公开不限于此。施加到第一输入端子IN1、第二输入端子IN2、第三输入端子IN3和第四输入端子IN4的频率信号的相位可以彼此不同。例如,第一输入端子IN1的频率信号的相位和第三输入端子IN3的频率信号的相位可以具有例如90度的差,但是本公开不限于此。
在一些情况下,复数带通滤波器500可以选择并输出包括中心频率ω0的正频率分量和与正频率分量相反的负频率分量中的一个。复数带通滤波器500可以包括第一输出端子OUT1、第二输出端子OUT2、第三输出端子OUT3和第四输出端子OUT4。第一输出端子OUT1和第二输出端子OUT2可以对应于I路输出端子,并且第三输出端子OUT3和第四输出端子OUT4可以对应于Q路输出端子,但是不限于此。从第一输出端子OUT1、第二输出端子OUT2、第三输出端子OUT3和第四输出端子OUT4输出的频率信号的相位可以彼此不同。第一输出端子OUT1、第二输出端子OUT2、第三输出端子OUT3和第四输出端子OUT4可以连接到第二复用器600。
在一些示例中,第二复用器600可以选择并输出复数带通滤波器500的N个输出(N是正整数)中的一些。第二复用器600可以输出第一输出端子OUT1、第二输出端子OUT2、第三输出端子OUT3和第四输出端子OUT4中的每一者的N个输出中的一些。例如,第二复用器600可以是例如N:1复用器,但是本公开不限于此。第二复用器600可以选择并输出第一输出端子OUT1的初级输出I1+至第N输出IN+中的一个。第二复用器600可以选择并输出第二输出端子OUT2的初级输出I1-至第N输出IN-中的一个。第二复用器600可以选择并输出第三输出端子OUT3的初级输出Q1+至第N输出QN+中的一个。第二复用器600可以选择并输出第四输出端子OUT4的初级输出Q1-至第N输出QN-中的一个。
在一些实施例中,模数转换器700可以将第二复用器600的模拟输出转换为数字信号。第二复用器600的模拟输出可以对应于I路输出和Q路输出,但是不限于此。模数转换器700可以将数字信号供应到数字信号处理器800。例如,模数转换器700可以是例如复数模数转换器,但是本公开不限于此。
在一些情况下,数字信号处理器800可以接收模数转换器700的输出,并且输出数字信号。数字信号处理器800可以从模数转换器700接收I路输出和Q路输出。数字信号处理器800可以将Q路输出的相位控制为与I路输出的相位相同。因此,数字信号处理器800可以输出放大的数字信号。数字信号处理器800的输出是例如用于生成触摸坐标的数字信号。例如,数字信号处理器800可以是例如复数信号处理器,但是本公开不限于此。
图2是示出根据一个实施例的触摸驱动器的复数带通滤波器的电路图。
参照图2,复数带通滤波器500可以包括第一输入端子IN1、第二输入端子IN2、第三输入端子IN3和第四输入端子IN4、第一负载电阻器R1、第二负载电阻器R2、第三负载电阻器R3和第四负载电阻器R4、第一开关单元SWU1、电容器单元CU、第二开关单元SWU2、第三开关单元SWU3、第四开关单元SWU4以及第一输出端子OUT1、第二输出端子OUT2、第三输出端子OUT3和第四输出端子OUT4。
在一些方面,第一输入端子IN1和第二输入端子IN2可以对应于I路输入端子。第一输入端子IN1的输入信号和第二输入端子IN2的输入信号可以具有相反的相位。例如,第一输入端子IN1通过串联连接的第一负载电阻器R1、第一开关单元SWU1、电容器单元CU和第二开关单元SWU2连接到地极GND。例如,第二输入端子IN2通过串联连接的第二负载电阻器R2、第一开关单元SWU1、电容器单元CU和第二开关单元SWU2连接到地极GND。第一输入端子IN1和第二输入端子IN2中的每一者可以通过N个路径PTH1、PTH2、PTH3、……、和PTHN连接到地极GND。
在一些实施例中,第一开关单元SWU1可以包括第一-第一开关元件SW11、第一-第二开关元件SW12、第一-第三开关元件SW13、第一-第四开关元件SW14、第一-第五开关元件SW15、第一-第六开关元件SW16、第一-第七开关元件SW17和第一-第八开关元件SW18。电容器单元CU可以包括第一电容器C1、第二电容器C2、第三电容器C3、……、和第N电容器CN。第二开关单元SWU2可以包括第二-第一开关元件SW21、第二-第二开关元件SW22、第二-第三开关元件SW23、第二-第四开关元件SW24、第二-第五开关元件SW25、第二-第六开关元件SW26、第二-第七开关元件SW27和第二-第八开关元件SW28。在实施例中,第一开关单元SWU1至第四开关单元SWU4中的每一者可以包括N组(即,2N个)开关元件,但为了简便起见,在图2中仅示出了4组(即,8个)开关元件,且4组(即,8个)开关元件按照从1至8的顺序命名。第一开关单元SWU1和第二开关单元SWU2的开关元件中的每一个是例如晶体管,但是本公开不限于此。在一些示例中,第一开关单元SWU1和第二开关单元SWU2中的每一者的一个开关元件的接通电阻等于1欧姆至10千欧姆。因此,第一开关单元SWU1和第二开关单元SWU2的接通电阻的大小可以不影响频率特性。
在一些示例中,第一输入端子IN1通过第一负载电阻器R1、第一-第一开关元件SW11、第一电容器C1和第二-第一开关元件SW21连接到地极GND。第一-第一开关元件SW11和第二-第一开关元件SW21可以基于具有第一相位的时钟信号而导通,以将第一路径PTH1连通。
在一些示例中,第二输入端子IN2通过第二负载电阻器R2、第一-第五开关元件SW15、第一电容器C1和第二-第五开关元件SW25连接到地极GND。第一-第五开关元件SW15和第二-第五开关元件SW25可以基于具有第五相位的时钟信号而导通,以将第一路径PTH1连通。第五相位可以与第一相位相反。
在一些示例中,第一输入端子IN1通过第一负载电阻器R1、第一-第二开关元件SW12、第二电容器C2和第二-第二开关元件SW22连接到地极GND。在一些示例中,第一-第二开关元件SW12和第二-第二开关元件SW22基于具有第二相位的时钟信号而导通,以将第二路径PTH2连通。第二相位和第一相位可以具有45度的差。例如,第二相位从第一相位延迟45度。
在一些实施例中,第二输入端子IN2可以通过第二负载电阻器R2、第一-第六开关元件SW16、第二电容器C2和第二-第六开关元件SW26连接到地极GND。第一-第六开关元件SW16和第二-第六开关元件SW26可以基于具有第六相位的时钟信号而导通,以将第二路径PTH2连通。第六相位可以与第二相位相反。在一些示例中,第六相位从第二相位延迟180度。
在一些情况下,第一输入端子IN1可以通过第一负载电阻器R1、第一-第三开关元件SW13、第三电容器C3和第二-第三开关元件SW23连接到地极GND。第一-第三开关元件SW13和第二-第三开关元件SW23可以基于具有第三相位的时钟信号而导通,以将第三路径PTH3连通。第三相位和第二相位可以具有45度的差。第三相位可以从第二相位延迟45度。
在一些示例中,第二输入端子IN2可以通过第二负载电阻器R2、第一-第七开关元件SW17、第三电容器C3和第二-第七开关元件SW27连接到地极GND。第一-第七开关元件SW17和第二-第七开关元件SW27可以基于具有第七相位的时钟信号而导通,以将第三路径PTH3连通。第七相位可以与第三相位相反。第七相位可以从第三相位延迟180度。
在一些实施例中,第一输入端子IN1可以通过第一负载电阻器R1、第一-第八开关元件SW18、第N电容器CN和第二-第八开关元件SW28连接到地极GND。在一些示例中,第一-第八开关元件SW18和第二-第八开关元件SW28基于具有第八相位的时钟信号而导通,以将第N路径PTHN连通。第八相位可以与第四相位相反。在一些示例中,第八相位从第四相位延迟180度。
在一些情况下,第二输入端子IN2可以通过第二负载电阻器R2、第一-第四开关元件SW14、第N电容器CN和第二-第四开关元件SW24连接到地极GND。第一-第四开关元件SW14和第二-第四开关元件SW24可以基于具有第四相位的时钟信号而导通,以将第N路径PTHN连通。第四相位和第三相位可以具有45度的差。第四相位可以从第三相位延迟45度。
在一些实施例中,第一开关单元SWU1和第二开关单元SWU2可以基于分别具有第一相位至第八相位的时钟信号将N个路径PTH1、PTH2、PTH3、……、和PTHN连通。因此,第一输入端子IN1和第二输入端子IN2中的每一者可以沿着由时钟信号确定的路径连接到地极GND。
在一些示例中,第一输出端子OUT1可以通过第一负载电阻器R1连接到第一输入端子IN1。第一输出端子OUT1可以通过第一开关单元SWU1、电容器单元CU和第二开关单元SWU2连接到地极GND。第二输出端子OUT2可以通过第二负载电阻器R2连接到第二输入端子IN2。第二输出端子OUT2可以通过第一开关单元SWU1、电容器单元CU和第二开关单元SWU2连接到地极GND。第一输出端子OUT1和第二输出端子OUT2可以对应于I路输出端子。
在一些情况下,第三输入端子IN3和第四输入端子IN4可以对应于Q路输入端子。第三输入端子IN3的输入信号和第四输入端子IN4的输入信号可以具有相反的相位。第三输入端子IN3可以通过串联连接的第三负载电阻器R3、第三开关单元SWU3、电容器单元CU和第四开关单元SWU4连接到地极GND。第四输入端子IN4可以通过串联连接的第四负载电阻器R4、第三开关单元SWU3、电容器单元CU和第四开关单元SWU4连接到地极GND。例如,第三输入端子IN3和第四输入端子IN4中的每一者通过N个路径PTH1、PTH2、PTH3、……、和PTHN连接到地极GND。
在一些实施例中,第三开关单元SWU3可以包括第三-第一开关元件SW31、第三-第二开关元件SW32、第三-第三开关元件SW33、第三-第四开关元件SW34、第三-第五开关元件SW35、第三-第六开关元件SW36、第三-第七开关元件SW37和第三-第八开关元件SW38。第四开关单元SWU4可以包括第四-第一开关元件SW41、第四-第二开关元件SW42、第四-第三开关元件SW43、第四-第四开关元件SW44、第四-第五开关元件SW45、第四-第六开关元件SW46、第四-第七开关元件SW47和第四-第八开关元件SW48。在一些示例中,第三开关单元SWU3和第四开关单元SWU4的开关元件中的每一个是晶体管,但是本公开不限于此。例如,第三开关单元SWU3和第四开关单元SWU4中的每一者的一个开关元件的接通电阻等于1欧姆至10千欧姆。因此,第三开关单元SWU3和第四开关单元SWU4的接通电阻的大小可以不影响频率特性。
第三输入端子IN3可以通过第三负载电阻器R3、第三-第三开关元件SW33、第一电容器C1和第四-第三开关元件SW43连接到地极GND。第三-第三开关元件SW33和第四-第三开关元件SW43可以基于具有第三相位的时钟信号而导通,以将第一路径PTH1连通。例如,第三相位和第一相位可以具有90度的差。
在一些示例中,第四输入端子IN4可以通过第四负载电阻器R4、第三-第七开关元件SW37、第一电容器C1和第四-第七开关元件SW47连接到地极GND。第三-第七开关元件SW37和第四-第七开关元件SW47可以基于具有第七相位的时钟信号而导通,以将第一路径PTH1连通。例如,第七相位与第三相位相反。
在一些实施例中,第三输入端子IN3可以通过第三负载电阻器R3、第三-第四开关元件SW34、第二电容器C2和第四-第四开关元件SW44连接到地极GND。第三-第四开关元件SW34和第四-第四开关元件SW44可以基于具有第四相位的时钟信号而导通,以将第二路径PTH2连通。第四相位和第三相位可以具有45度的差。例如,第四相位从第三相位延迟45度。
第四输入端子IN4可以通过第四负载电阻器R4、第三-第八开关元件SW38、第二电容器C2和第四-第八开关元件SW48连接到地极GND。第三-第八开关元件SW38和第四-第八开关元件SW48可以基于具有第八相位的时钟信号而导通,以将第二路径PTH2连通。第八相位可以与第四相位相反。
在一些情况下,第三输入端子IN3可以通过第三负载电阻器R3、第三-第五开关元件SW35、第三电容器C3和第四-第五开关元件SW45连接到地极GND。第三-第五开关元件SW35和第四-第五开关元件SW45可以基于具有第五相位的时钟信号而导通,以将第三路径PTH3连通。第五相位和第四相位可以具有45度的差。例如,第五相位从第四相位延迟45度。
第四输入端子IN4可以通过第四负载电阻器R4、第三-第一开关元件SW31、第三电容器C3和第四-第一开关元件SW41连接到地极GND。第三-第一开关元件SW31和第四-第一开关元件SW41可以基于具有第一相位的时钟信号而导通,以将第三路径PTH3连通。第一相位可以与第五相位相反。例如,第五相位从第一相位延迟180度。
第三输入端子IN3可以通过第三负载电阻器R3、第三-第二开关元件SW32、第N电容器CN和第四-第二开关元件SW42连接到地极GND。第三-第二开关元件SW32和第四-第二开关元件SW42可以基于具有第二相位的时钟信号而导通,以将第N路径PTHN连通。第二相位和第一相位可以具有45度的差。例如,第二相位从第一相位延迟45度。
第四输入端子IN4可以通过第四负载电阻器R4、第三-第六开关元件SW36、第N电容器CN和第四-第六开关元件SW46连接到地极GND。第三-第六开关元件SW36和第四-第六开关元件SW46可以基于具有第六相位的时钟信号而导通,以将第N路径PTHN连通。第六相位可以与第二相位相反。例如,第六相位从第二相位延迟180度。
在一些情况下,第三开关单元SWU3和第四开关单元SWU4可以基于分别具有第一相位至第八相位的时钟信号将N个路径PTH1、PTH2、PTH3、……、和PTHN连通。因此,第三输入端子IN3和第四输入端子IN4中的一者可以沿着由时钟信号确定的路径连接到地极GND。
第三输出端子OUT3可以通过第三负载电阻器R3连接到第三输入端子IN3。第三输出端子OUT3可以通过第三开关单元SWU3、电容器单元CU和第四开关单元SWU4连接到地极GND。第四输出端子OUT4可以通过第四负载电阻器R4连接到第四输入端子IN4。第四输出端子OUT4可以通过第三开关单元SWU3、电容器单元CU和第四开关单元SWU4连接到地极GND。第三输出端子OUT3和第四输出端子OUT4可以对应于Q路输出端子。
在一些实施例中,施加到第一输入端子IN1、第二输入端子IN2、第三输入端子IN3和第四输入端子IN4的频率信号的相位可以彼此不同。第一开关单元SWU1的开关元件可以接收具有不同相位的时钟信号,并且可以顺序地连接到N个路径。第二开关单元SWU2的开关元件可以接收具有不同相位的时钟信号,并且可以顺序地连接到N个路径。第三开关单元SWU3的开关元件可以接收具有不同相位的时钟信号,并且可以顺序地连接到N个路径。第四开关单元SWU4的开关元件可以接收具有不同相位的时钟信号,并且可以顺序地连接到N个路径。因此,复数带通滤波器500可以从接收到的频率信号中去除负频率分量,并且可以选择和输出正频率分量。
复数带通滤波器500可以不包括用于频移的运算跨导放大器(OTA),并且可以使用开关元件、负载电阻器和电容器来实现复数陷波滤波器。在一些情况下,OTA可以包括各种组件,例如,诸如偏置电流电路、跨导电路、分流器、输出电路等。由于复数带通滤波器500不包括OTA,因此复数带通滤波器500可以以低的(例如,减小的)功耗以相对小的面积实现。复数带通滤波器500可以解决DC偏移问题,并且可以不需要附加的用于减轻频率特性的变化的调谐电路。也就是说,本发明构思的实施例可以减轻当本地信号的泄漏在混频器中被自接收时发生的DC偏移的问题。本发明构思的实施例也可以减轻当由于混频器的非线性而发生二阶互调(IM2)时所发生的问题(即,对目标信号的干扰的问题)。
图3是示出根据一个实施例的复数带通滤波器的概念图,图4是示出根据一个实施例的施加到复数带通滤波器的时钟信号的时序图,并且图5是示出根据一个实施例的复数带通滤波器的滤波处理的图。
参照图3至图5,复数带通滤波器500可以包括输入端子IN、下转换单元MIX1、低通滤波器LPF、上转换单元MIX2和输出端子OUT。复数带通滤波器500可以包括N个路径PTH1、PTH2、PTH3、……、和PTHN。复数带通滤波器500可以通过其相位顺序地延迟的N个时钟信号P1、P2、P3、……、和PN而顺序地操作N个路径PTH1、PTH2、PTH3、……、和PTHN。N个时钟信号P1、P2、P3、……、和PN可以具有相同的脉冲宽度TS,但是本公开不限于此。
复数带通滤波器500的输入端子IN可以接收包括正频率分量和负频率分量的频率信号。频率信号的输入频谱可以包括目标频带(图5中的“目标”)和噪声频带(图5中的“噪声”)。例如,输入频谱根据相位被划分为N个路径。
下转换单元MIX1可以对输入频谱的频率进行下转换。下转换单元MIX1可以包括由时间函数p1(t)、p2(t)、p3(t)、……、和pN(t)表示的多个混频器。已经通过了下转换单元MIX1的频谱的目标频带可以包括DC分量。
低通滤波器LPF可以使低频分量通过并且去除高频分量。低通滤波器LPF可以包括由时间函数h(t)表示的多个电阻-电容(RC)电路(Resistor-Capacitance circuit)。低通滤波器LPF可以使包括DC分量的目标频带通过并且去除噪声频带。
上转换单元MIX2可以对低通滤波器LPF的输出频谱的频率进行上转换。上转换单元MIX2可以包括由时间函数q1(t)、q2(t)、q3(t)、……、和qN(t)表示的多个混频器。例如,已经通过了上转换单元MIX2的频谱的目标频带与输入频谱的目标频带相同。上转换单元MIX2的输出可以在输出端子OUT处被合并。因此,复数带通滤波器500可以使目标频带通过并且去除噪声频带。
图6是示出根据一个实施例的复数带通滤波器的输出的曲线图。在图6的曲线图中,水平轴可以指示频率,并且垂直轴可以指示增益。
参照图6,复数带通滤波器500(参见图1)可以使正频率分量通过并且去除负频率分量。因此,复数带通滤波器500可以从带通滤波器300(参见图1)的输出中选择并输出正频率分量。例如,复数带通滤波器500可以在某个频率处具有用于使(例如,复合信号或输入信号的)期望的频率分量通过的信号传递函数以及用于阻挡(例如,复合信号或输入信号的)残留部分的噪声传递函数。
图7是示出根据另一实施例的复数带通滤波器的电路图,图8是示出施加到图7的复数带通滤波器的时钟信号的时序图,并且图9是示出图7的复数带通滤波器的输出的曲线图。
参照图7至图9,复数带通滤波器500可以包括第一路径PTH1、第二路径PTH2、第三路径PTH3和第四路径PTH4。复数带通滤波器500可以通过其相位顺序地延迟的第一时钟信号P1、第二时钟信号P2、第三时钟信号P3和第四时钟信号P4而顺序地操作第一路径PTH1、第二路径PTH2、第三路径PTH3和第四路径PTH4。第一时钟信号P1可以具有第一相位,第二时钟信号P2可以具有第二相位,第三时钟信号P3可以具有第三相位,并且第四时钟信号P4可以具有第四相位。在图7至图9中,第二相位和第一相位可以具有90度的差。第一时钟信号P1、第二时钟信号P2、第三时钟信号P3和第四时钟信号P4可以具有相同的脉冲宽度TS,但是本公开不限于此。
在一些示例中,复数带通滤波器500可以包括第一输入端子IN1、第二输入端子IN2、第三输入端子IN3和第四输入端子IN4、第一负载电阻器R1、第二负载电阻器R2、第三负载电阻器R3和第四负载电阻器R4、第一开关单元SWU1、电容器单元CU、第二开关单元SWU2、第三开关单元SWU3、第四开关单元SWU4、以及第一输出端子OUT1、第二输出端子OUT2、第三输出端子OUT3和第四输出端子OUT4。
在一些情况下,第一输入端子IN1和第二输入端子IN2可以对应于I路输入端子。第一输入端子IN1的输入信号和第二输入端子IN2的输入信号可以具有相反的相位。第一输入端子IN1可以通过串联连接的第一负载电阻器R1、第一开关单元SWU1、电容器单元CU和第二开关单元SWU2连接到地极GND。第二输入端子IN2可以通过串联连接的第二负载电阻器R2、第一开关单元SWU1、电容器单元CU和第二开关单元SWU2连接到地极GND。第一输入端子IN1和第二输入端子IN2中的每一者可以通过第一路径PTH1、第二路径PTH2、第三路径PTH3和第四路径PTH4连接到地极GND。
在一些实施例中,第一开关单元SWU1可以包括第一-第一开关元件SW11、第一-第二开关元件SW12、第一-第三开关元件SW13和第一-第四开关元件SW14。
电容器单元CU可以包括第一电容器C1、第二电容器C2、第三电容器C3和第四电容器C4。在一些方面,电容器(例如,本文中描述的电容器单元CU和/或电容器C1至CN(参见图2)的一个或多个方面)是在电场中存储能量的电气组件。在一些示例中,电容器可以包含两个或更多个电导体,该两个或更多个电导体被分离以防止这些电导体接触。这些电导体可以呈金属板或金属片的形式。当电荷移动通过包含电容器和电压源的电路时,电子积聚在所述金属片中的一个上。电容器可以用于存储能量、创建能量脉冲、使电流平滑、对信号进行耦合或解耦以及其它目的。介电材料可以用于将电容器中的电导体分离。介电材料包括玻璃、陶瓷、聚合物、纸、云母或氧化物。所使用的材料的类型可以影响电容器的性质,电容器的性质包括其用于充电的容量(电容)、在失效之前可以施加的电压量以及电容器的操作温度。一旦电容器不再能够保持电荷,电容器可能失效,这可能发生在电容器的电介质(例如,在特定温度下)变得导电时或发生在材料劣化之后。具体地,在一些情况下,电容器在连续操作下可能产生高温。这可能使电容器不适合于一些连续的高电压操作。
第二开关单元SWU2可以包括第二-第一开关元件SW21、第二-第二开关元件SW22、第二-第三开关元件SW23和第二-第四开关元件SW24。例如,第一开关单元SWU1和第二开关单元SWU2的开关元件中的每一个可以是晶体管,但是本公开不限于此。例如,第一开关单元SWU1和第二开关单元SWU2中的每一者的一个开关元件的接通电阻等于1欧姆至10千欧姆。因此,第一开关单元SWU1和第二开关单元SWU2的接通电阻的大小可以不影响频率特性。
在一些示例中,第一输入端子IN1可以通过第一负载电阻器R1、第一-第一开关元件SW11、第一电容器C1和第二-第一开关元件SW21连接到地极GND。第一-第一开关元件SW11和第二-第一开关元件SW21可以基于具有第一相位的第一时钟信号P1而导通,以将第一路径PTH1连通。
在一些实施例中,第二输入端子IN2可以通过第二负载电阻器R2、第一-第三开关元件SW13、第一电容器C1和第二-第三开关元件SW23连接到地极GND。第一-第三开关元件SW13和第二-第三开关元件SW23可以基于具有第三相位的第三时钟信号P3而导通,以将第一路径PTH1连通。例如,第三相位可以与第一相位相反。
第一输入端子IN1可以通过第一负载电阻器R1、第一-第二开关元件SW12、第二电容器C2和第二-第二开关元件SW22连接到地极GND。第一-第二开关元件SW12和第二-第二开关元件SW22可以基于具有第二相位的第二时钟信号P2而导通,以将第二路径PTH2连通。第二相位和第一相位可以具有90度的差。第二相位可以从第一相位延迟90度。
在一些情况下,第二输入端子IN2可以通过第二负载电阻器R2、第一-第四开关元件SW14、第二电容器C2和第二-第四开关元件SW24连接到地极GND。第一-第四开关元件SW14和第二-第四开关元件SW24可以基于具有第四相位的第四时钟信号P4而导通,以将第二路径PTH2连通。第四相位可以与第二相位相反。第四相位可以从第二相位延迟180度。
在一些情况下,第一输入端子IN1可以通过第一负载电阻器R1、第一-第三开关元件SW13、第三电容器C3和第二-第三开关元件SW23连接到地极GND。第一-第三开关元件SW13和第二-第三开关元件SW23可以基于具有第三相位的第三时钟信号P3而导通,以将第三路径PTH3连通。第三相位和第二相位可以具有90度的差。第三相位可以从第二相位延迟90度。
在一些实施例中,第二输入端子IN2可以通过第二负载电阻器R2、第一-第一开关元件SW11、第三电容器C3和第二-第一开关元件SW21连接到地极GND。第一-第一开关元件SW11和第二-第一开关元件SW21可以基于具有第一相位的第一时钟信号P1而导通,以将第三路径PTH3连通。第一相位可以与第三相位相反。
在一些示例中,第一输入端子IN1可以通过第一负载电阻器R1、第一-第四开关元件SW14、第四电容器C4和第二-第四开关元件SW24连接到地极GND。第一-第四开关元件SW14和第二-第四开关元件SW24可以基于具有第四相位的第四时钟信号P4而导通,以将第四路径PTH4连通。第四相位和第三相位可以具有90度的差。例如,第四相位从第三相位延迟90度。
在一些实施例中,第二输入端子IN2可以通过第二负载电阻器R2、第一-第二开关元件SW12、第四电容器C4和第二-第二开关元件SW22连接到地极GND。第一-第二开关元件SW12和第二-第二开关元件SW22可以基于具有第二相位的第二时钟信号P2而导通,以将第四路径PTH4连通。例如,第二相位可以与第四相位相反。
在一些示例中,第一开关单元SWU1和第二开关单元SWU2可以基于分别具有第一相位至第四相位的第一时钟信号P1、第二时钟信号P2、第三时钟信号P3和第四时钟信号P4将第一路径PTH1、第二路径PTH2、第三路径PTH3和第四路径PTH4连通。因此,第一输入端子IN1和第二输入端子IN2中的每一者可以沿着由时钟信号确定的路径连接到地极GND。
在一些情况下,第一输出端子OUT1可以通过第一负载电阻器R1连接到第一输入端子IN1。第一输出端子OUT1可以通过第一开关单元SWU1、电容器单元CU和第二开关单元SWU2连接到地极GND。第二输出端子OUT2可以通过第二负载电阻器R2连接到第二输入端子IN2。第二输出端子OUT2可以通过第一开关单元SWU1、电容器单元CU和第二开关单元SWU2连接到地极GND。第一输出端子OUT1和第二输出端子OUT2可以对应于I路输出端子。
在一些实施例中,第三输入端子IN3和第四输入端子IN4可以对应于Q路输入端子。第三输入端子IN3的输入信号和第四输入端子IN4的输入信号可以具有相反的相位。第三输入端子IN3可以通过串联连接的第三负载电阻器R3、第三开关单元SWU3、电容器单元CU和第四开关单元SWU4连接到地极GND。第四输入端子IN4可以通过串联连接的第四负载电阻器R4、第三开关单元SWU3、电容器单元CU和第四开关单元SWU4连接到地极GND。第三输入端子IN3和第四输入端子IN4中的每一者可以通过第一路径PTH1、第二路径PTH2、第三路径PTH3和第四路径PTH4连接到地极GND。
在一些情况下,第三开关单元SWU3可以包括第三-第一开关元件SW31、第三-第二开关元件SW32、第三-第三开关元件SW33和第三-第四开关元件SW34。第四开关单元SWU4可以包括第四-第一开关元件SW41、第四-第二开关元件SW42、第四-第三开关元件SW43和第四-第四开关元件SW44。例如,第三开关单元SWU3和第四开关单元SWU4的开关元件中的每一个可以是晶体管,但是本公开不限于此。第三开关单元SWU3和第四开关单元SWU4中的每一者的一个开关元件的接通电阻可以等于1欧姆至10千欧姆。因此,第三开关单元SWU3和第四开关单元SWU4的接通电阻的大小可以不影响频率特性。
在一些示例中,第三输入端子IN3可以通过第三负载电阻器R3、第三-第二开关元件SW32、第一电容器C1和第四-第二开关元件SW42连接到地极GND。第三-第二开关元件SW32和第四-第二开关元件SW42可以基于具有第二相位的第二时钟信号P2而导通,以将第一路径PTH1连通。第二相位和第一相位可以具有90度的差。例如,第二相位从第一相位延迟90度。
在一些实施例中,第四输入端子IN4可以通过第四负载电阻器R4、第三-第四开关元件SW34、第一电容器C1和第四-第四开关元件SW44连接到地极GND。第三-第四开关元件SW34和第四-第四开关元件SW44可以基于具有第四相位的第四时钟信号P4而导通,以将第一路径PTH1连通。第四相位可以与第二相位相反。例如,第四相位从第二相位延迟180度。
第三输入端子IN3可以通过第三负载电阻器R3、第三-第三开关元件SW33、第二电容器C2和第四-第三开关元件SW43连接到地极GND。第三-第三开关元件SW33和第四-第三开关元件SW43可以基于具有第三相位的第三时钟信号P3而导通,以将第二路径PTH2连通。第三相位和第二相位可以具有90度的差。例如,第三相位从第二相位延迟90度。
在一些情况下,第四输入端子IN4可以通过第四负载电阻器R4、第三-第一开关元件SW31、第二电容器C2和第四-第一开关元件SW41连接到地极GND。第三-第一开关元件SW31和第四-第一开关元件SW41可以基于具有第一相位的第一时钟信号P1而导通,以将第二路径PTH2连通。第一相位可以与第三相位相反。
在一些示例中,第三输入端子IN3可以通过第三负载电阻器R3、第三-第四开关元件SW34、第三电容器C3和第四-第四开关元件SW44连接到地极GND。第三-第四开关元件SW34和第四-第四开关元件SW44可以基于具有第四相位的第四时钟信号P4而导通,以将第三路径PTH3连通。第四相位和第三相位可以具有90度的差。例如,第四相位从第三相位延迟90度。
第四输入端子IN4可以通过第四负载电阻器R4、第三-第二开关元件SW32、第三电容器C3和第四-第二开关元件SW42连接到地极GND。第三-第二开关元件SW32和第四-第二开关元件SW42可以基于具有第二相位的第二时钟信号P2而导通,以将第三路径PTH3连通。第二相位可以与第四相位相反。
在一些实施例中,第三输入端子IN3可以通过第三负载电阻器R3、第三-第一开关元件SW31、第四电容器C4和第四-第一开关元件SW41连接到地极GND。第三-第一开关元件SW31和第四-第一开关元件SW41可以基于具有第一相位的时钟信号而导通,以将第四路径PTH4连通。
第四输入端子IN4可以通过第四负载电阻器R4、第三-第三开关元件SW33、第四电容器C4和第四-第三开关元件SW43连接到地极GND。第三-第三开关元件SW33和第四-第三开关元件SW43可以基于具有第三相位的时钟信号而导通,以将第四路径PTH4连通。
在一些情况下,第三开关单元SWU3和第四开关单元SWU4可以基于分别具有第一相位至第四相位的第一时钟信号P1、第二时钟信号P2、第三时钟信号P3和第四时钟信号P4将第一路径PTH1、第二路径PTH2、第三路径PTH3和第四路径PTH4连通。因此,第三输入端子IN3和第四输入端子IN4中的每一者可以沿着由时钟信号确定的路径连接到地极GND。
第三输出端子OUT3可以通过第三负载电阻器R3连接到第三输入端子IN3。第三输出端子OUT3可以通过第三开关单元SWU3、电容器单元CU和第四开关单元SWU4连接到地极GND。第四输出端子OUT4可以通过第四负载电阻器R4连接到第四输入端子IN4。第四输出端子OUT4可以通过第三开关单元SWU3、电容器单元CU和第四开关单元SWU4连接到地极GND。第三输出端子OUT3和第四输出端子OUT4可以对应于Q路输出端子。
在一些示例中,施加到第一输入端子IN1、第二输入端子IN2、第三输入端子IN3和第四输入端子IN4的频率信号的相位可以彼此不同。第一开关单元SWU1、第二开关单元SWU2、第三开关单元SWU3和第四开关单元SWU4的开关元件可以接收具有不同相位的时钟信号,并且连接到第一路径PTH1、第二路径PTH2、第三路径PTH3和第四路径PTH4。
第一电容器C1、第二电容器C2、第三电容器C3和第四电容器C4中的每一者可以具有0.5pF的电容。如图9中所示,图7的复数带通滤波器500可以使第一谐波分量通过,同时有效地去除第三谐波分量和第五谐波分量。复数带通滤波器500可以去除高于或等于第七谐波分量、第九谐波分量和第十一谐波分量的高阶谐波分量(例如,并且实现高的品质因子,从而改善灵敏度和选择性)。例如,第一谐波分量的中心频率可以是增益为4dB的400kHz。例如,第三谐波分量的中心频率可以是增益为-15dB的-1.2MHz。例如,第五谐波分量的中心频率可以是增益为-22dB的2MHz。因此,图7的复数带通滤波器500可以比稍后将描述的图10的复数带通滤波器500更有效地去除噪声谐波分量。复数带通滤波器500可以不包括用于频移的OTA,并且可以使用开关元件、负载电阻器和电容器来实现复数陷波滤波器。由于复数带通滤波器500不包括OTA,因此复数带通滤波器500可以以低的功耗以相对小的面积实现。复数带通滤波器500可以解决DC偏移问题,并且可以不需要附加的用于减轻频率特性的变化的调谐电路。
图10是示出根据另一实施例的复数带通滤波器的电路图,图11是示出施加到图10的复数带通滤波器的时钟信号的时序图,并且图12是示出图10的复数带通滤波器的输出的曲线图。
参照图10至图12,复数带通滤波器500可以包括第一路径PTH1、第二路径PTH2、第三路径PTH3、第四路径PTH4、第五路径PTH5、第六路径PTH6、第七路径PTH7和第八路径PTH8。复数带通滤波器500可以通过其相位顺序地延迟的第一时钟信号P1、第二时钟信号P2、第三时钟信号P3、第四时钟信号P4、第五时钟信号P5、第六时钟信号P6、第七时钟信号P7和第八时钟信号P8来顺序地操作第一路径PTH1、第二路径PTH2、第三路径PTH3、第四路径PTH4、第五路径PTH5、第六路径PTH6、第七路径PTH7和第八路径PTH8。第一时钟信号P1可以具有第一相位,并且第二时钟信号P2可以具有第二相位。第三时钟信号P3可以具有第三相位,并且第四时钟信号P4可以具有第四相位。第五时钟信号P5可以具有第五相位,并且第六时钟信号P6可以具有第六相位。第七时钟信号P7可以具有第七相位,并且第八时钟信号P8可以具有第八相位。在图10至图12中,第二相位和第一相位可以具有45度的差。第一时钟信号P1、第二时钟信号P2、第三时钟信号P3、第四时钟信号P4、第五时钟信号P5、第六时钟信号P6、第七时钟信号P7和第八时钟信号P8可以具有相同的脉冲宽度TS,但是本公开不限于此。
复数带通滤波器500可以包括第一输入端子IN1、第二输入端子IN2、第三输入端子IN3和第四输入端子IN4、第一负载电阻器R1、第二负载电阻器R2、第三负载电阻器R3和第四负载电阻器R4、第一开关单元SWU1、电容器单元CU、第二开关单元SWU2、第三开关单元SWU3、第四开关单元SWU4以及第一输出端子OUT1、第二输出端子OUT2、第三输出端子OUT3和第四输出端子OUT4。
在一些示例中,第一输入端子IN1和第二输入端子IN2可以对应于I路输入端子。第一输入端子IN1的输入信号和第二输入端子IN2的输入信号可以具有相反的相位。第一输入端子IN1可以通过串联连接的第一负载电阻器R1、第一开关单元SWU1、电容器单元CU和第二开关单元SWU2连接到地极GND。第二输入端子IN2可以通过串联连接的第二负载电阻器R2、第一开关单元SWU1、电容器单元CU和第二开关单元SWU2连接到地极GND。第一输入端子IN1和第二输入端子IN2中的每一者可以通过第一路径PTH1、第二路径PTH2、第三路径PTH3、第四路径PTH4、第五路径PTH5、第六路径PTH6、第七路径PTH7和第八路径PTH8连接到地极GND。
第一开关单元SWU1可以包括第一-第一开关元件SW11、第一-第二开关元件SW12、第一-第三开关元件SW13、第一-第四开关元件SW14、第一-第五开关元件SW15、第一-第六开关元件SW16、第一-第七开关元件SW17和第一-第八开关元件SW18。电容器单元CU可以包括第一电容器C1、第二电容器C2、第三电容器C3、第四电容器C4、第五电容器C5、第六电容器C6、第七电容器C7和第八电容器C8。第二开关单元SWU2可以包括第二-第一开关元件SW21、第二-第二开关元件SW22、第二-第三开关元件SW23、第二-第四开关元件SW24、第二-第五开关元件SW25、第二-第六开关元件SW26、第二-第七开关元件SW27和第二-第八开关元件SW28。例如,第一开关单元SWU1和第二开关单元SWU2的开关元件中的每一个可以是晶体管,但是本公开不限于此。第一开关单元SWU1和第二开关单元SWU2中的每一者的一个开关元件的接通电阻可以等于1欧姆至10千欧姆。因此,第一开关单元SWU1和第二开关单元SWU2的接通电阻的大小可以不影响频率特性。
第一输入端子IN1可以通过第一负载电阻器R1、第一-第一开关元件SW11、第一电容器C1和第二-第一开关元件SW21连接到地极GND。第一-第一开关元件SW11和第二-第一开关元件SW21可以基于具有第一相位的第一时钟信号P1而导通,以将第一路径PTH1连通。
在一些情况下,第二输入端子IN2可以通过第二负载电阻器R2、第一-第五开关元件SW15、第一电容器C1和第二-第五开关元件SW25连接到地极GND。第一-第五开关元件SW15和第二-第五开关元件SW25可以基于具有第五相位的第五时钟信号P5而导通,以将第一路径PTH1连通。第五相位可以与第一相位相反。
第一输入端子IN1可以通过第一负载电阻器R1、第一-第二开关元件SW12、第二电容器C2和第二-第二开关元件SW22连接到地极GND。第一开关元件SW12和第二开关元件SW22可以基于具有第二相位的第二时钟信号P2而导通,以将第二路径PTH2连通。第二相位和第一相位可以具有45度的差。第二相位可以从第一相位延迟45度。
第二输入端子IN2可以通过第二负载电阻器R2、第一-第六开关元件SW16、第二电容器C2和第二-第六开关元件SW26连接到地极GND。第一-第六开关元件SW16和第二-第六开关元件SW26可以基于具有第六相位的第六时钟信号P6而导通,以将第二路径PTH2连通。第六相位可以与第二相位相反。在一些示例中,第六相位从第二相位延迟180度。
第一输入端子IN1可以通过第一负载电阻器R1、第一-第三开关元件SW13、第三电容器C3和第二-第三开关元件SW23连接到地极GND。第一-第三开关元件SW13和第二-第三开关元件SW23可以基于具有第三相位的第三时钟信号P3而导通,以将第三路径PTH3连通。第三相位和第二相位可以具有45度的差。在一些示例中,第三相位从第二相位延迟45度。
第二输入端子IN2可以通过第二负载电阻器R2、第一-第七开关元件SW17、第三电容器C3和第二-第七开关元件SW27连接到地极GND。第一-第七开关元件SW17和第二-第七开关元件SW27可以基于具有第七相位的第七时钟信号P7而导通,以将第三路径PTH3连通。第七相位可以与第三相位相反。在一些示例中,第七相位从第三相位延迟180度。
第一输入端子IN1可以通过第一负载电阻器R1、第一-第四开关元件SW14、第四电容器C4和第二-第四开关元件SW24连接到地极GND。第一-第四开关元件SW14和第二-第四开关元件SW24可以基于具有第四相位的第四时钟信号P4而导通,以将第四路径PTH4连通。第四相位和第三相位可以具有45度的差。在一些示例中,第四相位从第三相位延迟45度。
在一些实施例中,第二输入端子IN2可以通过第二负载电阻器R2、第一-第八开关元件SW18、第四电容器C4和第二-第八开关元件SW28连接到地极GND。第一-第八开关元件SW18和第二-第八开关元件SW28可以基于具有第八相位的第八时钟信号P8而导通,以将第四路径PTH4连通。第八相位可以与第四相位相反。在一些示例中,第八相位从第四相位延迟180度。
第一输入端子IN1可以通过第一负载电阻器R1、第一-第五开关元件SW15、第五电容器C5和第二-第五开关元件SW25连接到地极GND。第一-第五开关元件SW15和第二-第五开关元件SW25可以基于具有第五相位的第五时钟信号P5而导通,以将第五路径PTH5连通。第五相位和第四相位可以具有45度的差。在一些示例中,第五相位从第四相位延迟45度。
第二输入端子IN2可以通过第二负载电阻器R2、第一-第一开关元件SW11、第五电容器C5和第二-第一开关元件SW21连接到地极GND。第一-第一开关元件SW11和第二-第一开关元件SW21可以基于具有第一相位的第一时钟信号P1而导通,以将第五路径PTH5连通。
在一些示例中,第一输入端子IN1可以通过第一负载电阻器R1、第一-第六开关元件SW16、第六电容器C6和第二-第六开关元件SW26连接到地极GND。第一-第六开关元件SW16和第二-第六开关元件SW26可以基于具有第六相位的第六时钟信号P6而导通,以将第六路径PTH6连通。第六相位和第五相位可以具有45度的差。在一些示例中,第六相位从第五相位延迟45度。
第二输入端子IN2可以通过第二负载电阻器R2、第一-第二开关元件SW12、第六电容器C6和第二-第二开关元件SW22连接到地极GND。第一-第二开关元件SW12和第二-第二开关元件SW22可以基于具有第二相位的第二时钟信号P2而导通,以将第六路径PTH6连通。
第一输入端子IN1可以通过第一负载电阻器R1、第一-第七开关元件SW17、第七电容器C7和第二-第七开关元件SW27连接到地极GND。第一-第七开关元件SW17和第二-第七开关元件SW27可以基于具有第七相位的第七时钟信号P7而导通,以将第七路径PTH7连通。第七相位和第六相位可以具有45度的差。在一些示例中,第七相位从第六相位延迟45度。
第二输入端子IN2可以通过第二负载电阻器R2、第一-第三开关元件SW13、第七电容器C7和第二-第三开关元件SW23连接到地极GND。第一-第三开关元件SW13和第二-第三开关元件SW23可以基于具有第三相位的第三时钟信号P3而导通,以将第七路径PTH7连通。
在一些情况下,第一输入端子IN1可以通过第一负载电阻器R1、第一-第八开关元件SW18、第八电容器C8和第二-第八开关元件SW28连接到地极GND。第一-第八开关元件SW18和第二-第八开关元件SW28可以基于具有第八相位的第八时钟信号P8而导通,以将第八路径PTH8连通。第八相位和第七相位可以具有45度的差。在一些示例中,第八相位从第七相位延迟45度。
第二输入端子IN2可以通过第二负载电阻器R2、第一-第四开关元件SW14、第八电容器C8和第二-第四开关元件SW24连接到地极GND。第一-第四开关元件SW14和第二-第四开关元件SW24可以基于具有第四相位的第四时钟信号P4而导通,以将第八路径PTH8连通。
第一开关单元SWU1和第二开关单元SWU2可以基于分别具有第一相位至第八相位的第一时钟信号P1、第二时钟信号P2、第三时钟信号P3、第四时钟信号P4、第五时钟信号P5、第六时钟信号P6、第七时钟信号P7和第八时钟信号P8将第一路径PTH1、第二路径PTH2、第三路径PTH3、第四路径PTH4、第五路径PTH5、第六路径PTH6、第七路径PTH7和第八路径PTH8连通。因此,第一输入端子IN1和第二输入端子IN2中的每一者可以沿着由时钟信号确定的路径连接到地极GND。
在一些实施例中,第一输出端子OUT1可以通过第一负载电阻器R1连接到第一输入端子IN1。第一输出端子OUT1可以通过第一开关单元SWU1、电容器单元CU和第二开关单元SWU2连接到地极GND。第二输出端子OUT2可以通过第二负载电阻器R2连接到第二输入端子IN2。第二输出端子OUT2可以通过第一开关单元SWU1、电容器单元CU和第二开关单元SWU2连接到地极GND。第一输出端子OUT1和第二输出端子OUT2可以对应于I路输出端子。
在一些情况下,第三输入端子IN3和第四输入端子IN4可以对应于Q路输入端子。第三输入端子IN3的输入信号和第四输入端子IN4的输入信号可以具有相反的相位。第三输入端子IN3可以通过串联连接的第三负载电阻器R3、第三开关单元SWU3、电容器单元CU和第四开关单元SWU4连接到地极GND。第四输入端子IN4可以通过串联连接的第四负载电阻器R4、第三开关单元SWU3、电容器单元CU和第四开关单元SWU4连接到地极GND。第三输入端子IN3和第四输入端子IN4中的每一者可以通过第一路径PTH1、第二路径PTH2、第三路径PTH3、第四路径PTH4、第五路径PTH5、第六路径PTH6、第七路径PTH7和第八路径PTH8连接到地极GND。
在一些示例中,第三开关单元SWU3可以包括第三-第一开关元件SW31、第三-第二开关元件SW32、第三-第三开关元件SW33、第三-第四开关元件SW34、第三-第五开关元件SW35、第三-第六开关元件SW36、第三-第七开关元件SW37和第三-第八开关元件SW38。第四开关单元SWU4可以包括第四-第一开关元件SW41、第四-第二开关元件SW42、第四-第三开关元件SW43、第四-第四开关元件SW44、第四-第五开关元件SW45、第四-第六开关元件SW46、第四-第七开关元件SW47和第四-第八开关元件SW48。例如,第三开关单元SWU3和第四开关单元SWU4的开关元件中的每一个可以是晶体管,但是本公开不限于此。第三开关单元SWU3和第四开关单元SWU4中的每一者的一个开关元件的接通电阻可以等于1欧姆至10千欧姆。因此,第三开关单元SWU3和第四开关单元SWU4的接通电阻的大小可以不影响频率特性。
第三输入端子IN3可以通过第三负载电阻器R3、第三-第三开关元件SW33、第一电容器C1和第四-第三开关元件SW43连接到地极GND。第三-第三开关元件SW33和第四-第三开关元件SW43可以基于具有第三相位的第三时钟信号P3而导通,以将第一路径PTH1连通。
在一些实施例中,第四输入端子IN4可以通过第四负载电阻器R4、第三-第七开关元件SW37、第一电容器C1和第四-第七开关元件SW47连接到地极GND。第三-第七开关元件SW37和第四-第七开关元件SW47可以基于具有第七相位的第七时钟信号P7而导通,以将第一路径PTH1连通。
第三输入端子IN3可以通过第三负载电阻器R3、第三-第四开关元件SW34、第二电容器C2和第四-第四开关元件SW44连接到地极GND。第三-第四开关元件SW34和第四-第四开关元件SW44可以基于具有第四相位的第四时钟信号P4而导通,以将第二路径PTH2连通。
在一些情况下,第四输入端子IN4可以通过第四负载电阻器R4、第三-第八开关元件SW38、第二电容器C2和第四-第八开关元件SW48连接到地极GND。第三-第八开关元件SW38和第四-第八开关元件SW48可以基于具有第八相位的第八时钟信号P8而导通,以将第二路径PTH2连通。
第三输入端子IN3可以通过第三负载电阻器R3、第三-第五开关元件SW35、第三电容器C3和第四-第五开关元件SW45连接到地极GND。第三-第五开关元件SW35和第四-第五开关元件SW45可以基于具有第五相位的第五时钟信号P5而导通,以将第三路径PTH3连通。
在一些示例中,第四输入端子IN4可以通过第四负载电阻器R4、第三-第一开关元件SW31、第三电容器C3和第四-第一开关元件SW41连接到地极GND。第三-第一开关元件SW31和第四-第一开关元件SW41可以基于具有第一相位的第一时钟信号P1而导通,以将第三路径PTH3连通。
在一些实施例中,第三输入端子IN3可以通过第三负载电阻器R3、第三-第六开关元件SW36、第四电容器C4和第四-第六开关元件SW46连接到地极GND。第三-第六开关元件SW36和第四-第六开关元件SW46可以基于具有第六相位的第六时钟信号P6而导通,以将第四路径PTH4连通。
第四输入端子IN4可以通过第四负载电阻器R4、第三-第二开关元件SW32、第四电容器C4和第四-第二开关元件SW42连接到地极GND。第三-第二开关元件SW32和第四-第二开关元件SW42可以基于具有第二相位的第二时钟信号P2而导通,以将第四路径PTH4连通。
在一些情况下,第三输入端子IN3可以通过第三负载电阻器R3、第三-第七开关元件SW37、第五电容器C5和第四-第七开关元件SW47连接到地极GND。第三-第七开关元件SW37和第四-第七开关元件SW47可以基于具有第七相位的第七时钟信号P7而导通,以将第五路径PTH5连通。
第四输入端子IN4可以通过第四负载电阻器R4、第三-第三开关元件SW33、第五电容器C5和第四-第三开关元件SW43连接到地极GND。第三-第三开关元件SW33和第四-第三开关元件SW43可以基于具有第三相位的第三时钟信号P3而导通,以将第五路径PTH5连通。
在一些示例中,第三输入端子IN3可以通过第三负载电阻器R3、第三-第八开关元件SW38、第六电容器C6和第四-第八开关元件SW48连接到地极GND。第三-第八开关元件SW38和第四-第八开关元件SW48可以基于具有第八相位的第八时钟信号P8而导通,以将第六路径PTH6连通。
在一些示例中,第四输入端子IN4可以通过第四负载电阻器R4、第三-第四开关元件SW34、第六电容器C6和第四-第四开关元件SW44连接到地极GND。第三-第四开关元件SW34和第四-第四开关元件SW44可以基于具有第四相位的第四时钟信号P4而导通,以将第六路径PTH6连通。
第三输入端子IN3可以通过第三负载电阻器R3、第三-第一开关元件SW31、第七电容器C7和第四-第一开关元件SW41连接到地极GND。第三-第一开关元件SW31和第四-第一开关元件SW41可以基于具有第一相位的第一时钟信号P1而导通,以将第七路径PTH7连通。
第四输入端子IN4可以通过第四负载电阻器R4、第三-第五开关元件SW35、第七电容器C7和第四-第五开关元件SW45连接到地极GND。第三-第五开关元件SW35和第四-第五开关元件SW45可以基于具有第五相位的第五时钟信号P5而导通,以将第七路径PTH7连通。
第三输入端子IN3可以通过第三负载电阻器R3、第三-第二开关元件SW32、第八电容器C8和第四-第二开关元件SW42连接到地极GND。第三-第二开关元件SW32和第四-第二开关元件SW42可以基于具有第二相位的第二时钟信号P2而导通,以将第八路径PTH8连通。
第四输入端子IN4可以通过第四负载电阻器R4、第三-第六开关元件SW36、第八电容器C8和第四-第六开关元件SW46连接到地极GND。第三-第六开关元件SW36和第四-第六开关元件SW46可以基于具有第六相位的第六时钟信号P6而导通,以将第八路径PTH8连通。
在一些情况下,第三开关单元SWU3和第四开关单元SWU4可以基于分别具有第一相位至第八相位的第一时钟信号P1、第二时钟信号P2、第三时钟信号P3、第四时钟信号P4、第五时钟信号P5、第六时钟信号P6、第七时钟信号P7和第八时钟信号P8将第一路径PTH1、第二路径PTH2、第三路径PTH3、第四路径PTH4、第五路径PTH5、第六路径PTH6、第七路径PTH7和第八路径PTH8连通。因此,第三输入端子IN3和第四输入端子IN4中的每一者可以沿着由时钟信号确定的路径连接到地极GND。
在一些实施例中,第三输出端子OUT3可以通过第三负载电阻器R3连接到第三输入端子IN3。第三输出端子OUT3可以通过第三开关单元SWU3、电容器单元CU和第四开关单元SWU4连接到地极GND。第四输出端子OUT4可以通过第四负载电阻器R4连接到第四输入端子IN4。第四输出端子OUT4可以通过第三开关单元SWU3、电容器单元CU和第四开关单元SWU4连接到地极GND。第三输出端子OUT3和第四输出端子OUT4可以对应于Q路输出端子。
施加到第一输入端子IN1、第二输入端子IN2、第三输入端子IN3和第四输入端子IN4的频率信号的相位可以彼此不同。第一开关单元SWU1、第二开关单元SWU2、第三开关单元SWU3和第四开关单元SWU4的开关元件可以接收具有不同相位的时钟信号,并且连接到第一路径PTH1、第二路径PTH2、第三路径PTH3和第四路径PTH4。
第一电容器C1、第二电容器C2、第三电容器C3、第四电容器C4、第五电容器C5、第六电容器C6、第七电容器C7和第八电容器C8中的每一者可以具有0.5pF的电容。如图12中所示,图10的复数带通滤波器500可以使第一谐波分量通过。在一些示例中,第一谐波分量的中心频率是增益为5dB的400kHz。在一些示例中,第三谐波分量的中心频率是增益为-1.5dB的-1.2MHz。在一些示例中,第五谐波分量的中心频率是增益为-10dB的2MHz。因此,图10的复数带通滤波器500具有比图7的复数带通滤波器500的品质因子(Q因子)高的品质因子(Q因子),因此能够在宽频带上改善灵敏度和选择性以及保真度。复数带通滤波器500可以不包括用于频移的OTA,并且可以使用开关元件、负载电阻器和电容器来实现复数陷波滤波器。由于复数带通滤波器500不包括OTA,因此复数带通滤波器500可以以低的功耗以相对小的面积实现。复数带通滤波器500可以解决DC偏移问题,并且可以不需要附加的用于来减轻频率特性的变化的调谐电路。

Claims (21)

1.一种带通滤波器,其中,所述带通滤波器包括:
第一输入端子和第二输入端子,所述第一输入端子和所述第二输入端子被配置为接收具有相位差的多个射频信号;
第一负载电阻器,串联连接到所述第一输入端子;
第二负载电阻器,串联连接到所述第二输入端子;
第一开关单元,串联连接到所述第一负载电阻器和所述第二负载电阻器;
电容器单元,串联连接到所述第一开关单元;
第二开关单元,连接在所述电容器单元与地极之间;
第一输出端子,连接在所述第一开关单元与所述第一负载电阻器之间;以及
第二输出端子,连接在所述第一开关单元与所述第二负载电阻器之间。
2.根据权利要求1所述的带通滤波器,其中:
所述第一开关单元和所述第二开关单元基于具有相同的相位的时钟信号而导通,以将所述第一负载电阻器和所述电容器单元串联连接到所述地极,或者将所述第二负载电阻器和所述电容器单元串联连接到所述地极。
3.根据权利要求2所述的带通滤波器,其中:
所述第一开关单元的一个开关元件和所述第二开关单元的一个开关元件基于具有第一相位的时钟信号而导通,并且连接到所述电容器单元的一个电容器;以及
所述第一开关单元的另一开关元件和所述第二开关单元的另一开关元件基于具有所述第一相位的所述时钟信号而导通,并且连接到所述电容器单元的另一电容器。
4.根据权利要求1所述的带通滤波器,其中,所述第一开关单元包括:
至少一个第一-第一开关元件,基于具有第一相位的第一时钟信号而导通;
至少一个第一-第二开关元件,基于具有从所述第一相位延迟的第二相位的第二时钟信号而导通;
至少一个第一-第三开关元件,基于具有从所述第二相位延迟的第三相位的第三时钟信号而导通;以及
至少一个第一-第四开关元件,基于具有从所述第三相位延迟的第四相位的第四时钟信号而导通。
5.根据权利要求4所述的带通滤波器,其中,所述至少一个第一-第一开关元件包括多个第一-第一开关元件,所述至少一个第一-第二开关元件包括多个第一-第二开关元件,所述至少一个第一-第三开关元件包括多个第一-第三开关元件,并且所述至少一个第一-第四开关元件包括多个第一-第四开关元件,并且其中,所述电容器单元包括:
第一电容器,通过所述多个第一-第一开关元件中的一个连接到所述第一负载电阻器,并且所述第一电容器通过所述多个第一-第三开关元件中的一个连接到所述第二负载电阻器;
第二电容器,通过所述多个第一-第二开关元件中的一个连接到所述第一负载电阻器,并且所述第二电容器通过所述多个第一-第四开关元件中的一个连接到所述第二负载电阻器;
第三电容器,通过所述多个第一-第三开关元件中的另一个连接到所述第一负载电阻器,并且所述第三电容器通过所述多个第一-第一开关元件中的另一个连接到所述第二负载电阻器;以及
第四电容器,通过所述多个第一-第四开关元件中的另一个连接到所述第一负载电阻器,并且所述第四电容器通过所述多个第一-第二开关元件中的另一个连接到所述第二负载电阻器。
6.根据权利要求5所述的带通滤波器,其中,所述第二开关单元包括:
至少一个第二-第一开关元件,基于具有所述第一相位的所述第一时钟信号而导通;
至少一个第二-第二开关元件,基于具有从所述第一相位延迟的所述第二相位的所述第二时钟信号而导通;
至少一个第二-第三开关元件,基于具有从所述第二相位延迟的所述第三相位的所述第三时钟信号而导通;以及
至少一个第二-第四开关元件,基于具有从所述第三相位延迟的所述第四相位的所述第四时钟信号而导通。
7.根据权利要求6所述的带通滤波器,其中,所述至少一个第二-第一开关元件包括多个第二-第一开关元件,所述至少一个第二-第二开关元件包括多个第二-第二开关元件,所述至少一个第二-第三开关元件包括多个第二-第三开关元件,并且所述至少一个第二-第四开关元件包括多个第二-第四开关元件,并且其中:
所述第一电容器通过所述多个第二-第一开关元件中的一个或所述多个第二-第三开关元件中的一个连接到所述地极;
所述第二电容器通过所述多个第二-第二开关元件中的一个或所述多个第二-第四开关元件中的一个连接到所述地极;
所述第三电容器通过所述多个第二-第三开关元件中的另一个或所述多个第二-第一开关元件中的另一个连接到所述地极;以及
所述第四电容器通过所述多个第二-第四开关元件中的另一个或所述多个第二-第二开关元件中的另一个连接到所述地极。
8.根据权利要求6所述的带通滤波器,其中,所述带通滤波器还包括:
第三输入端子和第四输入端子,被配置为接收具有与所述第一输入端子和所述第二输入端子的所述射频信号的相位不同的相位的多个射频信号;
第三负载电阻器,连接到所述第三输入端子;
第四负载电阻器,连接到所述第四输入端子;
第三开关单元,连接在所述第三负载电阻器与所述电容器单元之间或连接在所述第四负载电阻器与所述电容器单元之间;
第四开关单元,连接在所述电容器单元与所述地极之间;
第三输出端子,连接在所述第三开关单元与所述第三负载电阻器之间;以及
第四输出端子,连接在所述第三开关单元与所述第四负载电阻器之间。
9.根据权利要求8所述的带通滤波器,其中,所述第三开关单元包括:
至少一个第三-第一开关元件,基于具有所述第一相位的所述第一时钟信号而导通;
至少一个第三-第二开关元件,基于具有从所述第一相位延迟的所述第二相位的所述第二时钟信号而导通;
至少一个第三-第三开关元件,基于具有从所述第二相位延迟的所述第三相位的所述第三时钟信号而导通;以及
至少一个第三-第四开关元件,基于具有从所述第三相位延迟的所述第四相位的所述第四时钟信号而导通。
10.根据权利要求9所述的带通滤波器,其中,所述第四开关单元包括:
至少一个第四-第一开关元件,基于具有所述第一相位的所述第一时钟信号而导通;
至少一个第四-第二开关元件,基于具有从所述第一相位延迟的所述第二相位的所述第二时钟信号而导通;
至少一个第四-第三开关元件,基于具有从所述第二相位延迟的所述第三相位的所述第三时钟信号而导通;以及
至少一个第四-第四开关元件,基于具有从所述第三相位延迟的所述第四相位的所述第四时钟信号而导通。
11.根据权利要求10所述的带通滤波器,其中,所述至少一个第三-第一开关元件包括多个第三-第一开关元件,所述至少一个第三-第二开关元件包括多个第三-第二开关元件,所述至少一个第三-第三开关元件包括多个第三-第三开关元件,所述至少一个第三-第四开关元件包括多个第三-第四开关元件,并且其中:
所述第一电容器通过所述多个第三-第二开关元件中的一个连接到所述第三负载电阻器,并且所述第一电容器通过所述多个第三-第四开关元件中的一个连接到所述第四负载电阻器;
所述第二电容器通过所述多个第三-第三开关元件中的一个连接到所述第三负载电阻器,并且所述第二电容器通过所述多个第三-第一开关元件中的一个连接到所述第四负载电阻器;
所述第三电容器通过所述多个第三-第四开关元件中的另一个连接到所述第三负载电阻器,并且所述第三电容器通过所述多个第三-第二开关元件中的另一个连接到所述第四负载电阻器;以及
所述第四电容器通过所述多个第三-第一开关元件中的另一个连接到所述第三负载电阻器,并且所述第四电容器通过所述多个第三-第三开关元件中的另一个连接到所述第四负载电阻器。
12.根据权利要求10所述的带通滤波器,其中,所述至少一个第四-第一开关元件包括多个第四-第一开关元件,所述至少一个第四-第二开关元件包括多个第四-第二开关元件,所述至少一个第四-第三开关元件包括多个第四-第三开关元件,所述至少一个第四-第四开关元件包括多个第四-第四开关元件,并且其中:
所述第一电容器通过所述多个第四-第二开关元件中的一个或所述多个第四-第四开关元件中的一个连接到所述地极;
所述第二电容器通过所述多个第四-第三开关元件中的一个或所述多个第四-第一开关元件中的一个连接到所述地极;
所述第三电容器通过所述多个第四-第四开关元件中的另一个或所述多个第四-第二开关元件中的另一个连接到所述地极;以及
所述第四电容器通过所述多个第四-第一开关元件中的另一个或所述多个第四-第三开关元件中的另一个连接到所述地极。
13.根据权利要求1所述的带通滤波器,其中,所述第一开关单元包括:
至少一个第一-第一开关元件,基于具有第一相位的第一时钟信号而导通;
至少一个第一-第二开关元件,基于具有从所述第一相位延迟的第二相位的第二时钟信号而导通;
至少一个第一-第三开关元件,基于具有从所述第二相位延迟的第三相位的第三时钟信号而导通;
至少一个第一-第四开关元件,基于具有从所述第三相位延迟的第四相位的第四时钟信号而导通;
至少一个第一-第五开关元件,基于具有从所述第四相位延迟的第五相位的第五时钟信号而导通;
至少一个第一-第六开关元件,基于具有从所述第五相位延迟的第六相位的第六时钟信号而导通;
至少一个第一-第七开关元件,基于具有从所述第六相位延迟的第七相位的第七时钟信号而导通;以及
至少一个第一-第八开关元件,基于具有从所述第七相位延迟的第八相位的第八时钟信号而导通。
14.根据权利要求13所述的带通滤波器,其中,所述至少一个第一-第一开关元件包括多个第一-第一开关元件,所述至少一个第一-第二开关元件包括多个第一-第二开关元件,所述至少一个第一-第三开关元件包括多个第一-第三开关元件,所述至少一个第一-第四开关元件包括多个第一-第四开关元件,所述至少一个第一-第五开关元件包括多个第一-第五开关元件,所述至少一个第一-第六开关元件包括多个第一-第六开关元件,所述至少一个第一-第七开关元件包括多个第一-第七开关元件,所述至少一个第一-第八开关元件包括多个第一-第八开关元件,并且其中,所述电容器单元包括:
第一电容器,通过所述多个第一-第一开关元件中的一个连接到所述第一负载电阻器,并且所述第一电容器通过所述多个第一-第五开关元件中的一个连接到所述第二负载电阻器;
第二电容器,通过所述多个第一-第二开关元件中的一个连接到所述第一负载电阻器,并且所述第二电容器通过所述多个第一-第六开关元件中的一个连接到所述第二负载电阻器;
第三电容器,通过所述多个第一-第三开关元件中的一个连接到所述第一负载电阻器,并且所述第三电容器通过所述多个第一-第七开关元件中的一个连接到所述第二负载电阻器;
第四电容器,通过所述多个第一-第四开关元件中的一个连接到所述第一负载电阻器,并且所述第四电容器通过所述多个第一-第八开关元件中的一个连接到所述第二负载电阻器;
第五电容器,通过所述多个第一-第五开关元件中的另一个连接到所述第一负载电阻器,并且所述第五电容器通过所述多个第一-第一开关元件中的另一个连接到所述第二负载电阻器;
第六电容器,通过所述多个第一-第六开关元件中的另一个连接到所述第一负载电阻器,并且所述第六电容器通过所述多个第一-第二开关元件中的另一个连接到所述第二负载电阻器;
第七电容器,通过所述多个第一-第七开关元件中的另一个连接到所述第一负载电阻器,并且所述第七电容器通过所述多个第一-第三开关元件中的另一个连接到所述第二负载电阻器;以及
第八电容器,通过所述多个第一-第八开关元件中的另一个连接到所述第一负载电阻器,并且所述第八电容器通过所述多个第一-第四开关元件中的另一个连接到所述第二负载电阻器。
15.根据权利要求14所述的带通滤波器,其中,所述第二开关单元包括:
至少一个第二-第一开关元件,基于具有所述第一相位的所述第一时钟信号而导通;
至少一个第二-第二开关元件,基于具有从所述第一相位延迟的所述第二相位的所述第二时钟信号而导通;
至少一个第二-第三开关元件,基于具有从所述第二相位延迟的所述第三相位的所述第三时钟信号而导通;
至少一个第二-第四开关元件,基于具有从所述第三相位延迟的所述第四相位的所述第四时钟信号而导通;
至少一个第二-第五开关元件,基于具有从所述第四相位延迟的所述第五相位的所述第五时钟信号而导通;
至少一个第二-第六开关元件,基于具有从所述第五相位延迟的所述第六相位的所述第六时钟信号而导通;
至少一个第二-第七开关元件,基于具有从所述第六相位延迟的所述第七相位的所述第七时钟信号而导通;以及
至少一个第二-第八开关元件,基于具有从所述第七相位延迟的所述第八相位的所述第八时钟信号而导通。
16.根据权利要求15所述的带通滤波器,其中,所述带通滤波器还包括:
第三输入端子和第四输入端子,被配置为接收具有第二相位差的第二多个射频信号,所述第二相位差不同于所述第一输入端子和所述第二输入端子被配置为接收的所述多个射频信号的所述相位差;
第三负载电阻器,连接到所述第三输入端子;
第四负载电阻器,连接到所述第四输入端子;
第三开关单元,连接在所述第三负载电阻器与所述电容器单元之间或连接在所述第四负载电阻器与所述电容器单元之间;
第四开关单元,连接在所述电容器单元与所述地极之间;
第三输出端子,连接在所述第三开关单元与所述第三负载电阻器之间;以及
第四输出端子,连接在所述第三开关单元与所述第四负载电阻器之间。
17.一种带通滤波器,其中,所述带通滤波器包括:
第一输入端子和第二输入端子,被配置为接收具有相位差的多个射频信号;
第一负载电阻器,串联连接到所述第一输入端子;
第二负载电阻器,串联连接到所述第二输入端子;
第一开关单元,被配置为将所述第一负载电阻器或所述第二负载电阻器连接到多个路径中的每一个;
电容器单元,设置在所述多个路径中的每一个上并且连接到所述第一开关单元;以及
第二开关单元,设置在所述多个路径中的每一个上并且连接在所述电容器单元与地极之间。
18.根据权利要求17所述的带通滤波器,其中,所述带通滤波器还包括:
第一输出端子,连接在所述第一开关单元与所述第一负载电阻器之间;以及
第二输出端子,连接在所述第一开关单元与所述第二负载电阻器之间。
19.根据权利要求17所述的带通滤波器,其中:
所述第一开关单元的设置在所述多个路径之中的一个路径上的开关元件和所述第二开关单元的设置在所述多个路径之中的所述一个路径上的开关元件基于具有相同的相位的时钟信号而导通,以将所述第一负载电阻器和所述电容器单元串联连接到所述地极,或者将所述第二负载电阻器和所述电容器单元串联连接到所述地极。
20.一种触摸驱动器,其中,所述触摸驱动器包括:
第一带通滤波器,被配置为接收射频信号,并且对特定频带进行滤波;
第一混频器,被配置为接收所述第一带通滤波器的输出,并且输出具有第一相位的频率信号和具有第二相位的频率信号,所述第二相位与所述第一相位相反;
第二混频器,被配置为接收所述第一带通滤波器的所述输出,并且输出具有第三相位的频率信号和具有第四相位的频率信号,所述第三相位与所述第一相位不同,所述第四相位与所述第三相位相反;以及
第二带通滤波器,被配置为接收所述第一混频器的输出和所述第二混频器的输出,并且选择和输出正频率分量和负频率分量中的一个频率分量,
其中,所述第二带通滤波器包括:
第一输入端子和第二输入端子,所述第一输入端子和所述第二输入端子被配置为接收具有相位差的多个射频信号;
第一负载电阻器,串联连接到所述第一输入端子;
第二负载电阻器,串联连接到所述第二输入端子;
第一开关单元,串联连接到所述第一负载电阻器和所述第二负载电阻器;
电容器单元,串联连接到所述第一开关单元;
第二开关单元,连接在所述电容器单元与地极之间;
第一输出端子,连接在所述第一开关单元与所述第一负载电阻器之间;以及
第二输出端子,连接在所述第一开关单元与所述第二负载电阻器之间。
21.一种带通滤波的方法,其中,所述方法包括:
使用至少两个输入端子接收多个射频信号;
使用电路选择正频率分量和负频率分量中的一个频率分量,所述电路包括:
至少两个负载电阻器,分别串联连接到所述至少两个输入端子;
第一开关单元,串联连接到所述至少两个负载电阻器;
电容器单元,串联连接到所述第一开关单元;以及
第二开关单元,连接在所述电容器单元与地极之间;以及
使用至少两个输出端子输出所述正频率分量和所述负频率分量中的所选择的所述一个频率分量,所述至少两个输出端子分别连接在所述第一开关单元与所述至少两个负载电阻器之间。
CN202211279562.5A 2021-10-20 2022-10-19 带通滤波器、触摸驱动器和带通滤波的方法 Pending CN115996041A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020210140003A KR20230056819A (ko) 2021-10-20 2021-10-20 복합 밴드 패스 필터 및 이를 포함하는 터치 드라이버
KR10-2021-0140003 2021-10-20

Publications (1)

Publication Number Publication Date
CN115996041A true CN115996041A (zh) 2023-04-21

Family

ID=83899876

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211279562.5A Pending CN115996041A (zh) 2021-10-20 2022-10-19 带通滤波器、触摸驱动器和带通滤波的方法

Country Status (4)

Country Link
US (1) US20230121263A1 (zh)
EP (1) EP4178111A3 (zh)
KR (1) KR20230056819A (zh)
CN (1) CN115996041A (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2343693A3 (en) * 1996-08-12 2012-09-12 Tyco Electronics Coroporation Acoustic condition sensor employing a plurality of mutually non-orthogonal waves
US9136815B2 (en) * 2012-06-13 2015-09-15 Nokia Technologies Oy Methods and apparatuses for implementing variable bandwidth RF tracking filters for reconfigurable multi-standard radios
US9407482B2 (en) * 2013-11-11 2016-08-02 Nokia Technologies Oy Tunable RF N-path filter
US10146379B2 (en) * 2015-11-23 2018-12-04 Himax Technologies Limited Touch screen capable of detecting touch pressure and a system of controlling the same
CN113613324A (zh) * 2017-06-30 2021-11-05 转移附加公司 高效节能的超宽带脉冲无线电系统和方法
JP7348172B2 (ja) * 2018-05-02 2023-09-20 ソニーセミコンダクタソリューションズ株式会社 通信装置及び通信方法

Also Published As

Publication number Publication date
EP4178111A2 (en) 2023-05-10
EP4178111A3 (en) 2023-09-06
US20230121263A1 (en) 2023-04-20
KR20230056819A (ko) 2023-04-28

Similar Documents

Publication Publication Date Title
Ghaffari et al. Tunable high-Q N-path band-pass filters: Modeling and verification
CN102624412B (zh) 半导体集成电路及其操作方法
CN108831883B (zh) 用于多模滤波器的电路和方法
Mirzaei et al. A 65 nm CMOS quad-band SAW-less receiver SoC for GSM/GPRS/EDGE
EP1876707B1 (en) Charge domain filter device
US9191127B2 (en) Signal filtering
EP2945292A1 (en) Improved radio receiver
US20140171009A1 (en) Radio Frequency Receiver
US20110170640A1 (en) Sampling circuit and receiver
US9847771B2 (en) Filter circuit in wireless receiver
US7982534B2 (en) Charge domain filter
Garimella et al. Frequency-domain-equalization-based full-duplex receiver with passive-frequency-shifting N-path filters achieving> 53 dB Si suppression across 160 MHz BW
EP4178111A2 (en) Bandpass filter, touch driver including the same, and method of bandpass filtering
US8339215B2 (en) Charge domain filter with controllable transfer functions and transfer function control methods thereof
Zhou et al. A quadrature charge-domain sampling mixer with embedded FIR, IIR, and N-path filters
Hasan et al. Reconfigurable n-path RF front-end filter with improved blocker rejection
CN114389576A (zh) 用于控制和校准可调滤波器的设备和方法
CN103259500A (zh) 一种跟踪滤波电路
CN102624356B (zh) 窄带带通滤波器
CN110971208A (zh) 一种三阶谐波抑制串联n路滤波器及接收机前端
Liu et al. A low power Gm-C complex filter for ZigBee receiver
CN104143966B (zh) 滤波器电路、集成电路、通信模块和通信设备
CN117579035B (zh) 一种带宽可调的片内二阶带通滤波器
Elmaghraby et al. A double bandpass N-path filter for LTE carrier aggregation receivers in 28nm CMOS
Tabakhi et al. Wide tuning range gm-c low-pass filter optimization with 10 MHz cut-off frequency for wireless applications

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication