CN115994048B - 一种芯片、通信方法、系统及存储介质 - Google Patents

一种芯片、通信方法、系统及存储介质 Download PDF

Info

Publication number
CN115994048B
CN115994048B CN202310294660.4A CN202310294660A CN115994048B CN 115994048 B CN115994048 B CN 115994048B CN 202310294660 A CN202310294660 A CN 202310294660A CN 115994048 B CN115994048 B CN 115994048B
Authority
CN
China
Prior art keywords
data
chip
data transmission
target data
protocol
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202310294660.4A
Other languages
English (en)
Other versions
CN115994048A (zh
Inventor
杨龚轶凡
马学韬
闯小明
郑瀚寻
廖炜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhonghao Xinying Hangzhou Technology Co ltd
Original Assignee
Zhonghao Xinying Hangzhou Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhonghao Xinying Hangzhou Technology Co ltd filed Critical Zhonghao Xinying Hangzhou Technology Co ltd
Priority to CN202310294660.4A priority Critical patent/CN115994048B/zh
Publication of CN115994048A publication Critical patent/CN115994048A/zh
Application granted granted Critical
Publication of CN115994048B publication Critical patent/CN115994048B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Communication Control (AREA)

Abstract

本发明公开了一种芯片、通信方法、系统及存储介质,涉及通信技术领域。包括第一处理模块和第一收发模块,其中,第一处理模块用于获取目标数据和无损的数据传输通道;以及根据所述数据传输通道的数量,将所述目标数据拆分为多个数据帧,第一收发模块用于将各个数据帧通过各个数据传输通道发送至第二芯片。本发明在进行数据传输之前,首先获取无损的数据传输通道。并且根据数据传输通道的数量,将数据拆分为多个数据帧。进而通过数据传输通道的数量对数据帧进行传输。当出现数据传输通道损坏时,其无需对发送端和接收端之间的连接线进行更换,节省了换线时间,进而保证了数据传输效率。

Description

一种芯片、通信方法、系统及存储介质
技术领域
本发明涉及通信技术领域,具体为一种芯片、通信方法、系统及存储介质。
背景技术
在现有技术中,介质访问控制层(Medium AccessControl ,MAC)定义了数据帧怎样在介质上进行传输,其主要负责控制与连接物理介质层(Physical Media Dependent,PMD)的端口。在发送数据的时候,介质访问控制协议可以事先判断是否可以发送数据。如果可以发送,将待发送数据加上一些控制信息,以规定的格式,通过发送端物理层端口传输到接收端的物理层端口;在接收数据的时候,介质访问控制层协议首先判断输入的信息是否发生传输错误,若无错误则去掉控制信息,然后发送给更上层(数据链路层),若有错误则丢弃出错包并申请发送端重发。
但是,在目前的数据传输过程中,若出现部分数据传输通道损坏,导致数据包无法发送,则依然会采用原来(损坏的)数据传输通道重发数据。在进行数次重发后,仍然无法解决上述问题时,则只能对发送端的物理层端口与接收端的物理层端口的连接线进行更换。多次重传操作会严重影响数据传输的效率,而进行连接线更换,则需要花费更多时间,更加影响数据传输效率。
发明内容
本发明实施例提供一种芯片、通信方法、系统及存储介质,在进行芯片间数据传输的过程中,发送端芯片提前对无损的数据传输通道进行确认。并且将需要传输的数据拆分成多个数据帧,进而将各个数据帧通过各个数据传输通道传送至接收端芯片。此种数据传输方法,在部分数据传输通道存在损坏时也能够对数据进行传输。为实现上述目的,本发明提供如下技术方案。
第一方面,本发明提出一种芯片,其包括:
第一处理模块,用于获取目标数据和无损的数据传输通道;以及根据所述数据传输通道的数量,将所述目标数据拆分为多个数据帧,所述数据帧的数量为所述数据传输通道的数量的正整数倍;
第一收发模块,用于将各个数据帧通过各个数据传输通道发送至第二芯片,以使所述第二芯片基于接收到的各个数据帧获取所述目标数据;
每个数据传输通道至少发送一个数据帧。
第二方面,本发明还提出另一种芯片,其包括:
第二收发模块,用于接收第一芯片发送的多个数据帧,各个数据帧由所述第一芯片基于目标数据和无损的数据传输通道拆分得到,所述数据帧的数量为所述数据传输通道的数量的正整数倍;
第二处理模块,用于拼接接收到的各个数据帧,得到所述目标数据。
第三方面,本发明提出一种通信方法,应用于第一芯片,所述方法包括:
获取目标数据和无损的数据传输通道;
根据所述数据传输通道的数量,将所述目标数据拆分为多个数据帧,所述数据帧的数量为所述数据传输通道的数量的正整数倍;
将各个数据帧通过各个数据传输通道发送至第二芯片,以使所述第二芯片基于接收到的各个数据帧获取所述目标数据;
每个数据传输通道至少发送一个数据帧。
第四方面,本发明还提出另一种通信方法,应用于第二芯片,所述方法包括:
接收第一芯片发送的多个数据帧,各个数据帧由所述第一芯片基于目标数据和无损的数据传输通道拆分得到,所述数据帧的数量为所述数据传输通道的数量的正整数倍;
拼接接收到的各个数据帧,得到所述目标数据。
第五方面,本发明提出一种通信系统,包括:第一芯片和第二芯片;
所述第一芯片用于获取目标数据和无损的数据传输通道;
以及,根据所述数据传输通道的数量,将所述目标数据拆分为多个数据帧,所述数据帧的数量为所述数据传输通道的数量的正整数倍,每个数据传输通道至少发送一个数据帧;
以及,将各个数据帧通过对应的所述数据传输通道发送至第二芯片;
所述第二芯片用于接收第一芯片发送的各个数据帧,
以及,拼接接收到的各个数据帧,得到所述目标数据。
作为上述技术方案中优选的,所述第一芯片还用于,获取数据传输协议;
以及,根据所述数据传输协议,通过各个数据传输通道发送各个数据帧。
第六方面,本发明还提出一种计算机可读存储介质,所述存储介质中存储有至少一条指令、至少一段程序、代码集或指令集,所述至少一条指令、所述至少一段程序、所述代码集或指令集由处理器加载并处理以实现上述任意一种所述的通信方法。
与现有技术相比,本发明在进行数据传输之前,首先获取无损的数据传输通道。并且根据数据传输通道的数量,将数据拆分为多个数据帧。进而通过数据传输通道的数量对数据帧进行传输。当出现数据传输通道损坏时,其无需对发送端和接收端之间的连接线进行更换,节省了换线时间,进而保证了数据传输效率。同时,通过上述的数据传输方法,其能够最大程度的利用所有的无损的数据传输通道。
附图说明
图1为本发明实施例所提供的通信方法的一种流程示意图;
图2为本发明实施例所提供的无损的数据传输通道示意图;
图3为本发明实施例所提供的目标数据拆分传输示意图;
图4为本发明实施例所提供的通信方法的又一种流程示意图;
图5为本发明实施例所提供的物理层正向连接数据帧传输示意图;
图6为本发明实施例所提供的物理层反向连接数据帧传输示意图;
图7为本发明实施例所提供的通信方法的再一种流程示意图;
图8为本发明实施例所提供的第一芯片的结构示意图;
图9为本发明实施例所提供的第二芯片的结构示意图;
图10为本发明实施例所提供的通信系统的结构示意图;
图11为本发明实施例所提供的一种通信方法的服务器的硬件结构框图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施例作进一步地详细描述。显然,所描述的实施例仅仅是本发明一个实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
此处所称的“实施例”是指可包含于本发明至少一个实现方式中的特定特征、结构或特性。术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含的包括一个或者更多个该特征。而且,术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明实施例能够以除了在这里图示或描述以外的顺序实施。此外,术语“包括”和“具有”/“为”以及他们/其的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元/模块的过程、方法、系统/装置、产品或设备不必限于清楚地列出的那些步骤或单元/模块,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元/模块。
下面介绍本发明提供的一种芯片通信方法的具体实施例。
下面介绍本发明提供的一种芯片间通信方法的示例性流程。图1是本发明实施例提供的一种芯片通信方法的流程示意图,本说明书提供了如实施例或流程图所示的方法或者流程操作步骤,但基于常规或者无创造性的劳动可以包括更多或者更少的操作步骤。实施例中列举的步骤顺序仅仅为众多执行顺序中的一种方式,不代表唯一的执行顺序,在实际执行时,可以按照实施例或者附图所示的方法或者流程顺序执行或者并行执行(例如并行处理器或者多线程处理的环境)。具体的如图1所示,该示例性流程的执行主体可以是市面上任意一种芯片,例如:可以由第一芯片400和第二芯片500交互执行,所述方法包括S101-S105:
S101:第一芯片400获取目标数据和无损的数据传输通道;
具体的,在本发明中目标数据可以是任意需要进行传输的数据,其可以是符号、文字、数字、语音、图像、视频等,也可以是用于进行指令传达的各种信号等,对此不做任何限制。而无损的数据传输通道是指能够进行正常数据传输的数据传输通道。一般的,对于单向数据传输通道来说,其能够进行单向传输,则认为该数据传输通道是能够进行正常数据传输的数据传输通道;对于双向数据传输通道来说,其能够进行双向传输则认为该数据传输通道是能够进行正常数据传输的数据传输通道。当然,在一些特殊情况下,如图2所示,若仅需要第一芯片400向第二芯片500进行数据传输,且第一芯片400和第二芯片500之间为双向数据传输通道,若第一芯片400通过所述数据传输通道能够向第二芯片500传输数据,但是,第二芯片500无法通过所述数据传输通道向第一芯片400传输数据,则也可以认为该数据传输通道是能够进行正常数据传输的数据传输通道。基于此,若第二芯片500也需要向第一芯片400进行数据传输,则认为该数据传输通道为不能够进行正常数据传输的数据传输通道。
S102:第一芯片400根据所述数据传输通道的数量,将所述目标数据拆分为多个数据帧,数据帧的数量为数据传输通道的数量的正整数倍。
在S102步骤中,为了使得本发明方法能够适用于市面上大部分的数据传输协议,数据传输通道的数量可以等于S101步骤中无损的数据传输通道数量,也可以小于无损的数据传输通道数量。即,在进行数据传输时,从多个无损的数据传输通道中选取若干的数据传输通道用作数据传输。或者,基于市面上某一数据传输协议,从无损的数据传输通道中选取若干的数据传输通道用作数据传输。当然,容易理解的是,本实施例的最优选为,选取所有的无损的数据传输通道用作数据传输;此时,数据传输的效率最大,数据传输通道的利用率最高。
在本发明的一个具体的实施例中,如图3所示,第一芯片400和第二芯片500之间具有n个数据传输通道,其中,n可以为大于等于2的正整数。当第一芯片400需要将一个目标数据传输至第二芯片500时,并且假设有x个数据传输通道损坏,无法进行数据传输,则无损的数据传输通道个数为n-x个,其中x为大于等于0的整数。可以从上述n-x个无损的数据传输通道选择z个数据传输通道用作数据传输,其中,z大于等于1且小于等于n-x。
同时,需要清楚的是,受数据传输通道带宽的限制,数据传输通道无法传输数据帧宽度大于数据传输通道带宽的数据帧。因此,当目标数据较大时,则需要在S102步骤中将目标数据拆分为多个数据帧,拆分出数据帧的数量为所述数据传输通道的数量的正整数倍。并且在数据进行传输时,每个数据传输通道至少传输一个数据帧。这样可以使得每个数据传输通道,其传输的数据量大小基本一致,从而能够提升目标数据的传输速度。
具体的,在本发明的一个具体的实施例中,如图3所示。选择z个数据传输通道用作数据传输,其中z可以等于n-x。第一芯片400将目标数据拆分成多个数据帧,拆分出数据帧的数量为所述数据传输通道的数量的m倍,其中,m为大于等于1的正整数。则总共拆分出m*z个数据帧,按照数据帧的拆分顺序将多个数据帧依次排列为数据帧11、数据帧21...数据帧z1、数据帧12、数据帧22...数据帧z2、数据帧1m、数据帧2m...数据帧zm。图3中,通道1即为数据传输通道1,通道2即为数据传输通道2,...,通道n即为数据传输通道n。则,数据传输通道1用于依次传输数据帧11、数据帧12...数据帧1m;数据传输通道2用于依次传输数据帧21、数据帧22...数据帧2m;数据传输通道n用于依次传输数据帧z1、数据帧z2...数据帧zm。即一个数据传输通道用于传输一个完整目标数据拆分出的一个数据帧,且在多个完整目标数据均被拆分为多个数据帧时,该数据传输通道传输不同目标数据的相同序号的数据帧。
需要清楚的是,若数据传输通道的宽度足够大时,则对目标数据进行拆分时,拆分出的数据帧数量优选为数据传输通道数量的1倍。也即,在本发明的实施例中m优选为1。则在后续的传输过程中,每个数据传输通道只需要传输一个数据帧,即可在后续拼接得到所述目标数据,从而节省数据传输的时间。
由上可知,拆分出的多个数据帧的宽度一般是一致的。但是,在其他特殊的情况下,例如:数据传输通道的带宽不同或者传输速率不同,可以将数据帧的宽度拆分成与之相匹配的大小。进而使得,多个数据帧的传输速率基本一致。例如:若数据传输通道1的带宽小于数据传输通道2的带宽,则在S102步骤中拆分数据帧时,可以使得数据帧11的宽度小于数据帧21的宽度,使得数据帧12的宽度小于数据帧22的宽度...使得数据帧1m的宽度小于数据帧2m的宽度。
S103:第一芯片400将各个数据帧通过各个数据传输通道发送至第二芯片500,以使所述第二芯片500基于接收到的各个数据帧获取所述目标数据;每个数据传输通道至少发送一个数据帧。
需要清楚的是,通过上述的方法,当第一芯片400和第二芯片500之间存在n个数据传输通道。其中有x个数据传输通道损坏时,第一芯片400可以选择n个数据传输通道中的n-x个无损的数据传输通道对目标数据进行传输。从而无需对第一芯片400和第二芯片500的物理层端口连接线进行更换,节省时间,进而提升数据传输效率。
S104:第二芯片500接收第一芯片400发送的多个数据帧,各个数据帧由所述第一芯片400基于目标数据和无损的数据传输通道拆分得到,所述数据帧的数量为所述数据传输通道的数量的正整数倍。
S105:第二芯片500拼接接收到的各个数据帧,得到所述目标数据。
在本发明方法的另一个实施例中,如图4所示,
在S103步骤中将各个数据帧通过对应的所述数据传输通道发送至第二芯片400之前,所述方法还包括S301:第一芯片400获取数据传输协议,并且将获取的数据传输协议发送至第二芯片500。以使,第二芯片500能够基于所述数据传输协议,获取数据编号协议。
从S102步骤中可知,由目标数据拆分得到的数据帧具有多个,且能够进行数据传输的通道也具有多个。通过多个数据传输通道传输多个数据帧可以有无数种传输方式。而在本发明方法中数据传输协议包括如何通过多个数据传输通道传输多个数据帧的规则。从而在数据帧的传输过程中,能够通过上述规则有规律的传输多个数据帧。
在S104步骤中接收第一芯片400发送的多个数据帧之前,所述方法还包括,S302:第二芯片500获取所述第一芯片400与所述第二芯片500的物理层端口连接方式,以及所述第一芯片400的数据传输协议。
需要清楚的是,在本发明方法的其他实施例当中,第一芯片400可以无需向第二芯片500发送数据传输协议,以使得第二芯片500获取所述数据传输协议。例如:可以在第二芯片500中预设立第一芯片400的数据传输协议。
需要清楚的是,现有技术中,如图5和图6所示,第一芯片400具有编号为1至n的n个第一物理端口,而第二芯片500具有编号为1至n的n个第二物理端口。使用时,通过一根连接线将n个第一物理端口和n个第二物理端口相连接。假设将一个目标数据拆分成n个数据帧,并且通过n个第一物理端口一一对应的发送上述n个数据帧,通过n个第二物理端口一一对应的接收上述n个数据帧。
如图5所示,若连接线将第一芯片400的物理层端口和第二芯片500的物理层端口正向连接时,则从第一芯片400的1号第一物理端口所传输的数据帧能够被第二芯片500的1号第二物理端口接收到...从第一芯片400的n号第一物理端口所传输的数据帧能够被第二芯片500的n号第二物理端口接收到。第二芯片500接收到多个数据帧后,按照接收到数据帧的第二物理端口的编号依次对多个数据帧进行拼接,从而得到正确的目标数据。
如图6所示,若连接线将第一芯片400的物理层端口和第二芯片500的物理层端口反向连接时,则从第一芯片400的1号第一物理端口所传输的数据帧能够被第二芯片500的n号第二物理端口接收到...从第一芯片400的n号第一物理端口所传输的数据帧能够被第二芯片500的1号第二物理端口接收到。通过上述可知,从第一芯片400的i号第一物理端口所传输的数据帧能够被第二芯片500的n-i+1号第二物理端口接收到,其中,i大于等于1小于等于n。若第二芯片500接收到多个数据帧后,按照接收到数据帧的第二物理端口的编号依次对多个数据帧进行拼接,则无法得到正确的目标数据。
基于上述的原因,本发明方法为了便于使用者能够按照自己需求选择正向连接或者反向连接物理层端口。在S104步骤中接收第一芯片400发送的多个数据帧之前,所述方法还包括,S303:第二芯片500基于所述物理层端口连接方式和所述数据传输协议,获取数据编号协议。也即,根据第一芯片400和第二芯片500的物理层端口连接方式和第一芯片400的数据传输协议,来确定第二芯片500的数据编号协议。
在S103步骤中将各个数据帧通过对应的所述数据传输通道发送至第二芯片400,包括,S304:第一芯片400根据所述数据传输协议,通过各个数据传输通道发送各个数据帧。
进一步的,在S104步骤中接收第一芯片400发送的多个数据帧之后,所述方法还包括,S305:第二芯片500根据所述数据编号协议,对接收到的各个数据帧进行编号。
进一步的,在S105步骤中拼接接收到的各个数据帧包括,S306:第二芯片500基于各个数据帧的编号大小顺序,依次对各个数据帧进行拼接。
进一步的,在本发明方法中,数据传输协议包括:正序传输协议和反序传输协议,而数据编号协议包括:正序数据编号协议和反序数据编号协议。
在本发明方法中,正序传输协议是指按照数据帧拆分顺序与第一物理端口编号呈正比例的关系对多个数据帧进行发送。也即,将拆分序号较小的数据帧通过对应编号较小的第一物理端口进行发送;将拆分序号较大的数据帧通过对应编号较大的第一物理端口进行发送。例如:假设将一个目标数据拆分成为m*n个数据帧,其中,m和n均为大于等于1的正整数。并且第一芯片400具有n个第一物理端口。若采用正序传输协议对m*n个数据帧进行传输时,则将第i个、第2*i个、第3*i个...和第m*i个数据帧按照时序依次通过第一芯片400的第i号第一物理端口发出,其中,i为大于等于1,小于等于n的正整数。
需要清楚的是,由上文可知,在进行数据帧传输时,若有数据传输通道损坏。则第一芯片400中某些第一物理端口无法发送数据帧。此时,可以将所有能够进行数据帧发送的第一物理端口按照与其历史编号呈正比例的关系由小至大进行重新编号。然后,按照正序传输协议将多个数据帧进行正常发送。例如:假设第一芯片400具有6个第一物理端口,其中,第2号、第4号和第5号第一物理端口全部无法传输数据。同时,第一芯片400将目标数据拆分成为了6个数据帧。在发送数据帧前,将第1号第一物理端口重新编号为第1号第一物理端口,将第3号第一物理端口重新编号为第2号第一物理端口,将第6号第一物理端口重新编号为第3号第一物理端口。则将第1个数据帧和第4个数据帧按照时序通过依次新编第1号第一物理端口(即原第1号第一物理端口)进行发送,将第2和第5个数据帧按照时序依次通过新编第2号第一物理端口(即原第3号第一物理端口)进行发送,将第3和第6个数据帧按照时序依次通过新编第3号第一物理端口(即原第6号物理端口)进行发送。
在本发明方法中,反序传输协议是指按照数据帧拆分顺序与第一物理端口编号呈反比例的关系对多个数据帧进行发送。也即,将拆分序号较小的数据帧通过对应编号较大的第一物理端口进行发送,而将拆分序号较大的数据帧通过对应编号较小的第一物理端口进行发送。例如:假设将一个目标数据拆分成为m*n个数据帧,其中,m和n均为大于等于1的正整数。并且第一芯片400具有n个第一物理端口。若采用反序传输协议对m*n个数据帧进行传输时,则将第i个、第2*i个、第3*i个...和第m*i个数据帧按照时序依次通过第一芯片400的第n-i+1号第一物理端口发出,其中,i为大于等于1,小于等于n的正整数。
同时,由上文可知,在进行数据帧传输时,若有数据传输通道损坏。则第一芯片400中某些第一物理端口无法发送数据帧。此时,可以将所有能够进行数据帧发送的第一物理端口按照与其历史编号呈正比例的关系由小至大进行重新编号。然后,按照反序传输协议对多个数据帧进行正常发送。例如:假设第一芯片400具有6个第一物理端口,其中第1号、第2号和第3号第一物理端口全部无法传输数据。同时,第一芯片400将目标数据拆分成为了6个数据帧。在发送数据帧前,将第4号第一物理端口重新编号为第1号第一物理端口,将第5号第一物理端口重新编号为第2号第一物理端口,将第6号第一物理端口重新编号为第3号第一物理端口。则将第1个数据帧和第4个数据帧按照时序依次通过新编第3号第一物理端口(即原第6号第一物理端口)进行发送,则将第2个数据帧和第5个数据帧按照时序依次通过新编第2号第一物理端口(即原第5号第一物理端口)进行发送,则将第3个数据帧和第6个数据帧按照时序依次通过新编第1号第一物理端口(即原第4号第一物理端口)进行发送。
在本发明方法中,正序数据编号协议是指以第二物理端口的编号与数据帧编号呈正比例关系;在同一第二物理端口中,以数据帧的传输时序与数据帧编号呈正比例的关系,对第二物理端口接收到的各个数据帧进行编号。例如:假设将一个目标数据被拆分成为m*n个数据帧,其中,m和n均为大于等于1的正整数。并且第二芯片500具有n个第二物理端口。若采用正序数据编号协议对接收到的m*n个数据帧进行编号时,则将第i号第二物理端口接收到的第1个数据帧编号为i,将第i号第二物理端口接收到的第2个数据帧编号为i+n,将第i号第二物理端口接收到的第3个数据帧编号为i+2n,...,将第i号第二物理端口接收到的第m个数据帧编号为i+(m-1)n,其中,i为大于等于1,小于等于n的正整数。
同时,由上文可知,在进行数据帧传输时,若有数据传输通道损坏。则第二芯片500中某些第二物理端口不会接收到数据帧。此时,可以将用于接收数据帧的第二物理端口按照与其历史编号呈正比例的关系由小至大进行重新编号。然后,按照正序数据编号协议对接收到的各个数据帧进行编号。例如:假设第二芯片500具有6个第二物理端口,其中第2号、第4号和第5号第二物理端口全部无法接收数据。同时,第一芯片400将目标数据拆分成为了6个数据帧。则将第1号第二物理端口重新编号为第1号第二物理端口,将第3号第二物理端口重新编号为第2号第二物理端口,将第6号第二物理端口重新编号为第3号第二物理端口。则将新编第1号第二物理端口(即原第1号第二物理端口)接收到的第1个数据帧和第2个数据帧依次编号为第1号数据帧和第4号数据帧,将新编第2号第二物理端口(即原第3号第二物理端口)接收到的第1个数据帧和第2个数据帧依次编号为第2号数据帧和第5号数据帧,将新编第3号第二物理端口(即原第6号第二物理端口)接收到的第1个数据帧和第2个数据帧依次编号为第3号数据帧和第6号数据帧。
在本发明方法中,反序数据编号协议是指以第二物理端口的编号与数据帧编号呈反比例关系,在同一第二物理端口中,以数据帧的传输时序与数据帧编号呈正比例的关系,对第二物理端口接收到的数据帧进行编号。例如:假设将一个目标数据被拆分成为m*n个数据帧,其中,m和n均为大于等于1的正整数。并且第二芯片500具有n个第二物理端口。若采用反序数据编号协议对接收到的m*n个数据帧进行编号时,则将第i号第二物理端口接收到的第1个数据帧编号为n-i+1,将第i号第二物理端口接收到的第2个数据帧编号为2n-i+1,将第i号第二物理端口接收到的第3个数据帧编号为3n-i+1,...,将第i号第二物理端口接收到的第m个数据帧编号为(m-1)n-i+1,其中,i为大于等于1,小于等于n的正整数。
同时,由上文可知,在进行数据帧传输时,若有数据传输通道损坏。则第二芯片500中某些第二物理端口不会接收到数据帧。此时,可以将用于接收数据帧的第二物理端口按照与其历史编号呈正比例的关系由小至大进行重新编号。然后,按照反序数据编号协议对接收到的各个数据帧进行编号。例如:假设第二芯片500具有6个第二物理端口,其中第4号、第5号和第6号第二物理端口全部未接收数据。同时,第一芯片400将目标数据拆分成为了6个数据帧。则将第1号第二物理端口重新编号为第1号第二物理端口,将第2号第二物理端口重新编号为第2号第二物理端口,将第3号第二物理端口重新编号为第3号第二物理端口。则将新编第1号第二物理端口(即原第1号第二物理端口)接收到的第1个数据帧和第2个数据帧依次编号为第3号数据帧和第6号数据帧,将新编第2号第二物理端口(即原第2号第二物理端口)接收到的第1个数据帧和第2个数据帧依次编号为第2号数据帧和第5号数据帧,将新编第3号第二物理端口(即原第3号第二物理端口)接收到的第1个数据帧和第2个数据帧依次编号为第1号数据帧和第4号数据帧。
通过上文,我们容易联想到的是,对第一物理端口和第二物理端口重新进行编号,并不一定需要具有重新编号这一动作。在本发明方法的其他实施例中,在进行“重新编号”前,获取有效的z个物理端口,其中,z为大于等于1的正整数。默认其中编号最小的物理端口为第1号物理端口,默认其中编号最大的物理端口为第z号物理端口,以此类推。
通过上述可知,在本发明方法的一个具体的实施例中。若所述第一芯片400与所述第二芯片500的物理层端口正向连接,且所述第一芯片400采用正序数据传输协议传输各个数据帧,则所述第二芯片500采用正序数据编号协议,对接收到的各个数据帧进行编号;以及
若所述第一芯片400与所述第二芯片500的物理层端口正向连接,且所述第一芯片400采用反序数据传输协议传输各个数据帧,则所述第二芯片500采用反序数据编号协议,对接收到的各个数据帧进行编号。
若所述第一芯片400与所述第二芯片500的物理层端口反向连接,且所述第一芯片400采用正序数据传输协议传输各个数据帧,则所述第二芯片500采用反序数据编号协议,对接收到的各个数据帧进行编号;以及
若所述第一芯片400与所述第二芯片500的物理层端口反向连接,且所述第一芯片400采用反序数据传输协议传输各个数据帧,则所述第二芯片500采用正序数据编号协议,对接收到的各个数据帧进行编号。
通过上述的发明方法,可以使得第一芯片400与第二芯片500之间的连接方式更加宽容。方便使用者按照自身需求正向或者反向连接第一芯片400与第二芯片500之间的物理层。
需要清楚的是,一般情况下,某一待传输的数据往往由多个目标数据组成。在本发明另一个实施例中,如图7所示。在S101步骤中获取目标数据和无损的数据传输通道之前,该发明方法还包括:
S201:第一芯片400将各个待发送的目标数据根据发送时序存入缓冲区,所述缓冲区由所述第一芯片400预先建立。
S202:第一芯片400根据当前待发送的目标数据的存入时序,对所述目标数据进行编号,获得所述目标数据的数据编号,并将该数据编号存入所述目标数据的控制信号中。
具体的,例如:某一待传输的数据具有n个目标数据,其中,n为大于等于1的正整数。则按照n个目标数据的存入时序,依次编号为第1号目标数据、第2号目标数据、...、第n号目标数据。在发送目标数据时,采用先进先出的原则,即先进入缓冲区的目标数据优先进行发送。同时,也可以采用其他的编号规则对n个目标数据进行编号,本发明方法对目标数据的编号规则不做任何限制。例如:按照n个目标数据的存入时序,依次编号为第n号目标数据、第n-1号目标数据、...、第1号目标数据。
S203:第一芯片400在各个目标数据传输开始前,向所述第二芯片500发送开始信号。
S204:第二芯片500接收所述第一芯片400发送的开始信号,所述第二芯片500基于接收到的目标数据和开始信号,确定所述目标数据是否有误。
具体的,在第二芯片500中按照上述的编号规则,维护一预期接收编号。所述预期接收编号基于上述的编号规则预先生成。例如:若第二芯片500接收到所述第一芯片400发送的开始信号,则第二芯片500接收到位于所述开始信号后的第n个数据,其数据编号默认为按照所述编号规则对第n个数据编号的数据编号,其中,n为大于等于1的正整数。若第二芯片500接收到的第n个数据其控制信号中的数据编号与默认数据编号不一致,则说明数据有误,若第二芯片500接收到的第n个数据其控制信号中的数据编号与默认数据编号一致,则说明数据无误。
为了进一步的说明上述实施例,假设:第一芯片400按照n个目标数据的存入时序,依次编号为第1号目标数据、第2号目标数据、...、第n号目标数据,则当第二芯片500接收到开始信号之后,其接收到的第1个数据则默认为第1号目标数据,接收到的第2个数据则默认为第2号目标数据、...、接收到的第i个数据,则默认为第i号目标数据,其中,n为大于等于1的正整数,i为大于等于1,小于等于n的正整数。若第二芯片500接收到的第i个数据其控制信号中的数据编号不为i,则说明数据有误,若第二芯片500接收到的第i个数据其控制信号中的数据编号为i,则说明数据无误
当第一芯片400在各个目标数据传输结束后,向所述第二芯片500发送结束信号,所述第二芯片500基于接收到结束信号,确定本轮数据接收结束。若开启一轮数据传输,则重复上述S201至S204步骤即可。
在本发明方法的S105步骤中拼接接收到的各个数据帧,得到所述目标数据之后,所述方法还包括,S205:第二芯片500基于接收到的目标数据和开始信号,确定所述目标数据是否有误,确认得到的所述目标数据是否有误;若确认目标数据有误,则停止发送所述目标数据的等待确认信号,并且丢弃所述目标数据和数据编号位于所述目标数据之后的所有数据。
S206:第二芯片500若确认目标数据无误,则向所述第一芯片400发送所述目标数据的等待确认信号。
需要清楚的是,第二芯片500每通过S105步骤拼接得到一个目标数据后。都需要对该目标数据进行确认正确与否。具体的,由于目标数据的控制信号中具有该数据的数据编号。当第二芯片500在接收多个目标数据时,依次按照接收到目标数据时序与第二芯片500中维护的预期接收编号中的数据编号进行对比。若对比正确,则说明当前接收的目标数据无误,若对比错误,则说明当前接收的目标数据有误。例如:第二芯片500接收到的第z个目标数据的数据编号为x,若维护的预期接收编号中接收到第z个目标数据的数据编号也为x,则说明当前接收到的第z个目标数据正确。若维护的预期接收编号中接收到第z个目标数据的数据编号不为x,则说明当前接收到的第z个目标数据不正确。
在本发明方法的S103步骤中将各个数据帧通过各个数据传输通道发送至第二芯片500之后,所述方法还包括,S207:第一芯片400接收等待确认信号,所述等待确认信号由所述第二芯片400基于接收到的目标数据发送。S208:第一芯片400若等待确认信号超时,则重新发送未收到等待确认信号的历史目标数据和数据编号位于所述历史目标数据之后的历史数据;若收到等待确认信号,则释放所述缓冲区中与所述等待确认信号对应的目标数据。
具体的,在本发明方法中,等待确认信号超时方法为,第一芯片400在确认连接正常后开始连续从缓存区中取出目标数据,按目标数据的存入时序向第二芯片500发送。第一芯片400同时维护一超时重传计数器并记录下一等待确认信号收到目标数据的数据编号,在收到第二芯片500回复的数据编号前,每过一个时间周期计数器加一,收到编号后,计数器重置。若计数器值大于设置值,则第一芯片400认为等待超时,进入重传流程,并停止传输下一目标数据。
需要清楚的是,现有技术中,当需要对多个目标数据进行传输时,发送端芯片按照时序先将其中一个目标数据传输至接收端芯片。接收端芯片接收到该目标数据后进行判定是否正确,若正确,则接收端芯片向发送端芯片发送等待确认信号。发送端芯片接收到等待确认信号后,才会发送下一个目标数据。而本发明方法,第一芯片400能够通过数据传输通道按照时序同时传输多个目标数据,第二芯片500按照目标数据的接收次序依次对接收到的目标数据进行确认,并发送等待确认信号。从而增加数据传输通道的利用效率,降低数据传输的延迟。
同时,需要清楚的是,现有技术中,为保证目标数据传输的时序性,需要通过发送端芯片和接收端芯片各形成一缓冲区。发送端芯片需存储已传出但还未被确认收到的目标数据。当出错时,发送端芯片重传出错的目标数据。当出错的目标数据到达接收端芯片时,接收端芯片将重传的目标数据按时序组装入数据流,同时接收端芯片释放所有缓存的目标数据。
而在发送端芯片和接收端芯片之间通信出错概率较小的情况下,接收端芯片处所形成的缓存区长时间闲置,利用率低。同时,接收端芯片需缓存的数据量与发送端芯片和接收端芯片之间通信时长成正比。若通信所需时间较长,则接收端芯片的缓冲区容量需求增大,会导致重传数据到达时,大量数据被瞬间释放,突发性高,对瞬时带宽要求高。若物理介质层向更上层传输速度无法满足瞬时带宽要求,容易产生数据积压。而本发明方法,无需利用第二芯片500建立容量较大的缓冲区。当接收到错误的目标数据时,丢弃数据编号位于所述目标数据之后的所有数据。与现有技术相比,使得第二芯片500不会积压数据,无需在第二芯片500处增加缓存。使得第二芯片500释放数据流更加稳定,更少断流,在两个芯片之间传输带宽相同的情况下,芯片内的传输带宽利用率更高。减少了成本。也保证了数据流传输速度,使得带宽利用率更高。
具体的,在本发明的另一个实施例中,第二芯片500在S207步骤中向所述第一芯片400发送等待确认信号,包括:第二芯片500若需要发送所述目标数据的等待确认信号,则确认是否存在待发送至第一芯片400的候选目标数据;若是,则将所述等待确认信号编入所述候选目标数据的控制信号中,并将包括所述等待确认信号的所述候选目标数据发送至所述第一芯片400;若否,则发送所述等待确认信号至所述第一芯片400。
通过上述的方式发送等待确认信号,可以有效的降低数据传输通道所需要传输目标数据的数量,从而能够提升数据传输通道的利用率,节省数据传输的带宽。
具体的,在本发明的另外一个实施例中,当第二芯片500收到多个目标数据并确认无错后,可以选择回复最后收到的目标数据对应等待确认信号,若收到一出错目标数据,则将出错目标数据前一个等待确认信号发送至第一芯片400。若第一芯片400接收到一等待确认信号就认为位于该等待确认信号之前的所有目标数据都已传输成功。此种方法可以减少第二芯片500向第一芯片400发送等待确认信号的数据量。
在一种具体的实施例中,第一芯片400和第二芯片500可以是双向通信的关系,第一芯片400存在向第二芯片500传输数据的需求,第二芯片500也存在向第一芯片400传输数据的需求。在第二芯片500向第一芯片400传输数据时,也可以采用上述任意一种发明方法。
本发明实施例中的通信方法,在发送端芯片(即本发明实施例中的第一芯片400)进行数据传输时,若有若干个数据传输通道损坏,则利用发送端芯片无损的数据传输通道继续传输数据。其无需更换发送端芯片和接收端芯片(即本发明实施例中的第二芯片500)物理层端口之间的连接线,节省时间,保证了数据传输效率。同时,依据无损的数据传输通道数量,将待传输的目标数据拆分成与之相对应数量级的多个数据帧,使得每个数据传输通道传输的数据量大小一致。使得,能够最大程度的利用所有的无损的数据传输通道,保证数据传输的效率。
同时,本发明方法中的部分实施例,其还能够结合实施例中所披露的数据传输协议和数据编号协议,实现发送端芯片和接收端芯片之间的物理层端口反向连接。实际使用的过程中,使用者可以根据需求选择连接方式,增强适用性。
同时,本发明方法中的部分实施例,其能够通过数据传输通道按照时序同时传输多个目标数据,接收端芯片按照目标数据的接收次序依次对接收到的目标数据进行确认,并发送等待确认信号。从而增加数据传输通道的利用效率,降低数据传输的延迟。使得接收端芯片不会积压数据,无需在接收端芯片处增加缓存。使得接收端芯片释放数据流更加稳定,更少断流,在接收端芯片和发送端芯片传输带宽相同的情况下,芯片内的传输带宽利用率更高。减少了成本。也保证了数据流传输速度,使得带宽利用率更高。
本发明还提出一种芯片。如图8所示,其为本发明提供的一种芯片实施例的结构示意图。其包括:
第一处理模块401,用于获取目标数据和无损的数据传输通道;以及根据所述数据传输通道的数量,将所述目标数据拆分为多个数据帧,所述数据帧的数量为所述数据传输通道的数量的正整数倍;
第一收发模块402,用于将各个数据帧通过各个数据传输通道发送至第二芯片500,以使所述第二芯片500基于接收到的各个数据帧获取所述目标数据;
每个数据传输通道至少发送一个数据帧。
具体的,所述第一处理模块401,还用于获取数据传输协议;以及,根据所述数据传输协议,通过各个数据传输通道发送各个数据帧。
具体的,所述第一处理模块401还用于,建立缓冲区,将各个待发送的目标数据根据发送时序存入所述缓冲区;
以及,根据当前待发送的目标数据的存入时序,对所述目标数据进行编号,得到数据编号,并将该数据编号存入所述目标数据的控制信号中;
具体的,所述第一收发模块402还用于,在各个目标数据传输开始前,向所述第二芯片500发送开始信号,以使所述第二芯片500基于接收到的目标数据和开始信号,确定所述目标数据是否有误。
具体的,所述第一收发模块402还用于,接收等待确认信号,所述等待确认信号由所述第二芯片500基于接收到的目标数据发送;
具体的,所述第一处理模块401还用于,若等待确认信号超时,则重新发送未收到等待确认信号的历史目标数据和数据编号位于所述历史目标数据之后的历史数据;
具体的,所述第一处理模块401还用于,若收到等待确认信号,则释放所述缓冲区中与所述等待确认信号对应的目标数据。
如图9所示,其为本发明提供的另一种芯片实施例的结构示意图,其包括:
第二收发模块502,用于接收第一芯片400发送的多个数据帧,各个数据帧由所述第一芯片400基于目标数据和无损的数据传输通道拆分得到,所述数据帧的数量为所述数据传输通道的数量的正整数倍;
第二处理模块501,用于拼接接收到的各个数据帧,得到所述目标数据。
具体的,所述第二处理模块501还用于,获取所述第一芯片400与所述芯片的物理层端口连接方式,以及所述第一芯片400的数据传输协议;所述物理层端口连接方式包括正向连接和反向连接;所述数据传输协议包括正序数据传输协议和反序数据传输协议;
以及,基于所述物理层端口连接方式和所述数据传输协议,获取数据编号协议;
具体的,所述第二处理模块501还用于,根据所述数据编号协议,对接收到的各个数据帧进行编号;
以及,基于各个数据帧的编号大小顺序,依次对各个数据帧进行拼接。
具体的,所述第二处理模块501还用于,若所述物理层端口正向连接,且所述第一芯片400采用正序数据传输协议传输各个数据帧,则采用正序数据编号协议,对接收到的各个数据帧进行编号;以及
若所述物理层端口正向连接,且所述第一芯片400采用反序数据传输协议传输各个数据帧,则采用反序数据编号协议,对接收到的各个数据帧进行编号。
具体的,所述第二处理模块501还用于,若所述物理层端口反向连接,且所述第一芯片400采用正序数据传输协议传输各个数据帧,则采用反序数据编号协议,对接收到的各个数据帧进行编号;以及
若所述物理层端口反向连接,且所述第一芯片400采用反序数据传输协议传输各个数据帧,则采用正序数据编号协议,对接收到的各个数据帧进行编号。
具体的,所述第二收发模块502还用于,接收所述第一芯片400发送的开始信号,所述开始信号由所述第一芯片400在各个目标数据传输开始前发送;
具体的,所述第二处理模块501还用于,基于接收到的目标数据和开始信号,确定所述目标数据是否有误;
具体的,所述第二收发模块502还用于,若确认目标数据无误,则向所述第一芯片400发送所述目标数据的等待确认信号;以及
若确认目标数据有误,则停止发送所述目标数据的等待确认信号,并且丢弃所述目标数据和数据编号位于所述目标数据之后的所有数据。
具体的,所述第二处理模块501还用于,若所述第二收发模块502需要发送所述等待确认信号,则确认是否存在待发送至第一芯片400的候选目标数据;
若是,则将所述等待确认信号编入所述数据的控制信号中,以便所述第二收发模块502将包括所述等待确认信号的所述候选目标数据发送至所述第一芯片400;
若否,则指示所述第二收发模块502发送所述等待确认信号至所述第一芯片400。
可以理解的是,在一些实施例中,一个芯片可以同时包括第一芯片400和第二芯片500或二者的架构,以便同时具有第一芯片400和第二芯片500的数据收发功能。也即,该芯片同时具有图8和图9中的第一处理模块401、第一收发模块402、第二处理模块501和第二收发模块502。并且,该芯片能够基于上述的模块,单独的执行与上述模块相同的目标数据处理流程。
本发明实施例中的芯片,在芯片进行数据传输时,若有若干个数据传输通道损坏,则利用芯片无损的数据传输通道继续传输数据。其无需更换芯片物理层端口上的连接线,节省时间,保证了数据传输效率。同时,依据无损的数据传输通道数量,将待传输的目标数据拆分成与之相对应数量级的多个数据帧,使得每个数据传输通道传输的数据量大小一致。使得,能够最大程度的利用所有的无损的数据传输通道,保证数据传输的效率。
同时,本发明芯片中的部分实施例,其还能够结合实施例中所披露的数据传输协议和数据编号协议,实现芯片之间的物理层端口反向连接。实际使用的过程中,使用者可以根据需求选择连接方式,增强适用性。
同时,本发明芯片中的部分实施例,其能够通过数据传输通道按照时序同时传输多个目标数据,接收端芯片(即本发明实施例中的第二芯片500)按照目标数据的接收次序依次对接收到的目标数据进行确认,并发送等待确认信号。从而增加数据传输通道的利用效率,降低数据传输的延迟。使得接收端芯片不会积压数据,无需在接收端芯片处增加缓存。使得接收端芯片释放数据流更加稳定,更少断流,在接收端芯片和发送端芯片(即本发明实施例中的第一芯片400)传输带宽相同的情况下,芯片内的传输带宽利用率更高。减少了成本。也保证了数据流传输速度,使得带宽利用率更高。
本发明的系统实施例和方法实施例可以基于相同的构思。
相应地,本发明实施例还提供一种芯片间通信系统600。图10是本发明实施例所提供的一种通信系统的结构示意图。如图10所图示,该通信系统600包括第一芯片400和第二芯片500,所述第一芯片400用于获取目标数据和无损的数据传输通道;
以及,根据所述数据传输通道的数量,将所述目标数据拆分为多个数据帧,所述数据帧的数量为所述数据传输通道的数量的正整数倍,每个数据传输通道至少发送一个数据帧;
以及,将各个数据帧通过对应的所述数据传输通道发送至第二芯片500;
所述第二芯片500用于接收第一芯片400发送的各个数据帧,
以及,拼接接收到的各个数据帧,得到所述目标数据。
具体的,所述第一芯片400还用于,获取数据传输协议;
以及,根据所述数据传输协议,通过各个数据传输通道发送各个数据帧。
具体的,所述第一芯片400还用于,建立缓冲区,将各个待发送的目标数据根据发送时序存入所述缓冲区;
以及,根据当前待发送的目标数据的存入时序,对所述目标数据进行编号,获得所述目标数据的数据编号,并将该数据编号存入所述目标数据的控制信号中;
以及,在各个目标数据传输开始前,向所述第二芯片500发送开始信号,以使所述第二芯片500基于接收到的目标数据和开始信号,确定所述目标数据是否有误。
具体的,所述第一芯片400还用于,接收等待确认信号,所述等待确认信号由所述第二芯片500基于接收到的目标数据发送;
若等待确认信号超时,则重新发送未收到等待确认信号的历史目标数据和数据编号位于所述历史目标数据之后的历史数据;
若收到等待确认信号,则释放所述缓冲区中与所述等待确认信号对应的目标数据。
具体的,所述第二芯片500还用于,获取所述第一芯片400与所述芯片的物理层端口连接方式,以及所述第一芯片400的数据传输协议;所述物理层端口连接方式包括正向连接和反向连接;所述数据传输协议包括正序数据传输协议和反序数据传输协议;
以及,基于所述物理层端口连接方式和所述数据传输协议,获取数据编号协议;
以及,根据所述数据编号协议,对接收到的各个数据帧进行编号;
以及,基于各个数据帧的编号大小顺序,依次对各个数据帧进行拼接。
具体的,所述第二芯片500还用于,若所述第一芯片400与所述芯片的物理层端口正向连接,且所述第一芯片400采用正序数据传输协议传输各个数据帧,则采用正序数据编号协议,对接收到的各个数据帧进行编号;以及
若所述第一芯片400与所述芯片的物理层端口正向连接,且所述第一芯片400采用反序数据传输协议传输各个数据帧,则采用反序数据编号协议,对接收到的各个数据帧进行编号。
具体的,所述第二芯片500还用于,若所述第一芯片400与所述芯片的物理层端口反向连接,且所述第一芯片400采用正序数据传输协议传输各个数据帧,则采用反序数据编号协议,对接收到的各个数据帧进行编号;以及
若所述第一芯片400与所述芯片的物理层端口反向连接,且所述第一芯片400采用反序数据传输协议传输各个数据帧,则采用正序数据编号协议,对接收到的各个数据帧进行编号。
具体的,所述第二芯片500还用于,接收所述第一芯片400发送的开始信号,所述开始信号由所述第一芯片400在各个目标数据传输开始前发送;
以及,基于接收到的目标数据和开始信号,确定所述目标数据是否有误;
若确认目标数据无误,则向所述第一芯片400发送所述目标数据的等待确认信号;以及
若确认目标数据有误,则停止发送所述目标数据的等待确认信号,并且丢弃所述目标数据和数据编号位于所述目标数据之后的所有数据。
具体的,所述第二芯片500还用于,若需要发送所述目标数据的等待确认信号,则确认是否存在待发送至第一芯片400的候选目标数据;
若是,则将所述等待确认信号编入所述候选目标数据的控制信号中,以便所述第二收发模块将包括所述等待确认信号的所述候选目标数据发送至所述第一芯片400;
若否,则发送所述等待确认信号至所述第一芯片400。
本发明实施例中的通信系统,在发送端芯片(即本发明实施例中的第一芯片400)进行数据传输时,若有若干个数据传输通道损坏,则利用发送端芯片无损的数据传输通道继续传输数据。其无需更换发送端芯片和接收端芯片(即本发明实施例中的第二芯片500)物理层端口之间的连接线,节省时间,保证了数据传输效率。同时,依据无损的数据传输通道数量,将待传输的目标数据拆分成与之相对应数量级的多个数据帧,使得每个数据传输通道传输的数据量大小一致。使得,能够最大程度的利用所有的无损的数据传输通道,保证数据传输的效率。
同时,本发明通信系统中的部分实施例,其还能够结合实施例中所披露的数据传输协议和数据编号协议,实现发送端芯片和接收端芯片之间的物理层端口反向连接。实际使用的过程中,使用者可以根据需求选择连接方式,增强适用性。
同时,本发明通信系统中的部分实施例,其能够通过数据传输通道按照时序同时传输多个目标数据,接收端芯片按照目标数据的接收次序依次对接收到的目标数据进行确认,并发送等待确认信号。从而增加数据传输通道的利用效率,降低数据传输的延迟。使得接收端芯片不会积压数据,无需在接收端芯片处增加缓存。使得接收端芯片释放数据流更加稳定,更少断流,在接收端芯片和发送端芯片传输带宽相同的情况下,芯片内的传输带宽利用率更高。减少了成本。也保证了数据流传输速度,使得带宽利用率更高。
本发明的计算机可读存储介质和方法实施例可以基于相同的构思。
具体的,本发明还提出一种计算机可读存储介质,所述存储介质中存储有至少一条指令、至少一段程序、代码集或指令集,所述至少一条指令、所述至少一段程序、所述代码集或指令集由处理器加载并处理以实现上述任意一种所述的通信方法。
本申请实施例所提供的方法实施例可以在计算机终端、服务器或者类似的运算装置中执行。以运行在服务器上为例,图11是本申请实施例提供的芯片通信方法的服务器的硬件结构框图。如图11所示,该服务器700可因配置或性能不同而产生比较大的差异,可以包括一个或一个以上中央处理器(CentralProcessing Units,CPU)701(中央处理器701可以包括但不限于微处理器MCU或可编程逻辑器件FPGA等的处理装置)、用于存储数据的存储器709,一个或一个以上存储应用程序707或数据706的存储介质708(例如一个或一个以上的存储设备)。其中,存储器709和存储介质708可以是短暂存储或持久存储。存储在存储介质708的程序可以包括一个或一个以上模块,每个模块可以包括对服务器中的一系列指令操作。更进一步地,中央处理器701可以设置为与存储介质708通信,在服务器700上执行存储介质708中的一系列指令操作。服务器700还可以包括一个或一个以上电源702,一个或一
个以上有线或无线网络接口703,一个或一个以上输入输出接口704,和/或,一个或一个以上操作系统705,例如WindowsServerTM,Mac OS XTM,UnixTM ,LinuxTM,FreeBSDTM等等。
输入输出接口704可以用于经由一个网络接收或者发送数据。上述的网络具体实例可包括服务器700的通信供应商提供的无线网络。在一个实例中,输入输出接口704包括一个网络适配器(Network Interface Controller,NIC),其可通过基站与其他网络设备相连从而可与互联网进行通讯。在一个实例中,输入输出接口704可以为射频(RadioFrequency,RF)模块,其用于通过无线方式与互联网进行通讯。
本领域普通技术人员可以理解,图11所示的结构仅为示意,其并不对上述电子装置的结构造成限定。例如,服务器700还可包括比图11中所示更多或者更少的组件,或者具有与图11所示不同的配置。
本申请实施提供一种存储介质,存储介质可设置于服务器之中以保存用于实现方法实施例中芯片间通信方法相关的至少一条指令、至少一段程序、代码集或指令集,该至少一条指令、该至少一段程序、该代码集或指令集由该处理器加载并执行以实现上述通信方法。
具体地,在本实施例中,上述存储介质可以位于计算机网络的多个网络服务器中的至少一个网络服务器。可选地,在本实施例中,上述存储介质可以包括但不限于包括:U盘、只读存储器(ROM,Read-only Memory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
在本发明中,除非另有明确的规定和限定,术语“相连”、“连接”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的相连或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
需要说明的是:上述本申请实施例的先后顺序仅仅为了描述,不代表实施例的优劣,且上述本说明书对特定的实施例进行了描述,其他实施例也在所附权利要求书的范围内。在一些情况下,在权利要求书中记载的动作或者步骤可以按照不同的实施例中的顺序来执行并且能够实现预期的结果。另外,在附图中描绘的过程不一定要求示出特定顺序或者而连接顺序才能够实现期望的结果,在某些实施方式中,多任务并行处理也是可以的或者可能是有利的。
本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的均为与其他实施例的不同之处。尤其,对于装置/系统的实施例而言,由于其基于相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
以上是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也视为本发明的保护范围。
尽管已经示出和描述了本发明的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本发明的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本发明的范围由所附权利要求及其等同物限定。

Claims (18)

1.一种芯片,其特征在于,其为第一芯片,包括:
第一处理模块,用于获取目标数据和无损的数据传输通道;以及根据所述数据传输通道的数量,将所述目标数据拆分为多个数据帧,所述数据帧的数量为所述数据传输通道的数量的正整数倍;
第一收发模块,用于将各个数据帧通过各个数据传输通道发送至第二芯片,以使所述第二芯片基于接收到的各个数据帧获取所述目标数据;
每个数据传输通道至少发送一个数据帧;
所述第一处理模块,还用于获取数据传输协议;
以及,根据所述数据传输协议,通过各个数据传输通道发送各个数据帧;以使所述第二芯片基于所述第一芯片与所述第二芯片的物理层端口连接方式和所述数据传输协议,获取数据编号协议;以及,根据所述数据编号协议,对接收到的各个数据帧进行编号;以及,基于各个数据帧的编号大小顺序,依次对各个数据帧进行拼接;
所述物理层端口连接方式包括正向连接和反向连接;所述数据传输协议包括正序数据传输协议和反序数据传输协议;
所述第二芯片基于所述第一芯片与所述第二芯片的物理层端口连接方式和所述数据传输协议,获取数据编号协议,包括:若所述物理层端口正向连接,且所述第一芯片采用正序数据传输协议传输各个数据帧,则采用正序数据编号协议,对接收到的各个数据帧进行编号;以及,
若所述物理层端口正向连接,且所述第一芯片采用反序数据传输协议传输各个数据帧,则采用反序数据编号协议,对接收到的各个数据帧进行编号;以及,
若所述物理层端口反向连接,且所述第一芯片采用正序数据传输协议传输各个数据帧,则采用反序数据编号协议,对接收到的各个数据帧进行编号;以及,
若所述物理层端口反向连接,且所述第一芯片采用反序数据传输协议传输各个数据帧,则采用正序数据编号协议,对接收到的各个数据帧进行编号。
2.根据权利要求1所述的芯片,其特征在于,
所述第一处理模块还用于,建立缓冲区,将各个待发送的目标数据根据发送时序存入所述缓冲区;
以及,根据当前待发送的目标数据的存入时序,对所述目标数据进行编号,得到数据编号,并将该数据编号存入所述目标数据的控制信号中;
所述第一收发模块还用于,在各个目标数据传输开始前,向所述第二芯片发送开始信号,以使所述第二芯片基于接收到的目标数据和开始信号,确定所述目标数据是否有误。
3.根据权利要求2所述的芯片,其特征在于,
所述第一收发模块还用于,接收等待确认信号,所述等待确认信号由所述第二芯片基于接收到的目标数据发送;
所述第一处理模块还用于,若等待确认信号超时,则重新发送未收到等待确认信号的历史目标数据和数据编号位于所述历史目标数据之后的历史数据;
所述第一处理模块还用于,若收到等待确认信号,则释放所述缓冲区中与所述等待确认信号对应的目标数据。
4.一种芯片,其特征在于,其为第二芯片,包括:
第二收发模块,用于接收第一芯片发送的多个数据帧,各个数据帧由所述第一芯片基于目标数据和无损的数据传输通道拆分得到,所述数据帧的数量为所述数据传输通道的数量的正整数倍;
第二处理模块,用于拼接接收到的各个数据帧,得到所述目标数据;
所述第二处理模块还用于,获取所述第一芯片与所述第二芯片的物理层端口连接方式,以及所述第一芯片的数据传输协议;
以及,基于所述物理层端口连接方式和所述数据传输协议,获取数据编号协议;
以及,根据所述数据编号协议,对接收到的各个数据帧进行编号;
以及,基于各个数据帧的编号大小顺序,依次对各个数据帧进行拼接;
所述物理层端口连接方式包括正向连接和反向连接;所述数据传输协议包括正序数据传输协议和反序数据传输协议;
所述物理层端口连接方式包括正向连接和反向连接;所述数据传输协议包括正序数据传输协议和反序数据传输协议;
所述第二处理模块还用于,若所述物理层端口正向连接,且所述第一芯片采用正序数据传输协议传输各个数据帧,则采用正序数据编号协议,对接收到的各个数据帧进行编号;以及
若所述物理层端口正向连接,且所述第一芯片采用反序数据传输协议传输各个数据帧,则采用反序数据编号协议,对接收到的各个数据帧进行编号;
所述第二处理模块还用于,若所述物理层端口反向连接,且所述第一芯片采用正序数据传输协议传输各个数据帧,则采用反序数据编号协议,对接收到的各个数据帧进行编号;以及
若所述物理层端口反向连接,且所述第一芯片采用反序数据传输协议传输各个数据帧,则采用正序数据编号协议,对接收到的各个数据帧进行编号。
5.根据权利要求4所述的芯片,其特征在于,
所述第二收发模块还用于,接收所述第一芯片发送的开始信号,所述开始信号由所述第一芯片在各个目标数据传输开始前发送;
所述第二处理模块还用于,基于接收到的目标数据和开始信号,确定所述目标数据是否有误;
所述第二收发模块还用于,若确认目标数据无误,则向所述第一芯片发送所述目标数据的等待确认信号;以及
若确认目标数据有误,则停止发送所述目标数据的等待确认信号,并且丢弃所述目标数据和数据编号位于所述目标数据之后的所有数据。
6.根据权利要求5所述的芯片,其特征在于,
所述第二处理模块还用于,若所述第二收发模块需要发送所述等待确认信号,则确认是否存在待发送至第一芯片的候选目标数据;
若是,则将所述等待确认信号编入所述数据的控制信号中,以便所述第二收发模块将包括所述等待确认信号的所述候选目标数据发送至所述第一芯片;
若否,则指示所述第二收发模块发送所述等待确认信号至所述第一芯片。
7.一种通信方法,应用于第一芯片,其特征在于,所述方法包括:
获取目标数据和无损的数据传输通道;
根据所述数据传输通道的数量,将所述目标数据拆分为多个数据帧,所述数据帧的数量为所述数据传输通道的数量的正整数倍;
将各个数据帧通过各个数据传输通道发送至第二芯片,以使所述第二芯片基于接收到的各个数据帧获取所述目标数据;
每个数据传输通道至少发送一个数据帧;
所述将各个数据帧通过对应的所述数据传输通道发送至第二芯片之前,所述方法还包括:
获取数据传输协议;
所述将各个数据帧通过各个数据传输通道发送至第二芯片包括:根据所述数据传输协议,通过各个数据传输通道发送各个数据帧,以使所述第二芯片基于所述第一芯片与所述第二芯片的物理层端口连接方式和所述数据传输协议,获取数据编号协议;以及,根据所述数据编号协议,对接收到的各个数据帧进行编号;以及,基于各个数据帧的编号大小顺序,依次对各个数据帧进行拼接;
所述物理层端口连接方式包括正向连接和反向连接;所述数据传输协议包括正序数据传输协议和反序数据传输协议;
所述第二芯片基于所述第一芯片与所述第二芯片的物理层端口连接方式和所述数据传输协议,获取数据编号协议,包括:若所述物理层端口正向连接,且所述第一芯片采用正序数据传输协议传输各个数据帧,则采用正序数据编号协议,对接收到的各个数据帧进行编号;以及,
若所述物理层端口正向连接,且所述第一芯片采用反序数据传输协议传输各个数据帧,则采用反序数据编号协议,对接收到的各个数据帧进行编号;以及,
若所述物理层端口反向连接,且所述第一芯片采用正序数据传输协议传输各个数据帧,则采用反序数据编号协议,对接收到的各个数据帧进行编号;以及,
若所述物理层端口反向连接,且所述第一芯片采用反序数据传输协议传输各个数据帧,则采用正序数据编号协议,对接收到的各个数据帧进行编号。
8.根据权利要求7所述的通信方法,其特征在于,所述获取目标数据和无损的数据传输通道之前,所述方法还包括:
将各个待发送的目标数据根据发送时序存入缓冲区,所述缓冲区由所述第一芯片预先建立;
根据当前待发送的目标数据的存入时序,对所述目标数据进行编号,获得所述目标数据的数据编号,并将该数据编号存入所述目标数据的控制信号中;
在各个目标数据传输开始前,向所述第二芯片发送开始信号,以使所述第二芯片基于接收到的目标数据和开始信号,确定所述目标数据是否有误。
9.根据权利要求8所述的通信方法,其特征在于,所述将各个数据帧通过各个数据传输通道发送至第二芯片之后,所述方法还包括:
接收等待确认信号,所述等待确认信号由所述第二芯片基于接收到的目标数据发送;
若等待确认信号超时,则重新发送未收到等待确认信号的历史目标数据和数据编号位于所述历史目标数据之后的历史数据;
若收到等待确认信号,则释放所述缓冲区中与所述等待确认信号对应的目标数据。
10.一种通信方法,应用于第二芯片,其特征在于,所述方法包括:
接收第一芯片发送的多个数据帧,各个数据帧由所述第一芯片基于目标数据和无损的数据传输通道拆分得到,所述数据帧的数量为所述数据传输通道的数量的正整数倍;
拼接接收到的各个数据帧,得到所述目标数据;
所述拼接接收到的各个数据帧之前,所述方法还包括:
获取所述第一芯片与所述第二芯片的物理层端口连接方式,以及所述第一芯片的数据传输协议;
基于所述物理层端口连接方式和所述数据传输协议,获取数据编号协议;
根据所述数据编号协议,对接收到的各个数据帧进行编号;
所述拼接接收到的各个数据帧,包括:
基于各个数据帧的编号大小顺序,依次对各个数据帧进行拼接;
所述物理层端口连接方式包括正向连接和反向连接;所述数据传输协议包括正序数据传输协议和反序数据传输协议;
所述基于所述物理层端口连接方式和所述的数据传输协议,获取数据编号协议,包括:
若所述第一芯片与所述第二芯片的物理层端口正向连接,且所述第一芯片采用正序数据传输协议传输各个数据帧,则采用正序数据编号协议,对接收到的各个数据帧进行编号;以及
若所述第一芯片与所述第二芯片的物理层端口正向连接,且所述第一芯片采用反序数据传输协议传输各个数据帧,则采用反序数据编号协议,对接收到的各个数据帧进行编号;
若所述第一芯片与所述第二芯片的物理层端口反向连接,且所述第一芯片采用正序数据传输协议传输各个数据帧,则采用反序数据编号协议,对接收到的各个数据帧进行编号;以及
若所述第一芯片与所述第二芯片的物理层端口反向连接,且所述第一芯片采用反序数据传输协议传输各个数据帧,则采用正序数据编号协议,对接收到的各个数据帧进行编号。
11.根据权利要求10所述的通信方法,其特征在于,所述接收第一芯片发送的数据帧之前,所述方法还包括:
接收所述第一芯片发送的开始信号,所述开始信号由所述第一芯片在各个目标数据传输开始前发送;
所述拼接接收到的各个数据帧,得到所述目标数据之后,所述方法还包括:
基于接收到的目标数据和开始信号,确定所述目标数据是否有误;
若确认目标数据无误,则向所述第一芯片发送所述目标数据的等待确认信号;以及
若确认目标数据有误,则停止发送所述目标数据的等待确认信号,并且丢弃所述目标数据和数据编号位于所述目标数据之后的所有数据。
12.根据权利要求11所述的通信方法,其特征在于,所述向所述第一芯片发送等待确认信号,包括:
若需要发送所述目标数据的等待确认信号,则确认是否存在待发送至第一芯片的候选目标数据;
若是,则将所述等待确认信号编入所述候选目标数据的控制信号中,并将包括所述等待确认信号的所述候选目标数据发送至所述第一芯片;
若否,则发送所述等待确认信号至所述第一芯片。
13.一种通信系统,其特征在于,包括:第一芯片和第二芯片;
所述第一芯片用于获取目标数据和无损的数据传输通道;
以及,根据所述数据传输通道的数量,将所述目标数据拆分为多个数据帧,所述数据帧的数量为所述数据传输通道的数量的正整数倍,每个数据传输通道至少发送一个数据帧;
以及,将各个数据帧通过对应的所述数据传输通道发送至第二芯片;
所述第二芯片用于接收第一芯片发送的各个数据帧,
以及,拼接接收到的各个数据帧,得到所述目标数据;
所述第一芯片还用于,获取数据传输协议;
以及,根据所述数据传输协议,通过各个数据传输通道发送各个数据帧;
所述第二芯片还用于,获取所述第一芯片与所述第二芯片的物理层端口连接方式,以及所述第一芯片的数据传输协议;
所述物理层端口连接方式包括正向连接和反向连接;所述数据传输协议包括正序数据传输协议和反序数据传输协议;
以及,基于所述物理层端口连接方式和所述数据传输协议,获取数据编号协议;
若所述物理层端口正向连接,且所述第一芯片采用正序数据传输协议传输各个数据帧,则采用正序数据编号协议,对接收到的各个数据帧进行编号;以及,
若所述物理层端口正向连接,且所述第一芯片采用反序数据传输协议传输各个数据帧,则采用反序数据编号协议,对接收到的各个数据帧进行编号;以及,
若所述物理层端口反向连接,且所述第一芯片采用正序数据传输协议传输各个数据帧,则采用反序数据编号协议,对接收到的各个数据帧进行编号;以及,
若所述物理层端口反向连接,且所述第一芯片采用反序数据传输协议传输各个数据帧,则采用正序数据编号协议,对接收到的各个数据帧进行编号;
以及,根据所述数据编号协议,对接收到的各个数据帧进行编号;
以及,基于各个数据帧的编号大小顺序,依次对各个数据帧进行拼接。
14.根据权利要求13所述的通信系统,其特征在于,
所述第一芯片还用于,建立缓冲区,将各个待发送的目标数据根据发送时序存入所述缓冲区;
以及,根据当前待发送的目标数据的存入时序,对所述目标数据进行编号,获得所述目标数据的数据编号,并将该数据编号存入所述目标数据的控制信号中;
在各个目标数据传输开始前,向所述第二芯片发送开始信号,以使所述第二芯片基于接收到的目标数据和开始信号,确定所述目标数据是否有误。
15.根据权利要求14所述的通信系统,其特征在于,
所述第一芯片还用于,接收等待确认信号,所述等待确认信号由所述第二芯片基于接收到的目标数据发送;
若等待确认信号超时,则重新发送未收到等待确认信号的历史目标数据和数据编号位于所述历史目标数据之后的历史数据;
若收到等待确认信号,则释放所述缓冲区中与所述等待确认信号对应的目标数据。
16.根据权利要求13至15中任意一项所述的通信系统,其特征在于,
所述第二芯片还用于,接收所述第一芯片发送的开始信号,所述开始信号由所述第一芯片在各个目标数据传输开始前发送;
以及,基于接收到的目标数据和开始信号,确定所述目标数据是否有误;
若确认目标数据无误,则向所述第一芯片发送所述目标数据的等待确认信号;以及
若确认目标数据有误,则停止发送所述目标数据的等待确认信号,并且丢弃所述目标数据和数据编号位于所述目标数据之后的所有数据。
17.根据权利要求16所述的通信系统,其特征在于,
所述第二芯片还用于,若需要发送所述目标数据的等待确认信号,则确认是否存在待发送至第一芯片的候选目标数据;
若是,则将所述等待确认信号编入所述候选目标数据的控制信号中,并将包括所述等待确认信号的所述候选目标数据发送至所述第一芯片;
若否,则发送所述等待确认信号至所述第一芯片。
18.一种计算机可读存储介质,其特征在于,所述存储介质中存储有至少一条指令、至少一段程序、代码集或指令集,所述至少一条指令、所述至少一段程序、所述代码集或指令集由处理器加载并处理以实现权利要求7至12任意一项所述的通信方法。
CN202310294660.4A 2023-03-24 2023-03-24 一种芯片、通信方法、系统及存储介质 Active CN115994048B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310294660.4A CN115994048B (zh) 2023-03-24 2023-03-24 一种芯片、通信方法、系统及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310294660.4A CN115994048B (zh) 2023-03-24 2023-03-24 一种芯片、通信方法、系统及存储介质

Publications (2)

Publication Number Publication Date
CN115994048A CN115994048A (zh) 2023-04-21
CN115994048B true CN115994048B (zh) 2023-07-25

Family

ID=85992439

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310294660.4A Active CN115994048B (zh) 2023-03-24 2023-03-24 一种芯片、通信方法、系统及存储介质

Country Status (1)

Country Link
CN (1) CN115994048B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116383114B (zh) * 2023-05-26 2023-09-08 北京壁仞科技开发有限公司 芯片、芯片互联系统、数据传输方法、电子设备和介质
CN117041186B (zh) * 2023-10-07 2024-01-30 苏州仰思坪半导体有限公司 数据传输方法、芯片系统、计算设备及存储介质

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101729940A (zh) * 2008-10-22 2010-06-09 华为技术有限公司 向多路通信通道发送数据的方法及接收数据的方法
CN104135412A (zh) * 2014-07-28 2014-11-05 北京航天自动控制研究所 一种面向多点互联应用的串行总线冗余通信方法
CN105706388A (zh) * 2013-12-06 2016-06-22 英特尔公司 用于减小数据损坏概率的通道错误检测和通道去除机制

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102622323B (zh) * 2012-03-27 2014-11-19 首都师范大学 动态可重构串行总线中基于开关矩阵的数据传输管理方法
CN109327286A (zh) * 2018-12-08 2019-02-12 森大(深圳)技术有限公司 基于光纤的通信方法及系统
CN114679747A (zh) * 2022-05-10 2022-06-28 北京零壹空间电子有限公司 数据传输方法、装置、计算机设备和存储介质

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101729940A (zh) * 2008-10-22 2010-06-09 华为技术有限公司 向多路通信通道发送数据的方法及接收数据的方法
CN105706388A (zh) * 2013-12-06 2016-06-22 英特尔公司 用于减小数据损坏概率的通道错误检测和通道去除机制
CN104135412A (zh) * 2014-07-28 2014-11-05 北京航天自动控制研究所 一种面向多点互联应用的串行总线冗余通信方法

Also Published As

Publication number Publication date
CN115994048A (zh) 2023-04-21

Similar Documents

Publication Publication Date Title
CN115994048B (zh) 一种芯片、通信方法、系统及存储介质
KR100779753B1 (ko) 무선 통신 시스템에서 송신 상태를 폴링하는 방법 및 장치
AU644800B2 (en) Data communication method and system
JP2022046614A (ja) Ttiバンドリングによるアップリンク送信の強化
US9178665B2 (en) Communication apparatus, communication system, absent packet detecting method and absent packet detecting program
EP1768296A2 (en) Method and apparatus for transmitting signaling data messages in a wireless communications system
EP2391041A1 (en) Method and arrangement in a telecommunication system
EP1143672B1 (en) Method and system for transmitting data using flow control
KR20010074801A (ko) 무선 패킷 전송을 위한 효과적 에러 컨트롤
UA77047C2 (en) Method of moving a receiving window in a wireless mobile communication system
CN105934907A (zh) 无线资源调度方法及装置
RU2460214C2 (ru) Инициирование сообщения статуса в беспроводной системе связи
US20140122956A1 (en) Apparatus and method for retransmitting message in message transmission system
CN1187996C (zh) 用于控制通信系统中数据流的方法
CN107104902B (zh) 一种rdma数据传输的方法、相关装置与系统
EP1195938B1 (en) Method for asynchronous incremental redundancy transmission in a communication system
EP2698943B1 (en) Coding block storage method and device
US20120106344A1 (en) Data communication acknowledgement in a network
EP2136500A1 (en) Retransmission control method and transmission side device
KR20090094948A (ko) 광대역 무선통신시스템에서 자동 재송 요구 리셋을제어하기 위한 장치 및 방법
US8769137B2 (en) Systems and methods for negotiated accelerated block option for trivial file transfer protocol (TFTP)
EP1427127A2 (en) Communication control method, communication system and communication apparatus that can improve throughput
JP2001168871A (ja) データ転送方式
CN111130705A (zh) 一种数据包发送的方法和设备
JP3148733B2 (ja) 信号処理装置及び信号処理システム

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant