CN115967073A - 一种电流共用路径结构 - Google Patents

一种电流共用路径结构 Download PDF

Info

Publication number
CN115967073A
CN115967073A CN202211626324.7A CN202211626324A CN115967073A CN 115967073 A CN115967073 A CN 115967073A CN 202211626324 A CN202211626324 A CN 202211626324A CN 115967073 A CN115967073 A CN 115967073A
Authority
CN
China
Prior art keywords
current
electronic fuse
current path
path
width
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211626324.7A
Other languages
English (en)
Inventor
石德礼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202211626324.7A priority Critical patent/CN115967073A/zh
Publication of CN115967073A publication Critical patent/CN115967073A/zh
Pending legal-status Critical Current

Links

Images

Abstract

本发明公开一种电流共用路径结构,涉及印刷电路板技术领域。结构包括:第一电流路径、第二电流路径、共用电流路径,控制器通过相应的控制信号控制连接于共用电流路径的相应电子保险丝,使共用电流路径在不同的时刻,为不同的电源及该电源对应的设备提供供电通路。通过电路板上的电流共用路径结构,连接电源与设备,节约了电源与设备之间电流走线所占用的电路板空间;利用电路板上设备难以同时达到重载的特性,在个别设备重载时,通过共用路径结构对相应设备传输供电,以保障重载设备的正常运行。

Description

一种电流共用路径结构
技术领域
本发明涉及印刷电路板技术领域,特别涉及一种电流共用路径结构。
背景技术
随着电子产品功能的多样化,作为电子产品核心部件的电路板需要承载越来越多的功能性元器件;同时,电子产品又在向着小型化的趋势发展,这就需要电路设计工程师在有限的电路空间内,合理排布元器件和连接走线。为了满足电子产品的正常运行,电路板的设计必须满足涉及基线,当电路板空间无法满足要求时,电路板的开发就受到限制,对应的某些功能就难以实现,在现实情况中也会出现电路板关键结构的部分空间紧张,而其他部分空间富余的情况,如果不合理安排元件的摆放和电流路径的布置,也会限制电路板的正常开发。
在电路板上,除了元器件本身会占用电路板空间,供电线路亦会占用大量的电路板空间。随着元器件功率密度的增加,为元器件或电子设备供电的电流日趋增大,相应的电流路径也随之增大。供电线路将占用电路板上更多的空间,而这就与电路板的多功能化和小型化形成了一对矛盾。因此,亟需一种电流共用路径结构,承载电路板上的多个元器件或设备的电流通路,以压缩元器件间连接走线在板上的占用空间,从而在有限的电路板空间范围内,集成更多的功能性元器件,进而同时实现产品的功能多样化和小型化。
发明内容
为了解决现有技术中,电路板的功能多样化与小型化之间的矛盾,本发明实施例提供一种电流共用路径结构,以承载电路板上的多个元器件或设备的电流通路,以压缩元器件间连接走线在板上的占用空间,从而在有限的电路板空间范围内,集成更多的功能性元器件,进而同时实现产品的功能多样化和小型化。
为了解决上述的一个或多个技术问题,本发明采用的技术方案如下:
提供一种电流共用路径结构,包括:第一电流路径、第二电流路径、共用电流路径、第一电子保险丝、第二电子保险丝、第三电子保险丝、第四电子保险丝、第一传感器、第二传感器、控制器、第一设备、第二设备;
第一电流路径通过第一传感器与第一设备电性连接;
第二电流路径通过第二传感器与第二设备电性连接;
第一传感器与控制器电性连接,第二传感器与控制器电性连接;
第一传感器用于检测通过第一电流路径流向第一设备的电流;
第二传感器用于检测通过第二电流路径流向第二设备的电流;
共用电流路径分别与第一电子保险丝、第二电子保险丝电性连接;
共用电流路径通过第三电子保险丝与第一设备电性连接,通过第四电子保险丝与第二设备电性连接;
控制器分别与第一电子保险丝、第二电子保险丝、第三电子保险丝、第四电子保险丝电性连接,用于向第一电子保险丝传输第一控制信号,向第二电子保险丝传输第二控制信号,向第三电子保险丝传输第三控制信号,向第四电子保险丝传输第四控制信号;
第一控制信号用于控制第一电子保险丝的导通或关断,第二控制信号用于控制第二电子保险丝的导通或关断,第三控制信号用于控制第三电子保险丝的导通或关断,第四控制信号用于控制第四电子保险丝的导通或关断。
进一步地,上述结构还包括:第一电源、第二电源;
第一电源分别与第一电流路径和第一电子保险丝电性连接,用于向第一电流路径和第一电子保险丝提供第一输出电压;
第二电源分别与第二电流路径和第二电子保险丝电性连接,用于向第二电流路径和第二电子保险丝提供第二输出电压。
进一步地,当第一传感器检测到流过第一电流路径的电流小于第一电流阈值时,控制器控制第一电子保险丝和第三电子保险丝关断;其中,第一电流阈值为第一电流路径承载的最大电流;
当第二传感器检测到流过第二电流路径的电流小于第二电流阈值时,控制器控制第二电子保险丝和第四电子保险丝关断;其中,第二电流阈值为第二电流路径承载的最大电流。
进一步地,当第一传感器检测到流过第一电流路径的电流大于,或等于第一电流阈值时,控制器控制第一电子保险丝和第三电子保险丝导通;
当第二传感器检测到流过第二电流路径的电流大于,或等于第二电流阈值时,控制器控制第二电子保险丝和第四电子保险丝导通。
进一步地,构成第一电流路径的铜皮厚度、构成第二电流路径的铜皮厚度、构成共用电流路径的铜皮厚度均为预设厚度。
进一步地,第一电流路径的线宽为第一宽度,第一宽度为:在构成第一电流路径的铜皮厚度为预设厚度的情况下,承载电流大小为第一电流阈值时的最小线宽;
第二电流路径的线宽为第二宽度,第二宽度为:在构成第二电流路径的铜皮厚度为预设厚度的情况下,承载电流大小为第二电流阈值时的最小线宽;
共用电流路径的线宽为共用宽度。
进一步地,第一宽度与共用宽度之和大于第一宽度阈值,其中,第一宽度阈值表示:厚度为预设厚度的铜皮,承载第一设备额定电流的最小线宽;
第二宽度与共用宽度之和大于第二宽度阈值,其中,第二宽度阈值表示:厚度为预设厚度的铜皮,承载第二设备额定电流的最小线宽。
进一步地,上述结构还包括第三传感器,共用电流路径通过第三传感器与控制器电性连接;
当第三传感器检测到流过共用电流路径的电流大于第三电流阈值时,控制器控制第一电子保险丝、第二电子保险丝、第三电子保险丝以及第四电子保险丝关断;其中,第三电流阈值表示厚度为预设厚度的铜皮,线宽为共用宽度时,共用电流路径承载的最大电流。
进一步地,第三传感器为电流传感器。
进一步地,第一传感器为电流传感器;第二传感器为电流传感器;控制器为复杂可编程逻辑器件。
本发明实施例提供的技术方案带来的有益效果是:
1.通过电路板上的电流共用路径结构,连接电源与相应设备,节约了电源与设备之间电流走线所占用的电路板空间;
2.利用电路板上设备难以同时达到重载的特性,在个别设备重载时,通过共用路径结构对相应设备传输供电,以保障重载设备的正常运行。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是一种常规电流路径设置示意图;
图2是本发明实施例提供的一种电流共用路径结构示意图;
图3是本发明实施例提供的包括两个电源的电流共用路径结构示意图;
图4是本发明实施例提供的包括共用路径电流监控的电流共用路径结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合本发明实施方式中的附图,对本发明实施方式中的技术方案进行清楚、完整地描述,显然,所描述的实施方式仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。说明书附图中的编号,仅表示对各个功能部件或模块的区分,不表示部件或模块之间的逻辑关系。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
下面,将参照附图详细描述根据本公开的各个实施例。需要注意的是,在附图中,将相同的附图标记赋予基本上具有相同或类似结构和功能的组成部分,并且将省略关于它们的重复描述。
在电路板的设计过程中,为了满足一定的电流载荷能力,通常需要在铜皮厚度一定的情况下,保证相应的走线宽度。如图1所示,为了保证设备1的正常工作,设计电流路径1时,需要满足设备1额定电流所需路径,保证输出电压1在到达设备1时不会产生过大的压降;同理,为了保证设备2的正常工作,设计电流路径2时,需要满足设备2额定电流所需路径,保证输出电压2在到达设备2时不会产生过大的压降。即,对应两组输出电压,通过各自的电流路径流向对应的设备,并且各自的电流路径具备相应的线宽。
在这样的设计方式下,虽然可以保证电流路径均满足各自要求,但各自的线宽分别占据一定空间,导致走线整体在电路板上占据较大空间。对于大多数电路板来说,以服务器板卡为例,由走线连接的设备并非一直同时工作,或同时工作在额定电流状态。在大多数情况下,服务器设备工作于轻载状态,在设备无需大电流时,原有的电流路径设计就过度占用了电路板空间,压缩了电路板空间的设计裕量。
针对现有技术中,电路板的功能多样化与小型化之间的矛盾,本发明实施例提供一种电流共用路径结构,以承载电路板上的多个元器件或设备的电流通路,以压缩元器件间连接走线在板上的占用空间,从而在有限的电路板空间范围内,集成更多的功能性元器件,进而同时实现产品的功能多样化和小型化。
在一个实施例中,如图2所示,提供一种电流共用路径结构,包括:第一电流路径CP1、第二电流路径CP2、共用电流路径PCP、第一电子保险丝Efuse1、第二电子保险丝Efuse2、第三电子保险丝Efuse3、第四电子保险丝Efuse4、第一传感器Sensor1、第二传感器Sensor2、控制器CPLD、第一设备EQ1、第二设备EQ2;第一电流路径CP1通过第一传感器Sensor1与第一设备EQ1电性连接;第二电流路径CP2通过第二传感器Sensor2与第二设备EQ2电性连接;第一传感器Sensor1与控制器CPLD电性连接,第二传感器Sensor2与控制器CPLD电性连接;控制器CPLD从Sensor1获取流过第一电流路径CP1的电流大小,从Sensor2获取流过第二电流路径CP2的电流大小;共用电流路径PCP分别与第一电子保险丝Efuse1、第二电子保险丝Efuse2电性连接;共用电流路径PCP通过第三电子保险丝Efuse3与第一设备EQ1电性连接,通过第四电子保险丝Efuse4与第二设备EQ2电性连接;控制器CPLD分别与第一电子保险丝Efuse1、第二电子保险丝Efuse2、第三电子保险丝Efuse3、第四电子保险丝Efuse4电性连接,用于向第一电子保险丝Efuse1传输第一控制信号Control_1,向第二电子保险丝Efuse2传输第二控制信号Control_2,向第三电子保险丝Efuse3传输第三控制信号Control_3,向第四电子保险丝Efuse4传输第四控制信号Control_4;
第一控制信号Control_1用于控制第一电子保险丝Efuse1的导通或关断,第二控制信号Control_2用于控制第二电子保险丝Efuse2的导通或关断,第三控制信号Control_3用于控制第三电子保险丝Efuse3的导通或关断,第四控制信号Control_4用于控制第四电子保险丝Efuse4的导通或关断。
优选地,第一传感器Sensor1为电流传感器;第二传感器Sensor2为电流传感器;控制器为复杂可编程逻辑器件。
第一传感器用于检测通过第一电流路径流向第一设备的电流;
第二传感器用于检测通过第二电流路径流向第二设备的电流。
在另一个实施例中,如图3所示,一种电流共用路径结构还包括:第一电源VR1、第二电源VR2;
第一电源VR1分别与第一电流路径CP1和第一电子保险丝Efuse1电性连接,用于向第一电流路径CP1和第一电子保险丝Efuse1提供第一输出电压VO1;第二电源VR2分别与第二电流路径CP2和第二电子保险丝Efuse2电性连接,用于向第二电流路径CP2和第二电子保险丝Efuse2提供第二输出电压VO2
当第一设备EQ1工作电流较小时,可以由第一电流路径CP1通流。当第一设备EQ1工作电流增大,第一电流路径CP1承担不了时,过多的部分可以通过共用电流路径PCP来通流。同理,当第二设备EQ2工作电流较小时,可以由第二电流路径CP2通流。当第二设备EQ2工作电流增大,第二电流路径CP2承担不了时,过多的部分可以通过共用电流路径PCP来通流。由于在实际应用中,第一设备EQ1和第二设备EQ2不会同时工作在额定电流状态,因此,为本共用电流路径PCP的实施,提供的可行的空间。
因此,不会出现同时占用共用路径的情况。这样,新的设计方案会节省出共用路径的空间,减少了关键路径的占用,可以让原先存在空间不足问题或者关键路径占用冲突的板卡顺利完成开发,实现需求的功能。
当第一传感器Sensor1检测到流过第一电流路径CP1的电流小于第一电流阈值I1时,控制器CPLD控制第一电子保险丝Efuse1和第三电子保险丝Efuse3关断;其中,第一电流阈值I1为第一电流路径CP1承载的最大电流;当第二传感器Sensor2检测到流过第二电流路径CP2的电流小于第二电流阈值I2时,控制器CPLD控制第二电子保险丝Efuse2和第四电子保险丝Efuse4关断。其中,第二电流阈值I2为第二电流路径CP2承载的最大电流。
优选地,第一传感器Sensor1为电流传感器;第二传感器Sensor2为电流传感器;控制器为复杂可编程逻辑器件。
当第一传感器Sensor1检测到流过第一电流路径CP1的电流大于,或等于第一电流阈值I1时,控制器CPLD控制第一电子保险丝Efuse1和第三电子保险丝Efuse3导通,控制第二电子保险丝Efuse2和第四电子保险丝Efuse4关断;当第二传感器Sensor2检测到流过第二电流路径CP2的电流大于,或等于第二电流阈值I2时,控制器CPLD控制第二电子保险丝Efuse2和第四电子保险丝Efuse4导通,控制第一电子保险丝Efuse1和第三电子保险丝Efuse3关断。
由于同处于一块电路板的设备同时工作与重载的情况极为少见,通常情况下,对各个电子保险丝采用上述导通/关断逻辑,即可保证共用电流路径PCP的正常使用,并且不存在同时接入两个不同输入电压的情况。
当上述结构接入电源后,第一电源VR1与第一电流路径CP1和第一电子保险丝Efuse1电性连接,第一电源VR1向第一电流路径CP1和第一电子保险丝Efuse1提供第一输出电压VO1;同理,第二电源VR2与第二电流路径CP2和第二电子保险丝Efuse2电性连接,向第二电流路径CP2和第二电子保险丝Efuse2提供第二输出电压VO2
由于第一输出电压VO1和第二输出电压VO2都要用通过共用电流路径PCP通流,相应的两个电压都要连接到共用电流路径PCP的前端。
但是,第一电源VR1和第二电源VR2是不能直接连接到一起的,因为两个电压并不一定相同,直接相连可能会造成前端和后端器件或设备的损坏。即使第一输出电压VO1和第二输出电压VO2电压相同,也可能存在时序上的差异,不能同时起电。
因此,需要有控制的让第一电源VR1和第二电源VR2按需接入到共用电流路径PCP上。同理,在共用电流路径PCP的后端,同样需要有控制的将共用路径上的电压接入到对应的后端设备,避免接入电压不对将后端设备损坏。
通过上述控制器对第一电子保险丝~第四电子保险丝的控制,即可有效地达成第一电源、第二电源分段使用共用电流路径。
共用电流路径以及相应第一电流路径、第二电流路径的线宽可以根据电路板的设计的实际情况进行设置,当电路板空间富余时,可以选择增加第一电流路径,以及第二电流路径的线宽,使各电源经相应的电流路径为相应的设备供电。而当电路板空间紧凑时,需要增加共用电流路径的线宽。通过增大公共电流路径的线宽,节约电路板空间。
构成第一电流路径CP1的铜皮厚度、构成第二电流路径CP2的铜皮厚度、构成共用电流路径PCP的铜皮厚度均为预设厚度T。
第一电流路径CP1的线宽为第一宽度W1,第一宽度W1为:在构成第一电流路径CP1的铜皮厚度为预设厚度T的情况下,承载电流大小为第一电流阈值I1时的最小线宽;
第二电流路径CP2的线宽为第二宽度W2,第二宽度W2为:在构成第二电流路径CP2的铜皮厚度为预设厚度T的情况下,承载电流大小为第二电流阈值I2时的最小线宽;共用电流路径PCP的线宽为共用宽度WP
第一宽度W1与共用宽度WP之和大于第一宽度阈值Wi1,其中,第一宽度阈值Wi1表示:厚度为预设厚度T的铜皮,承载第一设备EQ1额定电流的最小线宽;第二宽度W2与共用宽度WP之和大于第二宽度阈值Wi2,其中,第二宽度阈值Wi2表示:厚度为预设厚度T的铜皮,承载第二设备EQ2额定电流的最小线宽。
在另一个实施例中,如图4所示,上述电流共用路径结构还包括第三传感器Sensor3,共用电流路径通过第三传感器Sensor3与控制器CPLD电性连接;
当第三传感器Sensor3检测到流过共用电流路径PCP的电流大于第三电流阈值I3时,控制器CPLD控制第一电子保险丝Efuse1、第二电子保险丝Efuse2、第三电子保险丝Efuse3以及第四电子保险丝Efuse4关断;其中,第三电流阈值I3表示厚度为预设厚度T的铜皮,线宽为共用宽度WP时,共用电流路径PCP承载的最大电流。
通过监控流过共用电流路径PCP的电流大小,有效的保护共用电流路径后端的电路。由于设计过程中,已对走线宽度做了“过设计”,以保障各走线能够承载连接的相应设备正常工作的电流。因此,当监控到电流超过相应电流路径的最大电流时,应当切断电流通路,保护后端设备。
优选地,第三传感器Sensor3为电流传感器,第一传感器Sensor1为电流传感器;第二传感器Sensor2为电流传感器;控制器为复杂可编程逻辑器件。
通过第三传感器Sensor3可以监测电流共用路径PCP上的电流,并将电流状态及时反馈至控制器CPLD,在电流共用路径PCP上出现供电异常时,切断第一电子保险丝Efuse1~第四电子保险丝Efuse4。以保护板卡和元器件,避免损坏。
通过实施本发明实施例提供的技术方案,采用电路板上的电流共用路径结构,连接电源与相应设备,节约了电源与设备之间电流走线所占用的电路板空间;并且利用电路板上设备难以同时达到重载的特性,在个别设备重载时,通过共用路径结构对相应设备传输供电,以保障重载设备的正常运行。
上述所有可选技术方案,可以采用任意结合形成本发明的可选实施例,在此不再一一赘述。
实施例一
下面结合图2,阐述一种电流共用路径结构,包括:第一电流路径CP1、第二电流路径CP2、共用电流路径PCP、第一电子保险丝Efuse1、第二电子保险丝Efuse2、第三电子保险丝Efuse3、第四电子保险丝Efuse4、第一传感器Sensor1、第二传感器Sensor2、控制器CPLD、第一设备EQ1、第二设备EQ2;第一电流路径CP1通过第一传感器Sensor1与第一设备EQ1电性连接;第二电流路径CP2通过第二传感器Sensor2与第二设备EQ2电性连接;第一传感器Sensor1与控制器CPLD电性连接,第二传感器Sensor2与控制器CPLD电性连接;共用电流路径PCP分别与第一电子保险丝Efuse1、第二电子保险丝Efuse2电性连接;共用电流路径PCP通过第三电子保险丝Efuse3与第一设备EQ1电性连接,通过第四电子保险丝Efuse4与第二设备EQ2电性连接;控制器CPLD分别与第一电子保险丝Efuse1、第二电子保险丝Efuse2、第三电子保险丝Efuse3、第四电子保险丝Efuse4电性连接,用于向第一电子保险丝Efuse1传输第一控制信号Control_1,向第二电子保险丝Efuse2传输第二控制信号Control_2,向第三电子保险丝Efuse3传输第三控制信号Control_3,向第四电子保险丝Efuse4传输第四控制信号Control_4。
其中,第一传感器Sensor1为电流传感器;第二传感器Sensor2为电流传感器;控制器为复杂可编程逻辑器件。
第一传感器用于检测通过第一电流路径流向第一设备的电流;
第二传感器用于检测通过第二电流路径流向第二设备的电流。
实施例二
下面结合图3,阐述一种电流共用路径结构,包括:第一电流路径CP1、第二电流路径CP2、共用电流路径PCP、第一电子保险丝Efuse1、第二电子保险丝Efuse2、第三电子保险丝Efuse3、第四电子保险丝Efuse4、第一传感器Sensor1、第二传感器Sensor2、控制器CPLD、第一设备EQ1、第二设备EQ2;第一电流路径CP1通过第一传感器Sensor1与第一设备EQ1电性连接;第二电流路径CP2通过第二传感器Sensor2与第二设备EQ2电性连接;第一传感器Sensor1与控制器CPLD电性连接,第二传感器Sensor2与控制器CPLD电性连接;共用电流路径PCP分别与第一电子保险丝Efuse1、第二电子保险丝Efuse2电性连接;共用电流路径PCP通过第三电子保险丝Efuse3与第一设备EQ1电性连接,通过第四电子保险丝Efuse4与第二设备EQ2电性连接;控制器CPLD分别与第一电子保险丝Efuse1、第二电子保险丝Efuse2、第三电子保险丝Efuse3、第四电子保险丝Efuse4电性连接,用于向第一电子保险丝Efuse1传输第一控制信号Control_1,向第二电子保险丝Efuse2传输第二控制信号Control_2,向第三电子保险丝Efuse3传输第三控制信号Control_3,向第四电子保险丝Efuse4传输第四控制信号Control_4。
其中,第一传感器Sensor1为电流传感器;第二传感器Sensor2为电流传感器;控制器为复杂可编程逻辑器件。
还包括:第一电源VR1、第二电源VR2;
第一电源VR1分别与第一电流路径CP1和第一电子保险丝Efuse1电性连接,用于向第一电流路径CP1和第一电子保险丝Efuse1提供第一输出电压VO1;第二电源VR2分别与第二电流路径CP2和第二电子保险丝Efuse2电性连接,用于向第二电流路径CP2和第二电子保险丝Efuse2提供第二输出电压VO2
当第一传感器Sensor1检测到流过第一电流路径CP1的电流小于第一电流阈值I1时,控制器CPLD控制第一电子保险丝Efuse1和第三电子保险丝Efuse3关断;其中,第一电流阈值I1为第一电流路径CP1承载的最大电流;当第二传感器Sensor2检测到流过第二电流路径CP2的电流小于第二电流阈值I2时,控制器CPLD控制第二电子保险丝Efuse2和第四电子保险丝Efuse4关断。其中,第二电流阈值I2为第二电流路径CP2承载的最大电流。
当第一传感器Sensor1检测到流过第一电流路径CP1的电流大于,或等于第一电流阈值I1时,控制器CPLD控制第一电子保险丝Efuse1和第三电子保险丝Efuse3导通,控制第二电子保险丝Efuse2和第四电子保险丝Efuse4关断;当第二传感器Sensor2检测到流过第二电流路径CP2的电流大于,或等于第二电流阈值I2时,控制器CPLD控制第二电子保险丝Efuse2和第四电子保险丝Efuse4导通,控制第一电子保险丝Efuse1和第三电子保险丝Efuse3关断。
构成第一电流路径CP1的铜皮厚度、构成第二电流路径CP2的铜皮厚度、构成共用电流路径PCP的铜皮厚度均为预设厚度T。
第一电流路径CP1的线宽为第一宽度W1,第一宽度W1为:在构成第一电流路径CP1的铜皮厚度为预设厚度T的情况下,承载电流大小为第一电流阈值I1时的最小线宽;
第二电流路径CP2的线宽为第二宽度W2,第二宽度W2为:在构成第二电流路径CP2的铜皮厚度为预设厚度T的情况下,承载电流大小为第二电流阈值I2时的最小线宽;共用电流路径PCP的线宽为共用宽度WP
第一宽度W1与共用宽度WP之和大于第一宽度阈值Wi1,其中,第一宽度阈值Wi1表示:厚度为预设厚度T的铜皮,承载第一设备EQ1额定电流的最小线宽;第二宽度W2与共用宽度WP之和大于第二宽度阈值Wi2,其中,第二宽度阈值Wi2表示:厚度为预设厚度T的铜皮,承载第二设备EQ2额定电流的最小线宽。
实施例三
下面结合图4,阐述一种电流共用路径结构,包括:第一电流路径CP1、第二电流路径CP2、共用电流路径PCP、第一电子保险丝Efuse1、第二电子保险丝Efuse2、第三电子保险丝Efuse3、第四电子保险丝Efuse4、第一传感器Sensor1、第二传感器Sensor2、控制器CPLD、第一设备EQ1、第二设备EQ2;第一电流路径CP1通过第一传感器Sensor1与第一设备EQ1电性连接;第二电流路径CP2通过第二传感器Sensor2与第二设备EQ2电性连接;第一传感器Sensor1与控制器CPLD电性连接,第二传感器Sensor2与控制器CPLD电性连接;共用电流路径PCP分别与第一电子保险丝Efuse1、第二电子保险丝Efuse2电性连接;共用电流路径PCP通过第三电子保险丝Efuse3与第一设备EQ1电性连接,通过第四电子保险丝Efuse4与第二设备EQ2电性连接;控制器CPLD分别与第一电子保险丝Efuse1、第二电子保险丝Efuse2、第三电子保险丝Efuse3、第四电子保险丝Efuse4电性连接,用于向第一电子保险丝Efuse1传输第一控制信号Control_1,向第二电子保险丝Efuse2传输第二控制信号Control_2,向第三电子保险丝Efuse3传输第三控制信号Control_3,向第四电子保险丝Efuse4传输第四控制信号Control_4。
其中,第一传感器Sensor1为电流传感器;第二传感器Sensor2为电流传感器;控制器为复杂可编程逻辑器件。
还包括:第一电源VR1、第二电源VR2;
第一电源VR1分别与第一电流路径CP1和第一电子保险丝Efuse1电性连接,用于向第一电流路径CP1和第一电子保险丝Efuse1提供第一输出电压VO1;第二电源VR2分别与第二电流路径CP2和第二电子保险丝Efuse2电性连接,用于向第二电流路径CP2和第二电子保险丝Efuse2提供第二输出电压VO2
当第一传感器Sensor1检测到流过第一电流路径CP1的电流小于第一电流阈值I1时,控制器CPLD控制第一电子保险丝Efuse1和第三电子保险丝Efuse3关断;其中,第一电流阈值I1为第一电流路径CP1承载的最大电流;当第二传感器Sensor2检测到流过第二电流路径CP2的电流小于第二电流阈值I2时,控制器CPLD控制第二电子保险丝Efuse2和第四电子保险丝Efuse4关断。其中,第二电流阈值I2为第二电流路径CP2承载的最大电流。
当第一传感器Sensor1检测到流过第一电流路径CP1的电流大于,或等于第一电流阈值I1时,控制器CPLD控制第一电子保险丝Efuse1和第三电子保险丝Efuse3导通,控制第二电子保险丝Efuse2和第四电子保险丝Efuse4关断;当第二传感器Sensor2检测到流过第二电流路径CP2的电流大于,或等于第二电流阈值I2时,控制器CPLD控制第二电子保险丝Efuse2和第四电子保险丝Efuse4导通,控制第一电子保险丝Efuse1和第三电子保险丝Efuse3关断。
构成第一电流路径CP1的铜皮厚度、构成第二电流路径CP2的铜皮厚度、构成共用电流路径PCP的铜皮厚度均为预设厚度T。
第一电流路径CP1的线宽为第一宽度W1,第一宽度W1为:在构成第一电流路径CP1的铜皮厚度为预设厚度T的情况下,承载电流大小为第一电流阈值I1时的最小线宽;
第二电流路径CP2的线宽为第二宽度W2,第二宽度W2为:在构成第二电流路径CP2的铜皮厚度为预设厚度T的情况下,承载电流大小为第二电流阈值I2时的最小线宽;共用电流路径PCP的线宽为共用宽度WP
第一宽度W1与共用宽度WP之和大于第一宽度阈值Wi1,其中,第一宽度阈值Wi1表示:厚度为预设厚度T的铜皮,承载第一设备EQ1额定电流的最小线宽;第二宽度W2与共用宽度WP之和大于第二宽度阈值Wi2,其中,第二宽度阈值Wi2表示:厚度为预设厚度T的铜皮,承载第二设备EQ2额定电流的最小线宽。
还包括:第三传感器Sensor3,共用电流路径通过第三传感器Sensor3与控制器CPLD电性连接;
当第三传感器Sensor3检测到流过共用电流路径PCP的电流大于第三电流阈值I3时,控制器CPLD控制第一电子保险丝Efuse1、第二电子保险丝Efuse2、第三电子保险丝Efuse3以及第四电子保险丝Efuse4关断;其中,第三电流阈值I3表示厚度为预设厚度T的铜皮,线宽为共用宽度WP时,共用电流路径PCP承载的最大电流。
第三传感器Sensor3为电流传感器。
特别地,根据本申请的实施例,上文参考流程图描述的过程可以被实现为计算机软件程序。例如,本申请的实施例包括一种计算机程序产品,其包括装载在计算机可读介质上的计算机程序,该计算机程序包含用于执行流程图所示的方法的程序代码。在这样的实施例中,该计算机程序可以通过通信装置从网络上被下载和安装,或者从存储器被安装,或者从ROM被安装。在该计算机程序被外部处理器执行时,执行本申请的实施例的方法中限定的上述功能。
需要说明的是,本申请的实施例的计算机可读介质可以是计算机可读信号介质或者计算机可读存储介质或者是上述两者的任意组合。计算机可读存储介质例如可以是——但不限于——电、磁、光、电磁、红外线、或半导体的系统、装置或器件,或者任意以上的组合。计算机可读存储介质的更具体的例子可以包括但不限于:具有一个或多个导线的电连接、便携式计算机磁盘、硬盘、随机访问存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、光纤、便携式紧凑磁盘只读存储器(CD-ROM)、光存储器件、磁存储器件、或者上述的任意合适的组合。在本申请的实施例中,计算机可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执行系统、装置或者器件使用或者与其结合使用。而在本申请的实施例中,计算机可读信号介质可以包括在基带中或者作为载波一部分传播的数据信号,其中承载了计算机可读的程序代码。这种传播的数据信号可以采用多种形式,包括但不限于电磁信号、光信号或上述的任意合适的组合。计算机可读信号介质还可以是计算机可读存储介质以外的任何计算机可读介质,该计算机可读信号介质可以发送、传播或者传输用于由指令执行系统、装置或者器件使用或者与其结合使用的程序。计算机可读介质上包含的程序代码可以用任何适当的介质传输,包括但不限于:电线、光缆、RF(Radio Frequency,射频)等等,或者上述的任意合适的组合。
上述计算机可读介质可以是上述服务器中所包含的;也可以是单独存在,而未装配入该服务器中。上述计算机可读介质承载有一个或者多个程序,当上述一个或者多个程序被该服务器执行时,使得该服务器:响应于检测到终端的外设模式未激活时,获取终端上应用的帧率;在帧率满足息屏条件时,判断用户是否正在获取终端的屏幕信息;响应于判断结果为用户未获取终端的屏幕信息,控制屏幕进入立即暗淡模式。
可以以一种或多种程序设计语言或其组合来编写用于执行本申请的实施例的操作的计算机程序代码,程序设计语言包括面向对象的程序设计语言—诸如Java,Smalltalk,C++,还包括常规的过程式程序设计语言—诸如“C”语言或类似的程序设计语言。程序代码可以完全地在用户计算机上执行、部分地在用户计算机上执行、作为一个独立的软件包执行、部分在用户计算机上部分在远程计算机上执行、或者完全在远程计算机或服务器上执行。在涉及远程计算机的情形中,远程计算机可以通过任意种类的网络——包括局域网(LAN)或广域网(WAN)—连接到用户计算机,或者,可以连接到外部计算机(例如利用因特网服务提供商来通过因特网连接)。
本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于系统或系统实施例而言,由于其基本相似于方法实施例,所以描述得比较简单,相关之处参见方法实施例的部分说明即可。以上所描述的系统及系统实施例仅仅是示意性的,其中所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。本领域普通技术人员在不付出创造性劳动的情况下,即可以理解并实施。
以上对本申请所提供的技术方案进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处。综上所述,本说明书内容不应理解为对本申请的限制。
以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种电流共用路径结构,其特征在于,所述结构包括:共用电流路径、第一电子保险丝、第二电子保险丝、第三电子保险丝、第四电子保险丝、控制器、第一设备、第二设备;
所述共用电流路径分别与所述第一电子保险丝、所述第二电子保险丝电性连接;
所述共用电流路径通过所述第三电子保险丝与所述第一设备电性连接,通过所述第四电子保险丝与所述第二设备电性连接;
所述控制器分别与所述第一电子保险丝、所述第二电子保险丝、所述第三电子保险丝、所述第四电子保险丝电性连接,用于向所述第一电子保险丝传输第一控制信号,向所述第二电子保险丝传输第二控制信号,向所述第三电子保险丝传输第三控制信号,向所述第四电子保险丝传输第四控制信号;
所述第一控制信号用于控制第一电子保险丝的导通或关断,所述第二控制信号用于控制第二电子保险丝的导通或关断,所述第三控制信号用于控制第三电子保险丝的导通或关断,所述第四控制信号用于控制第四电子保险丝的导通或关断。
2.根据权利要求1所述的一种电流共用路径结构,其特征在于,所述结构还包括:第一电流路径、第二电流路径;
所述第一电流路径与所述第一设备电性连接;
所述第二电流路径与所述第二设备电性连接。
3.根据权利要求2所述的一种电流共用路径结构,其特征在于,所述结构还包括:第一传感器、第二传感器;
所述第一传感器连接于所述第一电流路径与所述第一设备之间,用于检测通过所述第一电流路径流向所述第一设备的电流;
所述第二传感器连接于所述第二电流路径与所述第二设备之间,用于检测通过所述第二电流路径流向所述第二设备的电流;
所述第一传感器与所述控制器电性连接,所述第二传感器与所述控制器电性连接。
4.根据权利要求3所述的一种电流共用路径结构,其特征在于,所述结构还包括:第一电源、第二电源;
所述第一电源分别与所述第一电流路径和所述第一电子保险丝电性连接,用于向所述第一电流路径和所述第一电子保险丝提供第一输出电压;
所述第二电源分别与所述第二电流路径和所述第二电子保险丝电性连接,用于向所述第二电流路径和所述第二电子保险丝提供第二输出电压。
5.根据权利要求3所述的一种电流共用路径结构,其特征在于,当所述第一传感器检测到流过所述第一电流路径的电流小于第一电流阈值时,所述控制器控制所述第一电子保险丝和所述第三电子保险丝关断;其中,所述第一电流阈值为所述第一电流路径承载的最大电流;
当所述第二传感器检测到流过所述第二电流路径的电流小于第二电流阈值时,所述控制器控制所述第二电子保险丝和所述第四电子保险丝关断;其中,所述第二电流阈值为所述第二电流路径承载的最大电流。
6.根据权利要求3所述的一种电流共用路径结构,其特征在于,当所述第一传感器检测到流过所述第一电流路径的电流大于,或等于第一电流阈值时,所述控制器控制所述第一电子保险丝和所述第三电子保险丝导通;
当所述第二传感器检测到流过所述第二电流路径的电流大于,或等于第二电流阈值时,所述控制器控制所述第二电子保险丝和所述第四电子保险丝导通。
7.根据权利要求3所述的一种电流共用路径结构,其特征在于,构成所述第一电流路径的铜皮厚度、构成所述第二电流路径的铜皮厚度、构成所述共用电流路径的铜皮厚度均为预设厚度。
8.根据权利要求7所述的一种电流共用路径结构,其特征在于,所述第一电流路径的线宽为第一宽度,所述第一宽度为:在构成所述第一电流路径的铜皮厚度为预设厚度的情况下,承载电流大小为第一电流阈值时的最小线宽;
所述第二电流路径的线宽为第二宽度,所述第二宽度为:在构成所述第二电流路径的铜皮厚度为预设厚度的情况下,承载电流大小为第二电流阈值时的最小线宽;
所述共用电流路径的线宽为共用宽度。
9.根据权利要求8所述的一种电流共用路径结构,其特征在于,所述第一宽度与所述共用宽度之和大于第一宽度阈值,其中,所述第一宽度阈值表示:厚度为预设厚度的铜皮,承载第一设备额定电流的最小线宽;
所述第二宽度与所述共用宽度之和大于第二宽度阈值,其中,所述第二宽度阈值表示:厚度为预设厚度的铜皮,承载第二设备额定电流的最小线宽。
10.根据权利要求1-3任意一项所述的一种电流共用路径结构,其特征在于,所述结构还包括第三传感器,所述共用电流路径通过所述第三传感器与所述控制器电性连接;
当所述第三传感器检测到流过所述共用电流路径的电流大于第三电流阈值时,所述控制器控制所述第一电子保险丝、所述第二电子保险丝、所述第三电子保险丝以及所述第四电子保险丝关断;其中,所述第三电流阈值表示厚度为预设厚度的铜皮,线宽为所述共用宽度时,所述共用电流路径承载的最大电流。
CN202211626324.7A 2022-12-15 2022-12-15 一种电流共用路径结构 Pending CN115967073A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211626324.7A CN115967073A (zh) 2022-12-15 2022-12-15 一种电流共用路径结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211626324.7A CN115967073A (zh) 2022-12-15 2022-12-15 一种电流共用路径结构

Publications (1)

Publication Number Publication Date
CN115967073A true CN115967073A (zh) 2023-04-14

Family

ID=87357173

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211626324.7A Pending CN115967073A (zh) 2022-12-15 2022-12-15 一种电流共用路径结构

Country Status (1)

Country Link
CN (1) CN115967073A (zh)

Similar Documents

Publication Publication Date Title
US10943640B2 (en) Apparatus, method and system for providing termination for multiple chips of an integrated circuit package
US20160209901A1 (en) System and method for rack mountable modular dc power unit
US11249448B2 (en) Devices, control modules, and controllers
US20180364784A1 (en) Automatic detection of voltage regulator phase assignment and configuration for multi-output rails
US9043617B2 (en) Device incorporating data communication function
CN105095142A (zh) 控制扩展卡的系统及方法
CN117331423A (zh) Pcie设备的供电方法和装置、存储介质及电子装置
CN115967073A (zh) 一种电流共用路径结构
CN115543907B (zh) 一种基于存储设备中PCIe芯片的控制方法和装置
US7085939B2 (en) Method and apparatus for supplying power to a bus-controlled component of a computer
CN106547224A (zh) 基于总线的通用型微纳卫星综合电子架构
CN115728537A (zh) 一种降压线路实时检测电路及方法
CN109149389B (zh) 接地变自动切换方法及装置
US20140189379A1 (en) Power Supply Unit with Configurable Output Rails
CN113110862A (zh) 一种实现双冗余的Flash的结构及方法
US20190265771A1 (en) Redundancy in distribution of voltage-frequency scaling parameters
CN115113711B (zh) 一种服务于多主板的io板设计的方法、系统、设备及介质
US20230387786A1 (en) Configurable ac input/dc input power supply system
CN216564936U (zh) 一种电源电路
US11669137B2 (en) Power down of power over Ethernet interfaces
US20070186119A1 (en) Power system capable of reducing interference between voltage output ports on a daughter board
WO2024037605A1 (en) Surgical robot and power supply protection circuit thereof
CN102545873B (zh) 电平转换系统
CN100478932C (zh) 电子设备
EP2902915B1 (en) Electronic device and operation method thereof

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination