CN115964225A - 一种应答保护单调计数器、计数方法及存储介质 - Google Patents

一种应答保护单调计数器、计数方法及存储介质 Download PDF

Info

Publication number
CN115964225A
CN115964225A CN202211730617.XA CN202211730617A CN115964225A CN 115964225 A CN115964225 A CN 115964225A CN 202211730617 A CN202211730617 A CN 202211730617A CN 115964225 A CN115964225 A CN 115964225A
Authority
CN
China
Prior art keywords
counting
data
storage
bit
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211730617.XA
Other languages
English (en)
Inventor
任军
唐伟童
刘志鹏
李亦凡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hengshuo Semiconductor Hefei Co ltd
Original Assignee
Hengshuo Semiconductor Hefei Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hengshuo Semiconductor Hefei Co ltd filed Critical Hengshuo Semiconductor Hefei Co ltd
Priority to CN202211730617.XA priority Critical patent/CN115964225A/zh
Publication of CN115964225A publication Critical patent/CN115964225A/zh
Pending legal-status Critical Current

Links

Images

Abstract

本发明涉及半导体技术领域,公开了一种应答保护单调计数器、计数方法及存储介质,其中计数器包括第一存储计数数据模块、第二存储计数数据模块和数据记录模块,两存储计数数据模块存储块分别用于储存计数器计数值的低位和高位,且二者均设置有奇偶校验位、计数标志位和计数数据位;本发明可以快速确定当前计数器的操作状态,当异常掉电或其他情况导致计数中断,上电复位后,通过计数标示位的数据和奇偶校验位的数据即可在存储计数数据模块的数据位中再次写入数据,解决了两个存储块切换时异常掉电导致计数不准确造成的读取错误,大大提高了单调计数器计数数据的准确性与可靠性,有切实意义上的实用价值。

Description

一种应答保护单调计数器、计数方法及存储介质
技术领域
本发明涉及半导体技术领域,具体涉及一种应答保护单调计数器、计数方法及存储介质。
背景技术
单调计数器是一种提供单调递增数值的计数器,永不重复,目的是为了在信息交互过程,在用户发送的数据中加入永不重复部分,防止攻击者窃取用户数据冒用用户身份,即防重放攻击。
应答保护单调计数器是指具有单调计数功能的计数器,在应答保护单调计数器中计入数据后,计数器随着计数数值的变化单调递增。通常应答保护单调计数器与存储器相结合,用于在数据存储过程中保证数据的机密性和完整性。
但是现有的应答保护单调计数器,其低位存储块记满数据后,需要在高位存储块写入一个数据进行进位,并且擦除低位存储块,进位操作结束后再继续在低位存储块计数。在这个过程中,需要在两个存储块之间进行切换,如果遇到异常掉电或其他异常情况,导致计数器出现无法正常继续未完成的计数步骤或者重复写入数据的操作,会造成计数器的计数值错乱甚至丢失,因此亟需解决。
发明内容
针对现有技术的不足,本发明提供一种应答保护单调计数器、计数方法及存储介质,可以有效解决两个存储块切换时,异常掉电导致计数不准确造成的读取错误,保证了单调计数器计数值的可靠性和安全性。
本发明解决技术问题采用如下技术方案:
本发明提供了一种应答保护单调计数器,包括第一存储计数数据模块、第二存储计数数据模块和数据记录模块,其中,
所述第一存储计数数据模块、第二存储计数数据模块存储块相互匹配设置分别用于储存计数器计数值的低位和高位;
所述第一存储计数数据模块、第二存储计数数据模块均设置有奇偶校验位、计数标志位和计数数据位,所述奇偶校验位用于标识所属计数数据模块的数据是否成功写入,所述计数标志位用于标识计数器当前所做的操作状态;
所述数据记录模块配置成用于储存计数器处于切换存储计数数据模块时高位存储计数数据模块中的计数数值。
优选地,所述的计数标示位由两位数据位配置而成,用于区别标识计数器处于的四种不同操作状态;
所述的奇偶校验位由一位数据位配置而成,用于区别标识所属计数数据模块当前写入的数据位的奇偶性。
优选地,所述四种不同操作状态分别为:
对第一存储计数数据模块进行计数操作状态;
记录第二存储计数数据模块的数据并更新奇偶校验位操作状态;
对第二存储计数数据模块进行计数操作状态;
更新奇偶校验位使其与第二存储计数数据模块的数据相匹配,并对第一存储计数数据模块进行擦除操作状态。
优选地,所述应答保护单调计数器还包括逻辑控制电路模块和若干输入输出接口模块,其中,
所述逻辑控制电路模块配置成用于向所述第一存储计数数据模块、第二存储计数数据模块和数据记录模块发出控制指令,控制计数器执行相应的计数和读取操作;
所述输入输出接口模块配置成用于在计数和读取计数值时提供数据的输入和输出。
本发明还提供一种单调计数器的计数方法,应用于如前述应答保护单调计数器,所述计数方法包括:
接收计数指令,判断第一存储计数数据模块的数据存储状态:
若第一存储计数数据模块未记满数据,则对第一存储计数数据模块的第一个未写入数据的数据位执行编程计数操作,并同步更新计数标示位以匹配标识当前操作状态;
否则记录第二存储计数数据模块的数据并更新奇偶校验位,并同步更新计数标示位以匹配标识当前操作状态;
顺序对第二存储计数数据模块第一个未写入数据的数据位执行编程计数操作,并同步更新计数标示位以匹配标识当前操作状态;
顺序更新第二存储计数数据模块的奇偶校验位使其与所属模块存储的数据相匹配,并对第一存储计数数据模块执行擦除操作,同步更新计数标示位以匹配标识当前操作状态。
优选地,所述计数方法还包括异常中断恢复步骤,具体包括:
上电并读取计数进位标志位;
若计数进位标志位标识计数器处于对第一存储计数数据模块进行计数操作状态,则对第一存储计数数据模块第一个未写入数据的数据位执行编程计数操作;
若计数进位标志位标识计数器处于记录第二存储计数数据模块的数据并更新奇偶校验位操作状态,则验证数据记录模块中的数据是否与第二存储计数数据模块记入的数据一致,若不一致则记入第二存储计数数据模块的计数数据,若一致则更新第二存储计数数据模块的奇偶校验位,并顺序执行后续进位计数操作;
若计数进位标志位标识计数器处于对第二存储计数数据模块进行计数操作状态,则验证第二存储计数数据模块分人奇偶校验位与第二存储计数数据模块的数据位是否一致,若不一致则重新对第二存储计数数据模块的第一个未写入数据的数据位执行编程计数操作,否则顺序执行后续进位计数操作;
若计数进位标志位标识计数器处于更新奇偶校验位使其与第二存储计数数据模块的数据相匹配,并对第一存储计数数据模块进行擦除操作状态,则验证第一存储计数数据模块的数据位是否为全1,若不为全1则对第一存储计数数据模块执行擦出操作,否则执行后续低位计数操作。
优选地,所述记录第二存储计数数据模块的数据并更新奇偶校验位前还执行以下步骤,具体包括:
判断第二存储计数数据模块的数据位是否写满,若第二存储计数数据模块的数据位已写满则结束计数操作,否则顺执行后续进位计数操作。
优选地,在对第一存储计数数据模块执行擦除操作时还同步执行:
将数据记录模块中的数据进行擦除。
本发明还提供一种芯片,包括如前述的应答保护单调计数器的电路结构。
本发明还提供一种存储有计算机指令的非瞬时计算机可读存储介质,所述计算机指令用于使所述计算机执行前述的计数方法中的步骤。
与现有技术相比,本发明具有如下的有益效果:
本发明提供的应答保护单调计数器,通过在存储计数数据模块中设置的计数标示位的数据和奇偶校验位的数据来确定存储计数数据的当前计数器的操作状态,通过第一存储计数数据模块、第二存储计数数据模块和数据记录模块的设计,以及计数方法的匹配适用,当异常掉电或其他情况导致计数中断,上电复位后,通过计数标示位的数据和奇偶校验位的数据即可在存储计数数据模块的数据位中再次写入数据,保证了计数器计数值的可靠性、严密性和完整性。
关于本发明相对于现有技术,其他突出的实质性特点和显著的进步在实施例部分进一步详细介绍。
附图说明
通过阅读参照以下附图对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显:
图1所示为实施例1提供的单调计数器的结构示意图。
图2所示为实施例2提供的单调计数器的计数方法的流程示意图。
图3所示为实施例2提供的单调计数器的计数方法的细化流程示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
需要说明的是,在说明书及权利要求书当中使用了某些名称来指称特定组件。应当理解,本领域普通技术人员可能会用不同名称来指称同一个组件。本申请说明书及权利要求书并不以名称的差异作为区分组件的方式,而是以组件在功能上的实质性差异作为区分组件的准则。如在本申请说明书和权利要求书中所使用的“包含”或“包括”为一开放式用语,其应解释为“包含但不限定于”或“包括但不限定于”。具体实施方式部分所描述的实施例为本发明的较佳实施例,并非用以限定本发明的范围。
此外,所属技术领域的技术人员知道,本发明的各个方面可以实现为系统、方法或计算机程序产品。因此,本发明的各个方面可以具体实现为软硬件结合的形式,这里可以统称为“电路”、“模块”或“系统”。此外,在一些实施例中,本发明的各个方面还可以实现为在一个或多个微控制器可读介质中的计算机程序产品的形式,该微控制器可读介质中包含微控制器可读的程序代码。
实施例1
如图1所示,本实施例提供的一种应答保护单调计数器,包括第一存储计数数据模块120、第二存储计数数据模块130和数据记录模块110,在本实施例中单调计数器中的计数数据单调递增,用来保证读写数据的机密性和完整性,而由于单调计数器中第一存储计数数据模块120的计数数据位123所能记录的数值有限,因此,当单调计数器100中第一存储计数数据模块120的计数值达到上限后,会进行计数进位操作,进位给单调计数器100中第二存储计数数据模块130,将第二存储计数数据模块130的数据记录下来再对第一存储计数数据模块120进行擦除操作;
具体而言,在本实施例中第一存储计数数据模块120、第二存储计数数据模块130存储块相互匹配设置分别用于储存计数器计数值的低位和高位;
第一存储计数数据模块120、第二存储计数数据模块130均设置有奇偶校验位121、计数标志位122和计数数据位123,所述奇偶校验位121用于标识所属计数数据模块的数据是否成功写入,所述计数标志位122用于标识计数器当前所做的操作状态;
在本实施例中的的计数标示位122由两位数据位配置而成,用于区别标识计数器处于的四种不同操作状态;在本实施例中的四种不同操作状态分别为:
对第一存储计数数据模块进行计数操作状态;
记录第二存储计数数据模块的数据并更新奇偶校验位操作状态;
对第二存储计数数据模块进行计数操作状态;
更新奇偶校验位使其与第二存储计数数据模块的数据相匹配,并对第一存储计数数据模块进行擦除操作状态;
举例进一步解释上述计数标示位以及对应的计数器操作状态,数据标示位122中记录的数据用于判断单调计数器发生异常中断时单调计数器的操作状态,例如,数据标示位122具有四种数据状态,第一种数据状态01表征第一存储计数数据模块120未写满可正常进行编程操作,第二种数据状态00表征第一存储计数数据模块120已写满,记录第二存储计数数据模块130当前的数据并更新奇偶校验位121,第三种数据状态10表征对第二存储计数数据模块130进行一次编程计数,第四种数据状态11表征对第一存储计数数据模块120进行擦除;
本实施例中的奇偶校验位由一位数据位配置而成,用于区别标识所属计数数据模块当前写入的数据位的奇偶性,奇偶校验位121用来确定第二存储计数数据模块130是否成功计入数据,具体地在本发明实施例中,当第一存储计数数据模块120记满一次后进位计数到第二存储计数数据模块130,便更新一次奇偶校验位信息;一般的可以采用当所述的奇偶校验位的数据为0时表示当前写入第二存储计数数据模块的数据位为偶数位,当所述的奇偶校验位的数据为1时表示当前写入第二存储计数数据模块的数据位为奇数位,在此不做赘述;
计数数据位数据位123则是用于存储计数数据的单元,例如当存储单元为0时表示编程计入一个数据,在此不做赘述;
本实施例中的数据记录模块110配置成用于储存计数器处于切换存储计数数据模块时高位存储计数数据模块(第二存储计数数据模块130)中的计数数值。
本实施例中的应答保护单调计数器还包括逻辑控制电路模块和若干输入输出接口模块,其中,
逻辑控制电路模块配置成用于向所述第一存储计数数据模块、第二存储计数数据模块和数据记录模块发出控制指令,控制计数器执行相应的计数和读取操作;
输入输出接口模块配置成用于在计数和读取计数值时提供数据的输入和输出。
实施例2
如图2和3所示,本实施例提供一种单调计数器的计数方法,应用于实施例1所述应答保护单调计数器,总体而言本实施例中的技术方法遵循的整体流程为:
当第一存储计数数据模块120数据位123全部记满后,进位到第二存储计数数据模块130做一次计数,再擦除第一存储计数数据模块120全部数据,重新从第一位数据位123开始计数,当第一存储计数数据模块120数据位124再次全部记满后,进位到第二存储计数数据模块130做一次计数,直至第一存储计数数据模块120和第二存储计数数据模块130全部记满;
详细说明本实施例中的计数方法包括:
接收计数指令,判断第一存储计数数据模块的数据存储状态:
若第一存储计数数据模块未记满数据,则对第一存储计数数据模块的第一个未写入数据的数据位执行编程计数操作,并同步更新计数标示位以匹配标识当前操作状态;
否则记录第二存储计数数据模块的数据并更新奇偶校验位,并同步更新计数标示位以匹配标识当前操作状态;
顺序对第二存储计数数据模块第一个未写入数据的数据位执行编程计数操作,并同步更新计数标示位以匹配标识当前操作状态;
顺序更新第二存储计数数据模块的奇偶校验位使其与所属模块存储的数据相匹配,并对第一存储计数数据模块执行擦除操作,同步更新计数标示位以匹配标识当前操作状态。
前述的为正常计数方法的流程,在本实施例中的计数方法重点还包括异常中断恢复步骤,由于应答保护单调计数器发生异常中断时,其内部进行计数操作的存储块会有几种情况出现:正在进行计数的第一存储计数数据模块未写满;正在进行计数的第一存储计数数据模块已写满,但还未计数进位到第二存储计数数据模块;已计数进位到第二存储计数数据模块,但还未开始擦除已写满的第一存储计数数据模块;已计数进位到第二存储计数数据模块,切正在擦除已写满的第一存储计数数据模块;
因此针对上述情况本实施例中的计数方法包括异常中断恢复步骤,具体包括:
上电并读取计数进位标志位;
若计数进位标志位标识计数器处于对第一存储计数数据模块进行计数操作状态,则对第一存储计数数据模块第一个未写入数据的数据位执行编程计数操作;
若计数进位标志位标识计数器处于记录第二存储计数数据模块的数据并更新奇偶校验位操作状态,则验证数据记录模块中的数据是否与第二存储计数数据模块记入的数据一致,若不一致则记入第二存储计数数据模块的计数数据,若一致则更新第二存储计数数据模块的奇偶校验位,并顺序执行后续进位计数操作;
若计数进位标志位标识计数器处于对第二存储计数数据模块进行计数操作状态,则验证第二存储计数数据模块分人奇偶校验位与第二存储计数数据模块的数据位是否一致,若不一致则重新对第二存储计数数据模块的第一个未写入数据的数据位执行编程计数操作,否则顺序执行后续进位计数操作;
若计数进位标志位标识计数器处于更新奇偶校验位使其与第二存储计数数据模块的数据相匹配,并对第一存储计数数据模块进行擦除操作状态,则验证第一存储计数数据模块的数据位是否为全1,若不为全1则对第一存储计数数据模块执行擦出操作,否则执行后续低位计数操作。
举例进一步说明上述异常中断恢复各步骤的内容,图2是异常中断恢复的具体流程:
检测步骤S101:检测到单调计数器发生了中断。
具体地,单调计数器发生异常而中断具体包括发生掉电、复位等情况导致单调计数器1产生中断。
读取步骤S102:读取计数标示位数据。
判断步骤S103:判断计数器中断时的操作状态;
计数步骤S104:计数器计数。
本实施例中判断步骤S103可以保证当单调计数器产生中断时,读取计数标示位122中记录的数据状态,例如可以约定当数据状态为01,表征第一存储计数数据模块120未写满,计数器操作会在第一存储计数数据模块120中第一个未存储计数数据的数据位123中写入数据进行计数。
类似的,对于异常中断发生时,为保证单调计数器上电后,单调计数器的读写操作不会出现异常,读取数据标示位122中记录的数据状态,例如当数据状态为00,在本实施例表征第一存储计数数据模块120已写满,此时只需验证数据记录模块110中的数据是否与第二存储计数数据模块130在第一存储计数数据模块120写满时所记入的数据一致,若不一致则记入第二存储计数数据模块130在第一存储计数数据模块120写满时的数据,若一致则更新奇偶校验位121并进行下一步操作。
类似的,对于异常中断发生时,为保证单调计数器上电后,单调计数器的读写操作不会出现异常,读取数据标示位122中记录的数据状态,当数据状态为10,在本实施例表征该状态为对第二存储计数数据模块130进行编程计数,此时只需验证奇偶校验位121与第二存储计数数据模块130进的数据位123是否一致,若不一致则重新对第二存储计数数据模块130进行编程计数,若一致则进行下一步操作。
类似的,对于异常中断发生时,为保证单调计数器上电后,单调计数器的读写操作不会出现异常,读取数据标示位122中记录的数据状态,当数据状态为11,本实施例中表征该状态为对第一存储计数数据模块120进行擦除,此时只需验证第一存储计数数据模块120的数据位123是否为全1,若不为全1则进行擦出操作,若为全1表示一次切换完成便可继续在第一位数据位123中写入数据进行计数。
为了进一步明确异常中断恢复各步骤间的关系,请参阅图3,图3是本实施例中计数方法的细化流程示意图,首先读取计数标示位122,若计数标示位122数据状态为01时,因为第一判断步骤S203的判断结果包括第一存储计数数据模块120的数据位123已写满和未写满两种情况,所以,在第一判断步骤S203之后的步骤,还可以包括:在第一存储计数数据模块120的第一个未存储数据的数据位123进行计数及第二判断步骤S205。当第一判断步骤S203的结果指示第一存储计数数据模块120的数据位123已写满时,执行第二判断步骤S205,判断第二存储计数数据模块130的数据位123是否写满。若第二存储计数数据模块130的数据位123已写满则结束计数操作,若未写满则进行下一步骤S206,将第二存储计数数据模块130的数据记录到数据记录模块110中,并更新奇偶校验位121的数据信息,进一步地,执行计数步骤S207,在第二存储计数数据模块130的第一个未存储数据的数据位123进行编程计数,进一步地,执行第三判断步骤S208,判断第二存储计数数据模块130的计数数据与奇偶校验位121的信息是否匹配,若不匹配表示上一计数步骤S207未成功计数,需再次对第二存储计数数据模块130的第一个未存储数据的数据位123进行编程计数,若匹配则执行擦除步骤S209,擦除第一存储计数数据模块120的全部数据位123。进一步地,执行第四判断步骤S210,检查第一存储计数数据模块120的数据位123为全1,若不满足条件则再次执行擦除步骤S209,若满足条件,则可进行下一次的对第一存储计数数据模块120编程计数。如此循环。
再如图3所示,对于异常中断发生时,为保证单调计数器上电后,单调计数器100的读写操作不会出现异常,读取数据标示位122中记录的数据状态,当数据状态为01表示正在进行计数的第一存储计数数据模块120未写满,执行第一判断步骤S203;读取计数标示位122,若计数标示位122数据状态为00表示正在进行计数的第一存储计数数据模块120已写满,但还未计数进位到第二存储计数数据模块130,执行记录数据步骤S206;读取计数标示位122,若计数标示位122数据状态为10表示已计数进位到第二存储计数数据模块130,但还未开始擦除已写满的第一存储计数数据模块120,执行第三判断步骤S208;读取计数标示位122,若计数标示位122数据状态为11表示已计数进位到第二存储计数数据模块130,切正在擦除已写满的第一存储计数数据模块120,执行第四判断步骤S210;
在本实施例中记录第二存储计数数据模块的数据并更新奇偶校验位前还执行以下步骤,具体包括:
判断第二存储计数数据模块的数据位是否写满,若第二存储计数数据模块的数据位已写满则结束计数操作,否则顺执行后续进位计数操作。
在本实施例中,在对第一存储计数数据模块执行擦除操作时还同步执行:
将数据记录模块中的数据进行擦除。
实施例3
本实施例提供一种芯片,包括如实施例1所述的应答保护单调计数器的电路结构。
实施例4
本实施例提供一种存储有计算机指令的非瞬时计算机可读存储介质,所述计算机指令用于使所述计算机执行如实施例2所述的计数方法的步骤。
对于本领域技术人员而言,显然本发明不限于上述示范性实施例的细节,而且在不背离本发明的精神或基本特征的情况下,能够以其他的具体形式实现本发明。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本发明的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本发明内。不应将权利要求中的任何附图标记视为限制所涉及的权利要求。
此外,应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施例中的技术方案也可以经适当组合,形成本领域技术人员可以理解的其他实施方式。

Claims (10)

1.一种应答保护单调计数器,其特征在于,包括第一存储计数数据模块、第二存储计数数据模块和数据记录模块,其中,
所述第一存储计数数据模块、第二存储计数数据模块存储块相互匹配设置分别用于储存计数器计数值的低位和高位;
所述第一存储计数数据模块、第二存储计数数据模块均设置有奇偶校验位、计数标志位和计数数据位,所述奇偶校验位用于标识所属计数数据模块的数据是否成功写入,所述计数标志位用于标识计数器当前所做的操作状态;
所述数据记录模块配置成用于储存计数器处于切换存储计数数据模块时高位存储计数数据模块中的计数数值。
2.根据权利要求1所述的一种应答保护单调计数器,其特征在于,所述的计数标示位由两位数据位配置而成,用于区别标识计数器处于的四种不同操作状态;
所述的奇偶校验位由一位数据位配置而成,用于区别标识所属计数数据模块当前写入的数据位的奇偶性。
3.根据权利要求2所述的一种应答保护单调计数器,其特征在于,所述四种不同操作状态分别为:
对第一存储计数数据模块进行计数操作状态;
记录第二存储计数数据模块的数据并更新奇偶校验位操作状态;
对第二存储计数数据模块进行计数操作状态;
更新奇偶校验位使其与第二存储计数数据模块的数据相匹配,并对第一存储计数数据模块进行擦除操作状态。
4.根据权利要求1所述的一种应答保护单调计数器,其特征在于,还包括逻辑控制电路模块和若干输入输出接口模块,其中,
所述逻辑控制电路模块配置成用于向所述第一存储计数数据模块、第二存储计数数据模块和数据记录模块发出控制指令,控制计数器执行相应的计数和读取操作;
所述输入输出接口模块配置成用于在计数和读取计数值时提供数据的输入和输出。
5.一种单调计数器的计数方法,应用于如权利要求1-4任意一项所述应答保护单调计数器,其特征在于,所述计数方法包括:
接收计数指令,判断第一存储计数数据模块的数据存储状态:
若第一存储计数数据模块未记满数据,则对第一存储计数数据模块的第一个未写入数据的数据位执行编程计数操作,并同步更新计数标示位以匹配标识当前操作状态;
否则记录第二存储计数数据模块的数据并更新奇偶校验位,并同步更新计数标示位以匹配标识当前操作状态;
顺序对第二存储计数数据模块第一个未写入数据的数据位执行编程计数操作,并同步更新计数标示位以匹配标识当前操作状态;
顺序更新第二存储计数数据模块的奇偶校验位使其与所属模块存储的数据相匹配,并对第一存储计数数据模块执行擦除操作,同步更新计数标示位以匹配标识当前操作状态。
6.根据权利要求5所述的一种单调计数器的计数方法,其特征在于,所述计数方法还包括异常中断恢复步骤,具体包括:
上电并读取计数进位标志位;
若计数进位标志位标识计数器处于对第一存储计数数据模块进行计数操作状态,则对第一存储计数数据模块第一个未写入数据的数据位执行编程计数操作;
若计数进位标志位标识计数器处于记录第二存储计数数据模块的数据并更新奇偶校验位操作状态,则验证数据记录模块中的数据是否与第二存储计数数据模块记入的数据一致,若不一致则记入第二存储计数数据模块的计数数据,若一致则更新第二存储计数数据模块的奇偶校验位,并顺序执行后续进位计数操作;
若计数进位标志位标识计数器处于对第二存储计数数据模块进行计数操作状态,则验证第二存储计数数据模块分人奇偶校验位与第二存储计数数据模块的数据位是否一致,若不一致则重新对第二存储计数数据模块的第一个未写入数据的数据位执行编程计数操作,否则顺序执行后续进位计数操作;
若计数进位标志位标识计数器处于更新奇偶校验位使其与第二存储计数数据模块的数据相匹配,并对第一存储计数数据模块进行擦除操作状态,则验证第一存储计数数据模块的数据位是否为全1,若不为全1则对第一存储计数数据模块执行擦出操作,否则执行后续低位计数操作。
7.根据权利要求5所述的一种单调计数器的计数方法,其特征在于,所述记录第二存储计数数据模块的数据并更新奇偶校验位前还执行以下步骤,具体包括:
判断第二存储计数数据模块的数据位是否写满,若第二存储计数数据模块的数据位已写满则结束计数操作,否则顺执行后续进位计数操作。
8.根据权利要求5所述的一种单调计数器的计数方法,其特征在于,在对第一存储计数数据模块执行擦除操作时还同步执行:
将数据记录模块中的数据进行擦除。
9.一种芯片,其特征在于,包括如权利要求1-4任意一项所述的应答保护单调计数器的电路结构。
10.一种存储有计算机指令的非瞬时计算机可读存储介质,其特征在于,所述计算机指令用于使所述计算机执行权利要求5-8中任一项所述的计数方法中的步骤。
CN202211730617.XA 2022-12-30 2022-12-30 一种应答保护单调计数器、计数方法及存储介质 Pending CN115964225A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211730617.XA CN115964225A (zh) 2022-12-30 2022-12-30 一种应答保护单调计数器、计数方法及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211730617.XA CN115964225A (zh) 2022-12-30 2022-12-30 一种应答保护单调计数器、计数方法及存储介质

Publications (1)

Publication Number Publication Date
CN115964225A true CN115964225A (zh) 2023-04-14

Family

ID=87357544

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211730617.XA Pending CN115964225A (zh) 2022-12-30 2022-12-30 一种应答保护单调计数器、计数方法及存储介质

Country Status (1)

Country Link
CN (1) CN115964225A (zh)

Similar Documents

Publication Publication Date Title
CN101231618B (zh) 非易失性存储器装置的控制方法
CN108646982B (zh) 一种基于ubifs的数据自动修复方法及装置
CN110442473B (zh) 一种非易失性数据存储方法、装置、电子设备及介质
CN110286853B (zh) 一种数据写入方法和装置、计算机可读存储介质
US20080016415A1 (en) Evaluation system and method
CN104282342A (zh) 闪存装置、存储器控制器及闪存的控制方法
CN107943605B (zh) 一种存储卡处理方法及装置
CN112270945B (zh) 记录是否有擦除时掉电的方法、装置、存储介质和终端
CN111261214B (zh) 应答保护单调计数器及管理其计数值的方法
CN111428280A (zh) SoC安全芯片密钥信息完整性存储及错误自修复方法
CN115964225A (zh) 一种应答保护单调计数器、计数方法及存储介质
CN113836600B (zh) 一种Embedded Flash误写保护方法
JP2003196165A (ja) 不揮発性メモリ及びそのデータ更新方法
CN115840707A (zh) 一种刷写测试方法、装置及介质
CN115421657A (zh) 数据存储方法、装置、电子设备及存储介质
CN114300026A (zh) 一种单调计数器、计数方法、电子设备及存储介质
CN111785312B (zh) 改善多次擦除编程Vt偏移方法、系统、存储介质和终端
US20160275011A1 (en) Microcomputer with built-in flash memory, method for writing data to built-in flash memory of microcomputer, and program for writing data to flash memory
CN112582009B (zh) 单调计数器及其计数方法
CN116610269B (zh) 数据存储方法、装置、存储介质和控制器
CN113110794B (zh) 一种用于NandFlash的数据存储方法与系统
JPH09212429A (ja) 不揮発性半導体ディスク装置
Zhou et al. A verification method for power-off protection mechanism of embedded chip non-volatile memory
CN113568767B (zh) 适用于智能用电终端的数据写文件校验方法
CN108052410B (zh) 一种防止SPI-Nand读取数据页出错的方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination