CN115963950A - 一种信号处理电路、触控面板和显示装置 - Google Patents
一种信号处理电路、触控面板和显示装置 Download PDFInfo
- Publication number
- CN115963950A CN115963950A CN202211520806.4A CN202211520806A CN115963950A CN 115963950 A CN115963950 A CN 115963950A CN 202211520806 A CN202211520806 A CN 202211520806A CN 115963950 A CN115963950 A CN 115963950A
- Authority
- CN
- China
- Prior art keywords
- touch
- signal
- touch electrodes
- control switch
- electrically connected
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012545 processing Methods 0.000 title claims abstract description 58
- 230000005540 biological transmission Effects 0.000 claims abstract description 105
- 238000000034 method Methods 0.000 claims abstract description 30
- 230000008569 process Effects 0.000 claims abstract description 30
- 239000003990 capacitor Substances 0.000 claims description 76
- 238000005070 sampling Methods 0.000 claims description 67
- 239000000758 substrate Substances 0.000 claims description 41
- 238000006243 chemical reaction Methods 0.000 claims description 31
- 239000010410 layer Substances 0.000 claims description 17
- 230000005284 excitation Effects 0.000 claims description 14
- 239000011229 interlayer Substances 0.000 claims description 13
- 230000000149 penetrating effect Effects 0.000 claims description 5
- 230000010354 integration Effects 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 19
- 230000003071 parasitic effect Effects 0.000 description 10
- 230000008859 change Effects 0.000 description 6
- 238000012546 transfer Methods 0.000 description 5
- 230000003247 decreasing effect Effects 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
Images
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Position Input By Displaying (AREA)
Abstract
本公开提供一种信号处理电路、触控面板和显示装置,属于触控显示技术领域,其中信号处理电路包括m个模拟前端单元、m个共模电平预置单元、M个第一数据选择器、M个模数转换器;m个模拟前端单元和m个共模电平预置单元一一对应设置;模拟前端单被配置为对第一电信号进行处理得到一组第一差分信号;第一数据选择器中的一组第一传输门和第二传输门被配置为对一组第一差分信号进行处理,并输出一组第二差分信号;第i个共模电平预置单元被配置为对一组第一差分信号进行处理,输出一个预置共模电压,并配置给模数转换器;模数转换器被配置为对一组第一传输门和第二传输门输出的一组第二差分信号进行转换,生成数字信号。
Description
技术领域
本公开属于触控显示技术领域,具体涉及一种信号处理电路、触控面板和显示装置。
背景技术
触摸显示屏能够将手指的触摸信息转化成可以识别的数字信息,以进行显示及反应处理。通常情况下,触控显示一体化的集成芯片集成在触控面板内部,该集成芯片通常设置为长条形状,高度较低,长度较长。集成芯片内集成有多个模拟前端电路AFE,芯片内部的模数转换器ADC分时处理各模拟前端电路AEF输出的一组差分信号,也即VOP信号和VON信号,转化成可以识别的数字信息。由于芯片结构设计的限定(也即长条状),多个模拟前端电路AFE在芯片内部并排设置,因此存在距离模数转换器ADC较远端的模拟前端电路AFE,和距离模数转换器ADC较近端的模拟前端电路AFE,也即存在走线较远端的至少一组VOP信号和VON信号,也存在走线较近端的至少一组VOP信号和VON信号。由于走线最远端和最近端所产生的寄生电容相差很大,也就导致在模数转换器ADC刚开始工作时,接收到的差分信号的电平位置浮空,VOP信号和VON信号的共模电压不受电路控制,有可能浮空到任何电位,从而降低模数转换器ADC模数转换的准确度。
发明内容
本公开旨在至少解决现有技术中存在的技术问题之一,提供一种信号处理电路、触控面板和显示装置。
第一方面,解决本公开技术问题所采用的技术方案是一种信号处理电路,被配置为读取触控面板上的第一电信号;所述触控面板包括呈阵列排布的多个触控电极,每列所述触控电极的数量为m,且m个所述触控电极划分为M组,m>1,M≥1,且M和m均为整数;其中,所述信号处理电路包括m个模拟前端单元、m个共模电平预置单元、M个第一数据选择器、以及M个模数转换器;所述m个模拟前端单元和所述m个共模电平预置单元一一对应设置;
第i个所述模拟前端单元,被配置为分时读取所述触控面板中的各列所述触控电极中的第i个所述触控电极所输出的第一电信号,并对所述第一电信号进行处理得到一组第一差分信号;i取1~m,且i为整数;
一个所述第一数据选择器中的一组第一传输门和第二传输门,被配置为对一个所述模拟前端单元所输出的一组第一差分信号进行处理,并输出一组第二差分信号;不同组的所述第一传输门和第二传输门处理不同的所述模拟前端单元所输出的一组第一差分信号;
第i个所述共模电平预置单元,被配置为对第i个所述模拟前端单元所输出的一组第一差分信号进行处理,输出一个预置共模电压,并配置给所述模数转换器;
一个所述模数转换器,被配置为对一组所述第一传输门和所述第二传输门输出的一组所述第二差分信号进行转换,生成数字信号。
在一些实施例中,所述共模电平预置单元包括第一开关和第二开关,其中所述第一开关的第一端为所述共模电平预置单元的第一端,所述第二开关的第一端为所述共模电平预置单元的第二端,且被配置为接收一组所述第一差分信号;所述第一开关的第二端和所述第二开关的第二端电连接,作为所述共模电平预置单元的第三端,且被配置为输出所述预置共模电压。
在一些实施例中,M个所述第一数据选择器中各个所述第一数据选择器中一组所述第一传输门和第二传输门的数量相同;M个所述第一数据选择器中共有m组所述第一传输门和第二传输门;
所述信号处理电路还包括第一时序控制单元;在第i组所述第一传输门和第二传输门断开的同时,控制第i+1个所述共模电平预置单元中的第一开关和第二开关导通,并在第i+1个所述共模电平预置单元中的第一开关和第二开关断开的同时,控制第i+1组所述第一传输门和第二传输门同时导通。
在一些实施例中,对于任意一个所述模拟前端单元均包括电荷转换单元、积分器和采样单元;
所述电荷转换单元,被配置为接收激励信号和第一电信号,并根据激励信号,将所述第一电信号转换为第二电信号并输出;
所述积分器,被配置为对所述第二电信号进行模拟积分,输出第三电信号;
所述采样单元,被配置为对所述第三电信号进行处理,生成一组所述第一差分信号并输出。
在一些实施例中,所述电荷转换单元包括电荷放大器、复位电容、复位控制开关和第一电容;
所述电荷放大器的第一端被配置为接收所述第一电信号,所述电荷放大器的第二端被配置为接收激励信号;所述电荷放大器的第三端与所述积分器的第一端电连接;
所述复位电容的第一端和第二端,分别与所述电荷放大器的第一端和第三端电连接;所述复位控制开关的第一端和第二端,分别与所述电荷放大器的第一端和第三端电连接;
所述第一电容的第一端与所述电荷放大器的第一端电连接;所述第一电容的第二端用于接收第四电信号。
在一些实施例中,所述采样单元包括第一控制开关、第二控制开关、第三控制开关、第四控制开关、第一采样电容、第二采样电容、运算放大器、第一保持电容和第二保持电容;
所述第一控制开关的第一端被配置为接收第一参考信号;所述第四控制开关的第一段被配置为接收第二参考信号;所述第二控制开关的第一端、所述第三控制开关的第一端,均与所述积分器的第二端电连接;所述第一控制开关的第二端、所述第二控制开关的第二端,均与所述第一采样电容的第一端电连接;所述第三控制开关的第二端、所述第四控制开关的第二端,均与所述第二采样电容的第一端电连接;
所述第一采样电容的第二端、所述第一保持电容的第一端,均与所述运算放大器的第一端电连接;所述第二采样电容的第二端、所述第二保持电容的第一端,均与所述运算放大器的第二端电连接;
所述第一保持电容的第二端与所述运算放大器的第三端电连接;所述第二保持电容的第二端与所述运算放大器的第四端电连接;所述运算放大器的第三端、第四端被配置为输出一组第一差分信号。
在一些实施例中,所述信号处理电路还包括控制单元;所述控制单元,被配置为在所述第三电信号为第二电平时,控制所述第一控制开关和所述第三控制开关导通,所述第二控制开关和所述第四控制开关断开;在所述第三电信号为第一电平时,控制所述所述第二控制开和所述第四控制开关导通,所述第一控制开关和所述第三控制开关断开。
第二方面,本公开实施例还提供了一种触控面板,其包括如衬底基板、设置在所述衬底基板上且呈阵列排布的多个触控电极、以及如上述实施例中任一项所述的信号处理电路;所述触控电极与所述信号处理电路电连接。
在一些实施例中,还包括设置在所述呈阵列排布的多个触控电极背离所述衬底基板一侧的层间绝缘层,以及设置在所述层间绝缘层背离所述衬底基板一侧的多条触控信号线;
一条所述触控信号线通过贯穿所述层间绝缘层的一个连接过孔与一个所述触控电极电连接,且不同的所述触控信号线所连接的所述触控电极不同;
对于位于同一列的所述触控电极,其中各所述触控电极与所述触控信号线电连接的连接过孔的连线不在同一条直线上。
在一些实施例中,对于所述呈阵列排布的多个触控电极中任一列所述触控电极,沿列方向划分成并排设置的多组触控电极组;
每组所述触控电极组中的多个所述触控电极与所述触控信号线电连接的连接过孔的连线,位于同一条直线上。
在一些实施例中,对于不同组所述触控电极组,多个所述触控电极与所述触控信号线电连接的连接过孔的连线相互平行。
在一些实施例中,各组所述触控电极组中所述触控电极的数量相等。
在一些实施例中,对于所述呈阵列排布的多个触控电极中任一列所述触控电极,沿列方向划分成并排设置的K组触控电极组;K为大于1的正整数;
每个所述触控电极包括沿行方向相对设置的第一边和第二边;每一组所述触控电极组包括N个触控电极,且所述N个触控电极沿列方向顺次排布;N≥1,且N取整;
对于位于同一列的第p组所述触控电极组和第K-p+1组所述触控电极组,其中,
第p组所述触控电极组中第q个触控电极的第一边在所述衬底基板上的正投影,到所述第q个触控电极所对应的所述连接过孔在所述衬底基板上的正投影之间的距离记作第一距离;p取1~K,且p为整数,q取1~N,且q为整数;
第K-p+1组所述触控电极组中第N-q+1个触控电极的第二边在所述衬底基板上的正投影,到所述第N-q+1个触控电极所对应的所述连接过孔在所述衬底基板上的正投影之间的距离记作第二距离;
所述第一距离与所述第二距离相等。
在一些实施例中,对于所述呈阵列排布的多个触控电极中任一列所述触控电极,连接所述触控电极的任意两相邻所述触控信号线之间的间距相等。
在一些实施例中,所述呈阵列排布的多个触控电极包括m行n列;所述信号处理电路还包括n个第二数据选择器,n列所述触控电极与n列所述第二数据选择器一一对应设置;所述第二数据选择器包括m个第三传输门,所述m个第三传输门与一列m个所述触控电极一一对应设置;n>1,且n为整数;
对于位于同一列的所述触控电极,其中一个所述触控电极通过一条所述触控信号线,与一个所述第二数据选择器中的一个第三传输门电连接,且不同所述触控电极通过一条所述触控信号线,与一个所述第二数据选择器中的不同第三传输门电连接;
每个所述第二数据选择器中的第i个第三传输门均与所述第i个所述模拟前端单元电连接。
在一些实施例中,所述触控面板还包括设置在所述呈阵列排布的多个触控电极靠近所述衬底基板一侧的多个像素;所述多个像素被划分为多个像素组;每个所述像素组中的像素呈阵列排布;所述像素组与所述触控电极一一对应设置。
第三方面,本公开实施例还提供了一种显示装置,其包括上述实施例中任一项所述的触控面板。
关于上述触控面板和显示装置的效果描述可以参见信号处理电路的说明,这里不再赘述。
本公开实施例提供的一种信号处理电路、触控面板和显示装置,其中信号处理电路被配置为读取触控面板上的第一电信号;触控面板包括呈阵列排布的多个触控电极,每列触控电极的数量为m,且m个触控电极划分为M组,m>1,M≥1,且M和m均为整数。信号处理电路中设置有m个模拟前端单元和m个共模电平预置单元,m个模拟前端单元和m个共模电平预置单元一一对应设置。利用第i个共模电平预置单元对第i个模拟前端单元所输出的一组第一差分信号进行处理,输出一个预置共模电压,并配置给模数转换器,也即输出的预置共模电压作为模数转换器的共模电压。当模数转换器处理第二差分信号时,输入的第二差分信号都将不再是浮空状态,而是被置为预置共模电压,确保模数转换器每次进行模数转换时,输入的第二差分信号均是从对应的预置共模电压开始变化的,提高了第二差分信号的反向对称性,同时提高了模数转换器模数转换的准确性,进而提升了芯片触控采样的准确性。
附图说明
图1为本公开实施例提供的一种信号处理电路的示意图;
图2为本公开实施例提供的第一数据选择器的结构示意图;
图3为本公开实施例提供的共模电平预置单元的结构示意图;
图4为本公开实施例提供的共模电平预置单元和第一数据选择器的时序控制电路图;
图5为本公开实施例提供的模拟前端单元的示意图;
图6为本公开实施例提供的电荷转换单元的电路结构示意图;
图7为本公开实施例提供的采样单元的电路结构示意图;
图8为本公开实施例提供的一种触控面板的膜层板图;
图9为本公开实施例提供的一种触控面板的结构示意图;
图10为本公开实施例提供的一种信号处理电路与触控电极耦合的结构示意图。
其中附图标记为:100、信号处理电路;101、模拟前端单元;102、共模电平预置单元;103、第一数据选择器;104、模数转换器;105、数字前端单元;106、第一时序控制单元;107、第二时序控制单元;108、控制单元;109、第二数据选择器;1011、电荷转换单元;1012、积分器;1013、采样单元;1021、第一开关;1022、第二开关;111、电荷放大器;112、复位电容;113、复位控制开关;114、第一电容;131、第一控制开关;132、第二控制开关;133、第三控制开关;134、第四控制开关;135、第一采样电容;136、第二采样电容;137、运算放大器;138、第一保持电容;139、第二保持电容;200、触控面板;10、衬底基板;20、触控电极;30、层间绝缘层;40、触控信号线;50、发光层;31、连接过孔;21、触控电极的第一边;22、触控电极的第二边;23、触控电极的第三边;24、触控电极的第四边。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例中附图,对本公开实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本公开实施例的组件可以以各种不同的配置来布置和设计。因此,以下对在附图中提供的本公开的实施例的详细描述并非旨在限制要求保护的本公开的范围,而是仅仅表示本公开的选定实施例。基于本公开的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
在本公开中提及的“多个或者若干个”是指两个或两个以上。“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。字符“/”一般表示前后关联对象是一种“或”的关系。
在相关技术中,触控面板中的集成芯片内集成有多个模拟前端电路AFE,芯片内部的模数转换器ADC分时处理各模拟前端电路AEF输出的一组差分信号,也即VOP信号和VON信号,转化成可以识别的数字信息。由于芯片结构设计的限定(也即长条状),多个模拟前端电路AFE在芯片内部并排设置,因此存在距离模数转换器ADC较远端的模拟前端电路AFE,和距离模数转换器ADC较近端的模拟前端电路AFE,也即存在走线较远端的至少一组VOP信号和VON信号,也存在走线较近端的至少一组VOP信号和VON信号。由于走线最远端和最近端所产生的寄生电容相差很大,也就导致在模数转换器ADC刚开始工作时,接收到的差分信号的电平位置浮空,VOP信号和VON信号的共模电压不受电路控制,有可能浮空到任何电位,例如一组较远端的差分信号中的VOP信号浮空为电源电压3.3V,VON信号浮空为地电压0V。一组较近端的差分信号中的VOP信号浮空为3V,VON信号浮空为0.5V。假设模数转换器ADC的共模电压为0.8V,那么当模数转换器ADC开始工作后,VOP信号相比于VON信号需要更多的时间来建立差分信号的共模电压,较远端的VOP信号需要从3.3V降到0.8V,VON信号需要从0V上升到0.8V,较近端的VOP信号需要从3V降到0.8V,VON信号需要从0.5V上升到0.8V,导致刚开始转换的模数转换器ADC模数转换的准确度较低,从而影响触控采样精度。
基于此,本公开实施例提供了一种信号处理电路,其实质上消除了由于相关技术的限制和缺陷而导致的问题中的一个或多个。具体地,信号处理电路被配置为读取触控面板上的第一电信号;触控面板包括呈阵列排布的多个触控电极,每列触控电极的数量为m,且m个触控电极划分为M组,m>1,M≥1,且M和m均为整数;其中,信号处理电路包括m个模拟前端单元、m个共模电平预置单元、M个第一数据选择器、以及M个模数转换器;m个模拟前端单元和m个共模电平预置单元一一对应设置;第i个模拟前端单元,被配置为分时读取触控面板中的各列触控电极中的第i个触控电极所输出的第一电信号,并对第一电信号进行处理得到一组第一差分信号;i取1~m,且i为整数;一个第一数据选择器中的一组第一传输门和第二传输门,被配置为对一个模拟前端单元所输出的一组第一差分信号进行处理,并输出一组第二差分信号;不同组的第一传输门和第二传输门处理不同的模拟前端单元所输出的一组第一差分信号;第i个共模电平预置单元,被配置为对第i个模拟前端单元所输出的一组第一差分信号进行处理,输出一个预置共模电压,并配置给模数转换器;一个模数转换器,被配置为对一组第一传输门和第二传输门输出的一组第二差分信号进行转换,生成数字信号。
本公开实施例提供的信号处理电路中设置有m个共模电平预置单元,且该m个共模电平预置单元是与信号处理电路中的m个模拟前端单元一一对应的。以其中一个共模电平预置单元为例,利用第i个共模电平预置单元对第i个模拟前端单元所输出的一组第一差分信号进行处理,输出一个预置共模电压,并配置给模数转换器,也即输出的预置共模电压作为模数转换器的共模电压。当模数转换器处理第二差分信号(该第二差分信号可以理解是上述第i个模拟前端单元输出的一组第一差分信号经过第一数据选择器处理后输出的一组第二差分信号)时,输入的第二差分信号将不再是浮空状态,而是被置为预置共模电压。由此可见,本公开实施例为每一个模拟前端单元对应设置共模电平预置单元,确保模数转换器每次进行模数转换时,输入的第二差分信号均是从对应的预置共模电压开始变化的,提高了第二差分信号的反向对称性,同时提高了模数转换器模数转换的准确性,进而提升了芯片触控采样的准确性。
下面对本公开实施例提供的一种信号处理电路进行详细说明。信号处理电路被配置为读取触控面板上的第一电信号;触控面板上设置有呈阵列排布的m行n列个触控电极;对于呈阵列排布的m行n列个触控电极中任一列触控电极,沿列方向划分成并排设置的M组触控电极组,每一组触控电极组包括N个触控电极;m>1,n>1,且m和n均为整数;M≥1,N>1,且M和N均为整数。
图1为本公开实施例提供的一种信号处理电路的示意图,如图1所示,信号处理电路100包括m个模拟前端单元101、m个共模电平预置单元102、M个第一数据选择器103、以及M个模数转换器104;m个模拟前端单元101和m个共模电平预置单元102一一对应设置。第一数据选择器103可以是数据选择器(multiplexer,简称MUX)。模拟前端单元101可以是模拟前端电路(analog front end circuit,简称AFE),模数转换器104可以是模数转换器104(Analog to Digital Converter,简称ADC)。
第i个模拟前端单元101被配置为分时读取触控面板中的各列触控电极中的第i个触控电极所输出的第一电信号,并对第一电信号进行处理得到一组第一差分信号;i取1~m,且i为整数。一组第一差分信号包括第一信号VOP和第二信号VON。第一电信号可以是根据触控电极采集的触控面板显示屏上的触摸信号所产生的电荷得到,第一电信号可以是电压。第i个模拟前端单元101例如被配置为第一次读取第一列触控电极中第i个触控电极输出的第一电信号,第二次读取第二列触控电极中第i个触控电极输出的第一电信号,以此类推,第n次读取第n列触控电极中第i个触控电极输出的第一电信号。n可以是呈阵列排布的多个触控电极的列数,n>1,且n为整数。
图2为本公开实施例提供的第一数据选择器的结构示意图,如图2所示,一个第一数据选择器103中的一组第一传输门和第二传输门被配置为对一个模拟前端单元101所输出的一组第一差分信号进行处理,并输出一组第二差分信号;不同组的第一传输门和第二传输门处理不同的模拟前端单元101所输出的一组第一差分信号。第一数据选择器103包括第一数据选择单元AMUX_1和第二数据选择单元AMUX_2。第一数据选择单元AMUX_1中包括N个第一传输门,第二数据选择单元AMUX_2中包括N个第二传输门,也即第一传输门的数量、第二传输门的数量均与每组触控电极组中触控电极的数量相同。N个第一传输门和N个第二传输门一一对应设置,且对应设置的第一传输门和第二传输门构成一组。第一数据选择单元AMUX_1中包括N个第一传输门,也即第一个第一传输门amux_11,第二个第一传输门amux_21,……,第N个第一传输门amux_N1;第二数据选择单元AMUX_2中包括N个第二传输门,也即第一个第二传输门amux_12,第二个第二传输门amux_22,……,第N个第二传输门amux_N2。
图3为本公开实施例提供的共模电平预置单元的结构示意图,如图3所示,第i个共模电平预置单元102被配置为对第i个模拟前端单元101所输出的一组第一差分信号进行处理,输出一个预置共模电压VCOM,并配置给模数转换器104。示例性的,共模电平预置单元102包括第一开关1021和第二开关1022,被配置为接收一组第一差分信号,其中第一开关1021的第一端可以被配置为接收第一差分信号中的第一信号VOP,第二开关1022可以被配置为接收第一差分信号中的第二信号VON。第一开关1021的第二端和第二开关1022的第二端电连接,并作为共模电平预置单元102的第三端。共模电平预置单元102的第三端被配置为输出预置共模电压VCOM。
一个模数转换器104被配置为对一组第一传输门和第二传输门输出的一组第二差分信号进行转换,生成数字信号。模数转换器包括多个数字信号的输出端口。
以一个模拟前端单元101、一个共模电平预置单元102、一个第一数据选择器103中的一组第一传输门和第二传输门、一个模数转换器104为例,对模拟前端单元101接收到的一个第一电信号进行处理,具体地,模拟前端单元101读取一个触控电极所输出的第一电信号,并对第一电信号进行处理得到一组第一差分信号;与该模拟前端单元101对应设置的共模电平预置单元102接收一组第一差分信号,输出预置共模电压VCOM,并配置给模数转换器104;之后,第一数据选择器103中的一组第一传输门和第二传输门接收一组第一差分信号,第一传输门和第二传输门导通,输出一组第二差分信号;模数转换器104接收预置共模电压VCOM,并接收第一数据选择器103中的一组第一传输门和第二传输门输出的一组第二差分信号,此时该第二差分信号的共模电压被置为预置共模电压VCOM,模数转换器104对一组第二差分信号进行模数转换,生成数字信号。
在一些实施例中,M个第一数据选择器103中各个第一数据选择器103中一组第一传输门和第二传输门的数量相同;M个第一数据选择器103中共有m组第一传输门和第二传输门,每个第一数据选择器103中均有N组第一传输门和第二传输门。
图4为本公开实施例提供的共模电平预置单元和第一数据选择器的时序控制电路图,如图4所示,信号处理电路100还包括第一时序控制单元106;在第i组第一传输门和第二传输门断开的同时,控制第i+1个共模电平预置单元102中的第一开关1021和第二开关1022导通,并在第i+1个共模电平预置单元102中的第一开关1021和第二开关1022断开的同时,控制第i+1组第一传输门和第二传输门同时导通。如图4所示,在m组第一传输门和第二传输门中当前组第一传输门和第二传输门断开(或导通)的同时,下一组第一传输门和第二传输门对应的共模电平预置单元102的第一开关1021和第二开关1022同时导通(或断开),也就是说,模数转换器104在每次对第二差分信号进行处理时,第二差分信号均已经提前预置为共模电压VCOM,不再处于浮空状态,提高了第二差分信号的反向对称性,提高了模数转换器104模数转换的准确性,进而提升了芯片触控采样的准确性。
在一些实施例中,对于任意一个模拟前端单元101均包括电荷转换单元1011、积分器1012和采样单元1013。图5为本公开实施例提供的模拟前端单元的示意图,如图5所示,模拟前端单元101包括电荷转换单元1011、积分器1012和采样单元1013,其中,电荷转换单元1011和积分器1012电连接,积分器1012和采样单元1013电连接。具体地,电荷转换单元1011被配置为接收激励信号和第一电信号,并根据激励信号,将第一电信号转换为第二电信号并输出。积分器1012被配置为对第二电信号进行模拟积分,输出第三电信号。采样单元1013被配置为对第三电信号进行处理,生成一组第一差分信号并输出。
电荷转换单元1011的第一端为模拟前端单元101的第一端,且被配置为读取第一电信号。电荷转换单元1011的第二端为模拟前端单元101的第二端,且被配置为接收激励信号。电荷转换单元1011的第三端与积分器1012的第一端电连接;积分器1012的第二端与采样单元1013的第一端电连接。
在一些实施例中,图6为本公开实施例提供的电荷转换单元的电路结构示意图,如图6所示,VI表示第一电信号,Vex表示激励信号,Vcancle表示第四电信号,VCA表示第二电信号,CA表示电荷放大器111,Ccancle表示第一电容。
电荷转换单元1011包括电荷放大器111、复位电容112、复位控制开关113和第一电容114。其中,电荷放大器111的第一端被配置为接收第一电信号VI,电荷放大器111的第二端被配置为接收激励信号Vex;电荷放大器111的第三端与积分器1012的第一端电连接。电荷放大器111的第一端作为电荷转换单元1011的第一端,电荷放大器111的第二端作为电荷转换单元1011的第二端,电荷放大器111的第三端作为电荷转换单元1011的第三端,输出第二电信号VCA。
复位电容112的第一端和第二端,分别与电荷放大器111的第一端和第三端电连接;复位控制开关113的第一端和第二端,分别与电荷放大器111的第一端和第三端电连接。
第一电容114的第一端与电荷放大器111的第一端电连接;第一电容114的第二端用于接收第四电信号Vcancle。第四电信号Vcancle可以是激励信号Vex。激励信号Vex为了观测一个电路系统的特性而输入到电路中的各种电信号,激励信号Vex也被称作保护信号(Guard Signal),它可以有效消除寄生电容带来的对触控电容大小的负面影响。
在一些实施例中,图7为本公开实施例提供的采样单元的电路结构示意图,如图7所示,VINT表示第三电信号,REFLorGND表示第一参考信号、REFHorVDD表示第二参考信号。第一参考信号REFL和第二参考信号REFH可以根据实际的需求和电路结构调整,第一参考信号REFL为低电平,第二参考信号REFD为高电平。Csp表示第一采样电容135,Csn表示第二采样电容136,SHA表示运算放大器137,Chp表示第一保持电容138,Chn表示第二保持电容139,VIN表示运算放大器137的反向输入端(即运算放大器137的第一端)输出的信号,VIP表示运算放大器137的正向输入端(即运算放大器137的第二端)输出的信号。VOP表示运算放大器137的正向输出端(即运算放大器137的第三端)输出的信号,VON表示运算放大器137的反向输出端(即运算放大器137的第四端)输出的信号,VOP和VON形成一组差分信号。
采样单元1013包括第一控制开关131、第二控制开关132、第三控制开关133、第四控制开关134、第一采样电容135、第二采样电容136、运算放大器137、第一保持电容138和第二保持电容139。其中,第一控制开关131的第一端被配置为接收第一参考信号REFL;第四控制开关134的第一段被配置为接收第二参考信号REFD;第二控制开关132的第一端、第三控制开关133的第一端,均与积分器1012的第二端电连接;第一控制开关131的第二端、第二控制开关132的第二端,均与第一采样电容135的第一端电连接;第三控制开关133的第二端、第四控制开关134的第二端,均与第二采样电容136的第一端电连接。第一采样电容135的第二端、第一保持电容138的第一端,均与运算放大器137的第一端电连接;第二采样电容136的第二端、第二保持电容139的第一端,均与运算放大器137的第二端电连接。第一保持电容138的第二端与运算放大器137的第三端电连接;第二保持电容139的第二端与运算放大器137的第四端电连接;运算放大器137的第三端、第四端被配置为输出一组第一差分信号。
可选地,结合图6所示,REFH的电压值为激励信号Vex的高电平阶段的电压值,REFL的电压值为激励信号Vex低电平阶段的电压值。选择激励信号Vex的高电平阶段信号作为第二参考信号REFH,选择激励信号Vex的低电平阶段信号作为第一参考信号REFH,可以避免接入其他电压对采样单元1013的影响,如减少寄生电容、提升采样单元1013灵敏度、稳定性等。
可选地,第二参考信号REFH和第一参考信号REFL可以分别使用VDD和GND进行替换,以此来适应激励信号Vex的最大值与最小值,最大限度的使用激励信号Vex的输入电压范围。
本公开实施例可以在高电位的第三电信号VINT和高电位的第二参考信号REFH比较时,将第二参考信号REFH换成VDD,而当低电位的第三电信号VINT和低电位第一参考信号REFL比较时,将REFL换成GND,进一步适应更宽的采样与保持放大器的输入电压范围。
可选地,如图7所示,在第一采样阶段,第三电信号VINT为低电平时,第二采样电容136、第二保持电容139根据第三电信号VINT变化进行了存储采样,第二采样电容136和第一采样电容135的第二端的电荷不同,从而运算放大器137的第三端和第四端能输出一组第一差分信号。在第二采样阶段,第三电信号VINT为低电平时,第一采样电容135、第一保持电容138根据第三电信号VINT变化进行了存储采样,第一采样电容135和第二采样电容136的第二端的电荷不同,从而运算放大器137的第三端和第四端能输出一组第一差分信号。
在一些实施例中,信号处理电路100还包括控制单元108;控制单元108被配置为在第三电信号VINT为第二电平时,控制第一控制开关131和第三控制开关133导通,第二控制开关132和第四控制开关134断开;在第三电信号VINT为第一电平时,控制第二控制开和第四控制开关134导通,第一控制开关131和第三控制开关133断开。第一电平可以是高电平,第二电平可以是低电平。
具体地,如图7所示,在第一采样阶段,第三电信号VINT为低电平,第一控制开关131和第三控制开关133均导通,第二控制开关132和第四控制开关134均断开,第三电信号VINT经第二采样电容136连接到运算放大器137的正向输入端,并将VIP输入运算放大器137。第一参考信号REFL经第一采样电容135连接到运算放大器137的反向输入端,将VIN信号输入运算放大器137,使得直流为低电位的第三电信号ViNT和第一参考信号REFL通过第一采样电容135、运算放大器137、第一保持电容138,输出一组第一差分信号VOP和VON。
如图7所示,在第二采样阶段,第三电信号VINT为高电平,第二控制开关132和第四控制开关134均导通,第一控制开关131和第三控制开关133均断开,第三电信号VINT经第一采样电容135连接到采样放大器的反向输入端,将VIN信号输入运算放大器137,第二参考信号REFH经第二采样电容136连接到运算放大器137的反向输入端,将VIP信号输入运算放大器137,使得直流为高电位的第三电信号VINT和第二参考信号REFH通过第二采样电容136、运算放大器137、第二保持电容139,输出一组第一差分信号VOP和VON。
本公开实施例中第一采样电容135、第二采样电容136、第一保持电容138和第二保持电容139的电容面积可以减半,同时由于只使用一个运算放大器137,因此整个采样单元1013的功耗也可以减小一半。
本公开实施例是在一个激励信号Vex周期内,通过不同控制开关断开和导通的组合,实现运算放大器137被二次复用,包括但不限于开关组合逻辑控制的改变,均在本专利保护范围之内。
在一些实施例中,信号处理电路100还包括数字前端单元105,数字前端单元105被配置为对模数转换器104输出的数字信号进行处理,生成触控指令信息。该触控指令信息表示触摸触控面板的显示屏的指令。数字前端单元105可以是数字前端电路(Digital FrontEnd,简称DFE)。
本公开实施例还提供了一种触控面板,其包括衬底基板、设置在衬底基板上且呈阵列排布的多个触控电极、以及如上述实施例中任一项的信号处理电路100;触控电极与信号处理电路100电连接。利用信号处理电路100对触控面板上的各个触控电极输出的第一电信号进行处理,信号处理电路100中每一个模拟前端单元101对应设置共模电平预置单元102,能够在确保模数转换器104每次进行模数转换时,输入的第二差分信号均是从对应的预置共模电压VCOM开始变化的,提高了第二差分信号的反向对称性,同时提高了模数转换器104模数转换的准确性,进而提升了芯片触控采样的准确性。
在一些实施例中,图8为本公开实施例提供的一种触控面板的膜层板图,如图8所示,触控面板200还包括设置在呈阵列排布的多个触控电极20背离衬底基板一侧的层间绝缘层30,以及设置在层间绝缘层30背离衬底基板一侧的多条触控信号线40。
图9为本公开实施例提供的一种触控面板的结构示意图,如图9所示,一条触控信号线40通过贯穿层间绝缘层30的一个连接过孔31与一个触控电极20电连接,且不同的触控信号线40所连接的触控电极20不同;对于位于同一列的触控电极20,其中各触控电极20与触控信号线40电连接的连接过孔31的连线不在同一条直线上。这里连接过孔31的连线不在同一条直线上,是指连接过孔31在衬底基板10上的正投影的中心的连线不在同一条直线上。在一种可能的实施方式中,一个触控电极20对应多个贯穿层间绝缘层30的连接过孔31,多个连接过孔31沿列方向并排设置,一条触控信号线40设置有多端,触控信号线40的各端通过贯穿层间绝缘层30的不同连接过孔31与触控电极20的不同位置电连接。
在一些实施例中,对于呈阵列排布的多个触控电极20中任一列触控电极20,沿列方向划分成并排设置的多组触控电极组;每组触控电极组中的多个触控电极20与触控信号线40电连接的连接过孔31的连线,位于同一条直线上。
对于呈阵列排布的多个触控电极20中任一列触控电极20,以沿列方向划分成并排设置的两组触控电极组为例,如图9所示,图9示出了呈阵列排布的18列32行触控电极20,对于位于同一列的32个触控电极20,第1行至第16行的各个触控电极20与触控信号线40电连接的连接过孔31的连线构成一条短线A(如图中虚线所示),第17行至第32行的各个触控电极20与触控信号线40电连接的连接过孔31的连线构成另一条短线B,短线A和短线B不在一条直线上,且短线A和短线B均为位于同一列16个触控电极20与触控信号线40连接的连接过孔31所形成的短斜线,肉眼不可见,能够有效提高显示画面的均匀性。
对于呈阵列排布的多个触控电极20,在设置较多行触控电极20时,也可以设置沿列方向划分成并排设置的更多组触控电极组,以满足一组触控电极组中各个触控电极20与触控信号线40连接的连接过孔31所形成的短斜线肉眼不可见的条件。示例性的,对于呈阵列排布的多个触控电极20中任一列触控电极20,以沿列方向划分成并排设置的三组触控电极组为例,第一组触控电极组中的各个触控电极20与触控信号线40电连接的连接过孔31的连线构成一条短线A,第二组触控电极组中各个触控电极20与触控信号线40电连接的连接过孔31的连线构成一条短线B,第三组触控电极组中各个触控电极20与触控信号线40电连接的连接过孔31的连线构成一条短线C,短线A、短线B和短线C均不在一条直线上,能够有效提高显示画面的均匀性。
在一些实施例中,对于不同组触控电极组,多个触控电极20与触控信号线40电连接的连接过孔31的连线相互平行。例如图9中的短线A和短线B相互平行。
在一些实施例中,各组触控电极组中触控电极20的数量相等。如图9所示,第一组触控电极组中包括16个顺次排布的触控电极20,第二组触控电极组中包括16个顺次排布的触控电极20,两组触控电极组中触控电极20的数量相等。
在一些实施例中,对于呈阵列排布的多个触控电极20中任一列触控电极20,沿列方向划分成并排设置的K组触控电极组;K为大于1的正整数。每个触控电极20包括沿行方向相对设置的第一边21和第二边22;每一组触控电极组包括N个触控电极20,且N个触控电极20沿列方向顺次排布;N≥1,且N为整数。对于位于同一列的第p组触控电极组和第K-p+1组触控电极组,其中,第p组触控电极组中第q个触控电极20的第一边21在衬底基板10上的正投影,到第q个触控电极20所对应的连接过孔31在衬底基板10上的正投影之间的距离记作第一距离;p取1~K,且p为整数;q取1~N,且q为整数;第K-p+1组触控电极组中第N-q+1个触控电极20的第二边22在衬底基板10上的正投影,到第N-q+1个触控电极20所对应的连接过孔31在衬底基板10上的正投影之间的距离记作第二距离;第一距离与第二距离相等。
如图9所示,K=2,当p=1时,K-p+1=2;当p=2时,K-p+1=1。q取1~16。以位于第1列的第1组触控电极组和第2组触控电极组,p=1为例,第1组触控电极组中第1个触控电极20的第一边21在衬底基板10上的正投影,到第1个触控电极20所对应的连接过孔31在衬底基板10上的正投影之间的距离记作第一距离h1。第2组触控电极组中第16个触控电极20的第二边22在衬底基板10上的正投影,到第16个触控电极20所对应的连接过孔31在衬底基板10上的正投影之间的距离记作第二距离h2;第一距离h1与第二距离h2相等。
本实施例对于连接过孔31的设置方式,确定了各个连接过孔31在列方向上的唯一位置。
在一些实施例中,每个触控电极20包括沿列方向相对设置的第三边23和第四边24;一个触控电极20与触控信号线40电连接的连接过孔31在衬底基板10上的正投影,到该触控电极20的第四边24在衬底基板10上的正投影之间的距离记作第三距离h3。不同触控电极20与触控信号线40电连接的连接过孔31在衬底基板10上的正投影,到各自触控电极20的第四边24在衬底基板10上的正投影之间第三距离h3相等。这种设置方式,确定了每个触控电极20所对应的各个连接过孔31在行方向上的唯一位置。示例性的,对于呈阵列排布的多个触控电极20中任一列触控电极20,沿列方向划分成并排设置的K组触控电极组;K取大于1的正整数。每个触控电极20包括沿列方向相对设置的第三边23和第四边24;每一组触控电极组包括N个触控电极20,且N个触控电极20沿列方向顺次排布;N≥1,且N取整。对于位于同一列的任意两触控电极组,其中,一组触控电极组中第q个触控电极20所对应的连接过孔31在衬底基板10上的正投影,到第N个触控电极20的第四边24在衬底基板10上的正投影之间的距离记作第四距离h4;另一组触控电极组中第q个触控电极20所对应的连接过孔31在衬底基板10上的正投影,到第N个触控电极20的第四边24在衬底基板10上的正投影之间的距离记作第五距离h5。第四距离h4和第五距离h5相等。
在一些实施例中,对于呈阵列排布的多个触控电极20中任一列触控电极20,连接触控电极20的任意两相邻触控信号线40之间的间距相等。
上述多个实施例中,对于呈阵列排布的多个触控电极20,各触控信号线40的走线布局以及在层间绝缘层30打孔,都会产生寄生电容,触控信号线40本身也会产生寄生电阻,从而对触控信号的采样带来影响。如图9所示,由于第四距离h4和第五距离h5相等,因此,位于同一列的各个触控电极组,一组触控电极组中第q个触控电极20所连接的触控信号线40,与相邻组触控电极组中第q个触控电极20所连接的触控信号线40的长度的差值相同,便于后续对各触控信号线40的寄生电阻进行相应地补偿,例如图3中第二组触控电极组中的各触控电极20,按照第一组触控电极组中第q个触控电极20所连接的触控信号线40,与第二组触控电极组中第q个触控电极20所连接的触控信号线40的长度的差值进行寄生电阻的补偿,尽可能消除走线布局产生的寄生电容和寄生电阻的影响,提高后续信号处理的准确性。
在一些实施例中,图10为本公开实施例提供的一种信号处理电路与触控电极耦合的结构示意图,如图10所示,呈阵列排布的多个触控电极20包括m行n列。信号处理电路100还包括n个第二数据选择器109,n列触控电极与n列第二数据选择器109一一对应设置,n>1,且n为整数。n个第二数据选择器109也即第一个第二数据选择器TMUX_1、第二个第二数据选择器TMUX_2,……,第n个第二数据选择器TMUX_n。第二数据选择器109可以是数据选择器(multiplexer,简称MUX)。第二数据选择器109包括m个第三传输门,m个第三传输门与一列m个触控电极20一一对应设置,m个第三传输门也即第一个第三传输门tmux_1,第二个第三传输门tmux_2,……,第m个第三传输门tmux_m。
如图10所示,对于位于同一列的触控电极20,其中一个触控电极20通过一条触控信号线40,与一个第二数据选择器109中的一个第三传输门电连接,且不同触控电极20通过一条触控信号线40,与一个第二数据选择器109中的不同第三传输门电连接。每个第二数据选择器109中的第i个第三传输门均与第i个模拟前端单元101电连接。
如图10所示,一个第二数据选择器109中的一个第三传输门被配置为读取一个触控电极20输出的第一电信号VI并输出至该第三传输门对应的模拟前端单元101。第一电信号VI可以是根据触控电极20采集的触控面板200显示屏上的触摸信号所产生的电荷得到。第二数据选择器109中各第三传输门利用同一控制信号控制。第二数据选择器109中的第三传输门可以包括但不限于单个金氧半场效晶体管(Metal-Oxide-Semiconductor Field-Effect Transistor,MOSFET),简称MOS管,或多个传输门并联,或更改传输门尺寸大小等等。例如,第三传输门由一个PMOS开关管和一个NMOS开关管并联构成。
第i个模拟前端单元101被配置为分时读取触控面板200中的各列触控电极20中的第i个触控电极20所输出的第一电信号VI,并对第一电信号VI进行处理得到一组第一差分信号。
第i个模拟前端单元101被配置为分时读取各第二数据选择器109中的第i个第三传输门所输出的第一电信号VI,并对第一电信号VI进行处理得到一组第一差分信号。第i个模拟前端单元101被配置为根据时序控制信号分时读取各第二数据选择器109中的第i个第三传输门所输出的第一电信号VI,例如第一次读取第一个第二数据选择器TMUX_1中的第i个第三传输门所输出的第一电信号VI,第二次读取第二个第二数据选择器TMUX_2中的第i个第三传输门所输出的第一电信号VI,……,第n次读取第n个第二数据选择器TMUX_n中的第i个第三传输门所输出的第一电信号VI。时序控制信号可以是控制第三传输门导通或断开的信号。
在一些实施例中,信号处理电路100还包括第二时序控制单元107。第二时序控制单元107被配置为生成时序控制信号,以控制所选择的一个第二数据选择器的m个第三传输门同时导通或断开。例如,第二时序控制单元107确定当前时刻扫描第一列触控电极20,则控制第一个第二数据选择器109的m个第三传输门同时导通;若第二时序控制单元107确定当前时刻第一列触控电极20扫描完毕,第二列触控电极20扫描开始,则控制第一个第二数据选择器109的m个第三传输门同时断开,并控制第二个第二数据选择器选择器109的m个第三传输门同时导通。
在一些实施例中,如图8所示,触控面板200还包括设置在呈阵列排布的多个触控电极20靠近衬底基板10一侧的多个像素,多个像素所在层为发光层50;多个像素被划分为多个像素组;每个像素组中的像素呈阵列排布;像素组与触控电极一一对应设置。
本公开实施例还提供了一种显示装置,其包括上述实施例中任一项的触控面板。显示装置例如可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本公开的限制。
描述于本公开实施例中所涉及到的电路或子电路可以通过软件的方式实现,也可以通过硬件的方式来实现。所描述的电路或子电路也可以设置在处理器中,例如,可以描述为:一种处理器,包括:接收电路和处理电路,该处理模块包括写入子电路和读取子电路。其中,这些电路或子电路的名称在某种情况下并不构成对该电路或子电路本身的限定,例如,接收电路还可以被描述为“接收视频信号”。
可以理解的是,以上实施方式仅仅是为了说明本公开的原理而采用的示例性实施方式,然而本公开并不局限于此。对于本领域内的普通技术人员而言,在不脱离本公开的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本公开的保护范围。
Claims (17)
1.一种信号处理电路,被配置为读取触控面板上的第一电信号;所述触控面板包括呈阵列排布的多个触控电极,每列所述触控电极的数量为m,且m个所述触控电极划分为M组,m>1,M≥1,且M和m均为整数;其中,所述信号处理电路包括m个模拟前端单元、m个共模电平预置单元、M个第一数据选择器、以及M个模数转换器;所述m个模拟前端单元和所述m个共模电平预置单元一一对应设置;
第i个所述模拟前端单元,被配置为分时读取所述触控面板中的各列所述触控电极中的第i个所述触控电极所输出的第一电信号,并对所述第一电信号进行处理得到一组第一差分信号;i取1~m,且i为整数;
一个所述第一数据选择器中的一组第一传输门和第二传输门,被配置为对一个所述模拟前端单元所输出的一组第一差分信号进行处理,并输出一组第二差分信号;不同组的所述第一传输门和第二传输门处理不同的所述模拟前端单元所输出的一组第一差分信号;
第i个所述共模电平预置单元,被配置为对第i个所述模拟前端单元所输出的一组第一差分信号进行处理,输出一个预置共模电压,并配置给所述模数转换器;
一个所述模数转换器,被配置为对一组所述第一传输门和所述第二传输门输出的一组所述第二差分信号进行转换,生成数字信号。
2.根据权利要求1所述的信号处理电路,其中,所述共模电平预置单元包括第一开关和第二开关,其中所述第一开关的第一端为所述共模电平预置单元的第一端,所述第二开关的第一端为所述共模电平预置单元的第二端,且被配置为接收一组所述第一差分信号;所述第一开关的第二端和所述第二开关的第二端电连接,作为所述共模电平预置单元的第三端,且被配置为输出所述预置共模电压。
3.根据权利要求2所述的信号处理电路,其中,M个所述第一数据选择器中各个所述第一数据选择器中一组所述第一传输门和第二传输门的数量相同;M个所述第一数据选择器中共有m组所述第一传输门和第二传输门;
所述信号处理电路还包括第一时序控制单元;在第i组所述第一传输门和第二传输门断开的同时,控制第i+1个所述共模电平预置单元中的第一开关和第二开关导通,并在第i+1个所述共模电平预置单元中的第一开关和第二开关断开的同时,控制第i+1组所述第一传输门和第二传输门同时导通。
4.根据权利要求1所述的信号处理电路,其中,对于任意一个所述模拟前端单元均包括电荷转换单元、积分器和采样单元;
所述电荷转换单元,被配置为接收激励信号和第一电信号,并根据激励信号,将所述第一电信号转换为第二电信号并输出;
所述积分器,被配置为对所述第二电信号进行模拟积分,输出第三电信号;
所述采样单元,被配置为对所述第三电信号进行处理,生成一组所述第一差分信号并输出。
5.根据权利要求4所述的信号处理电路,其中,所述电荷转换单元包括电荷放大器、复位电容、复位控制开关和第一电容;
所述电荷放大器的第一端被配置为接收所述第一电信号,所述电荷放大器的第二端被配置为接收激励信号;所述电荷放大器的第三端与所述积分器的第一端电连接;
所述复位电容的第一端和第二端,分别与所述电荷放大器的第一端和第三端电连接;所述复位控制开关的第一端和第二端,分别与所述电荷放大器的第一端和第三端电连接;
所述第一电容的第一端与所述电荷放大器的第一端电连接;所述第一电容的第二端用于接收第四电信号。
6.根据权利要求4所述的信号处理电路,其中,所述采样单元包括第一控制开关、第二控制开关、第三控制开关、第四控制开关、第一采样电容、第二采样电容、运算放大器、第一保持电容和第二保持电容;
所述第一控制开关的第一端被配置为接收第一参考信号;所述第四控制开关的第一段被配置为接收第二参考信号;所述第二控制开关的第一端、所述第三控制开关的第一端,均与所述积分器的第二端电连接;所述第一控制开关的第二端、所述第二控制开关的第二端,均与所述第一采样电容的第一端电连接;所述第三控制开关的第二端、所述第四控制开关的第二端,均与所述第二采样电容的第一端电连接;
所述第一采样电容的第二端、所述第一保持电容的第一端,均与所述运算放大器的第一端电连接;所述第二采样电容的第二端、所述第二保持电容的第一端,均与所述运算放大器的第二端电连接;
所述第一保持电容的第二端与所述运算放大器的第三端电连接;所述第二保持电容的第二端与所述运算放大器的第四端电连接;所述运算放大器的第三端、第四端被配置为输出一组第一差分信号。
7.根据权利要求6所述的信号处理电路,其中,所述信号处理电路还包括控制单元;所述控制单元,被配置为在所述第三电信号为第二电平时,控制所述第一控制开关和所述第三控制开关导通,所述第二控制开关和所述第四控制开关断开;在所述第三电信号为第一电平时,控制所述所述第二控制开和所述第四控制开关导通,所述第一控制开关和所述第三控制开关断开。
8.一种触控面板,其包括如衬底基板、设置在所述衬底基板上且呈阵列排布的多个触控电极、以及如权利要求1~7中任一项所述的信号处理电路;所述触控电极与所述信号处理电路电连接。
9.根据权利要求8所述的触控面板,其中,还包括设置在所述呈阵列排布的多个触控电极背离所述衬底基板一侧的层间绝缘层,以及设置在所述层间绝缘层背离所述衬底基板一侧的多条触控信号线;
一条所述触控信号线通过贯穿所述层间绝缘层的一个连接过孔与一个所述触控电极电连接,且不同的所述触控信号线所连接的所述触控电极不同;
对于位于同一列的所述触控电极,其中各所述触控电极与所述触控信号线电连接的连接过孔的连线不在同一条直线上。
10.根据权利要求9所述的触控面板,其中,对于所述呈阵列排布的多个触控电极中任一列所述触控电极,沿列方向划分成并排设置的多组触控电极组;
每组所述触控电极组中的多个所述触控电极与所述触控信号线电连接的连接过孔的连线,位于同一条直线上。
11.根据权利要求10所述的触控面板,其中,对于不同组所述触控电极组,多个所述触控电极与所述触控信号线电连接的连接过孔的连线相互平行。
12.根据权利要求11所述的触控面板,其中,各组所述触控电极组中所述触控电极的数量相等。
13.根据权利要求9所述的触控面板,其中,对于所述呈阵列排布的多个触控电极中任一列所述触控电极,沿列方向划分成并排设置的K组触控电极组;K为大于1的正整数;
每个所述触控电极包括沿行方向相对设置的第一边和第二边;每一组所述触控电极组包括N个触控电极,且所述N个触控电极沿列方向顺次排布;N≥1,且N取整;
对于位于同一列的第p组所述触控电极组和第K-p+1组所述触控电极组,其中,
第p组所述触控电极组中第q个触控电极的第一边在所述衬底基板上的正投影,到所述第q个触控电极所对应的所述连接过孔在所述衬底基板上的正投影之间的距离记作第一距离;p取1~K,且p为整数,q取1~N,且q为整数;
第K-p+1组所述触控电极组中第N-q+1个触控电极的第二边在所述衬底基板上的正投影,到所述第N-q+1个触控电极所对应的所述连接过孔在所述衬底基板上的正投影之间的距离记作第二距离;
所述第一距离与所述第二距离相等。
14.根据权利要求13所述的触控面板,其中,对于所述呈阵列排布的多个触控电极中任一列所述触控电极,连接所述触控电极的任意两相邻所述触控信号线之间的间距相等。
15.根据权利要求9所述的触控面板,其中,所述呈阵列排布的多个触控电极包括m行n列;所述信号处理电路还包括n个第二数据选择器,n列所述触控电极与n列所述第二数据选择器一一对应设置;所述第二数据选择器包括m个第三传输门,所述m个第三传输门与一列m个所述触控电极一一对应设置;n>1,且n为整数;
对于位于同一列的所述触控电极,其中一个所述触控电极通过一条所述触控信号线,与一个所述第二数据选择器中的一个第三传输门电连接,且不同所述触控电极通过一条所述触控信号线,与一个所述第二数据选择器中的不同第三传输门电连接;
每个所述第二数据选择器中的第i个第三传输门均与所述第i个所述模拟前端单元电连接。
16.根据权利要求9所述的触控面板,其中,还包括设置在所述呈阵列排布的多个触控电极靠近所述衬底基板一侧的多个像素;所述多个像素被划分为多个像素组;每个所述像素组中的像素呈阵列排布;所述像素组与所述触控电极一一对应设置。
17.一种显示装置,其包括如权利要求8~16中任一项所述的触控面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211520806.4A CN115963950A (zh) | 2022-11-30 | 2022-11-30 | 一种信号处理电路、触控面板和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211520806.4A CN115963950A (zh) | 2022-11-30 | 2022-11-30 | 一种信号处理电路、触控面板和显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115963950A true CN115963950A (zh) | 2023-04-14 |
Family
ID=87362475
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211520806.4A Pending CN115963950A (zh) | 2022-11-30 | 2022-11-30 | 一种信号处理电路、触控面板和显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115963950A (zh) |
-
2022
- 2022-11-30 CN CN202211520806.4A patent/CN115963950A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9880658B2 (en) | Array substrate, display panel and electronic device | |
CN109979396B (zh) | 栅极驱动电路、触控显示装置及驱动方法 | |
KR100865542B1 (ko) | 표시장치용 타이밍 발생회로 및 이것을 탑재한 표시장치 | |
US11094244B2 (en) | Scanning circuit, driver circuit, touch display panel, receiving switching circuit and driving method | |
CN213423973U (zh) | 单晶片元件、电子模组以及包括单晶片元件的电子装置 | |
US11462044B2 (en) | Electronic device, chip, panel, decoder and operation method thereof | |
US20150281615A1 (en) | Solid-state imaging apparatus and camera | |
CN108664907B (zh) | 阵列基板、显示面板及显示装置 | |
WO2019134450A1 (zh) | 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 | |
EP3439290A1 (en) | Image capturing element and image capturing device | |
US12014564B2 (en) | Electronic circuit and a gate driver circuit | |
CN115963950A (zh) | 一种信号处理电路、触控面板和显示装置 | |
CN112835474A (zh) | 触控面板及其驱动方法和显示装置 | |
US5841685A (en) | Semiconductor device, and operating device, signal converter, and signal processing system using the semiconductor device | |
CN115933910A (zh) | 一种触控面板和显示装置 | |
JP2000224482A (ja) | 共用読出し構造を有するアクティブイメージセンサ | |
US20200104561A1 (en) | Fingerprint sensing module | |
US12028632B2 (en) | Image sensor with data buffer clusters | |
CN111381701B (zh) | 触控显示装置 | |
US11244974B2 (en) | Image sensing system | |
CN109726704B (zh) | 屏幕信号采集装置及方法 | |
WO2022052060A1 (zh) | 指纹识别面板及显示装置 | |
JP2003228341A5 (zh) | ||
CN112651285A (zh) | 单晶片元件、电子模组以及包括单晶片元件的电子装置 | |
KR100947539B1 (ko) | 패턴 인식 패널 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |