CN115878139A - 芯片升级方法及装置 - Google Patents

芯片升级方法及装置 Download PDF

Info

Publication number
CN115878139A
CN115878139A CN202111151936.0A CN202111151936A CN115878139A CN 115878139 A CN115878139 A CN 115878139A CN 202111151936 A CN202111151936 A CN 202111151936A CN 115878139 A CN115878139 A CN 115878139A
Authority
CN
China
Prior art keywords
chip
upgrade
upgrade package
main
sub
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111151936.0A
Other languages
English (en)
Inventor
陈磊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN202111151936.0A priority Critical patent/CN115878139A/zh
Priority to PCT/CN2022/112173 priority patent/WO2023051057A1/zh
Publication of CN115878139A publication Critical patent/CN115878139A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates
    • G06F8/658Incremental updates; Differential updates
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W8/00Network data management
    • H04W8/22Processing or transfer of terminal data, e.g. status or physical capabilities
    • H04W8/24Transfer of terminal data

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Hardware Design (AREA)
  • Databases & Information Systems (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stored Programmes (AREA)

Abstract

本公开的实施例提供了一种芯片升级方法及装置,涉及计算机领域。该方法包括:主芯片确定针对多芯片系统中的待升级的第一芯片的升级包;主芯片基于多芯片系统中各个芯片的联网状态,确定用于下载升级包的至少一个第二芯片;主芯片指示至少一个第二芯片下载升级包;主芯片获取由至少一个第二芯片下载的升级包;以及主芯片利用升级包对第一芯片进行升级。如此,本公开的实施例中在对多芯片系统中的某个芯片进行升级时,可以基于各个芯片的联网状态由至少一个芯片进行升级包下载,这样能够实现跨芯片资源调度,充分利用多芯片的性能,提升了升级的效率。

Description

芯片升级方法及装置
技术领域
本公开涉及计算机领域,更具体地,涉及芯片升级方法及装置。
背景技术
电子设备一般采用基于片上系统(System on Chip,SOC)的芯片架构,在此种模式下,可以通过SOC内部的处理单元对芯片进行升级,这样方式简单易于实现。但是随着电子设备的发展,单个电子设备可能会同时搭载有大量的多个独立芯片,因此需要考虑如何对多个独立芯片进行升级。
发明内容
本公开的实施例提供了一种芯片升级方案,能够充分利用多芯片系统中各个芯片的芯片能力,实现高效地芯片升级。
在本公开的第一方面,提供了一种芯片升级方法。该方法包括:主芯片确定针对多芯片系统中的待升级的第一芯片的升级包;主芯片基于多芯片系统中各个芯片的联网状态,确定用于下载升级包的至少一个第二芯片;主芯片指示至少一个第二芯片下载升级包;主芯片获取由至少一个第二芯片下载的升级包;以及主芯片利用升级包对第一芯片进行升级。
如此,本公开的实施例中,在对多芯片系统中的第一芯片进行升级时,可以基于各个芯片的联网状态由至少一个第二芯片进行升级包下载,这样能够实现跨芯片资源调度,充分利用多芯片的性能,提升了升级的效率。
在第一方面的一些实施例中,还包括:主芯片基于多芯片系统中各个芯片的存储空间,确定用于存储升级包的至少一个第三芯片;以及主芯片将升级包传输至至少一个第三芯片,以由至少一个第三芯片存储升级包。
如此,可以由具有足够存储空间的至少一个第三芯片存储所下载的升级包,这样能够充分利用多芯片系统的存储功能,确保对于升级包的正确存储。
在第一方面的一些实施例中,利用升级包对第一芯片进行升级包括:主芯片至少基于多芯片系统中各个芯片的处理能力,确定用于对升级包进行处理的至少一个第四芯片;主芯片指示至少一个第四芯片对升级包进行处理;主芯片获取至少一个第四芯片对升级包进行处理后得到的升级信息;以及主芯片利用升级信息对第一芯片进行升级。
在第一方面的一些实施例中,对升级包的处理包括以下至少一项:校验、解压、差分还原、和解密。
如此,可以充分利用具有处理能力的至少第一第四芯片对升级包进行处理,实现了对处理资源的跨芯片调度,更能实现资源的有效利用,进而提升了芯片升级的效率。
在第一方面的一些实施例中,确定至少一个第四芯片还基于多芯片系统中各个芯片的传输带宽。
如此,在确定至少一个第四芯片时,可以充分考虑各种芯片信息,这样能够统筹芯片升级的全局过程,从而做出的综合决策能够提升资源利用率。
在第一方面的一些实施例中,至少一个第四芯片至少包括用于存储升级包的至少一个第三芯片之一。
如此,可以考虑由存储的至少一个第三芯片来执行对升级包的处理,这样能够在保证升级包被正确处理的前提下,尽量减少芯片之间的数据传输,如此能够降低对于芯片之间的接口、总线等的占用率。
在第一方面的一些实施例中,升级包包括多个子升级包,并且至少一个第二芯片包括多个第二芯片,其中指示至少一个第二芯片下载升级包包括:主芯片指示多个第二芯片中的每个芯片下载多个子升级包中的至少一个子升级包。
如此,升级包可以被拆分为多个子升级包,进行分散下载,不同的子升级包能够独立下载、独立存储、独立校验等,这样分布式芯片升级方案能够进一步地在多个芯片之间进行资源的动态调度和分配,实现了不同的芯片之间的解耦,降低了子芯片对主芯片的影响,不会因子芯片变化而造成对主芯片的内部代码逻辑的影响。
在第一方面的一些实施例中,还包括:主芯片获取多芯片系统中的各个芯片的芯片信息,该芯片信息包括以下至少一项:联网状态、处理能力、存储空间、和传输带宽。
在本公开的第二方面,提供了一种用于芯片升级的装置。该装置包括:第一确定单元,被配置为确定针对多芯片系统中的待升级的第一芯片的升级包;第二确定单元,被配置为基于多芯片系统中各个芯片的联网状态,确定用于下载升级包的至少一个第二芯片;指示单元,被配置为指示至少一个第二芯片下载升级包;获取单元,被配置为获取由至少一个第二芯片下载的升级包;以及升级单元,被配置为利用升级包对第一芯片进行升级。
在第二方面的一些实施例中,还包括:第三确定单元,被配置为基于多芯片系统中各个芯片的存储空间,确定用于存储升级包的至少一个第三芯片;以及传输单元,被配置为将升级包传输至至少一个第三芯片,以由至少一个第三芯片存储升级包。
在第二方面的一些实施例中,第二确定单元还被配置为至少基于多芯片系统中各个芯片的处理能力,确定用于对升级包进行处理的至少一个第四芯片;指示单元还被配置为指示至少一个第四芯片对升级包进行处理;获取单元还被配置为获取至少一个第四芯片对升级包进行处理后得到的升级信息;以及升级单元被配置为利用升级信息对第一芯片进行升级。
在第二方面的一些实施例中,至少一个第四芯片对对升级包的处理包括以下至少一项:校验、解压、差分还原、和解密。
在第二方面的一些实施例中,第二确定单元被配置为确定至少一个第四芯片时还基于多芯片系统中各个芯片的传输带宽。
在第二方面的一些实施例中,至少一个第四芯片至少包括用于存储升级包的至少一个第三芯片之一。
在第二方面的一些实施例中,升级包包括多个子升级包,并且至少一个第二芯片包括多个第二芯片,其中指示单元被配置为:指示多个第二芯片中的每个芯片下载多个子升级包中的至少一个子升级包。
在第二方面的一些实施例中,获取单元还被配置为:获取多芯片系统中的各个芯片的芯片信息,芯片信息包括以下至少一项:联网状态、处理能力、存储空间、和传输带宽。
在本公开的第三方面,提供了一种电子设备,包括处理器以及存储器,存储器上存储有由处理器执行的指令,当指令被处理器执行时使得该电子设备实现:确定针对多芯片系统中的待升级的第一芯片的升级包;基于多芯片系统中各个芯片的联网状态,确定用于下载升级包的至少一个第二芯片;指示至少一个第二芯片下载升级包;获取由至少一个第二芯片下载的升级包;以及利用升级包对第一芯片进行升级。
在第三方面的一些实施例中,处理器执行指令使得该电子设备实现:基于多芯片系统中各个芯片的存储空间,确定用于存储升级包的至少一个第三芯片;以及将升级包传输至至少一个第三芯片,以由至少一个第三芯片存储升级包。
在第三方面的一些实施例中,处理器执行指令使得该电子设备实现:至少基于多芯片系统中各个芯片的处理能力,确定用于对升级包进行处理的至少一个第四芯片;指示至少一个第四芯片对升级包进行处理;获取至少一个第四芯片对升级包进行处理后得到的升级信息;以及利用升级信息对第一芯片进行升级。
在第三方面的一些实施例中,至少一个第四芯片对对升级包的处理包括以下至少一项:校验、解压、差分还原、和解密。
在第三方面的一些实施例中,处理器执行指令使得该电子设备实现:确定至少一个第四芯片时还基于多芯片系统中各个芯片的传输带宽。
在第三方面的一些实施例中,至少一个第四芯片至少包括用于存储升级包的至少一个第三芯片之一。
在第三方面的一些实施例中,升级包包括多个子升级包,并且至少一个第二芯片包括多个第二芯片,其中处理器执行指令使得该电子设备实现:指示多个第二芯片中的每个芯片下载多个子升级包中的至少一个子升级包。
在第三方面的一些实施例中,处理器执行指令使得该电子设备实现:获取多芯片系统中的各个芯片的芯片信息,芯片信息包括以下至少一项:联网状态、处理能力、存储空间、和传输带宽。
在本公开的第四方面,提供了一种计算机可读存储介质,该计算机可读存储介质上存储有计算机可执行指令,该计算机可执行指令被处理器执行时实现根据上述第一方面或其任一实施例中的方法的操作。
在本公开的第五方面,提供了一种芯片或芯片系统。该芯片或芯片系统包括处理电路,被配置为执行根据上述第一方面或其任一实施例中的方法的操作。
在本公开的第六方面,提供了一种计算机程序或计算机程序产品。该计算机程序或计算机程序产品被有形地存储在计算机可读介质上并且包括计算机可执行指令,计算机可执行指令在被执行时实现根据上述第一方面或其任一实施例中的方法的操作。
应当理解,发明内容部分中所描述的内容并非旨在限定本公开的实施例的关键或重要特征,亦非用于限制本公开的范围。本公开的其它特征将通过以下的描述变得容易理解。
附图说明
结合附图并参考以下详细说明,本公开各实施例的上述和其他特征、优点及方面将变得更加明显。在附图中,相同或相似的附图标注表示相同或相似的元素,其中:
图1示出了智能门锁的多芯片系统的一个示意图;
图2示出了电动汽车的多芯片系统的一个示意图;
图3示出了本公开的一些实施例能够应用于其中的多芯片系统的示意图;
图4示出了根据本公开的一些实施例的芯片升级的过程的示意流程图;
图5示出了根据本公开的一些实施例的用于芯片升级的装置的示意框图;以及
图6示出了可以用来实施本公开的实施例的示例设备的示意性框图。
具体实施方式
下面将参照附图更详细地描述本公开的实施例。虽然附图中显示了本公开的某些实施例,然而应当理解的是,本公开可以通过各种形式来实现,而且不应该被解释为限于这里阐述的实施例,相反提供这些实施例是为了更加透彻和完整地理解本公开。应当理解的是,本公开的附图及实施例仅用于示例性作用,并非用于限制本公开的保护范围。
在本公开的实施例的描述中,术语“包括”及其类似用语应当理解为开放性包含,即“包括但不限于”。术语“基于”应当理解为“至少部分地基于”。术语“一个实施例”或“该实施例”应当理解为“至少一个实施例”。术语“第一”、“第二”等等可以指代不同的或相同的对象。下文还可能包括其他明确的和隐含的定义。
本公开的实施例中所涉及的电子设备可以是智能电子设备,诸如智能电话、平板电脑、智能穿戴设备等,电子设备包括但不限于手机、电脑、手环、耳机、门锁、音箱、空调、电饭锅、汽车、监控设备、交通信号灯等。
电子设备可以包括多个独立的芯片,不同的芯片可以具有相同或类似或不同的功能,不同的芯片可以由相同或不同的厂家生产,不同的芯片可以具有相同或不同的规格(如物理尺寸、存储容量)等。
举例而言,图1示出了智能门锁的多芯片系统100的一个示意图。图1中的智能门锁包括3个芯片:主芯片110、无线保真(WiFi)模组芯片120和智能模块芯片130。
在图1中,主芯片110、WiFi模组芯片120和智能模块芯片130是彼此独立的芯片,但是这3个芯片又通过相互协助以实现智能门锁的完整功能。WiFi模组芯片120可以使用WiFi协议将智能门锁经由接入点连接到网络,智能模块芯片130可以使用预置算法进行指纹识别或人脸识别等,并在识别成功后,通过主芯片110实现开锁。
再举例而言,图2示出了电动汽车的多芯片系统200的一个示意图。图2中的电动汽车包括大量的芯片,中央计算模块(Central Computing Module,CCM)210为主芯片,其余的芯片可以通过总线直接或间接地连接到主芯片,其中总线可以包括控制器区域网络(Controller Area Network,CAN)总线和/或本地互连网络(Local InterconnectNetwork,LIN)总线。
在图2中,示出了主芯片之外的其他芯片,包括:前车身控制模块(Front BodyControl Module,FBCM)222、左车身控制模块(Left Body Control Module,LBCM)224、右车身控制模块(Right Body Control Module,RBCM)226、雨刮电机模块228、前电机控制模块230、车前灯光模块232、左车灯及门窗模块234、转向控制模块236、空调鼓风机模块238、自动辅助泊车模块240、热管理模块242、右车灯及门窗模块244、信息娱乐模块246、自动驾驶模块248和通信模块250。
可理解的是,图1和图2仅是示意,在实际场景中,其他电子设备可以包括更多或更少数量的芯片,并且电子设备所包括的芯片可能是动态变化的。
对芯片升级可以采用云上(over the air,OTA)的方式,具体而言,电子设备可以从OTA升级服务器获取升级包,并将对应的芯片进行升级。但是,电子设备具体如何对芯片升级是目前亟需解决的问题。
有鉴于此,本公开的实施例提供了一种芯片升级方案,能够充分利用多芯片系统中各个芯片的芯片能力,实现高效地芯片升级。
图3示出了本公开的一些实施例能够应用于其中的多芯片系统300的示意图。如图3所示,多芯片系统300包括主芯片310和子芯片320-1至子芯片320-6(统称为子芯片320)。
子芯片320可以直接地通过总线连接到主芯片310,或者,子芯片320可以间接地通过总线和其他模块连接到主芯片310。如图3中的子芯片320-1至子芯片320-5与主芯片310直接连接,但是子芯片320-6通过子芯片320-5与主芯片310间接连接。
两个不同的子芯片320之间可以具有或不具有直接连接。如图3中,子芯片320-5与子芯片320-6具有直接连接,子芯片320-1与子芯片320-2具有直接连接,子芯片320-2与子芯片320-3具有直接连接,但是其他两两子芯片(如子芯片320-3与子芯片320-5、芯片320-1与子芯片320-6等)之间不具有直接连接。
如图3所示的多芯片系统300可以被实现为电子设备,或者电子设备的一部分,本公开的实施例对此不限定。
可理解的是,本公开实施例中的如图3所示的多芯片系统300仅是示意,实际可以包括更多或更少数量的子芯片,并且可理解,在某些场景下,子芯片320中的部分子芯片可以支持热插拔,从而多芯片系统300中的子芯片320的数量可能是动态变化的。下面将在图3的基础上,结合图4描述本公开的实施例。
图4示出了根据本公开的一些实施例的芯片升级的过程400的示意流程图。过程400可以由如图3所示的主芯片310执行,或者可以由主芯片310的一部分(如主芯片310中的控制逻辑模块)执行。
在框410,主芯片310确定针对多芯片系统300中的待升级的芯片(为便于讨论,称为“第一芯片”)的升级包。
具体而言,主芯片310可以基于来自升级服务器的推送信息确定升级包,其中升级服务器可以是OTA升级服务器。
在一些实施例中,升级服务器的推送信息可以指示针对整个电子设备进行升级,主芯片310可以基于该推送信息确定针对整个电子设备的完整升级包,随后主芯片310可以基于完整升级包确定针对第一芯片的升级包。
可理解,主芯片310也可以确定针对其他芯片的对应升级包,并且针对其他芯片升级的过程与针对第一芯片升级的过程是类似的,因此,出于简化篇幅的考虑,本公开的实施例主要针对第一芯片升级的过程进行较为详细的阐述。
可选地,完整升级包也可以被理解为是针对多芯片系统300中的至少两个芯片的。那么,主芯片310可以将完整升级包进行拆分,从而得到针对各个子芯片的独立的各个升级包,其中包括针对第一芯片的升级包。
如此,本公开的实施例中,在需要对至少两个芯片进行升级时,可以将完整升级包拆分为针对于单个芯片的升级包进行升级,这样能够减小处理量,提高升级的效率和速度。
应注意的是,待升级的第一芯片可以是多芯片系统300中的任一芯片,例如第一芯片可以为主芯片310,或者第一芯片可以为子芯片320。
示例性地,主芯片310可以确定针对第一芯片的升级包,进而可以获取相对应的目标版本信息,进而解析出对第一芯片进行升级所需消耗的资源,如网络传输资源、存储资源、升级包处理资源等等。
在框420,主芯片310基于多芯片系统300中各个芯片的联网状态,确定用于下载升级包的至少一个第二芯片。
在本公开的实施例中,主芯片310可以获取多芯片系统300中的各个芯片的芯片信息,其中芯片信息可以包括以下中的一项或多项:联网状态、处理能力、存储空间和传输带宽。
具体而言,结合图3,主芯片310已知其自己的芯片信息,另外主芯片310还可以获取子芯片320的芯片信息。
在一些实施例中,子芯片320可以主动将芯片信息发送至主芯片310。举例而言,子芯片320可以周期性或者基于定时上报芯片信息。再举例而言,子芯片320可以基于事件触发上报芯片信息,例如子芯片320可以在上电时上报,例如子芯片320可以在其芯片信息发生变化时上报。
在一些实施例中,子芯片320可以基于主芯片310的请求消息而上报芯片信息。举例而言,主芯片310在确定第一芯片需要升级时,向各个子芯片320发送芯片信息请求消息,进而各个子芯片320可以将各自的芯片信息发送到主芯片310。
可理解的是,本公开的实施例中对主芯片310获取各个子芯片320的芯片信息的方式不作限定,例如可以是上述不同实施例的结合,例如不同的子芯片320可以具有不同的上报方式等等。
另外,可理解的是,主芯片310可以同时或不同时地获取各个子芯片320的芯片信息。举例而言,结合图3,在子芯片320-1上电时,主芯片310首次获取子芯片320-1的芯片信息。在确定待升级的第一芯片之后,主芯片310获取子芯片320-2的芯片信息,并且主芯片310再次获取子芯片320-1的芯片信息。主芯片310首次获取的子芯片320-1的芯片信息与再次获取的子芯片320-1的芯片信息可以被结合使用。举例而言,首次获取的子芯片320-1的芯片信息包括联网状态1、处理能力1、存储空间1和传输带宽1,再次获取的子芯片320-1的芯片信息包括处理能力1和存储空间2,那么主芯片310可以确定子芯片320-1的芯片信息包括:联网状态1、处理能力1、存储空间2和传输带宽1。
芯片信息可以指示联网状态,用于表征芯片的联网资源和/或联网能力等。举例而言,联网状态可以包括网络带宽,如可以以kB/s为量纲来表征。举例而言,联网状态可以包括联网方式,如4G、5G、WiFi中的至少一项等。另外,如果某个芯片不具备联网能力,其联网状态可以表示为“Null”等。此外,可理解,联网状态可以指示直接联网的联网能力,也可以指示通过调制解调器等间接联网的联网能力,本公开对此不限定。
芯片信息可以指示存储空间,用于表征芯片的存储能力等,如可以使用KB、MB、GB等为量纲来表征。可理解的是,芯片的存储空间不是固定不变的,例如用户可能会执行操作以在芯片上额外下载一个文件或者从芯片上删除一个文件等。可选地,主芯片310可以在确定要对第一芯片升级时,重新获取各个芯片的存储空间,这样能够确保信息的准确性。
芯片信息可以指示处理能力,用于表征芯片的运算能力和/或运算资源等。处理能力可以包括中央处理单元(Central Processor Unit,CPU)资源和随机存取存储器(RandomAccess Memory,RAM)资源等。
可选地,可以将CPU资源表示为CPU的型号,或者,可选地,可以将CPU资源表示为级别索引。举例而言,可以基于不同的CPU的算力等预先定义不同级别索引,级别索引的范围例如可以为1至5或者1至10等,索引值越小表示算力越低(当然也可以相反地索引值最大表示算力越低)。这样,各个子芯片在上报芯片信息时,可以通过级别索引指示CPU资源,如此能够减小通信量,提升效率,降低对总线的资源占用率。
可选地,RAM资源可以使用KB、MB、GB等为量纲来表征。本公开对此不限定。
芯片信息可以指示传输带宽,用于表征与其他芯片之间的传输资源。具体而言,某子芯片的传输带宽可以包括该子芯片与主芯片之间的传输带宽、和/或该子芯片与其他子芯片之间的传输带宽。结合图3,以子芯片320-1为例,其传输带宽可以包括子芯片320-1与主芯片310之间的传输带宽以及子芯片320-1与子芯片320-2之间的传输带宽。以子芯片320-6为例,其传输带宽可以包括子芯片320-6与子芯片320-5之间的传输带宽。
在一些实施例中,主芯片310基于联网状态来确定至少一个第二芯片时,可选地还可以进一步基于以下至少一项:处理能力、存储空间和传输带宽,这样更能够统筹芯片升级的全局过程,如此做出的综合决策能够提升资源利用率。
可选地,所确定的至少一个第二芯片可以包括第一芯片。具体地,主芯片310可以首先判断待升级的第一芯片是否具备自己下载升级的能力,如果第一芯片的联网状态不足以满足其升级,则确定至少一个第二芯片。在一些示例中,可以确定用于下载的多个第二芯片,其中多个第二芯片可以包括或可以不包括第一芯片。
在一些实施例中,升级包可以包括多个子升级包,并且可选地,主芯片310可以确定用于下载多个子升级包的多个第二芯片。
示例性地,在框410中获取升级包之后,主芯片310可以将升级包拆分为固定大小的多个子升级包,例如子升级包的大小为4KB或16KB或其他值等。
这样,本公开的实施例中可以针对更小的子升级包进行下载、存储等操作,减小了处理量,进而能够提升对第一芯片升级的效率,另外还能够充分地利用各个芯片的能力,提升资源利用率。
在框430,主芯片310指示至少一个第二芯片下载升级包。
示例性地,主芯片310可以将升级包的下载地址发送到至少一个第二芯片,从而至少一个第二芯片可以基于该下载地址下载升级包,其中下载地址可以表示为统一资源定位符(Uniform Resource Locator,URL)地址或其他形式等。
可选地,在升级包包括多个子升级包的实施例中,可以由多个第二芯片进行分散下载,例如多个第二芯片中的一个第二芯片下载多个子升级包中的一个或多个子升级包,多个第二芯片中的另一个不同第二芯片下载多个子升级包中的另外的不同的一个或多个子升级包,等等。这样,能够对升级包进行分布式下载,充分利用多个第二芯片的联网能力,提升了下载的效率。
如此,本公开的实施例可以通过能够连接到升级服务器的至少一个第二芯片,完成对升级包的搜索和下载。
在框440,主芯片310获取由至少一个第二芯片下载的升级包。
在一些实施例中,至少一个第二芯片可以将下载的升级包(或者子升级包)发送至主芯片310。或者在一些实施例中,升级包可以被存储在第二芯片上,第二芯片可以在完成下载后,将升级包的相关信息(如存储的子升级包的大小、存储位置等)发送至主芯片310。
附加地或可选地,主芯片310还可以基于多芯片系统300中各个芯片的存储空间,确定用于存储升级包的至少一个第三芯片,并且主芯片310还可以将升级包传输至至少一个第三芯片,以由至少一个第三芯片存储升级包。
主芯片310可以基于升级包(或者子升级包)的大小,确定具有足够的存储空间的至少一个第三芯片。在至少一个第二芯片将下载的升级包(或者子升级包)回传至主芯片310之后,主芯片310可以将升级包(或者子升级包)传递到至少一个第三芯片,从而完成对升级包的存储。
可选地,在确定至少一个第三芯片时,还可以进一步考虑各个芯片的传输带宽。举例而言,如果某个第二芯片与某个第三芯片之间具有足够的传输带宽,那么主芯片310可以指令该第二芯片将下载的升级包(或子升级包)发送至该第三芯片,这样能够省去回传到主芯片310的操作,一方面提升了效率,减少了处理时间,另一方面也降低了对传输带宽的占用率,提升资源利用率。附加地或可选地,在确定至少一个第三芯片时,还可以进一步基于处理能力,这样更能够统筹芯片升级的全局过程,如此做出的综合决策能够提升资源利用率。
可理解,如果用于下载的是多个第二芯片,用于存储的是多个第三芯片,多个第三芯片与多个第二芯片可以全部相同、或者可以部分相同、或者可以全部不同,本公开对此不限定。可选地,在框420中确定至少一个第二芯片时,主芯片310可以优先选择联网状态和存储空间都能够满足升级包的芯片作为至少一个第二芯片,这样能够减少甚至避免升级包在芯片之间的传输。
可理解的是,在升级包包括多个子升级包的实施例中,多个子升级包可以被存储在一个第三芯片中,或者可以被分散地存储在多个不同的第三芯片中,这样能够实现分布式存储,充分利用各个芯片的存储空间,提升资源利用率。
在框450,主芯片310利用升级包对第一芯片进行升级。
在一些实施例中,主芯片310可以对升级包进行校验、解压、差分还原和解密等处理,得到升级信息,并利用该升级信息完成对第一信息的升级操作。示例性地,该升级包可以被存储在主芯片310中(如由至少一个第二芯片发送至主芯片),或者该升级包可以被存储在至少一个第三芯片中。
可选地,在一些实施例中,主芯片310对第一芯片进行升级可以包括:主芯片310至少基于多芯片系统300中各个芯片的处理能力,确定用于对升级包进行处理的至少一个第四芯片,并且主芯片310指令至少一个第四芯片完成对第一芯片的升级操作。
示例性地,在确定至少一个第四芯片时,还可以进一步考虑存储空间和/或传输带宽,这样能够统筹芯片升级的全局过程,如此做出的综合决策能够提升资源利用率。
主芯片310可以优先选择至少一个第三芯片作为至少一个第四芯片,也就是说,至少一个第四芯片至少包括用于存储的至少一个第三芯片之一。但是,如果某第三芯片的处理能力不足以完成对所存储的升级包(或子升级包)的处理操作,则可以确定不同于第三芯片的第四芯片。举例而言,某第三芯片的RAM可用空间无法满足对第一芯片的升级诉求,则可以由不同于第三芯片的第四芯片执行处理操作。可选地,主芯片310可以从第三芯片获取存储的一个或多个子升级包,将所获取的一个或多个子升级包传送至第四芯片,由第四芯片针对一个或多个子升级包完成处理操作,随后主芯片310可以将处理后的一个或多个子升级包在传送至第三子芯片进行存储。
示例性地,处理操作可以包括以下一项或多项:校验、解压、差分还原和解密。
进一步地,在完成对升级包(或者多个子升级包)的处理操作之后,主芯片310可以利用处理后的升级包(或者多个子升级包)对第一芯片进行升级。可选地,在升级包包括多个子升级包的实施例中,主芯片310可以执行控制,从而确保处理后的升级包(或者多个子升级包)逐次地被传递到第一芯片,进而完成对第一芯片的升级。举例而言,主芯片310可以指令至少一个第三芯片将多个升级包被处理后得到的多个升级文件直接或间接地发送到第一芯片。
如此,本公开的实施例中,在对多芯片系统中的第一芯片进行升级时,可以基于各个芯片的联网状态由至少一个第二芯片进行升级包下载,这样能够实现跨芯片资源调度,充分利用多芯片的性能,提升了升级的效率。另外,升级包可以被拆分为多个子升级包,进行分散下载,不同的子升级包能够独立下载、独立存储、独立校验等,这样分布式芯片升级方案能够进一步地在多个芯片之间进行资源的动态调度和分配,实现了不同的芯片之间的解耦,降低了子芯片对主芯片的影响,不会因子芯片变化而造成对主芯片的内部代码逻辑的影响。
应理解,在本公开的实施例中,“第一”,“第二”,“第三”等只是为了表示多个对象可能是不同的,但是同时不排除两个对象之间是相同的。“第一”,“第二”,“第三”等不应当解释为对本公开实施例的任何限制。
还应理解,本公开的实施例中的方式、情况、类别以及实施例的划分仅是为了描述的方便,不应构成特别的限定,各种方式、类别、情况以及实施例中的特征在符合逻辑的情况下,可以相互结合。
还应理解,上述内容只是为了帮助本领域技术人员更好地理解本公开的实施例,而不是要限制本公开的实施例的范围。本领域技术人员根据上述内容,可以进行各种修改或变化或组合等。这样的修改、变化或组合后的方案也在本公开的实施例的范围内。
还应理解,上述内容的描述着重于强调各个实施例之前的不同之处,相同或相似之处可以互相参考或借鉴,为了简洁,这里不再赘述。
图5示出了根据本公开的一些实施例的用于芯片升级的装置500的示意框图。装置500可以被实现为主芯片310或者被实现为主芯片310的一部分(如处理模块)等,本公开对此不限定。
如图5所示,装置500包括第一确定单元510、第二确定单元520、指示单元530、获取单元540和升级单元550,可选地,装置500还包括第三确定单元542和传输单元544。
第一确定单元510被配置为确定针对多芯片系统中的待升级的第一芯片的升级包。第二确定单元520被配置为基于多芯片系统中各个芯片的联网状态,确定用于下载升级包的至少一个第二芯片。指示单元530被配置为指示至少一个第二芯片下载升级包。获取单元540被配置为获取由至少一个第二芯片下载的升级包。升级单元550被配置为利用升级包对第一芯片进行升级。
示例性地,获取单元540还可以被配置为:获取多芯片系统中的各个芯片的芯片信息,该芯片信息包括以下至少一项:联网状态、处理能力、存储空间、和传输带宽。
第三确定单元542可以被配置为基于多芯片系统中各个芯片的存储空间,确定用于存储升级包的至少一个第三芯片。传输单元544可以被配置为将升级包传输到至少一个第三芯片,以由至少一个第三芯片存储升级包。
示例性地,第二确定单元520还可以被配置为至少基于多芯片系统中各个芯片的处理能力,确定用于对升级包进行处理的至少一个第四芯片。指示单元530还可以被配置为指示至少一个第四芯片对升级包进行处理。获取单元540还可以被配置为获取至少一个第四芯片对升级包进行处理后得到的升级信息。升级单元550可以被具体配置为利用升级信息对第一芯片进行升级。
可选地,指示单元530指示至少一个第四芯片进行的处理可以包括以下至少一项:校验、解压、差分还原、和解密。
在一些实施例中,第二确定单元520可以被配置为确定至少一个第四芯片时还可以基于多芯片系统中各个芯片的传输带宽。在一些实施例中,至少一个第四芯片可以至少包括用于存储升级包的至少一个第三芯片之一。
本公开的实施例中,升级包可以包括多个子升级包,并且至少一个第二芯片包括多个第二芯片。相应地,指示单元530可以被配置为指示多个第二芯片中的每个芯片下载多个子升级包中的至少一个子升级包。
本公开的实施例中对模块或单元的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时也可以有另外的划分方式,另外,在公开的实施例中的各功能单元可以集成在一个单元中,也可以是单独物理存在,也可以两个或两个以上单元集成为一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
图5中的装置500能够用于实现上述结合图3至图4所述的过程,为了简洁,这里不再赘述。
图6示出了可以用来实施本公开的实施例的示例设备600的示意性框图。设备600可以被实现为包括图3所示的多芯片系统300。
如图所示,设备600包括中央处理单元(Central Processing Unit,CPU)601、只读存储器(Read-Only Memory,ROM)602以及随机存取存储器(Random Access Memory,RAM)603。CPU 601可以根据存储在RAM 602和/或RAM 603中的计算机程序指令或者从存储单元608加载到ROM 602和/或RAM 603中的计算机程序指令,来执行各种适当的动作和处理。在ROM 602和/或RAM 603中,还可存储设备600操作所需的各种程序和数据。CPU 601和ROM602和/或RAM 603通过总线604彼此相连。输入/输出(I/O)接口605也连接至总线604。
设备600中的多个部件连接至I/O接口605,包括:输入单元606,例如键盘、鼠标等;输出单元607,例如各种类型的显示器、扬声器等;存储单元608,例如磁盘、光盘等;以及通信单元609,例如网卡、调制解调器、无线通信收发机等。通信单元609允许设备600通过诸如因特网的计算机网络和/或各种电信网络与其他设备交换信息/数据。
CPU 601可以是各种具有处理和计算能力的通用和/或专用处理组件。可以被实现为的一些示例包括但不限于图形处理单元(Graphics Processing Unit,GPU)、各种专用的人工智能(Artificial Intelligence,AI)计算芯片、各种运行机器学习模型算法的计算单元、数字信号处理器(Digital Signal Processor,DSP)、以及任何适当的处理器、控制器、微控制器等,相应地可以被称为计算单元。CPU 601执行上文所描述的各个方法和处理,例如过程400。例如,在一些实施例中,过程400可被实现为计算机软件程序,其被有形地包含于计算机可读介质,例如存储单元608。在一些实施例中,计算机程序的部分或者全部可以经由ROM 602和/或RAM 603和/或通信单元609而被载入和/或安装到设备600上。当计算机程序加载到ROM 602和/或RAM 603并由CPU 601执行时,可以执行上文描述的过程的一个或多个步骤。备选地,在其他实施例中,CPU 601可以通过其他任何适当的方式(例如,借助于固件)而被配置为执行过程400。
示例性地,图6中的设备600可以被实现为电子设备,或者可以被实现为电子设备中的芯片或芯片系统,本公开的实施例对此不限定。图6中的设备600可以包括如图5所示的装置500。
本公开的实施例还提供了一种芯片,该芯片可以包括输入接口、输出接口和处理电路。在本公开的实施例中,可以由输入接口和输出接口完成信令或数据的交互,由处理电路完成信令或数据信息的生成以及处理。
本公开的实施例还提供了一种多芯片系统,包括主芯片和多个子芯片,该主芯片可以包括存储器,用于存储计算机程序指令,并且该主芯片在运行计算机程序指令时,可以使得主芯片实现上述实施例所涉及的方法,如过程400。在一种可能的设计中,多芯片系统中的每个芯片可以具有独立的存储器和处理器。当主芯片中的处理器运行被存储在主芯片中的存储器上的程序指令时,使得该主芯片或者使得安装该多芯片系统的电子设备实现上述任一实施例中所涉及的方法。
本公开的实施例还提供了一种电子设备,包括多芯片系统。该多芯片系统包括主芯片和多个子芯片,并且该主芯片可以用于实现上述实施例所涉及的方法,如过程400。
本公开的实施例还提供了一种处理器,用于与存储器耦合,存储器存储有指令,当处理器运行所述指令时,使得处理器执行上述任一实施例中涉及的方法和功能。
本公开的实施例还提供了一种包含指令的计算机程序产品,其在计算机上运行时,使得计算机执行上述各实施例中任一实施例中涉及的方法和功能。
本公开的实施例还提供了一种计算机可读存储介质,其上存储有计算机指令,当处理器运行所述指令时,使得处理器执行上述任一实施例中涉及的方法和功能。
通常,本公开的各种实施例可以以硬件或专用电路、软件、逻辑或其任何组合来实现。一些方面可以用硬件实现,而其他方面可以用固件或软件实现,其可以由控制器,微处理器或其他计算设备执行。虽然本公开的实施例的各个方面被示出并描述为框图,流程图或使用一些其他图示表示,但是应当理解,本文描述的框,装置、系统、技术或方法可以实现为,如非限制性示例,硬件、软件、固件、专用电路或逻辑、通用硬件或控制器或其他计算设备,或其某种组合。
本公开还提供有形地存储在非暂时性计算机可读存储介质上的至少一个计算机程序产品。该计算机程序产品包括计算机可执行指令,例如包括在程序模块中的指令,其在目标的真实或虚拟处理器上的设备中执行,以执行如上参考附图的过程/方法。通常,程序模块包括执行特定任务或实现特定抽象数据类型的例程、程序、库、对象、类、组件、数据结构等。在各种实施例中,可以根据需要在程序模块之间组合或分割程序模块的功能。用于程序模块的机器可执行指令可以在本地或分布式设备内执行。在分布式设备中,程序模块可以位于本地和远程存储介质中。
用于实现本公开的方法的计算机程序代码可以用一种或多种编程语言编写。这些计算机程序代码可以提供给通用计算机、专用计算机或其他可编程的数据处理装置的处理器,使得程序代码在被计算机或其他可编程的数据处理装置执行的时候,引起在流程图和/或框图中规定的功能/操作被实施。程序代码可以完全在计算机上、部分在计算机上、作为独立的软件包、部分在计算机上且部分在远程计算机上或完全在远程计算机或服务器上执行。
在本公开的上下文中,计算机程序代码或者相关数据可以由任意适当载体承载,以使得设备、装置或者处理器能够执行上文描述的各种处理和操作。载体的示例包括信号、计算机可读介质、等等。信号的示例可以包括电、光、无线电、声音或其它形式的传播信号,诸如载波、红外信号等。
计算机可读介质可以是包含或存储用于或有关于指令执行系统、装置或设备的程序的任何有形介质。计算机可读介质可以是计算机可读信号介质或计算机可读存储介质。计算机可读介质可以包括但不限于电子的、磁的、光学的、电磁的、红外的或半导体系统、装置或设备,或其任意合适的组合。计算机可读存储介质的更详细示例包括带有一根或多根导线的电气连接、便携式计算机磁盘、硬盘、随机存储存取器(RAM)、只读存储器(ROM)、可擦除可编程只读存储器(EPROM或闪存)、光存储设备、磁存储设备,或其任意合适的组合。
此外,尽管在附图中以特定顺序描述了本公开的方法的操作,但是这并非要求或者暗示必须按照该特定顺序来执行这些操作,或是必须执行全部所示的操作才能实现期望的结果。相反,流程图中描绘的步骤可以改变执行顺序。附加地或备选地,可以省略某些步骤,将多个步骤组合为一个步骤执行,和/或将一个步骤分解为多个步骤执行。还应当注意,根据本公开的两个或更多装置的特征和功能可以在一个装置中具体化。反之,上文描述的一个装置的特征和功能可以进一步划分为由多个装置来具体化。
以上已经描述了本公开的各实现,上述说明是示例性的,并非穷尽的,并且也不限于所公开的各实现。在不偏离所说明的各实现的范围和精神的情况下,对于本技术领域的普通技术人员来说许多修改和变更都是显而易见的。本文中所用术语的选择,旨在很好地解释各实现的原理、实际应用或对市场中的技术的改进,或者使本技术领域的其他普通技术人员能理解本文公开的各个实现方式。

Claims (20)

1.一种芯片升级方法,包括:
主芯片确定针对多芯片系统中的待升级的第一芯片的升级包;
所述主芯片基于所述多芯片系统中各个芯片的联网状态,确定用于下载所述升级包的至少一个第二芯片;
所述主芯片指示所述至少一个第二芯片下载所述升级包;
所述主芯片获取由所述至少一个第二芯片下载的所述升级包;以及
所述主芯片利用所述升级包对所述第一芯片进行升级。
2.根据权利要求1所述的方法,还包括:
所述主芯片基于所述多芯片系统中各个芯片的存储空间,确定用于存储所述升级包的至少一个第三芯片;以及
所述主芯片将所述升级包传输至所述至少一个第三芯片,以由所述至少一个第三芯片存储所述升级包。
3.根据权利要求1或2所述的方法,其中利用所述升级包对所述第一芯片进行升级包括:
所述主芯片至少基于所述多芯片系统中各个芯片的处理能力,确定用于对所述升级包进行处理的至少一个第四芯片;
所述主芯片指示所述至少一个第四芯片对所述升级包进行处理;
所述主芯片获取所述至少一个第四芯片对所述升级包进行处理后得到的升级信息;以及
所述主芯片利用所述升级信息对所述第一芯片进行升级。
4.根据权利要求3所述的方法,其中对所述升级包的所述处理包括以下至少一项:校验、解压、差分还原、和解密。
5.根据权利要求3或4所述的方法,其中确定所述至少一个第四芯片还基于所述多芯片系统中各个芯片的传输带宽。
6.根据权利要求3至5中任一项所述的方法,其中所述至少一个第四芯片至少包括用于存储所述升级包的至少一个第三芯片之一。
7.根据权利要求1至6中任一项所述的方法,其中所述升级包包括多个子升级包,并且所述至少一个第二芯片包括多个第二芯片,
其中指示所述至少一个第二芯片下载所述升级包包括:所述主芯片指示所述多个第二芯片中的每个芯片下载所述多个子升级包中的至少一个子升级包。
8.根据权利要求1至7中任一项所述的方法,还包括:
所述主芯片获取所述多芯片系统中的各个芯片的芯片信息,所述芯片信息包括以下至少一项:联网状态、处理能力、存储空间、和传输带宽。
9.一种用于芯片升级的装置,包括:
第一确定单元,被配置为确定针对多芯片系统中的待升级的第一芯片的升级包;
第二确定单元,被配置为基于所述多芯片系统中各个芯片的联网状态,确定用于下载所述升级包的至少一个第二芯片;
指示单元,被配置为指示所述至少一个第二芯片下载所述升级包;
获取单元,被配置为获取由所述至少一个第二芯片下载的所述升级包;以及
升级单元,被配置为利用所述升级包对所述第一芯片进行升级。
10.根据权利要求9所述的装置,还包括:
第三确定单元,被配置为基于所述多芯片系统中各个芯片的存储空间,确定用于存储所述升级包的至少一个第三芯片;以及
传输单元,被配置为将所述升级包传输至所述至少一个第三芯片,以由所述至少一个第三芯片存储所述升级包。
11.根据权利要求9或10所述的装置,其中,
所述第二确定单元还被配置为至少基于所述多芯片系统中各个芯片的处理能力,确定用于对所述升级包进行处理的至少一个第四芯片;
所述指示单元还被配置为指示所述至少一个第四芯片对所述升级包进行处理;
所述获取单元还被配置为获取所述至少一个第四芯片对所述升级包进行处理后得到的升级信息;以及
所述升级单元被配置为利用所述升级信息对所述第一芯片进行升级。
12.根据权利要求11所述的装置,其中所述至少一个第四芯片对对所述升级包的所述处理包括以下至少一项:校验、解压、差分还原、和解密。
13.根据权利要求11或12所述的装置,其中所述第二确定单元被配置为确定所述至少一个第四芯片时还基于所述多芯片系统中各个芯片的传输带宽。
14.根据权利要求11至13中任一项所述的装置,其中所述至少一个第四芯片至少包括用于存储所述升级包的至少一个第三芯片之一。
15.根据权利要求9至14中任一项所述的装置,其中所述升级包包括多个子升级包,并且所述至少一个第二芯片包括多个第二芯片,
其中所述指示单元被配置为:指示所述多个第二芯片中的每个芯片下载所述多个子升级包中的至少一个子升级包。
16.根据权利要求9至15中任一项所述的装置,其中所述获取单元还被配置为:
获取所述多芯片系统中的各个芯片的芯片信息,所述芯片信息包括以下至少一项:联网状态、处理能力、存储空间、和传输带宽。
17.一种电子设备,包括处理器和存储器,所述存储器上存储有计算机指令,当所述计算机指令被所述处理器执行时,使得所述通信装置执行权利要求1至8中任一项所述的方法。
18.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机可执行指令,所述计算机可执行指令被处理器执行时实现根据权利要求1至8中任一项所述的方法。
19.一种计算机程序产品,所述计算机程序产品上包含计算机可执行指令,所述计算机可执行指令在被执行时实现根据权利要求1至8中任一项所述的方法。
20.一种芯片,包括处理电路,被配置为执行根据权利要求1至8中任一项所述的方法。
CN202111151936.0A 2021-09-29 2021-09-29 芯片升级方法及装置 Pending CN115878139A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202111151936.0A CN115878139A (zh) 2021-09-29 2021-09-29 芯片升级方法及装置
PCT/CN2022/112173 WO2023051057A1 (zh) 2021-09-29 2022-08-12 芯片升级方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111151936.0A CN115878139A (zh) 2021-09-29 2021-09-29 芯片升级方法及装置

Publications (1)

Publication Number Publication Date
CN115878139A true CN115878139A (zh) 2023-03-31

Family

ID=85756178

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111151936.0A Pending CN115878139A (zh) 2021-09-29 2021-09-29 芯片升级方法及装置

Country Status (2)

Country Link
CN (1) CN115878139A (zh)
WO (1) WO2023051057A1 (zh)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10884727B2 (en) * 2015-05-20 2021-01-05 International Business Machines Corporation Rolling upgrade of a distributed application
CN106028259A (zh) * 2016-04-28 2016-10-12 北京小米移动软件有限公司 数据下载方法及终端
CN106713047A (zh) * 2017-01-12 2017-05-24 泰凌微电子(上海)有限公司 一种网状网络中的节点升级方法与系统
CN112751699B (zh) * 2019-10-31 2023-04-28 阿里巴巴集团控股有限公司 Ota升级与升级管理方法、设备、网络及存储介质
CN112882742A (zh) * 2019-11-30 2021-06-01 华为技术有限公司 软件更新方法以及相关设备
CN114666362A (zh) * 2020-09-27 2022-06-24 华为技术有限公司 一种数据传输系统、数据传输方法,智能车以及装置
CN113360163A (zh) * 2021-04-19 2021-09-07 深圳市创成微电子有限公司 多芯片装置及芯片升级方法

Also Published As

Publication number Publication date
WO2023051057A1 (zh) 2023-04-06

Similar Documents

Publication Publication Date Title
US11972247B2 (en) Software upgrading method, apparatus, and system
US10963241B2 (en) Control apparatus, program update method, and computer program
EP4202645A1 (en) Vehicle upgrading method and apparatus
CN113094062A (zh) 升级方法及装置
CN109240966A (zh) 一种基于cpld的加速卡、数据采集方法及装置
CN109814524A (zh) 一种车辆诊断方法、装置及系统
CN109660391B (zh) 一种池化服务器系统固件升级方法、系统及相关装置
CN114064091A (zh) Ota升级控制方法、装置、电子设备及自动驾驶车辆
Fizza et al. Faster ota updates in smart vehicles using fog computing
CN105549974A (zh) 一种芯片的固件更新的方法及系统
CN112882742A (zh) 软件更新方法以及相关设备
US20190258243A1 (en) Apparatuses, methods and computer programs for a transportation vehicle and a central office
CN115878139A (zh) 芯片升级方法及装置
CN113212333B (zh) 一种域控制器及车辆
CN107766066B (zh) 一种更新从属模块固件的方法
CN114327671A (zh) 参数配置方法、装置、设备及存储介质
CN115098138A (zh) 电池管理系统的功能升级方法、装置、电子设备及介质
KR20150076723A (ko) 차량 부팅 방법 및 차량 부팅 장치
CN110677466A (zh) 应用程序的下载方法、装置、网关和存储介质
US20240061672A1 (en) Vehicle electronic control device, update program, and data structure
CN110290162A (zh) 文件传输方法及其系统、计算机系统
CN117056275B (zh) 基于硬件分区系统的通信控制方法、装置及服务器
CN112566082B (zh) 数据传输方法、装置、设备及介质
CN112214229B (zh) 一种基于usb通信的车辆多控制器软件升级的系统、方法和车辆
CN114937369B (zh) 自主代客泊车方法、系统、车辆、停车场端、装置和介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination