CN115865057A - 识别和校正时钟占空比的技术 - Google Patents

识别和校正时钟占空比的技术 Download PDF

Info

Publication number
CN115865057A
CN115865057A CN202211001563.3A CN202211001563A CN115865057A CN 115865057 A CN115865057 A CN 115865057A CN 202211001563 A CN202211001563 A CN 202211001563A CN 115865057 A CN115865057 A CN 115865057A
Authority
CN
China
Prior art keywords
circuit
logic
duty cycle
voltage measurement
stages
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211001563.3A
Other languages
English (en)
Inventor
约翰·R·切鲁库里
罗恩·尼科尔森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN115865057A publication Critical patent/CN115865057A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31727Clock circuits aspects, e.g. test clock circuit details, timing aspects for signal generation, circuits for testing clocks
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/165Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values
    • G01R19/16566Circuits and arrangements for comparing voltage or current with one or several thresholds and for indicating the result not covered by subgroups G01R19/16504, G01R19/16528, G01R19/16533
    • G01R19/16576Circuits and arrangements for comparing voltage or current with one or several thresholds and for indicating the result not covered by subgroups G01R19/16504, G01R19/16528, G01R19/16533 comparing DC or AC voltage with one threshold
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R29/00Arrangements for measuring or indicating electric quantities not covered by groups G01R19/00 - G01R27/00
    • G01R29/02Measuring characteristics of individual pulses, e.g. deviation from pulse flatness, rise time or duration
    • G01R29/027Indicating that a pulse characteristic is either above or below a predetermined value or within or beyond a predetermined range of values
    • G01R29/0273Indicating that a pulse characteristic is either above or below a predetermined value or within or beyond a predetermined range of values the pulse characteristic being duration, i.e. width (indicating that frequency of pulses is above or below a certain limit)
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/165Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Power Sources (AREA)

Abstract

本公开涉及识别和校正时钟占空比的技术。本文的实施例涉及一种装置,其包括:具有多级的第一电路;以及与第一电路通信地耦合的第二电路,其中第二电路包括:多条抽头线,其中多条抽头线中的各条抽头线耦合在多级中的两级之间;以及逻辑,其中该逻辑用于基于至少一条抽头线的平均电压测量来识别传播通过第一电路的一级的信号的占空比的状态。可描述和要求保护其他实施例。

Description

识别和校正时钟占空比的技术
技术领域
本申请概括而言涉及电子电路的领域,更具体而言,涉及时钟占空比的观察、隔离和校正(识别和校正)以及关联的装置、系统和方法。
背景技术
高速串行输入/输出(I/O)的频率正在缩放。例如,锁相环(phase locked loop,PLL)当前以8千兆赫兹(Ghz)运行,而未来的迭代可能以16GHz、32GHz或者更高频率运行。随着频率的增大,可能会出现占空比问题。
发明内容
根据本公开的一方面,提供了一种装置,包括:具有多级的第一电路;以及与所述第一电路通信地耦合的第二电路,其中所述第二电路包括:多条抽头线,其中所述多条抽头线中的各条抽头线耦合在所述多级中的两级之间;以及逻辑,其中所述逻辑用于基于至少一条抽头线的平均电压测量来识别传播通过所述第一电路的一级的信号的占空比的状态。
根据本公开的一方面,提供了一种电路,包括:多条抽头线,其中所述多条抽头线中的各条抽头线耦合在第一电路的多级中的两级之间;以及逻辑,其中所述逻辑用于基于至少一条抽头线的平均电压测量来识别传播通过所述第一电路的一级的信号的占空比的状态。
根据本公开的一方面,提供了包括指令的一个或多个非暂态计算机可读介质,所述指令在被逻辑执行时,将使得所述逻辑:基于从分别耦合在第一电路的多级中的各级之间的多条抽头线中的至少一条抽头线接收的信号,识别所述第一电路在所述至少一条抽头线耦合到所述第一电路的点处的平均电压测量;将所述平均电压测量与电压阈值相比较;并且基于所述比较,识别所述第一电路的占空比的状态。
附图说明
通过以下给出的详细描述并且通过本公开的各种实施例的附图,将更充分理解本公开的实施例,然而详细描述和附图不应当被理解为将本公开限制到特定实施例,而只是用于说明和理解的。
图1图示了根据各种实施例,与占空比分析电路耦合的高速串行I/O时钟分布式网络电路的示例。
图2图示了根据各种实施例的占空比分析的结果的示例。
图3图示了根据各种实施例的占空比测量的示例。
图4图示了根据各种实施例,与占空比分析有关的示例技术。
图5图示了根据一些实施例的智能设备或者计算机系统或者片上系统(SoC),具有用于占空比问题的分析或校正的装置和/或软件。
具体实施方式
在接下来的详细描述中,参考了附图,附图形成本文的一部分,其中相似的标号始终指定相似的部件,并且在附图中以图示方式示出了可以实现的实施例。要理解,在不脱离本公开的范围的情况下,可以利用其他实施例并且可以做出结构或逻辑上的改变。因此,接下来的详述描述不应被从限制意义上来理解,并且实施例的范围由所附权利要求及其等同物来限定。
各种操作可按对于理解要求保护的主题最有帮助的方式被依次描述为多个离散的动作或操作。然而,描述的顺序不应当被解释为意味着这些操作一定是依赖于顺序的。具体地,可以不按呈现的顺序执行这些操作。可以按与描述的实施例不同的顺序执行描述的操作。在额外的实施例中可执行各种额外的操作和/或可省略描述的操作。
术语“基本上”、“接近”、“大致”、“近似”和“大约”一般是指在目标值的+/-10%内。除非另有指明,否则,使用序数形容词“第一”、“第二”和“第三”等等来描述共同对象只是表明相似对象的不同实例被引用,而并不打算暗示这样描述的对象必须在时间上、空间上、排名上或者以任何其他方式处于给定的序列中。
对于本公开而言,短语“A和/或B”和“A或B”的意思是(A)、(B)或者(A和B)。对于本公开而言,短语“A、B和/或C”的意思是(A)、(B)、(C)、(A和B)、(A和C)、(B和C)或者(A、B和C)。
描述可以使用短语“在一实施例中”或者“在实施例中”,它们各自可以指一个或多个相同或不同的实施例。此外,对于本公开的实施例使用的术语“包括”、“包含”、“具有”等等,是同义的。
就本文使用的而言,术语“电路”可以指以下各项、是以下各项的一部分或者包括以下各项:专用集成电路(Application Specific Integrated Circuit,ASIC)、电子电路、处理器(共享的、专用的或者群组的)、组合逻辑电路、和/或提供所描述的功能的其他适当硬件组件。就本文使用的而言,“由计算机实现的方法”可以指由一个或多个处理器、具有一个或多个处理器的计算机系统、诸如智能电话之类的移动设备(其可包括一个或多个处理器)、平板设备、膝上型计算机、机顶盒、游戏机等等之类执行的任何方法。
如前所述,高速串行I/O的频率正在缩放。例如,未来的PLL迭代可能以16Ghz、32Ghz或者更高的频率运行。随着频率的增大,可能会出现占空比问题。先前的分析或解决占空比问题的技术可能包括使用基于激光的硅探测工具来隔离导致占空比问题的时钟级。然而,使用这种工具可能要求几个星期的时间跨度来准确识别和解决占空比问题。此外,这些探测工具中的一些已经达到报废年限,可能无法用于探测高于8Ghz的频率。此外,基于红外线的激光探测工具可能无法用于未来几代的电路,因为这种电路的扩散层可能是无法触及的。
本文的实施例涉及一种占空比分析电路,它可以解决传统分析电路的上述问题中的一个或多个。具体而言,本文的实施例涉及一种分析电路,它可以通过多条抽头线与高速串行I/O时钟电路相耦合。通过测量时钟电路在各种抽头线处的电压,可以识别占空比状态,这可以表明电路在信号电平上花了多长时间。这个状态可用于识别是否有必要调整占空比。此外,通过识别哪条抽头线被用于了电压测量,可以识别多级时钟电路的哪一级在占空比方面造成问题。
本实施例可以提供多个优点。例如,通过使用占空比分析电路,可以不必对高频信号进行微探测以隔离高速串行I/O上的占空比问题(如前所述,由于与微探测有关的硬件限制,这可能变得难以执行)。此外,可以不必依靠激光探测工具来隔离片上占空比问题。最后,使用占空比分析电路可允许检测和校正高频的基于电感电容谐振回路的PLL(LC-tankbased PLL,LCPLL)和/或一些其他导致占空比问题的高频时钟分布网络中的器件。
图1图示了根据各种实施例,与占空比分析电路110耦合的高速串行I/O时钟分布式网络电路100的示例。从图1中可以看出,电路100可包括若干级105a、105b和105c。要注意,虽然在图1中只描绘了三级,但在其他实施例中,电路100可包括更多或更少的级。
占空比分析电路110可包括若干条抽头线115,这些抽头线在电路100的各种点处与电路100进行通信耦合。例如,图1描绘了具有四条抽头线115的占空比分析电路110,这些抽头线分别在电路100的级105a/105b/105c之间与电路100耦合。从图1中可以看出,各条抽头线115可包括电阻器隔离,它可以将电路100从占空比分析电路110产生的退化中隔离出来,这种退化否则可能会更改电路100的一个或多个级105a/105b/105c的功能。
占空比分析电路110可还包括逻辑125,该逻辑可被配置为识别在至少一条抽头线115与电路100耦合的点处的电压测量,并且基于该测量,识别电路100的占空比的状态,如下文更详细说明的。
占空比分析电路110可还包括与电路100耦合的反馈环路部分120。反馈环路部分120可用于更改电路100的占空比的特性,以针对一个或多个已识别的占空比问题进行校正。反馈环路部分120可包括逻辑130,该逻辑被配置为更改传播通过电路100或者通过电路100的特定级105a/105b/105c的电信号的电压、相位或电流中的一个或多个。
图2图示了根据各种实施例的占空比分析的结果的示例。具体而言,在图2中,X轴表示正在改变LCPLL时钟网络的示例的某一级的占空比的代码。Y轴表示在对时钟进行滤波(例如,通过诸如逻辑125之类的逻辑进行滤波)之后的直流(DC)电压。
具体而言,逻辑125可以测量电路(诸如电路100)在一个或多个点处的平均电压,抽头线(诸如抽头线115)与电路在该一个或多个点处耦合。基于平均电压,逻辑125可被配置为识别占空比的状态,这在图2的图线中表示。如果测量到的平均电压大于电路的信号电平的一半(这可被表示为Vcc/2),那么逻辑125可以识别出占空比在信号电平(例如,Vcc)上比在关断电平(例如,地或者某个其他用于表示“0”信号值的电压)上花费更多时间。在这种情况下,图2的图线中的测量的值可大于“0”线。或者,如果测量到的平均电压小于电路的信号电平的一半,那么逻辑125可以识别出占空比在信号电平上比在关断电平上花费更少的时间。在这种情况下,图2的图线中的测量的值可小于“0”线。
该图线示出了来自不同电路在不同点处的各种测量的数据,它们都表现出期望的行为。一般而言,曲线与X轴的“0”线相交的点可以被解读为占空比为50/50的点。换句话说,X轴的“0”线可以被解读为占空比在信号电平上花费大约50%的时间,并且在地电平花费大约50%的时间。
图3图示了根据各种实施例的占空比测量的示例。具体而言,图3描绘了占空比的测量作为测量到的DC电压的函数。就图3而言,假设信号从关断电平(例如,地或者0V,虽然在其他实施例中,关断电平可能更高或更低)转变到信号电平(例如,Vcc)。
在理想的情况下,当没有占空比失真时,例如,如301所示,那么测量到的平均DC电压将是大约Vcc/2,因为信号在高相位(例如,信号电平)中的时间量与其在低相位(例如,关断电平)中的时间量是大致相同的。
在第二种情况下,如302所示,当高相位为75%,并且低相位为25%时,那么测量到的平均DC电压可能大于Vcc/2。类似地,在第三种情况下,如303所示,当高相位为25%,并且低相位为75%时,那么测量到的平均DC电压可能小于Vcc/2。
如上所述,Vcc/2可被视为用于识别占空比是偏向信号电平还是偏向关断电平的阈值电压。更具体而言,第二种情况302可以被认为是偏向信号电平的。与之不同,第三种情况303可以被认为是偏向关断电平的。
基于这种技术,通过测量诸如电路100之类的电路的平均电压,逻辑125可以能够识别占空比的状态(例如,电路在信号电平或者关断电平上花费多少时间)。此外,如上所述,如果逻辑125或逻辑130中的一者或两者识别出有必要对占空比进行调整,那么逻辑130可被配置为更改电路100或电路的一级的相位、电压或者电流中的一个或多个,以调整占空比。
这种技术可以被认为是一种从DC测量外推占空比的简单方法,并且在如上所述检查诸如电路100之类的时钟网络的各级的占空比时可能特别有用。此外,这种技术在希望隔离电路中的占空比失真的来源并且消除对测试硬件的需求的情形中可能是有用的。
图4图示了根据各种实施例,与占空比分析有关的示例技术。虽然按特定序列图示了各块,但序列是可被修改的。例如,一些块可在其他块之前被执行,而一些块可与其他块被同时执行。一般而言,该技术可由诸如逻辑125之类的逻辑执行,而在其他实施例中,该技术可以由额外的或者替代的逻辑执行。
该技术可包括在405处,基于从分别耦合在第一电路的多级中的各级之间的多条抽头线中的至少一条抽头线接收的信号,识别第一电路在至少一条抽头线耦合到第一电路的点处的平均电压测量。第一电路可以类似于例如电路100,而抽头线可以类似于抽头线115。可以基于在不同时间点的周期性测量、连续测量或者其他类型的测量来识别平均电压。还将会理解,即使本文的实施例描述了平均电压,其他实施例也可以基于均值电压、中位数电压、单一(singular)电压测量或者某种其他类型的测量。
该技术可还包括在410处,将平均电压测量与电压阈值进行比较,例如如上所述的Vcc/2的电压阈值,或者某种其他电压阈值。
该技术可还包括在415处,基于该比较来识别第一电路的占空比的状态。如上所述,该状态可以是该占空比是偏向信号电平还是偏向关断电平。在一些实施例中,该状态可能与整个电路的占空比有关,或者只与电路的一级或者级子集的占空比有关。
该技术可以可选地还包括在420处,基于所识别的占空比的状态来更改占空比的未来迭代。例如,如果占空比偏向信号电平,那么占空比可被渐进地更改为偏向关断电平(例如,地)。相反,如果占空比偏向关断电平,那么占空比可以被渐进地更改为偏向信号电平。在一些情况下,如果不要求更改(例如,占空比偏置正确),那么可以不执行更改。如前所述,更改可以是或者可以包括对提供给第一电路的信号的电压、电流或相位中的至少一者的更改。然后,该技术可以如图4所示重复进行,这样就可以反复地并且渐进地监视和/或调整占空比。
图4的流程图可以部分或完全由在机器可读存储介质(例如,存储器)中提供的软件来执行。该软件被存储为计算机可执行指令(例如,实现本文论述的任何其他过程的指令)。与流程图(和/或各种实施例)相关联并且被执行来实现所公开的主题的实施例的程序软件代码/指令可被实现为被称为“程序软件代码/指令”、“操作系统程序软件代码/指令”、“应用程序软件代码/指令”或者简称为“软件”的操作系统或特定应用、组件、程序、对象、模块、例程或者其他指令序列或者指令序列的组织或者嵌入在处理器中的固件的一部分。在一些实施例中,与流程图(和/或各种实施例)相关联的程序软件代码/指令被处理器系统执行。
在一些实施例中,与流程图(和/或各种实施例)相关联的程序软件代码/指令被存储在计算机可执行存储介质中并且被处理器执行。这里,计算机可执行存储介质是可用于存储程序软件代码/指令和数据的有形机器可读介质,该程序软件代码/指令和数据当被计算设备执行时,使得一个或多个处理器执行可在针对所公开的主题的一个或多个所附权利要求中记载的(一个或多个)方法。
有形机器可读介质可包括可执行软件程序代码/指令和数据在各种有形位置中的存储,例如包括ROM、易失性RAM、非易失性存储器、和/或缓存、和/或本申请中引用的其他有形存储器。此程序软件代码/指令和/或数据的一些部分可被存储在这些存储装置和存储器设备中的任何一者中。另外,程序软件代码/指令可以是从其他存储装置获得的,包括例如通过集中式服务器或对等网络等等(包括互联网)获得。可在不同的时间和在不同的通信会话中或者在同一通信会话中获得软件程序代码/指令和数据的不同部分。
(与流程图和其他实施例相关联的)软件程序代码/指令以及数据可在各个软件程序或应用被计算设备执行之前被完全获得。或者,可以在执行需要时动态地(例如,刚好及时地)获得软件程序代码/指令和数据的一些部分。或者,获得软件程序代码/指令和数据的这些方式的某种组合可发生,例如,对于不同的应用、组件、程序、对象、模块、例程、或者其他指令序列或指令序列的组织。从而,不要求数据和指令在特定的时刻全部在有形的机器可读介质上。
有形计算机可读介质的示例包括但不限于可记录和不可记录类型的介质,例如易失性和非易失性存储器设备、只读存储器(read only memory,ROM)、随机访问存储器(random access memory,RAM)、闪存设备、软盘和其他可移除盘、磁存储介质、光存储介质(例如、致密盘只读存储器(Compact Disk Read-Only Memory,CD-ROM)、数字多功能盘(Digital Versatile Disk,DVD),等等),等等。软件程序代码/指令可被临时存储在数字有形通信链路中,同时通过这种有形通信链路实现电的、光的、声学的或者其他形式的传播信号,例如载波、红外信号、数字信号,等等。
一般而言,有形机器可读介质包括以机器(例如,计算设备)可访问的形式提供信息(例如,以数字形式存储和/或传输信息,例如数据封包)的任何有形机制,其可被包括在例如通信设备、计算设备、网络设备、个人数字助理、制造工具、移动通信设备(无论其是否能够从通信网络(例如互联网)下载和运行应用和补贴应用,例如
Figure BDA0003807536080000081
Figure BDA0003807536080000082
等等)或者包括计算设备的任何其他设备中。在一个实施例中,基于处理器的系统采取如下形式或者被包括在如下事物内:PDA(个人数字助理)、蜂窝电话、笔记本计算机、平板设备、游戏机、机顶盒、嵌入式系统、TV(电视机)、个人桌面计算机,等等。或者,在所公开的主题的一些实施例中可以使用传统的通信应用和(一个或多个)补贴应用。
图5图示了根据一些实施例的智能设备或者计算机系统或者片上系统(SoC),具有用于占空比问题的分析或校正的装置和/或软件。
在一些实施例中,设备500表示适当的计算设备,例如计算平板、移动电话或智能电话、膝上型电脑、桌面型电脑、物联网(Internet-of-Things,IOT)设备、服务器、可穿戴设备、机顶盒、具备无线能力的电子阅读器,等等。将会理解,某些组件被概括示出,并且在设备500中没有示出这种设备的所有组件。用于控制系统中的唤醒源以减少睡眠状态中的功率消耗的装置和/或软件可以在无线连通性电路531、PCU 510a或者510b、和/或其他可以为计算机系统管理功率的逻辑块(例如,操作系统552)中。
在一示例中,设备500包括SoC(片上系统)501。在图5中利用虚线来图示SoC 501的示例边界,其中一些示例组件被图示为被包括在SoC501内——然而,SoC 501可包括设备500的任何适当组件。
在一些实施例中,设备500包括处理器504。处理器504可包括一个或多个物理设备,例如微处理器、应用处理器、微控制器、可编程逻辑器件、处理核心、或者其他处理装置。处理器504执行的处理操作包括对其上执行应用和/或设备功能的操作平台或操作系统的执行。处理操作包括关于与人类用户或与其他设备的I/O(输入/输出)的操作、关于功率管理的操作、关于将计算设备500连接到另一设备的操作,等等。处理操作还可包括与音频I/O和/或显示I/O有关的操作。
在一些实施例中,处理器504包括多个处理核心(也称为核心)508a、508b、508c。虽然在图5中只图示了三个核心508a、508b、508c,但处理器504可包括任何其他适当数目的处理核心,例如数十个或者甚至数百个处理核心。处理器核心508a、508b、508c可被实现在单个集成电路(IC)芯片上。此外,芯片可包括一个或多个共享的和/或私有的缓存、总线或互连、图形和/或存储器控制器,或者其他组件。
在一些实施例中,处理器504包括缓存506。在一示例中,缓存506的一些部分可专用于个体核心508(例如,缓存506的第一部分专用于核心508a,缓存506的第二部分专用于核心508b,等等依此类推)。在一示例中,缓存506的一个或多个部分可以是在两个或更多个核心508之间共享的。缓存506可被分割成不同的级别,例如第1级(L1)缓存、第2级(L2)缓存、第3级(L3)缓存,等等。
在一些实施例中,处理器核心504可包括取得单元来取得指令(包括带有条件分支的指令)来供核心504执行。可以从诸如存储器530之类的任何存储设备取得指令。处理器核心504也可包括解码单元来对取得的指令解码。例如,解码单元可以将取得的指令解码成多个微操作。处理器核心504可包括调度单元来执行与存储经解码的指令相关联的各种操作。例如,调度单元可保存来自解码单元的数据,直到指令准备好调谴为止,例如,直到解码的指令的所有源值变得可用为止。在一个实施例中,调度单元可调度和/或发出(或调谴)解码的指令到执行单元以便执行。
执行单元可在调谴的指令被解码(例如,被解码单元解码)和派谴(例如,被调度单元调谴)之后执行这些指令。在一实施例中,执行单元可包括多于一个执行单元(例如成像计算单元、图形计算单元、通用计算单元,等等)。执行单元也可执行各种算术操作,例如加法、减法、乘法和/或除法,并且可包括一个或多个算术逻辑单元(arithmetic logic unit,ALU)。在一实施例中,协处理器(未示出)可联合执行单元来执行各种算术操作。
另外,执行单元可乱序地执行指令。因此,处理器核心504在一个实施例中可以是乱序处理器核心。处理器核心504也可包括引退单元。引退单元可以在执行的指令被提交之后引退这些指令。在一实施例中,执行的指令的引退可导致处理器状态被从指令的执行提交、指令所使用的物理寄存器被解除分配,等等。处理器核心504也可包括总线单元来使能处理器核心504的组件和其他组件之间经由一个或多个总线的通信。处理器核心504也可包括一个或多个寄存器来存储被核心504的各种组件访问的数据(例如与指派的app优先级和/或子系统状态(模式)关联有关的值)。
在一些实施例中,设备500包括连通性电路531。例如,连通性电路531包括硬件设备(例如,无线和/或有线连接器和通信硬件)和/或软件组件(例如,驱动器、协议栈),来例如使得设备500能够与外部设备通信。设备500可与诸如其他计算设备、无线接入点或基站等等之类的外部设备相分离。
在一示例中,连通性电路531可包括多种不同类型的连通性。概括而言,连通性电路531可包括蜂窝连通性电路、无线连通性电路,等等。连通性电路531的蜂窝连通性电路一般指的是由无线运营商提供的蜂窝网络连通性,例如经由以下所列项来提供:GSM(globalsystem for mobile communications,全球移动通信系统)或者变体或衍生物,CDMA(codedivision multiple access,码分多址接入)或者变体或衍生物,TDM(time divisionmultiplexing,时分复用)或者变体或衍生物,第3代合作伙伴计划(3rd GenerationPartnership Project,3GPP)通用移动电信系统(Universal Mobile TelecommunicationsSystems,UMTS)系统或者变体或衍生物,3GPP长期演进(Long-Term Evolution,LTE)系统或者变体或衍生物,3GPP LTE高级版(LTE-Advanced,LTE-A)系统或者变体或衍生物,第五代(5G)无线系统或者变体或衍生物,5G移动网络系统或者变体或衍生物,5G新无线电(NewRadio,NR)系统或者变体或衍生物,或者其他蜂窝服务标准。连通性电路531的无线连通性电路(或无线接口)指的是非蜂窝的无线连通性,并且可包括个人区域网(例如蓝牙、近场,等等)、局域网(例如Wi-Fi)和/或广域网(例如WiMax),和/或其他无线通信。在一示例中,连通性电路531可包括网络接口,例如有线或无线接口,例如,使得系统实施例可被包含到无线设备(例如,蜂窝电话或个人数字助理)中。
在一些实施例中,设备500包括控制中枢532,该控制中枢表示关于与一个或多个I/O设备的交互的硬件设备和/或软件组件。例如,处理器504可经由控制中枢532与显示器522、一个或多个外围设备524、存储设备528、一个或多个其他外部设备529等等中的一个或多个进行通信。控制中枢532可以是芯片组、平台控制器中枢(platform controller hub,PCH),等等。
例如,控制中枢532说明了连接到设备500的附加设备的一个或多个连接点,例如,通过这些附加设备用户可与系统交互。例如,可附接到设备500的设备(例如,设备529)包括麦克风设备、扬声器或立体声系统、音频设备、视频系统或其他显示设备、键盘或小键盘设备、或者用于特定应用的其他I/O设备,例如读卡器或其他设备。
如上所述,控制中枢532可与音频设备、显示器522等等交互。例如,通过麦克风或其他音频设备的输入可为设备500的一个或多个应用或功能提供输入或命令。此外,取代显示输出,或者除了显示输出以外,可提供音频输出。在另一示例中,如果显示器522包括触摸屏,则显示器522也充当输入设备,该输入设备可至少部分由控制中枢532来管理。在计算设备500上也可以有额外的按钮或开关来提供由控制中枢532管理的I/O功能。在一个实施例中,控制中枢532管理诸如加速度计、相机、光传感器或其他环境传感器之类的设备,或者可被包括在设备500中的其他硬件。输入可以是直接用户交互的一部分,以及向系统提供环境输入以影响其操作(例如对噪声进行滤波,调整显示器以进行亮度检测,对相机应用闪光灯,或者其他特征)。
在一些实施例中,控制中枢532可以利用任何适当的通信协议耦合到各种设备,例如PCIe(Peripheral Component Interconnect Express,快速外围组件互连)、USB(Universal Serial Bus,通用串行总线)、Thunderbolt、高清晰度多媒体接口(HighDefinition Multimedia Interface,HDMI)、Firewire,等等。
在一些实施例中,显示器522表示提供视觉和/或触觉显示来供用户与设备500交互的硬件(例如,显示设备)和软件(例如,驱动器)组件。显示器522可包括显示接口、显示屏、和/或用于向用户提供显示器的硬件设备。在一些实施例中,显示器522包括向用户提供输出和输入两者的触摸屏(或触摸板)设备。在一示例中,显示器522可以直接与处理器504进行通信。显示器522可以是像在移动电子设备或膝上型电脑设备中那样的内部显示设备或者经由显示接口(例如,DisplayPort等等)附接的外部显示设备中的一个或多个。在一个实施例中,显示器522可以是头戴式显示器(head mounted display,HMD),例如立体显示设备,来用于虚拟现实(virtual reality,VR)应用或增强现实(augmented reality,AR)应用中。
在一些实施例中,虽然在附图中没有图示,但除了处理器504以外(或者取代处理器504),设备500还可包括图形处理单元(Graphics Processing Unit,GPU),该图形处理单元包括一个或多个图形处理核心,其可控制在显示器522上显示内容的一个或多个方面。
控制中枢532(或者PCH)可包括硬件接口和连接器,以及软件组件(例如,驱动器、协议栈),来进行例如到外围设备524的外围连接。
将会理解,设备500既可以是其他计算设备的外围设备,也可以有外围设备连接到它。设备500可具有“坞接”连接器来连接到其他计算设备,以便例如管理设备500上的内容(例如,下载和/或上传、改变、同步)。此外,坞接连接器可允许设备500连接到某些外设,这些外设允许计算设备500控制例如到视听或其他系统的内容输出。
除了专属坞接连接器或其他专属连接硬件以外,设备500还可经由常见的或者基于标准的连接器来进行外围连接。常见类型可包括通用串行总线(Universal Serial Bus,USB)连接器(其可包括若干种不同硬件接口中的任何一种)、包括MiniDisplayPort(MDP)在内的DisplayPort、高清晰度多媒体接口(High Definition Multimedia Interface,HDMI)、Firewire、或者其他类型。
在一些实施例中,连通性电路531可耦合到控制中枢532,例如除了直接耦合到处理器504以外或者取代直接耦合到处理器504。在一些实施例中,显示器522可耦合到控制中枢532,例如除了直接耦合到处理器504以外或者取代直接耦合到处理器504。
在一些实施例中,设备500包括存储器530,其经由存储器接口534耦合到处理器504。存储器530包括用于存储设备500中的信息的存储器设备。
在一些实施例中,存储器530包括装置来维持稳定的钟控,如参考各种实施例所描述。存储器可包括非易失性存储器设备(如果到存储器设备的电力中断,状态不会变化)和/或易失性存储器设备(如果到存储器设备的电力中断,则状态是不确定的)。存储器设备530可以是动态随机访问存储器(dynamic random-access memory,DRAM)设备、静态随机访问存储器(static random-access memory,SRAM)设备、闪存设备、相变存储器设备、或者具有适当的性能来用作进程存储器的某种其他存储器设备。在一个实施例中,存储器530可充当设备500的系统存储器,以存储数据和指令来在一个或多个处理器504执行应用或进程时使用。存储器530可存储应用数据、用户数据、音乐、照片、文档或其他数据,以及与设备500的应用和功能的执行有关的系统数据(无论是长期的还是暂时的)。
各种实施例和示例的元素也可以以用于存储计算机可执行指令(例如,实现本文论述的任何其他过程的指令)的机器可读介质(例如,存储器530)的形式来提供。机器可读介质(例如,存储器530)可包括但不限于闪存、光盘、CD-ROM、DVD ROM、RAM、EPROM、EEPROM、磁卡或光卡、相变存储器(phase change memory,PCM)、或者适合用于存储电子或计算机可执行指令的其他类型的机器可读介质。例如,本公开的实施例可以作为计算机程序(例如,BIOS)被下载,该计算机程序可经由通信链路(例如,调制解调器或网络连接)借由数据信号被从远程计算机(例如,服务器)传送到作出请求的计算机(例如,客户端)。
在一些实施例中,设备500包括温度测量电路540,例如用于测量设备500的各种组件的温度。在一示例中,温度测量电路540可以被嵌入在其温度要被测量和监视的各种组件中,或者耦合或附接到这些组件。例如,温度测量电路540可测量核心508a、508b、508c、电压调节器514、存储器530、SoC 501的主板和/或设备500的任何适当组件中的一个或多个的温度(或者其内的温度)。
在一些实施例中,设备500包括功率测量电路542,例如用于测量设备500的一个或多个组件消耗的功率。在一示例中,除了测量功率以外,或者取代测量功率,功率测量电路542还可以测量电压和/或电流。在一示例中,功率测量电路542可以被嵌入在其功率、电压和/或电流消耗要被测量和监视的各种组件中,或者耦合或附接到这些组件。例如,功率测量电路542可测量由一个或多个电压调节器514供应的功率、电流和/或电压、供应到SoC501的功率、供应到设备500的功率、由设备500的处理器504(或任何其他组件)消耗的功率,等等。
在一些实施例中,设备500包括一个或多个电压调节器电路,统称为电压调节器(voltage regulator,VR)514。VR 514按适当的电压水平生成信号,这些信号可被供应来操作设备500的任何适当组件。仅作为示例,VR 514被图示为向设备500的处理器504供应信号。在一些实施例中,VR 514接收一个或多个电压标识(Voltage Identification,VID)信号,并且基于VID信号生成处于适当水平的电压信号。对于VR 514可以利用各种类型的VR。例如,VR 514可包括“降压”VR、“升压”VR、降压和升压VR的组合、低压差(low dropout,LDO)调节器、开关DC-DC调节器、基于恒定导通时间控制器的DC-DC调节器,等等。降压VR一般被用于其中输入电压需要被以小于单位一的比率变换成输出电压的电力输送应用中。升压VR一般被用于其中输入电压需要被以大于单位一的比率变换成输出电压的电力输送应用中。在一些实施例中,每个处理器核心具有其自己的VR,该VR被PCU 510a/b和/或PMIC 512所控制。在一些实施例中,每个核心具有分布式LDO的网络,来提供对功率管理的高效控制。LDO可以是数字的,模拟的,或者是数字或模拟LDO的组合。在一些实施例中,VR 514包括电流跟踪装置来测量通过(一个或多个)电力供应轨的电流。
在一些实施例中,设备500包括一个或多个时钟生成器电路,统称为时钟生成器516。时钟生成器516可按适当的频率水平生成时钟信号,这些信号可被供应给设备500的任何适当组件。仅作为示例,时钟生成器516被图示为向设备500的处理器504供应时钟信号。在一些实施例中,时钟生成器516接收一个或多个频率标识(Frequency Identification,FID)信号,并且基于FID信号按适当的频率生成时钟信号。
在一些实施例中,设备500包括向设备500的各种组件供应电力的电池518。仅作为示例,电池518被图示为在向处理器504供应电力。虽然在附图中没有图示,但设备500可包括充电电路,以例如基于从交流电(Alternating Current,AC)适配器接收的AC电力供应来对电池进行再充电。
在一些实施例中,设备500包括功率控制单元(Power Control Unit,PCU)510(也称为功率管理单元(Power Management Unit,PMU)、功率控制器,等等)。在一示例中,PCU510的一些部分可由一个或多个处理核心508实现,并且PCU 510的这些部分被利用虚线框来象征性图示并且被标注为PCU 510a。在一示例中,PCU 510的一些其他部分可被实现在处理核心508的外部,并且PCU 510的这些部分被利用虚线框来象征性图示并且被标注为PCU510b。PCU 510可为设备500实现各种功率管理操作。PCU 510可包括硬件接口、硬件电路、连接器、寄存器等等,以及软件组件(例如,驱动器、协议栈),来为设备500实现各种功率管理操作。
在一些实施例中,设备500包括功率管理集成电路(Power ManagementIntegrated Circuit,PMIC)512,以例如为设备500实现各种功率管理操作。在一些实施例中,PMIC 512是可重配置功率管理IC(Reconfigurable Power Management IC,RPMIC)和/或IMVP(
Figure BDA0003807536080000162
Mobile Voltage Positioning,
Figure BDA0003807536080000161
移动电压定位)。在一示例中,PMIC在与处理器504分离的IC芯片内。PMIC 512可为设备500实现各种功率管理操作。PMIC 512可包括硬件接口、硬件电路、连接器、寄存器,等等,以及软件组件(例如,驱动器、协议栈),来为设备500实现各种功率管理操作。
在一示例中,设备500包括PCU 510或PMIC 512的一者或两者。在一示例中,PCU510或者PMIC 512中的任何一者在设备500中可以不存在,因此这些组件是利用虚线来图示的。
设备500的各种功率管理操作可由PCU 510、由PMIC 512或者由PCU 510和PMIC512的组合来执行。例如,PCU 510和/或PMIC 512可以为设备500的各种组件选择功率状态(例如,P状态)。例如,PCU 510和/或PMIC 512可以为设备500的各种组件选择功率状态(例如,根据ACPI(Advanced Configuration and Power Interface,高级配置和电力接口)规范)。仅作为示例,PCU 510和/或PMIC 512可以使得设备500的各种组件转变到睡眠状态、转变到活跃状态、转变到适当的C状态(例如,C0状态,或者另一适当的C状态,根据ACPI规范),等等。在一示例中,PCU 510和/或PMIC 512可以控制由VR 514输出的电压和/或由时钟生成器输出的时钟信号的频率,例如分别通过输出VID信号和/或FID信号。在一示例中,PCU 510和/或PMIC 512可以控制电池功率使用、电池518的充电以及与功率节省操作有关的特征。
时钟生成器516可包括锁相环(phase locked loop,PLL)、锁频环(frequencylocked loop,FLL)、或者任何适当的时钟源。在一些实施例中,处理器504的每个核心具有其自己的时钟源。这样,每个核心可按独立于其他核心的操作频率的频率来进行操作。在一些实施例中,PCU 510和/或PMIC 512执行自适应或者动态频率缩放或调整。例如,如果核心没有在以其最大功率消耗阈值或限度进行操作,则可增大该处理器核心的时钟频率。在一些实施例中,PCU 510和/或PMIC 512确定处理器的每个核心的操作条件,并且当PCU 510和/或PMIC 512确定核心在以低于目标性能水平操作时,机会主义地调整该核心的频率和/或供电电压,而核心钟控源(例如,该核心的PLL)不会失去锁定。例如,如果核心在从电力供应轨汲取电流,该电流小于为该核心或处理器504分配的总电流,则PCU 510和/或PMIC 512可临时增大对于该核心或处理器504的功率汲取(例如,通过增大时钟频率和/或电力供应电压水平),从而使得该核心或处理器504可以按更高的性能水平来运转。这样,可以为处理器504临时增大电压和/或频率,而不会违反产品可靠性。
在一示例中,PCU 510和/或PMIC 512可例如至少部分基于从功率测量电路542、温度测量电路540接收测量、接收电池518的充电水平、和/或接收可用于功率管理的任何其他适当的信息,来执行功率管理操作。为此,PMIC 512通信地耦合到一个或多个传感器,来感测/检测对于系统/平台的功率/热行为有影响的一个或多个因素中的各种值/变化。一个或多个因素的示例包括电流、电压垂落、温度、操作频率、操作电压、功率消耗、核心间通信活动,等等。这些传感器中的一个或多个可被设在计算系统的一个或多个组件或者逻辑/IP块的物理近邻(和/或与其热接触/耦合)。此外,(一个或多个)传感器在至少一个实施例中可直接耦合到PCU 510和/或PMIC 512,以允许PCU 510和/或PMIC 512至少部分基于由这些传感器中的一个或多个检测到的(一个或多个)值来管理处理器核心能量。
还图示了设备500的示例软件栈(虽然没有图示该软件栈的所有元素)。仅作为示例,处理器504可以执行应用程序550、操作系统552、一个或多个功率管理(PowerManagement,PM)特定应用程序(例如,统称为PM应用558),等等。PM应用558也可由PCU 510和/或PMIC 512执行。OS 552也可包括一个或多个PM应用556a、556b、556c。OS 552也可包括各种驱动器554a、554b、554c等等,其中一些可以专用于功率管理目的。在一些实施例中,设备500还可包括基本输入/输出系统(Basic Input/Output System,BIOS)520。BIOS 520可以与OS 552通信(例如,经由一个或多个驱动器554),与处理器504通信,等等。
例如,PM应用558、556、驱动器554、BIOS 520等等中的一个或多个可用于实现功率管理特定任务,例如控制设备500的各种组件的电压和/或频率,控制设备500的各种组件的唤醒状态、睡眠状态和/或任何其他适当的功率状态,控制电池功率使用、电池518的充电、与功率节省操作有关的特征,等等。
在一些实施例中,电池518是锂金属电池,具有压力室,以允许电池上的压力均匀。压力室由用于给予电池均匀压力的金属板(例如均压板)支撑。压力室可包括受压气体、弹性材料、弹簧板,等等。压力室的外皮可自由弯曲,在其边缘被(金属)外皮约束,但仍对压缩电池单元的板施加均匀的压力。压力室给电池以均匀的压力,这用于实现高能量密度的电池,例如,电池寿命增加20%。
在一些实施例中,在PCU 510a/b上执行的pCode具有为pCode的运行时支持使能额外的计算和遥测资源的能力。这里,pCode指的是由PCU 510a/b执行以管理SoC 501的性能的固件。例如,pCode可以为处理器设置频率和适当的电压。pCode的一部分是可经由OS 552来访问的。在各种实施例中,提供了机制和方法,这些机制和方法基于工作负载、用户行为和/或系统条件来动态地改变能量性能偏好(Energy Performance Preference,EPP)值。在OS 552和pCode之间可以有定义明确的接口。该接口可以允许或者促进几个参数的软件配置和/或可以向pCode提供提示。作为示例,一EPP参数可以告知pCode算法是性能还是电池寿命更为重要。
这种支持也可由OS 552完成,其方式是将机器学习支持包括为OS552的一部分,并且或者通过机器学习预测来调节OS提示给硬件(例如,SoC 501的各种组件)的EPP值,或者通过以与动态调节技术(Dynamic Tuning Technology,DTT)驱动器所做的类似的方式将机器学习预测递送给pCode。在这种模型中,OS 552可以看到与DTT可用的相同的遥测集合。作为DTT机器学习提示设置的结果,pCode可调节其内部算法,以实现激活类型的机器学习预测之后的最优功率和性能结果。作为示例,pCode可以增大对处理器利用率变化的责任,以使能对用户活动的快速响应,或者可通过减小对处理器利用率的责任或者通过调节能量节省优化以节省更多的功率和增大性能损失来增大对于能量节省的偏向。这种方案可以促进节省更多的电池寿命,以防使能的活动的类型相对于系统能够使能的失去一些性能水平。pCode可包括用于动态EPP的算法,该算法可取得两个输入,一个来自OS 552,另一个来自软件,例如DTT,并且可以选择性地选择提供更高的性能和/或响应能力。作为此方法的一部分,pCode可在DTT中使能一个选项来对于不同类型的活动为DTT调节其反应。
下面给出各种实施例的一些非限制性示例。
示例1包括一种装置,该装置包括:具有多级的第一电路;以及与所述第一电路通信地耦合的第二电路,其中所述第二电路包括:多条抽头线,其中所述多条抽头线中的各条抽头线耦合在所述多级中的两级之间;以及逻辑,其中所述逻辑用于基于至少一条抽头线的平均电压测量来识别传播通过所述第一电路的一级的信号的占空比的状态。
示例2包括如示例1或者这里的某个其他示例所述的装置,其中,所述第一电路是高速串行输入/输出(I/O)电路。
示例3包括如示例1或者这里的某个其他示例所述的装置,其中,所述多条抽头线中的各条抽头线包括电阻器。
示例4包括如示例1-3中的任一者或者这里的某个其他示例所述的装置,其中,所述逻辑用于基于所述平均电压测量与阈值的比较来识别所述占空比的状态。
示例5包括如示例4或者这里的某个其他示例所述的装置,其中,所述阈值是所述第一电路的信号电平和关断电平之间的值。
示例6包括如示例4或者这里的某个其他示例所述的装置,其中,所述逻辑还用于基于识别出所述平均电压测量的值高于所述阈值,而确定所述占空比偏向信号电平。
示例7包括如示例4或者这里的某个其他示例所述的装置,其中,所述逻辑还用于基于识别出所述平均电压测量的值低于所述阈值,而确定所述占空比偏向关断电平。
示例8包括如示例1-3中的任一者或者这里的某个其他示例所述的装置,其中,所述逻辑还用于基于识别出所述多条抽头线中的哪条抽头线提供了与所述电压测量有关的信号,来识别所述电压测量与所述多级中的哪级有关。
示例9包括如示例1-3中的任一者或者这里的某个其他示例所述的装置,其中,所述逻辑还用于基于所识别的占空比的状态来更改所述占空比的未来迭代。
示例10包括如示例9或者这里的某个其他示例所述的装置,其中,所述更改是对提供给所述第一电路的信号的电压、电流或相位中的至少一者的更改。
示例11包括一种电路,该电路包括:多条抽头线,其中所述多条抽头线中的各条抽头线耦合在第一电路的多级中的两级之间;以及逻辑,其中所述逻辑用于基于至少一条抽头线的平均电压测量来识别传播通过所述第一电路的一级的信号的占空比的状态。
示例12包括如示例11或者这里的某个其他示例所述的电路,其中,所述第一电路是高速串行输入/输出(I/O)电路。
示例13包括如示例11或者这里的某个其他示例所述的电路,其中,所述多条抽头线中的各条抽头线包括电阻器。
示例14包括如示例11-13中的任一者或者这里的某个其他示例所述的电路,其中,所述逻辑用于基于所述平均电压测量与阈值的比较来识别所述占空比的状态。
示例15包括如示例14或者这里的某个其他示例所述的电路,其中,所述阈值是所述第一电路的信号电平和关断电平之间的值。
示例16包括如示例14或者这里的某个其他示例所述的电路,其中,所述逻辑还用于基于识别出所述平均电压测量的值高于所述阈值,而确定所述占空比偏向信号电平。
示例17包括如示例14或者这里的某个其他示例所述的电路,其中,所述逻辑还用于基于识别出所述平均电压测量的值低于所述阈值,而确定所述占空比偏向关断电平。
示例18包括如示例11-13中的任一者或者这里的某个其他示例所述的电路,其中,所述逻辑还用于基于识别出所述多条抽头线中的哪条抽头线提供了与所述电压测量有关的信号,来识别所述电压测量与所述多级中的哪级有关。
示例19包括如示例11-13中的任一者或者这里的某个其他示例所述的电路,其中,所述逻辑还用于基于所识别的占空比的状态来更改所述占空比的未来迭代。
示例20包括如示例19或者这里的某个其他示例所述的电路,其中,所述更改是对提供给所述第一电路的信号的电压、电流或相位中的至少一者的更改。
示例21包括一个或多个非暂态计算机可读介质,所述介质包括指令,所述指令在被逻辑执行时,将使得所述逻辑:基于从分别耦合在第一电路的多级中的各级之间的多条抽头线中的至少一条抽头线接收的信号,识别所述第一电路在所述至少一条抽头线耦合到所述第一电路的点处的平均电压测量;将所述平均电压测量与电压阈值相比较;并且基于所述比较,识别所述第一电路的占空比的状态。
示例22包括如示例21或者这里的某个其他示例所述的一个或多个非暂态计算机可读介质,其中,所述第一电路是高速串行输入/输出(I/O)电路。
示例23包括如示例21或者这里的某个其他示例所述的一个或多个非暂态计算机可读介质,其中,所述多条抽头线中的各条抽头线包括电阻器。
示例24包括如示例21-23中的任一者或者这里的某个其他示例所述的一个或多个非暂态计算机可读介质,其中,所述指令还使得所述逻辑基于所述平均电压测量与阈值的比较来识别所述占空比的状态。
示例25包括如示例24或者这里的某个其他示例所述的一个或多个非暂态计算机可读介质,其中,所述阈值是所述第一电路的信号电平和关断电平之间的值。
示例26包括如示例24或者这里的某个其他示例所述的一个或多个非暂态计算机可读介质,其中,所述指令还使得所述逻辑基于识别出所述平均电压测量的值高于所述阈值,而确定所述占空比偏向信号电平。
示例27包括如示例24或者这里的某个其他示例所述的一个或多个非暂态计算机可读介质,其中,所述指令还使得所述逻辑基于识别出所述平均电压测量的值低于所述阈值,而确定所述占空比偏向关断电平。
示例28包括如示例21-23中的任一者或者这里的某个其他示例所述的一个或多个非暂态计算机可读介质,其中,所述指令还使得所述逻辑基于识别出所述多条抽头线中的哪条抽头线提供了与所述电压测量有关的信号,来识别所述电压测量与所述多级中的哪级有关。
示例29包括如示例21-23中的任一者或者这里的某个其他示例所述的一个或多个非暂态计算机可读介质,其中,所述指令还使得所述逻辑基于所识别的占空比的状态来更改所述占空比的未来迭代。
示例30包括如示例29或者这里的某个其他示例所述的一个或多个非暂态计算机可读介质,其中,所述更改是对提供给所述第一电路的信号的电压、电流或相位中的至少一者的更改。
说明书中提及“一实施例”、“一个实施例”、“一些实施例”或者“其他实施例”的意思是联系这些实施例描述的特定特征、结构或特性被包括在至少一些实施例中,但不一定包括在所有实施例中。“一实施例”、“一个实施例”或者“一些实施例”的各种出现不一定全都指的是相同实施例。如果说明书陈述“可”、“可能”或者“可以”包括某一组件、特征、结构或特性,那么并不是必须要包括该特定组件、特征、结构或特性。如果说明书或权利要求提及“一”元素,那么并不意味着只有一个该元素。如果说明书或权利要求提及“一额外”元素,那么并不排除有多于一个该额外元素。
此外,在一个或多个实施例中可按任何适当的方式来组合特定的特征、结构、功能或特性。例如,在与两个实施例相关联的特定特征、结构、功能或特性不互斥的任何地方,可将第一实施例与第二实施例相组合。
虽然已经结合其特定实施例描述了本公开,但本领域普通技术人员根据前述描述,将会清楚这种实施例的许多替代、修改和变化。本公开的实施例打算包含落在所附权利要求的宽广范围内的所有这样的替代、修改和变化。
此外,为了图示和论述的简单,并且为了不模糊本公开,在给出的附图内可能示出或者不示出到集成电路(IC)芯片和其他组件的公知电力/接地连接。另外,可能以框图形式示出布置以避免模糊本公开,并且同时也考虑到了如下事实:关于这种框图布置的实现的具体细节是高度取决于要在其内实现本公开的平台的(即,这种具体细节应当完全在本领域技术人员的视野内)。在阐述具体细节(例如,电路)以便描述本公开的示例实施例的情况下,本领域技术人员应当清楚,没有这些具体细节,或者利用这些具体细节的变体,也可实现本公开。说明书从而应当被认为是说明性的,而不是限制性的。
提供了摘要,它将允许读者确定本技术公开的性质和主旨。摘要是带着如下理解提交的:它不会被用于限制权利要求的范围或含义。特此将所附权利要求纳入到详细描述中,其中每个权利要求独立作为一个单独的实施例。

Claims (24)

1.一种装置,包括:
具有多级的第一电路;以及
与所述第一电路通信地耦合的第二电路,其中所述第二电路包括:
多条抽头线,其中所述多条抽头线中的各条抽头线耦合在所述多级中的两级之间;以及
逻辑,其中所述逻辑用于基于至少一条抽头线的平均电压测量来识别传播通过所述第一电路的一级的信号的占空比的状态。
2.如权利要求1所述的装置,其中,所述第一电路是高速串行输入/输出(I/O)电路。
3.如权利要求1所述的装置,其中,所述多条抽头线中的各条抽头线包括电阻器。
4.如权利要求1-3中任一项所述的装置,其中,所述逻辑用于基于所述平均电压测量与阈值的比较来识别所述占空比的状态。
5.如权利要求4所述的装置,其中,所述阈值是所述第一电路的信号电平和关断电平之间的值。
6.如权利要求1-3中任一项所述的装置,其中,所述逻辑还用于基于识别出所述多条抽头线中的哪条抽头线提供了与所述电压测量有关的信号,来识别所述电压测量与所述多级中的哪级有关。
7.如权利要求1-3中任一项所述的装置,其中,所述逻辑还用于基于所识别的占空比的状态来更改所述占空比的未来迭代。
8.如权利要求7所述的装置,其中,所述更改是对提供给所述第一电路的信号的电压、电流或相位中的至少一者的更改。
9.一种电路,包括:
多条抽头线,其中所述多条抽头线中的各条抽头线耦合在第一电路的多级中的两级之间;以及
逻辑,其中所述逻辑用于基于至少一条抽头线的平均电压测量来识别传播通过所述第一电路的一级的信号的占空比的状态。
10.如权利要求9所述的电路,其中,所述第一电路是高速串行输入/输出(I/O)电路。
11.如权利要求9所述的电路,其中,所述多条抽头线中的各条抽头线包括电阻器。
12.如权利要求9-11中任一项所述的电路,其中,所述逻辑用于基于所述平均电压测量与阈值的比较来识别所述占空比的状态。
13.如权利要求12所述的电路,其中,所述逻辑还用于基于识别出所述平均电压测量的值高于所述阈值,而确定所述占空比偏向信号电平。
14.如权利要求9-11中任一项所述的电路,其中,所述逻辑还用于基于识别出所述多条抽头线中的哪条抽头线提供了与所述电压测量有关的信号,来识别所述电压测量与所述多级中的哪级有关。
15.如权利要求9-11中任一项所述的电路,其中,所述逻辑还用于基于所识别的占空比的状态来更改所述占空比的未来迭代。
16.如权利要求15所述的电路,其中,所述更改是对提供给所述第一电路的信号的电压、电流或相位中的至少一者的更改。
17.包括指令的一个或多个非暂态计算机可读介质,所述指令在被逻辑执行时,将使得所述逻辑:
基于从分别耦合在第一电路的多级中的各级之间的多条抽头线中的至少一条抽头线接收的信号,识别所述第一电路在所述至少一条抽头线耦合到所述第一电路的点处的平均电压测量;
将所述平均电压测量与电压阈值相比较;并且
基于所述比较,识别所述第一电路的占空比的状态。
18.如权利要求17所述的一个或多个非暂态计算机可读介质,其中,所述第一电路是高速串行输入/输出(I/O)电路。
19.如权利要求17所述的一个或多个非暂态计算机可读介质,其中,所述多条抽头线中的各条抽头线包括电阻器。
20.如权利要求17-19中任一项所述的一个或多个非暂态计算机可读介质,其中,所述指令还使得所述逻辑基于所述平均电压测量与阈值的比较来识别所述占空比的状态。
21.如权利要求20所述的一个或多个非暂态计算机可读介质,其中,所述指令还使得所述逻辑基于识别出所述平均电压测量的值低于所述阈值,而确定所述占空比偏向关断电平。
22.如权利要求17-19中任一项所述的一个或多个非暂态计算机可读介质,其中,所述指令还使得所述逻辑基于识别出所述多条抽头线中的哪条抽头线提供了与所述电压测量有关的信号,来识别所述电压测量与所述多级中的哪级有关。
23.如权利要求17-19中任一项所述的一个或多个非暂态计算机可读介质,其中,所述指令还使得所述逻辑基于所识别的占空比的状态来更改所述占空比的未来迭代。
24.如权利要求23所述的一个或多个非暂态计算机可读介质,其中,所述更改是对提供给所述第一电路的信号的电压、电流或相位中的至少一者的更改。
CN202211001563.3A 2021-09-24 2022-08-19 识别和校正时钟占空比的技术 Pending CN115865057A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/485,117 2021-09-24
US17/485,117 US20230108736A1 (en) 2021-09-24 2021-09-24 Techniques for identification and correction of clock duty-cycle

Publications (1)

Publication Number Publication Date
CN115865057A true CN115865057A (zh) 2023-03-28

Family

ID=85477200

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211001563.3A Pending CN115865057A (zh) 2021-09-24 2022-08-19 识别和校正时钟占空比的技术

Country Status (3)

Country Link
US (1) US20230108736A1 (zh)
CN (1) CN115865057A (zh)
DE (1) DE102022121150A1 (zh)

Also Published As

Publication number Publication date
DE102022121150A1 (de) 2023-03-30
US20230108736A1 (en) 2023-04-06

Similar Documents

Publication Publication Date Title
US11703927B2 (en) Leakage degradation control and measurement
US11360543B2 (en) USB Type-C subsystem power management
US11616373B2 (en) Low latency fine grain system-on-chip throttling apparatus and method on USB type-C port
US11353914B2 (en) Workload based adaptive voltage and frequency control apparatus and method
US20220057854A1 (en) Techniques for sleep management in computer system
CN115514036A (zh) 自适应突发功率和快速电池充电装置和方法
CN114090227A (zh) 高能效核心电压选择装置和方法
CN113835517A (zh) 快速动态电容、频率、和/或电压节流装置和方法
US20220091644A1 (en) Thermally optimized power delivery
KR20220040376A (ko) 프로세서 피크 전류 제어 장치 및 방법
CN115079809A (zh) 降低待机功率的装置和方法
CN114008562A (zh) 使用自适应算法的基于工作负载的动态能量性能偏好
US11933843B2 (en) Techniques to enable integrated circuit debug across low power states
US11422173B2 (en) Method and apparatus for accurate measurement of platform power
US11500444B2 (en) Intelligent prediction of processor idle time apparatus and method
TWI849227B (zh) 時脈交叉先進先出(fifo)狀態斂聚式同步器
US20230108736A1 (en) Techniques for identification and correction of clock duty-cycle
US20240231465A9 (en) Multi-core processor frequency limit determination
US12079051B2 (en) Battery heat balancing apparatus and method during peak mode
KR20220027824A (ko) 억제된 메모리 리프레시들에 기초한 배터리 수명의 개선
US20230291220A1 (en) Electronic circuit with hybrid power sources
US20220014101A1 (en) Current-balance control
US20230409100A1 (en) Dynamic input power monitor
US20230198568A1 (en) Antenna switching system
US20230385218A1 (en) Usb type-c subsystem

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination