CN115768183A - 像素排布结构、显示面板及掩膜组件 - Google Patents

像素排布结构、显示面板及掩膜组件 Download PDF

Info

Publication number
CN115768183A
CN115768183A CN202211330400.XA CN202211330400A CN115768183A CN 115768183 A CN115768183 A CN 115768183A CN 202211330400 A CN202211330400 A CN 202211330400A CN 115768183 A CN115768183 A CN 115768183A
Authority
CN
China
Prior art keywords
pixel
sub
virtual
pixels
point
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211330400.XA
Other languages
English (en)
Inventor
兰兰
曲毅
姜博
冯丹丹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yungu Guan Technology Co Ltd
Original Assignee
Yungu Guan Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yungu Guan Technology Co Ltd filed Critical Yungu Guan Technology Co Ltd
Priority to CN202211330400.XA priority Critical patent/CN115768183A/zh
Publication of CN115768183A publication Critical patent/CN115768183A/zh
Priority to PCT/CN2023/084333 priority patent/WO2024087499A1/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本申请提供了一种像素排布结构、显示面板及掩膜组件,像素排布结构,包括像素单元,像素单元包括围绕虚拟中心点设置的第一像素组、第二像素组以及第三像素组。第一像素组包括围绕第一虚拟点设置的多个第一子像素,第二像素组包括围绕第二虚拟点设置的多个第二子像素,第三像素组包括围绕第三虚拟点设置的多个第三子像素。在像素单元中,距离虚拟中心点最近位置处的第一子像素在第一方向上的投影位于两个第二子像素在第一方向上的投影之间,距离虚拟中心点最近位置处的第二子像素在第二方向上的正投影位于两个第三子像素在第二方向上的投影之间,第一方向与第二方向相交。

Description

像素排布结构、显示面板及掩膜组件
技术领域
本申请涉及显示设备技术领域,尤其涉及一种像素排布结构、显示面板及掩膜组件。
背景技术
有机发光二极管(Organic Light-Emitting Diode;OLED)是主动发光器件。与传统的液晶显示(Liquid Crystal Display;LCD)显示方式相比,OLED显示技术无需背光灯,具有自发光的特性。OLED采用较薄的有机材料膜层和玻璃基板,当有电流通过时,有机材料就会发光。因此OLED显示面板能够显著节省电能,可以做得更轻更薄,比LCD显示面板耐受更宽范围的温度变化,而且可视角度更大。OLED显示面板有望成为继LCD之后的下一代平板显示技术,是目前平板显示技术中受到关注最多的技术之一。
发明内容
本申请实施例提供了一种像素排布结构、显示面板及掩膜组件,能够降低衍射问题。
第一方面,本申请实施例提供了一种像素排布结构,像素排布结构,包括像素单元,像素单元包括围绕虚拟中心点设置的第一像素组、第二像素组以及第三像素组。第一像素组包括围绕第一虚拟点设置的多个第一子像素,第二像素组包括围绕第二虚拟点设置的多个第二子像素,第三像素组包括围绕第三虚拟点设置的多个第三子像素。
在像素单元中,距离虚拟中心点最近位置处的第一子像素在第一方向上的投影位于两个第二子像素在第一方向上的投影之间,距离虚拟中心点最近位置处的第二子像素在第二方向上的正投影位于两个第三子像素在第二方向上的投影之间,第一方向与第二方向相交。
在一些实施例中,距离虚拟中心点最近位置处的第三子像素在第三方向上的投影位于两个第一子像素在第三方向上的投影之间,第一方向、第二方向以及第三方向两两相交且位于同一平面。
在一些实施例中,距离虚拟中心点最近位置处的第一子像素在第一方向上的投影位于两个第二子像素在第一方向上的投影的正中间。
在一些实施例中,距离虚拟中心点最近位置处的第二子像素在第二方向上的投影位于两个第三子像素在第二方向上的投影的正中间。
在一些实施例中,距离虚拟中心点最近位置处的第三子像素在第三方向上的投影位于两个第一子像素在第一方向上的投影的正中间。
在一些实施例中,距离虚拟中心点最近位置处的第一子像素至少部分嵌设于两个第二子像素之间。
在一些实施例中,距离虚拟中心点最近位置处的第二子像素至少部分嵌设于两个第三子像素之间。
在一些实施例中,距离虚拟中心点最近位置处的第三子像素至少部分嵌设于两个第一子像素之间。
在一些实施例中,距离虚拟中心点最近位置处的第一子像素、距离虚拟中心点最近位置处的第二子像素以及第三像素组中的一个第三子像素位于一条直线上。
在一些实施例中,距离虚拟中心点最近位置处的第二子像素、距离虚拟中心点最近位置处的第三子像素以及第一像素组中的一个第一子像素位于一条直线上。
在一些实施例中,距离虚拟中心点最近位置处的第三子像素、距离虚拟中心点最近位置处的第一子像素以及第二像素组中的一个第二子像素位于一条直线上。
在一些实施例中,第一像素组内包括三个第一子像素,三个第一子像素连线形成第一虚拟三角形。
在一些实施例中,第二像素组内包括三个第二子像素,三个第二子像素连线形成第二虚拟三角形。
在一些实施例中,第三像素组内包括三个第三子像素,三个第三子像素连线形成第三虚拟三角形。
在一些实施例中,第一虚拟三角形为等腰三角形。
在一些实施例中,第一虚拟三角形为等边三角形。
在一些实施例中,距离虚拟中心点最近位置处的第一子像素、第二子像素以及第三子像素中的至少两者与虚拟中心点间的距离相等。
在一些实施例中,距离虚拟中心点最近位置处的第一子像素、第二子像素以及第三子像素与虚拟中心点间的距离均相等。
在一些实施例中,距离虚拟中心点最近位置处的第一子像素、第二子像素以及第三子像素连线形成第四虚拟三角形,第四虚拟三角形为等边三角形。
在一些实施例中,第一虚拟三角形包括连接距离虚拟中心点较远处的两个第一子像素的第一虚拟边,第四虚拟三角形包括连接距离虚拟中心点最近位置处的第二子像素和第三子像素的第二虚拟边,第一虚拟边与第二虚拟边垂直相交于距离虚拟中心点较远处的一个第一子像素。
在一些实施例中,第一虚拟三角形包括连接距离虚拟中心点最近位置处以及距离虚拟中心点较远处的两个第一子像素的第三虚拟边,第四虚拟三角形包括连接距离虚拟中心点最近位置处的第一子像素和第二子像素的第四虚拟边,第三虚拟线边垂直于第四虚拟边线。
在一些实施例中,第一虚拟三角形的边长的长度为M,第四虚拟三角形的边长的长度为N,M和N满足:
Figure BDA0003913149420000031
在一些实施例中,距离虚拟中心点最近位置处的第三子像素位于第一虚拟三角形的一个角的角平分线上。
在一些实施例中,,第一虚拟点和第二虚拟点的虚拟连线上设置有第一子像素。
在一些实施例中,第二虚拟点和第三虚拟点的虚拟连线上设置有第二子像素。
在一些实施例中,第一虚拟点和第三虚拟点的虚拟连线上设置有第三子像素。
在一些实施例中,第一虚拟点和第二虚拟点的连线延长线上设置有第二子像素,且第二子像素位于第二虚拟点背离第一虚拟点的一侧。
在一些实施例中,第二虚拟点和第三虚拟点的连线延长线上设置有第三子像素,且第三子像素位于第三虚拟点背离第二虚拟点的一侧。
在一些实施例中,第一虚拟点和第三虚拟点的连线延长线上设置有第一子像素,且第一子像素位于第一虚拟点背离第三虚拟点的一侧。
在一些实施例中,距离虚拟中心点最近位置处的第一子像素和距离虚拟中心点最近位置处的第二子像素的连线方向平行于第一虚拟点与第三虚拟点的连线方向。
在一些实施例中,距离虚拟中心点最近位置处的第二子像素和距离虚拟中心点最近位置处的第三子像素的连线方向平行于第一虚拟点与第二虚拟点的连线方向。
在一些实施例中,距离虚拟中心点最近位置处的第一子像素和距离虚拟中心点最近位置处的第三子像素的连线方向平行于第二虚拟点与第三虚拟点的连线方向。
在一些实施例中,第一像素组内包括四个第一子像素,四个第一子像素连线形成第一虚拟四边形。
在一些实施例中,第一虚拟四边形为平行四边形。
在一些实施例中,第一虚拟四边形为矩形。
在一些实施例中,第一虚拟四边形为正方形。
在一些实施例中,第一像素组、第二像素组、第三像素组之间相互分离设置以在彼此之间形成走线区。
在一些实施例中,第二像素组包括连接两个第二子像素的第二虚拟连接线,距离虚拟中心点最近位置处的第一子像素与第二虚拟连接线间隔设置,以在第一子像素与第二虚拟连线之间形成走线区的至少一部分。
在一些实施例中,第二虚拟连接线包括弧形段。
在一些实施例中,第一子像素的形状为圆形。
在一些实施例中,走线区呈“S”形。
在一些实施例中,走线区呈宽度不变的“S”形。
在一些实施例中,第一像素组包括设置于多个第一子像素之间的第一非开口区。
在一些实施例中,第二像素组包括设置于多个第二子像素之间的第二非开口区。
在一些实施例中,第三像素组包括设置于多个第三子像素之间的第三非开口区。
在一些实施例中,任意相邻虚拟中心点之间的距离均相等。
第二方面,本申请实施例还提供了一种像素排布结构,包括多个重复排列的像素单元,像素单元包括围绕虚拟中心点的第一像素组、第二像素组以及第三像素组;
第一像素组包括多个第一子像素,多个第一子像素围绕第一虚拟点间隔设置以在多个第一子像素之间形成以第一虚拟点为中心的第一透明区;
第二像素组包括多个第二子像素,多个第二子像素围绕第二虚拟点间隔设置以在多个第二子像素之间形成以第二虚拟点为中心的第二透明区;
第三像素组包括多个第三子像素,多个第三子像素围绕第三虚拟点间隔设置以在多个第三子像素之间形成以第三虚拟点为中心的第三透明区;
第一像素组、第二像素组以及第三像素组相互分离设置以在彼此之间形成走线区。
在一些实施例中,走线区包括以虚拟中心点开始向第一方向、第二方向以及第三方向辐射且形状相同的弧形,第一方向、第二方向以及第三方向之间的夹角彼此相同。
第三方面,本申请实施例提供了一种显示面板,包括前述任一实施方式的像素排布结构。
在一些实施例中,显示面板还包括透光材料层,透光材料层包括透光材料块,在显示面板的厚度方向上,至少部分透光材料块位于第一像素组中。
在一些实施例中,透光材料块与第一子像素中的至少部分膜层同层设置。
在一些实施例中,在显示面板的厚度方向上,至少部分透光材料块位于第二像素组和第三像素组中的至少一者。
在一些实施例中,显示面板还包括设置于第一像素组、第二像素组以及第三像素组中任意两者之间的驱动走线。
在一些实施例中,透光材料块包括边缘部,边缘部包括弧形段。
在一些实施例中,驱动走线包括曲线段。
第四方面,本申请实施例提供了一种掩膜组件,掩膜组件用于蒸镀前述任一实施方式中的像素排布结构,掩膜组件包括:
第一掩膜板,第一掩膜板包括与第一像素组相适配的第一掩膜开口,第一掩膜开口设置成与第一像素组内多个第一子像素皆对应的连通状,或者第一掩膜开口包括与第一像素组内多个第一子像素分别对应的多个子开口状。
本申请实施例提供一种像素排布结构、显示面板及掩膜组件,单个像素单元中,在第一方向上,第一子像素的投影夹设在两个第二子像素的投影之间;同时在第二方向上,第二子像素的投影夹设在两个第三子像素的投影之间。这种设计相较于传统矩阵式像素排布方式而言,很难在相邻像素组之间形成规则的直线区域,即难以在于像素排布结构对应的电极之间形成规律的直线狭缝,从能能够降低衍射程度,提高对应显示面板的显示效果。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对本申请实施例中所需要使用的附图作简单的介绍,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例提供的一种像素排布结构的结构示意图;
图2是本申请实施例提供的一种像素排布结构中一种像素单元的结构示意图;
图3是本申请实施例提供的一种像素排布结构中又一种像素单元的结构示意图;
图4是本申请实施例提供的一种像素排布结构中又一种像素单元的结构示意图;
图5是本申请实施例提供的一种像素排布结构中又一种像素单元的结构示意图;
图6是本申请实施例提供的一种像素排布结构中又一种像素单元的结构示意图;
图7是本申请实施例提供的一种像素排布结构中又一种像素单元的结构示意图;
图8是本申请实施例提供的一种像素排布结构中又一种像素单元的结构示意图;
图9是本申请实施例提供的一种像素排布结构中又一种像素单元的结构示意图;
图10是本申请实施例提供的一种像素排布结构中又一种像素单元的结构示意图;
图11是本申请实施例提供的一种像素排布结构中又一种像素单元的结构示意图;
图12是本申请实施例提供的一种像素排布结构中又一种像素单元的结构示意图;
图13是本申请实施例提供的一种像素排布结构中又一种像素单元的结构示意图;
图14是本申请实施例提供的一种像素排布结构中又一种像素单元的结构示意图;
图15是本申请实施例提供的一种像素排布结构中又一种像素单元的结构示意图;
图16是本申请实施例提供的一种像素排布结构中又一种像素单元的结构示意图;
图17是本申请实施例提供的一种像素排布结构中又一种像素单元的结构示意图;
图18是本申请实施例提供的一种像素排布结构中又一种像素单元的结构示意图;
图19是本申请实施例提供的一种显示面板的结构示意图;
图20是图19中区域Q的局部放大示意图;
图21是图20中A-A的剖面示意图;
图22是本申请实施例提供的一种掩膜组件中一种掩膜板的结构示意图;
图23是本申请实施例提供的一种掩膜组件中又一种掩膜板的结构示意图。
标记说明:
100、像素单元;110、第一像素组;111、第一子像素;120、第二像素组;121、第二子像素;130、第三像素组;131、第三子像素;
20、透光材料块;21、边缘部;
30、驱动走线;
40、第一掩膜板;41、第一掩膜开口;
R1、第一红色子像素;R2、第二红色子像素;R3、第三红色子像素;
G1、第一绿色子像素;G2、第二绿色子像素;G3、第三绿色子像素;
B1、第一蓝色子像素;B2、第二蓝色子像素;B3、第三蓝色子像素;
O、虚拟中心点;O1、第一虚拟点;O2、第二虚拟点;O3、第三虚拟点;
S1、第一虚拟三角形;S2、第二虚拟三角形;S3、第三虚拟三角形;S4、第四虚拟三角形;S5、第一虚拟四边形;S6、第二虚拟四边形;
L1、第一虚拟边;L2、第二虚拟边;L3、第三虚拟边;L4、第四虚拟边;
D1、第一虚拟连接线;D2、第二虚拟连接线;D3、第三虚拟连接线;D4、第四虚拟连接线;
Z、走线区;
A1、第一非开口区;A2、第二非开口区;A3、第三非开口区;
X、第一方向;Y、第二方向;Z、第三方向。
具体实施方式
下面将详细描述本申请的各个方面的特征和示例性实施例,为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本申请进行进一步详细描述。应理解,此处所描述的具体实施例仅意在解释本申请,而不是限定本申请。对于本领域技术人员来说,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
随着科技的进步,人们对显示面板的要求越来越高,不仅对显示面板的分辨率提出了更高的要求,同时也对显示效果提出了更高要求,而像素排布本身对显示面板的显示质量具有决定性作用。目前显示面板中常见的像素排布为矩阵式规则排布,其透过率通常较低,不利于进行走线布局。同时这种排布方式还会使与像素结构对应的金属电极之间会形成有规律的直线狭缝,当外界光线通过时会发生严重的衍射,衍射现象使得显示雾度增加,导致显示效果下降。
为了解决上述问题,请参阅图1至图5,本申请实施例提供了一种像素排布结构,包括像素单元100,像素单元100包括围绕虚拟中心点O设置的第一像素组110、第二像素组120以及第三像素组130。第一像素组110包括围绕第一虚拟点O1设置的多个第一子像素111,第二像素组120包括围绕第二虚拟点O2设置的多个第二子像素121,第三像素组130包括围绕第三虚拟点O3设置的多个第三子像素131。
多个第一子像素111作为一个像素组发同一种颜色的光,使得单点色彩表现力较好,显示效果更好。同时,这种设计可以兼容COE(Color Filter on Encapsulation)技术,进一步降低衍射效应。
在像素单元100中,距离虚拟中心点O最近位置处的第一子像素111在第一方向X上的投影位于两个第二子像素121在第一方向X上的投影之间。距离虚拟中心点O最近位置处的第二子像素121在第二方向Y上的正投影位于两个第三子像素131在第二方向Y上的投影之间,第一方向X与第二方向Y相交。
需要说明的是,对于距离虚拟中心点O最近位置处的第三子像素131的相对位置,本申请实施例不作限制。示例性地,可以如图2所示,距离虚拟中心点O最近位置处的第三子像素131在第三方向Z上的投影位于两个第一子像素111在第三方向Z上的投影之间;或者如图3所示,距离虚拟中心点O最近位置处的第三子像素131在第二方向X上的投影与距离虚拟中心点O最近位置处的第一子像素111的投影至少部分交叠。
像素排布结构包括有第一子像素111、第二子像素121以及第三子像素131三种不同颜色的子像素,可选地,第一子像素111、第二子像素121以及第三子像素131分别为红、绿、蓝三种颜色的子像素。
多个第一子像素111围绕第一虚拟点O1设置并组合形成第一像素组110,本申请实施例提到的第一虚拟点O1指的是:第一像素组110的几何中心,即第一像素组110的中心与第一虚拟点O1重合。多个第一子像素111可以彼此间隔并环绕第一虚拟点O1设置,也可以彼此相抵并环绕第一虚拟点O1设置。此外,对于第一像素组110内第一子像素111的数量,本申请实施例也不作限制。示例性地,如图2或图3所示,第一像素组110内可以包括三个,也可以包括四个第一子像素111。
多个第二子像素121围绕第二虚拟点O2设置并组合形成第二像素组120,本申请实施例提到的第二虚拟点O2指的是:第二像素组120的几何中心,即第二像素组120的中心与第二虚拟点O2重合。多个第二子像素121可以彼此间隔并环绕第二虚拟点O2设置,也可以彼此相抵并环绕第二虚拟点O2设置。此外,对于第二像素组120内第二子像素121的数量,本申请实施例也不作限制。示例性地,如图2或图3所示,第二像素组120内可以包括三个,也可以包括四个第二子像素121。
多个第三子像素131围绕第三虚拟点O3设置并组合形成第三像素组130,本申请实施例提到的第三虚拟点O3指的是:第三像素组130的几何中心,即第三像素组130的中心与第三虚拟点O3重合。多个第三子像素131可以彼此间隔并环绕第三虚拟点O3设置,也可以彼此相抵并环绕第三虚拟点O3设置。此外,对于第三像素组130内第三子像素131的数量,本申请实施例也不作限制。示例性地,如图2或图3所示,第三像素组130内可以包括三个,也可以包括四个第三子像素131。
第一像素组110、第二像素组120以及第三像素组130共同形成像素单元100,像素单元100为像素排布结构中的最小重复单元,多个像素单元100平移重复形成像素排布结构。示例性地,多个像素单元100可以沿显示面板的行方向和列方向上重复平移形成像素排布结构。
在单个像素单元100中,第一像素组110、第二像素组120以及第三像素组130围绕虚拟中心设置,本申请实施例提到的虚拟中心指的是:像素单元100的几何中心,即像素单元100的中心与虚拟中心点O重合。第一像素组110、第二像素组120以及第三像素组130可以如图2所示,彼此间隔环绕虚拟中心点O设置;也可以如图4所示,彼此相抵并环绕虚拟中心点O设置,本申请实施例对此不作限制。
在单个像素单元100中,存在有距离虚拟中心点O最近位置处的第一子像素111,本申请实施例中提到的距离虚拟中心点O最近位置处指的是:该第一子像素111的中心点与虚拟中心点O之间的距离小于第一像素组110中任意其他第一子像素111的中心点与虚拟中心点O之间的距离。
该第一子像素111在第一方向X上的投影位于两个第二子像素121在第一方向X上的投影之间。这里提到的第一方向X指的是:第二像素组120中两个第二子像素121的中心连线的垂线方向。并且这两个第二子像素121中的一者可以为第二像素组120中距离虚拟中心点O最近位置处的第二子像素121。
此外,在单个像素单元100中,存在有距离虚拟中心点O最近位置处的第二子像素121,本申请实施例中提到的距离虚拟中心点O最近位置处指的是:该第二子像素121的中心点与虚拟中心点O之间的距离小于第二像素组120中任意其他第二子像素121的中心点与虚拟中心点O之间的距离。
该第二子像素121在第二方向Y上的投影位于两个第三子像素131在第二方向Y上的投影之间。这里提到的第二方向Y指的是:第三像素组130中两个第三子像素131的中心连线的垂线方向。并且这两个第三子像素131中的一者可以为第三像素组130中距离虚拟中心点O最近位置处的第三子像素131。其中,第一方向X与第二方向Y相交,对于两者之间的夹角,本申请实施例不作限制。示例性,如图3所示,第一方向X可以垂直于第二方向Y,或者如图2所示,第一方向X与第二方向Y之间呈60°夹角。
需要说明的是,如图2所示,距离虚拟中心点O最近位置处的第一子像素111中的部分结构可以与两个第二子像素121中的部分结构位于同一直线,即,距离虚拟中心点O最近位置处的第一子像素111嵌设于两个第二子像素121之间,优选地,嵌设于两个第二子像素121的中间位置,到两个第二子像素121的距离相等。或者,如图5所示,距离虚拟中心点O最近位置处的第一子像素111也可以完全位于两个第二子像素121中任意部分结构的连线外,优选地,距离虚拟中心点O最近位置处的第一子像素111到两个第二子像素121的中心的距离相等。
同理,距离虚拟中心点O最近位置处的第二子像素121中的部分结构可以与两个第三子像素131中的部分结构位于同一直线,即,距离虚拟中心点O最近位置处的第二子像素121嵌设于两个第三子像素131之间,优选地,嵌设于两个第三子像素131的中间位置,到两个第三子像素131的距离相等。或者,距离虚拟中心点O最近位置处的第二子像素121也可以完全位于两个第三子像素131中任意部分结构的连线外。优选地,距离虚拟中心点O最近位置处的第一子像素111到两个第二子像素121的距离相等。
同理,距离虚拟中心点O最近位置处的第三子像素131中的部分结构可以与两个第一子像素111中的部分结构位于同一直线,即,距离虚拟中心点O最近位置处的第三子像素131嵌设于两个第一子像素111之间,优选地,嵌设于两个第一子像素111的中间位置,到两个第一子像素111的距离相等。或者,距离虚拟中心点O最近位置处的第三子像素131也可以完全位于两个第一子像素111中任意部分结构的连线外。优选地,距离虚拟中心点O最近位置处的第三子像素131的中心到两个第一子像素111的中心的距离相等。
综上,在本申请实施例中的单个像素单元100中,在第一方向X上,第一子像素111的投影夹设在两个第二子像素121的投影之间;同时在第二方向Y上,第二子像素121的投影夹设在两个第三子像素131的投影之间。这种设计相较于矩阵式像素排布方式而言,可避免在像素排布结构对应的电极之间形成规律的直线狭缝,从而能够降低衍射程度,提高对应显示面板的显示效果。
在一些实施例中,如图2、图4以及图5所示,距离虚拟中心点O最近位置处的第三子像素131在第三方向Z上的投影位于两个第一子像素111在第三方向Z上的投影之间,第一方向X、第二方向Y以及第三方向Z两两相交且位于同一平面。
在单个像素单元100中,存在有距离虚拟中心点O最近位置处的第三子像素131,本申请实施例中提到的距离虚拟中心点O最近位置处指的是:该第三子像素131的中心点与虚拟中心点O之间的距离小于第三像素组130中任意其他第三子像素131的中心点与虚拟中心点O之间的距离。
同时该第三子像素131在第三方向Z上的投影位于两个第一子像素111在第一方向X上的投影之间,这里提到的第三方向Z指的是:第一像素组110中两个第一子像素111的中心连线的垂线方向。并且这两个第一子像素111中的一者可以为第一像素组110中距离虚拟中心点O最近位置处的第一子像素111。
需要说明的是,距离虚拟中心点O最近位置处的第三子像素131中的部分结构可以与两个第一子像素111中的部分结构位于同一直线,或者距离虚拟中心点O最近位置处的第三子像素131也可以完全位于两个第一子像素111中任意部分结构的连线外,本申请实施例对此不作限制。
第一方向X、第二方向Y与第三方向Z彼此相交且均平行于像素排布结构的发光平面,对于第一方向X、第二方向Y以及第三方向Z之间的夹角关系,本申请实施例不作限制。示例性地,第一方向X、第二方向Y以及第三方向Z中任意两者之间的夹角为120°。
由于第一像素组110、第二像素组120以及第三像素组130中任一者的子像素的投影均夹设在另一个像素组中两个子像素的投影之间,因此第一像素组110、第二像素组120以及第三像素组130形成首尾环绕趋势围绕于虚拟中线点周围,第一像素组110对应的第一虚拟点O1、第二像素组120对应的第二虚拟点O2以及第三像素组130对应的第三虚拟点O3相互连线形成三角形结构,虚拟中心点O位于三角形结构的内部。
在本申请实施例中,通过对第三像素组130的位置进行调整,进一步改善第一像素组110、第二像素组120以及第三像素组130之间的相对位置,使得三者能够形成首尾环绕趋势,从而进一步增大在相邻像素组之间形成直线区域的难度,以降低衍射问题。
需要说明的是,对于不同像素单元之间的相对位置关系,本申请实施例不作限制。示例性地,如图1所示,四个像素组中的虚拟中心点O可以共同形成第二虚拟四边形S6,并且第二虚拟四边形S6的两条角平分线的交点与另一个像素组中的虚拟中心点O重合。此外,第二虚拟三角形S6可以为正方形,也可以为除正方形外的矩形结构。
在一些实施例中,如图2所示,距离虚拟中心点O最近位置处的第一子像素111在第一方向X上的投影位于两个第二子像素121在第一方向X上的投影的正中间。即距离虚拟中心点O最近位置处的第一子像素111与对应两个第二子像素121的中心连线的距离均相同。
如图8以及图11所示,本申请实施例通过第一像素组120实现对第二像素组110位置的确定。具体地说,在进行像素排布过程中,先确定三个第一子像素11构成的第一虚拟三角形S1。对第一虚拟三角形S1的顶点和一个点进行连线,即三个第一子像素111中的距离虚拟中心点O较远处的两个第一子像素111,例如图11所标示的R2和R3的连线L1,然后过R3作L1的垂线L2。再对第一虚拟三角形S1的顶点,即距离虚拟中心点O较远处的第一子像素111,即图示中的R2,对第一虚拟三角形S1中对应于R2所在的角作角平分线。所述垂线L2与角平分线相交的点确定为第三虚拟三角形S3的顶点,即确定其中一个第三子像素131的位置。
同理,第二子像素121以及第三子像素131也符合上述排布规律,本申请实施例不再赘述。
在一些实施例中,请参阅图6,距离虚拟中心点O最近位置处的第一子像素111至少部分嵌设于两个第二子像素121之间。本申请实施例中提到的“嵌设”指的是:在单个像素单元100中,距离虚拟中心点O最近位置处的第一子像素111的部分结构与两个第二子像素121的部分结构三者位于同一直线上。图6中设置有两条辅助虚线,两条辅助虚线中的部分即为距离虚拟中心点O最近位置处的第一子像素111中嵌设于两个第二子像素121之间的部分结构。
由于距离虚拟中心点O最近位置处的第一子像素111至少部分嵌设于两个第二子像素121之间,因此该第一子像素111与对应的两个第二子像素121在第一方向X上不存在有间隙。这种设计使得第一像素组110和第二像素组120之间无法形成规则的矩形间隙空间,从而能够降低发生衍射的程度,提高显示效果。
在一些实施例中,距离虚拟中心点O最近位置处的第二子像素121至少部分嵌设于两个第三子像素131之间。本申请实施例中提到的“嵌设”指的是:在单个像素单元100中,距离虚拟中心点O最近位置处的第二子像素121的部分结构与两个第三子像素131的部分结构三者位于同一直线上。
由于距离虚拟中心点O最近位置处的第二子像素121至少部分嵌设于两个第三子像素131之间,因此该第二子像素121与对应的两个第三子像素131在第二方向Y上不存在有间隙。这种设计使得第二像素组120和第三像素组130之间无法形成规则的矩形间隙空间,从而能够降低发生衍射的程度,提高显示效果。
在一些实施例中,距离虚拟中心点O最近位置处的第三子像素131至少部分嵌设于两个第一子像素111之间。本申请实施例中提到的“嵌设”指的是:在单个像素单元100中,距离虚拟中心点O最近位置处的第三子像素131的部分结构与两个第一子像素111的部分结构三者位于同一直线上。
由于距离虚拟中心点O最近位置处的第三子像素131至少部分嵌设于两个第一子像素111之间,因此该第三子像素131与对应的两个第一子像素111在第三方向Z上不存在有间隙。这种设计使得第一像素组110和第三像素组130之间无法形成规则的矩形间隙空间,从而能够降低发生衍射的程度,提高显示效果。
在一些实施例中,请参阅图7,距离虚拟中心点O最近位置处的第一子像素111、距离虚拟中心点O最近位置处的第二子像素121,以及第三像素组130中的一个第三子像素131位于一条直线上。
本申请实施例提到的“位于一条直线上”指的是:距离虚拟中心点O最近位置处的第一子像素111的中心点、距离虚拟中心点O最近位置处的第二子像素121的中心点以及第三像素组130中的一个第三子像素131的中心点三者中任意两者之间的连线位于同一直线上。其中,该第三子像素131为第三像素组130中距离虚拟中心点O距离较远处的第三子像素131。
距离虚拟中心点O最近位置处的第二子像素121夹设在距离虚拟中心点O最近位置处的第一子像素111以及第三像素组130中的一个第三子像素131之间。在这三者中,第二子像素121与第一子像素111之间中心连线的距离可以与第二子像素121与第三子像素131之间中心连接的距离相同,也可以不同。此外,三者所在直线的延伸方向可以与第三方向Z平行,也可以与第三方向Z之间存在一定的倾斜角度,本申请实施例对此不作限制。
在另一些实施例中,如图7所示,距离虚拟中心点O最近位置处的第二子像素121、距离虚拟中心点O最近位置处的第三子像素131,以及第一像素组110中的一个第一子像素111位于一条直线上。
本申请实施例提到的“位于一条直线上”指的是:距离虚拟中心点O最近位置处的第二子像素121的中心点、距离虚拟中心点O最近位置处的第三子像素131的中心点以及第一像素组110中的一个第一子像素111的中心点三者中任意两者之间的连线位于同一直线上。其中,该第一子像素111为第一像素组110中距离虚拟中心点O距离较远处的第一子像素111。
距离虚拟中心点O最近位置处的第三子像素131夹设在距离虚拟中心点O最近位置处的第二子像素121以及第一像素组110中的一个第一子像素111之间。在这三者中,第三子像素131与第一子像素111之间中心连线的距离可以与第三子像素131与第二子像素121之间中心连接的距离相同,也可以不同。此外,三者所在直线的延伸方向可以与第一方向X平行,也可以与第一方向X之间存在一定的倾斜角度,本申请实施例对此不作限制。
在另一些实施例中,如图7所示,距离虚拟中心点O最近位置处的第三子像素131、距离虚拟中心点O最近位置处的第一子像素111以及第二像素组120中的一个第二子像素121位于一条直线上。
本申请实施例提到的“位于一条直线上”指的是:距离虚拟中心点O最近位置处的第三子像素131的中心点、距离虚拟中心点O最近位置处的第一子像素111的中心点以及第二像素组120中的一个第二子像素121的中心点三者中任意两者之间的连线位于同一直线上。其中,该第三子像素131为第三像素组130中距离虚拟中心点O距离较远处的第三子像素131。
距离虚拟中心点O最近位置处的第二子像素121夹设在距离虚拟中心点O最近位置处的第一子像素111以及第三像素组130中的一个第三子像素131之间。在这三者中,第一子像素111与第二子像素121之间中心连线的距离可以与第一子像素111与第三子像素131之间中心连接的距离相同,也可以不同。此外,三者所在直线的延伸方向可以与第二方向Y平行,也可以与第二方向Y之间存在一定的倾斜角度,本申请实施例对此不作限制。
在上述几个方案中,通过对像素单元100中的部分第一子像素111、第二子像素121以及第三子像素131之间的位置进行调整,使得三者能够位于同一直线上,从而在降低衍射的同时,能够实现部分第一子像素111、部分第二子像素121以及部分第三子像素131之间的规则排布,从而提高显示均一性。
在一些实施例中,请参阅图8,第一像素组110包括三个第一子像素111,三个第一子像素111连线形成第一虚拟三角形S1。
第一像素组110内包括有三个第一子像素111,三个第一子像素111的中心连线共同形成了第一虚拟三角形S1,第一虚拟点O1位于第一虚拟三角形S1内。其中,对于第一虚拟三角形S1的具体尺寸形状,本申请实施例不作限制,同时第一虚拟点O1与第一虚拟三角形S1的三个端点之间的距离可以相同,也可以不同。
本申请实施例将第一像素组110内第一子像素111的数量设置为三个,然后通过第一虚拟三角形S1的端点位置的调整,实现对多个第一子像素111之间相对位置的确定。相对于第一子像素111为更多数量的方案,本申请实施例能够提高相邻第一子像素111之间的间距,从而在制备显示面板过程中,能够降低第一子像素111的蒸镀难度。
在另一些实施例中,如图8所示,第二像素组120包括三个第二子像素121,三个第二子像素121连线形成第二虚拟三角形S2。
第二像素组120内包括有三个第二子像素121,三个第二子像素121的中心连线共同形成了第二虚拟三角形S2,第二虚拟点O2位于第二虚拟三角形S2内。其中,对于第二虚拟三角形S2的具体尺寸形状,本申请实施例不作限制,同时第二虚拟点O2与第二虚拟三角形S2的三个端点之间的距离可以相同,也可以不同。
本申请实施例将第二像素组120内第二子像素121的数量设置为三个,然后通过第二虚拟三角形S2的端点位置的调整,实现对多个第二子像素121之间相对位置的确定。相对于第二子像素121为更多数量的方案,本申请实施例能够提高相邻第二子像素121之间的间距,从而在制备显示面板过程中,能够降低第二子像素121的蒸镀难度。
在另一些实施例中,如图8所示,第三像素组130内包括三个第三子像素131,三个第三子像素131连线形成第三虚拟三角形S3。
第三像素组130内包括有三个第三子像素131,三个第三子像素131的中心连线共同形成了第三虚拟三角形S3,第三虚拟点O3位于第二虚拟三角形S2内。其中,对于第三虚拟三角形S3的具体尺寸形状,本申请实施例不作限制,同时第三虚拟点O3与第三虚拟三角形S3的三个端点之间的距离可以相同,也可以不同。
本申请实施例将第三像素组130内第三子像素131的数量设置为三个,然后通过第三虚拟三角形S3的端点位置的调整,实现对多个第三子像素131之间相对位置的确定。相对于第三子像素131为更多数量的方案,本申请实施例能够提高相邻第三子像素131之间的间距,从而在制备显示面板过程中,能够降低第三子像素131的蒸镀难度。
在一些实施例中,请参阅图9和图10,第一虚拟三角形S1为等腰三角形。其中第一虚拟三角形S1可以为图9所示的纵向等腰三角形,也可以为图10所示的横向等腰三角形。
在本申请实施例中,第一虚拟三角形S1为等腰三角形,即表明第一像素组110内的至少一个第一子像素111与另外两个第一子像素111的中心连线的长度相同。这种设计使得第一像素组110中的三个第一子像素111能够以特定规律进行排布,在降低衍射的同时,提高显示效果。可选地,第二虚拟三角形S2和第三虚拟三角形S3中的至少一者也为等腰三角形。
在一些实施例中,如图8所示,第一虚拟三角形S1为等边三角形。
在本申请实施例中,第一虚拟三角形S1为等边三角形,即表明第一像素组110内的任意一个第一子像素111与另外两个第一子像素111的中心连线的长度相同。这种设计可以进一步提高第一像素组110内第一子像素111的排布均一性,从而提高显示效果。其中,对于第一虚拟三角形S1的边长尺寸,本申请实施例不作限制。
在一些可选实施例中,第二虚拟三角形S2与第三虚拟三角形S3中的至少一者也为等边三角形。
在一些实施例中,如图8所示,距离虚拟中心点O最近位置处的第一子像素111、第二子像素121以及第三子像素131中至少两者与虚拟中心点O间的距离相等。
在第一像素组110中,不同第一子像素111与虚拟中心点O之间的距离不同,因此存在有距离虚拟中心点O最近位置处的第一子像素111。在第二像素组120中,不同第二子像素121与虚拟中心点O之间的距离不同,因此存在有距离虚拟中心点O最近位置处的第二子像素121。在第三像素组130中,不同第三子像素131与虚拟中心点O之间的距离不同,因此存在有距离虚拟中心点O最近位置处的第三子像素131。并且距离虚拟中心点O最近的三个不同颜色的子像素能够共同构成一个发光单元,从而满足实际发光需要。
在此基础上,本申请实施例将距离虚拟中心点O最近位置处的第一子像素111、第二子像素121以及第三子像素131中至少两者与虚拟中心点O间的距离设置相等,即,在这三个子像素中,至少存在两个子像素其对应中心与虚拟中心点O之间的连线长度相同。示例性地,距离虚拟中心点O最近位置处的第一子像素111与虚拟中心点O之间的距离等于距离虚拟中心点O最近位置处的第二子像素121与虚拟中心点O之间的距离。
这种设计使得距离虚拟中心点O最近的三个不同颜色的子像素所构成的发光单元的发光中心尽可能接近虚拟中心点O,即发光中心尽可能位于整个像素单元100的中心位置处,从而能够提高显示均一性。
在一些实施例中,距离虚拟中心点O最近位置处的第一子像素111、第二子像素121以及第三子像素131中与虚拟中心点O间的距离均相等。
在本申请实施例中,由于距离虚拟中心点O最近位置处的第一子像素111与虚拟中心点O间的距离、距离虚拟中心点O最近位置处的第二子像素121与虚拟中心点O间的距离、以及距离虚拟中心点O最近位置处的第三子像素131与虚拟中心点O间的距离均相同。因此距离虚拟中心点O最近的三个不同颜色的子像素所构成的发光单元的发光中心即对应于虚拟中心点O,即发光中心正好位于整个像素单元100的中央位置处,从而实现物理结构与显示效果的统一,进一步提高显示均一性。
在一些实施例中,如图8所示,距离虚拟中心点O最近位置处的第一子像素111、第二子像素121以及第三子像素131连线形成第四虚拟三角形S4,第四虚拟三角形S4为等边三角形。
距离虚拟中心点O最近位置处的三个不同颜色的子像素的中心连线形成了第四虚拟三角形S4,第四虚拟三角形S4的三个端点分别为第一子像素111的中心、第二子像素121的中心以及第三子像素131的中心,虚拟中心点O位于第四虚拟三角形S4内部。
第四虚拟三角形S4为等边三角形,即表示距离虚拟中心点O最近位置处的第一子像素111、第二子像素121以及第三子像素131三者中任意两者间的距离均相等。同时这三个子像素还与虚拟中心点O之间的距离均相同,这种设计能够在降低衍射的同时,进一步实现子像素间的规则排布,确保显示效果可靠稳定。
在一些实施例中,第一虚拟三角形S1包括连接距离虚拟中心点O较远处的两个第一子像素111的第一虚拟边L1,第四虚拟三角形S4包括连接距离虚拟中心点O最近位置处的第二子像素121和第三子像素131的第二虚拟边L2,第一虚拟边L1与第二虚拟边L2垂直相交于距离虚拟中心点O较远处的一个第一子像素111。
由前述内容可知,第一子像素111、第二子像素121以及第三子像素131分别为不同颜色的子像素,在此基础上,为了后续方便对像素排布结构的具体,本申请后续实施例将结合附图8以及图11,并将以第一子像素111为红色子像素、第二子像素121为绿色子像素以及第三子像素131为蓝色子像素为例进行描述。其中,多个第一子像素111包括第一红色子像素R1、第二红色子像素R2以及第三红色子像素R3;多个第二子像素121包括第一绿色子像素G1、第二绿色子像素G2以及第三绿色子像素G3;多个第三子像素131包括第一蓝色子像素B1、第二蓝色子像素B2以及第三蓝色子像素B3,第一红色子像素R1、第一绿色子像素G1以及第一蓝色子像素B1分别为距离虚拟中心点O最近位置处的不同颜色的子像素。
第一虚拟边L1的两个端点分别为第二红色子像素R2与第三红色子像素R3的中心,第二虚拟边L2的两个端点分别为第一绿色子像素G1与第一蓝色子像素B1的中心。其中,第二虚拟边L2的延长线与第一虚拟边L1共同相交于第三红色子像素R3中,即第三红色子像素R3、第一蓝色子像素B1以及第一绿色子像素G1三者的中心点位于同一直线上。
在此基础上,本申请实施例还将第一虚拟边L1与第二虚拟边L2垂直设置,从而进一步地对像素单元100中不同颜色子像素之间的关系进行限制,从而使其能够更加规则排布,提高显示均一性。
在一些实施例中,请参阅图8和图11,第一虚拟三角形S1包括连接虚拟中心点O最近位置处以及距离虚拟中心点O较远处的两个第一子像素111的第三虚拟边L3,第四虚拟三角形S4包括连接距离虚拟中心点O最近位置处的第一子像素111和第二子像素121的第四虚拟边L4,第三虚拟边L3垂直于第四虚拟边L4。
第三虚拟边L3的两个端点分别为第一红色子像素R1与第三红色子像素R3的中心,第四虚拟边L4的两个端点分别为第一红色子像素R1与第一绿色子像素G1的中心。其中,第三虚拟边L3与第四虚拟边L4在第一红色子像素R1处垂直相交,即第一绿色子像素G1与第一红色子像素R1之间的连线与第三红色子像素R3和第一红色子像素R1之间的连线的夹角为90°。
由前述内容可知,第一虚拟三角形S1为等边三角形,因此第一虚拟三角形S1在三个端点处的夹角均为60°,即第一虚拟三角形S1在第三红色子像素R3处的夹角为60°。在此基础上,由于第一虚拟边L1与第二虚拟边L2相互垂直,因此第一绿色子像素G1与第三红色子像素R3之间的连线与第二红色子像素R2和第三红色子像素R3之间的连线的夹角呈90°。由此可以推导得知,第一绿色子像素G1与第三红色子像素R3之间的连线与第一红色子像素R1和第三红色子像素R3之间的连线夹角为30°。
综上,第一绿色子像素G1与第一红色子像素R1之间的连线与第三红色子像素R3和第一红色子像素R1之间的连线的夹角为90°,而第一绿色子像素G1与第三红色子像素R3之间的连线与第一红色子像素R1和第三红色子像素R3之间的连线夹角为30°。因此由第一红色子像素R1、第一绿色子像素G1以及第三红色子像素R3中心连线形成的第五虚拟三角形为一个夹角为30°的直角三角形,因此第一绿色子像素G1与第三红色子像素R3之间连线距离、第一绿色子像素G1与第一红色子像素R1之间连线距离以及第一红色子像素R1与第三红色子像素R3之间连线距离的关系为2:1:√3。
而由于在一些实施例中,第一虚拟三角形S1与第四虚拟三角形S4均可以同时为等边三角形,并且第一红色子像素R1与第三红色子像素R3之间连线距离即为第一虚拟三角形S1的边长M,第一绿色子像素G1与第三红色子像素R3之间连线距离即为第四虚拟三角形S4的边长N。因此在一些实施例中,M和N满足:
Figure BDA0003913149420000231
需要说明的是,对于第二虚拟三角形S2而言,其与第四虚拟三角形S4之间的边长关系可以与第一虚拟三角形S1和第四虚拟三角形S4之间的边长关系相同。同理对于第三虚拟三角形S3而言,其与第四虚拟三角形S4之间的边长关系可以与第一虚拟三角形S1和第四虚拟三角形S4之间的边长关系相同,本申请实施例不作限制。
此外,由于第四虚拟三角形S4可以为等边三角形,因此第一蓝色子像素B1的中心与第一绿色子像素G1的中心之间的连线距离,可以与第一绿色子像素G1的中心与第一红色子像素R1的中心之间的连线距离相等。而由于第一绿色子像素G1的中心与第三红色子像素R3的中心之间的连线距离可以为第一红色子像素R1的中心与第一绿色子像素G1的中心之间的连线距离的两倍,因此第一蓝色子像素B1的中心与第一绿色子像素G1的中心之间的连线距离可以与第一蓝色子像素B1的中心与第三红色子像素R3之间的连线距离相等,即第一蓝色子像素B1的中心可以位于第一绿色子像素G1的中心与第三红色子像素R3的中心的中央位置处。
请参阅图1和图8,第四虚拟连接线D2用于连接位于同一行相邻的两个第一子像素111的中心,换言之,第四虚拟连接线D2的长度即为位于同一行相邻两个像素组100之间的间距。在一些实施例中,第四虚拟连接线D2的长度可以为2M,即为第一虚拟三角形S1的边长2倍。
在一些实施例中,请参阅图8和图12,距离虚拟中心点O最近位置处的第三子像素131位于第一虚拟三角形S1的一个角的角平分线上。
第一蓝色子像素B1位于第一红色子像素R1和第二红色子像素R2的中心连线与第二红色子像素R2与第三红色子像素R3的中心连线所形成夹角的角平分线上。由于第一虚拟三角形S1为等边三角形,因此第一蓝色子像素B1位于角平分线上也意味着第一蓝色子像素B1与第一红色子像素R1之间的中心连线距离与第一蓝色子像素B1与第三红色子像素R3之间的中心连线距离相同。
进一步可选地,第一红色子像素R1位于第一绿色子像素G1和第三绿色子像素G3的中心连线与第二绿色子像素G2与第三绿色子像素G3的中心连线所形成夹角的角平分线上,即位于第二虚拟三角形S2的一个角平分线上。第一绿色子像素G1位于第一蓝色子像素B1和第二蓝色子像素B2的中心连线与第二蓝色子像素B2与第三蓝色子像素B3的中心连线所形成夹角的角平分线上,即位于第三虚拟三角形S3的一个角平分线上。
在一些实施例中,请参图8和图13,第一虚拟点O1和第二虚拟点O2的虚拟连线上设置有第一子像素111。
第一红色子像素R1可以位于第一虚拟点O1和第二虚拟点O2的虚拟连线上,其中第一虚拟点O1与第一红色子像素R1中心连线的距离可以大于第二虚拟点O2与第一红色子像素R1中心连线的距离,也可以小于或等于第二虚拟点O2与第一红色子像素R1中心连线的距离,本申请实施例对此不作限制。
同理地,在一些实施例中,第二虚拟点O2和第三虚拟点O3的虚拟连线上设置有第二子像素121。
第一绿色子像素G1可以位于第二虚拟点O2和第三虚拟点O3的虚拟连线上,其中第二虚拟点O2与第一绿色子像素G1中心连线的距离可以大于第三虚拟点O3与第一绿色子像素G1中心连线的距离,也可以小于或等于第三虚拟点O3与第一绿色子像素G1中心连线的距离,本申请实施例对此不作限制。
同理地,在一些实施例中,第一虚拟点O1和第三虚拟点O3的虚拟连线上设置有第三子像素131。
第一蓝色子像素B1可以位于第一虚拟点O1和第三虚拟点O3的虚拟连线上,其中第一虚拟点O1与第一蓝色子像素B1中心连线的距离可以大于第三虚拟点O3与第一蓝色子像素B1中心连线的距离,也可以小于或等于第三虚拟点O3与第一蓝色子像素B1中心连线的距离,本申请实施例对此不作限制。
在一些实施例中,如图8和图13所示,第一虚拟点O1和第二虚拟点O2的连线延长线上设置有第二子像素121,且第二子像素121位于第二虚拟点O2背离第一虚拟点O1的一侧。
第三绿色子像素G3的中心可以位于第一虚拟点O1和第二虚拟点O2的虚拟连线的延长线上,进一步地,第一虚拟点O1、第一红色子像素R1中心、第二虚拟点O2以及第三绿色子像素G3中心四者均位于同一直线上,从而能够进一步优化像素排布结构,使其排布更加规则,提高显示效果。
在一些实施例中,第二虚拟点O2和第三虚拟点O3的连线延长线上设置有第三子像素131,且第三子像素131位于第三虚拟点O3背离第二虚拟点O2的一侧。
第二蓝色子像素B2的中心可以位于第二虚拟点O2和第三虚拟点O3的虚拟连线的延长线上,进一步地,第二虚拟点O2、第一绿色子像素G1中心、第三虚拟点O3以及第二蓝色子像素B2中心四者均位于同一直线上,从而能够进一步优化像素排布结构,使其排布更加规则,提高显示效果。
在一些实施例中,第一虚拟点O1和第三虚拟点O3的连线延长线上设置有第一子像素111,且第一子像素111位于第一虚拟点O1背离第三虚拟点O3的一侧。
第二红色子像素R2的中心可以位于第一虚拟点O1和第三虚拟点O3的虚拟连线的延长线上,进一步地,第三虚拟点O3、第一蓝色子像素B1中心、第一虚拟点O1以及第二红色子像素R2中心四者均位于同一直线上,从而能够进一步优化像素排布结构,使其排布更加规则,提高显示效果。
在一些实施例中,请参阅图8和图14,距离虚拟中心点O最近位置处的第一子像素111和距离虚拟中心点O最近位置处的第二子像素121的连线方向平行于第一虚拟点O1和第三虚拟点O3的连线方向。
第一红色子像素R1与第一绿色子像素G1的中心连线的延伸方向与第一虚拟点O1和第三虚拟点O3连线的延伸方向平行。其中第三方向Z可以与第一虚拟点O1和第三虚拟点O3连线的延伸方向平行,因此,第一红色子像素R1与第一绿色子像素G1的中心连线的延伸方向也可以与第三方向Z平行。
在一些实施例中,如图8和图14所示,距离虚拟中心点O最近位置处的第二子像素121和距离虚拟中心点O最近位置处的第三子像素131的连线方向平行于第一虚拟点O1与第二虚拟点O2的连线方向。
第一绿色子像素G1与第一蓝色子像素B1的中心连线的延伸方向与第一虚拟点O1和第二虚拟点O2连线的延伸方向平行。其中第一方向X可以与第一虚拟点O1和第二虚拟点O2连线的延伸方向平行,因此,第一绿色子像素G1与第一蓝色子像素B1的中心连线的延伸方向也可以与第一方向X平行。
在一些实施例中,如图8和图14所示,距离虚拟中心点O最近位置处的第一子像素111与距离虚拟中心点O最近位置处的第三子像素131的连线方向平行于第二虚拟点O2与第三虚拟点O3的连线方向。
第一红色子像素R1与第一蓝色子像素B1的中心连线的延伸方向与第二虚拟点O2和第三虚拟点O3连线的延伸方向平行。其中第二方向Y可以与第二虚拟点O2和第三虚拟点O3连线的延伸方向平行,因此,第一红色子像素R1与第一蓝色子像素B1的中心连线的延伸方向也可以与第二方向Y平行。
在一些实施例中,请参阅图15,第一像素组110内包括四个第一子像素111,四个第一子像素111连线形成第一虚拟四边形S5。
在本申请实施例中,第一像素组110内可以包括四个第一子像素111,同理示例性地,第二像素组120内也可以包括四个第二子像素121,第三像素组130内也可以包括四个第三子像素131。四个第一子像素111中心连线形成第一虚拟四边形S5,第一虚拟点O1位于第一虚拟四边形S5内。其中第一虚拟点O1可以位于第一虚拟四边形S5的正中心,即各第一子像素111的中心与第一虚拟点O1之间的距离均相同。
通过将第一像素组110内的第一子像素111数量增加为四个,从而能够在一定程度上,增大第一子像素111所对应颜色的发光亮度,并且能够提高与其他颜色子像素之间的最大亮度差,从提高显示对比度。
在一些实施例中,第一虚拟四边形S5为平行四边形。
在本申请实施例中,第一像素组110中任意两个第一子像素111之间连线的长度及延伸方向均与另外两个第一子像素111之间连线的长度及延伸方向相同,从而能够优化第一像素组110内多个第一子像素111的排布方式,提高对应显示效果。同理示例性地,第二像素组120内四个第二子像素121中心也可以相互连线形成平行四边形,第三像素组130内四个第三子像素131中心也可以相互连线形成平行四边形。
在一些实施例中,第一虚拟四边形S5为矩形。
在本申请实施例中,第一虚拟四边形S5中任意两条相邻的边相互垂直设置,从而使得第一像素组110内多个第一子像素111更加规则排布。同理示例性地,第二像素组120内四个第二子像素121中心也可以相互连线形成矩形,第三像素组130内四个第三子像素131中心也可以相互连线形成矩形。
在一些实施例中,如图5所示,第一虚拟四边形S5为正方形。
在本申请实施例中,第一虚拟四边形S5中任意两条相邻的边相互垂直且长度相同,从而使得第一像素组110内多个第一子像素111更加规则排布。同理示例性地,第二像素组120内四个第二子像素121中心也可以相互连线形成正方形,第三像素组130内四个第三子像素131中心也可以相互连线形成正方形。
在一些实施例中,请参阅图16,第一像素组110、第二像素组120以及第三像素组130之间相互分隔设置以在彼此之间形成走线区Z。
以第一像素组110和第二像素组120为例,第一像素组110与第二像素组120分隔设置指的是:第一像素组110与第二像素组120之间存在有间隙,并且在间隙中并不存在有其他子像素,第一像素组110、第二像素组120以及第三像素组130相互形成的间隙共同组成了走线区Z。
在使用本申请实施例中像素排布结构的对应显示面板中,可以在对应走线区Z内布置走线结构,从而实现像素电路的导通,满足显示需要。而由前述内容可知,由于距离虚拟中心点O最近位置处的第一子像素111在第一方向X上的投影位于两个第二子像素121在第一方向X上的投影之间,距离虚拟中心点O最近位置处的第二子像素121在第二方向Y上的投影位于两个第三子像素131在第二方向Y上的投影之间。因此走线区Z的形状很难为规则的矩形结构,从而能够降低衍射程度。即本申请实施例可以在满足布线需要的同时,还可以提高显示效果。
在一些实施例中,如图16所示,第二像素组包括连接两个第二子像素121的第二虚拟连接线D2,距离虚拟中心点O最近位置处的第一子像素111与第二虚拟连接线D2间隔设置,以在第一子像素111与第二虚拟连线之间形成走线区Z的一部分。
第二虚拟连接线D2的两端分别连接于两个第二子像素121的外周,第二虚拟连接线D2与第一子像素111间隔设置,两者共同形成走线区Z的一部分,同时第二虚拟连接线D2的形状与第一子像素111的形状能够共同限定走线区Z中部分结构的形状。示例性地,若第一子像素111的形状为多边形,并且第二虚拟连接线D2为直线结构,其对应形成的走线区Z即为折线通道。当然,如果第一子像素111、第二子像素121、第三子像素131呈圆形,第一虚拟连接线D1、第二虚拟连接线D2、第三虚拟连接线D3呈直线,也可实施,此时,走线区Z亦大致呈折线状通道。在对应显示面板中,走线会呈折线状进行延伸。这种设计相比于走线区Z为直线通道的方案,可以降低发生衍射的程度,提高显示效果。
需要说明的是,第一像素组同样可以存在有连接两个第一子像素111外周的第一虚拟连接线D1,第一虚拟连接线D1可以与第三子像素131间隔设置,以形成走线区Z的至少一部分;第三像素组同样可以存在连接两个第三子像素131外周的第三虚拟连接线D3,第三虚拟连接线D3可以与第二子像素121间隔设置,以形成走线区Z的一部分,第一虚拟连接线D1、第二虚拟连接线D2以及第三虚拟连接线D3可以形状相近或相同,也可以完全不同,本申请实施例对此不足限制。
在一些实施例中,请参阅图17,第二虚拟连接线D2包括弧形段。
由于第二虚拟连接线D2为弧形段,因此对应于走线区Z中部分外轮廓为弧形状,在对显示面板中,部分走线可以设置为弧形状延伸,从而能够有效改善衍射问题,提高显示效果。同理,示例性地,第一虚拟连接线D1以及第三虚拟连接线D3同样可以包括有弧形段。
在一些实施例中,第一子像素111的形状为圆形。
与第二虚拟连接线D2相同的是,第一子像素111的形状也可以影响走线区Z的形状尺寸,由于第一子像素111的形状为圆形,因此对应于走线区Z中部分外轮廓也为圆弧形状。在对显示面板中,部分走线可以设置为弧形状延伸,从而能够有效改善衍射问题,提高显示效果。同理,示例性地,第二子像素121以及第三子像素131同样可以包括为圆形。
在一些实施例中,如图17所示,走线区Z呈“S”形。
走线区Z呈连续曲线结构,在对应显示面板中,走线同样可以呈S形走线进行布局,从而同时满足走线布置需要以及达到降低衍射问题的效果。
在一些实施例中,走线区Z呈宽度不变的“S”形。即走线区Z各处的宽度保持一致,从而提高走线区Z结构的可靠性,确保显示面板中的走线在走线区Z内的延伸,并且降低走线制备的难度。
在一些实施例中,请参阅图18,第一像素组110包括设置于多个第一子像素111之间的第一非开口区A1。
本申请实施例中提到的第一非开口区A1指的是:在第一像素组110内,并位于多个第一子像素111之间的区域不存在有像素开口,即不存在有第一子像素111或其他颜色的子像素,因此能够提高显示面板在对应于第一非开口区A1的位置处的透过率,满足透明显示需要。
常规透明显示面板通常是减少像素开口大小,或减低像素开口数量,从而增大相邻像素间的距离,以此增大透明区域面积,满足透明显示需要。而本申请实施例将多个第一子像素111围绕第一虚拟点设置,从而能够在第一虚拟点位置处形成第一非开口区A1,实现将显示面板透明区域的集中。相较于常规透明显示面板而言,本申请实施例仅通过调节像素排布结构,从而在多个第一子像素111之间形成可以实现透明效果的非开口区,在不改变像素开口尺寸及像素密度的前提下,满足了透明显示需要,实现对空间的有效利用。
同理,在一些实施例中,第二像素组120包括设置于多个第二子像素121之间的第二非开口区A2。在另一些实施例中,第三像素组130包括设置于多个第三子像素131之间的第三非开口区A3。
此外,在一些特殊场景下,可以根据使用需要,将对应的像素电路设置在第一非开口A1内,并将第一子像素111中的阳极更换为透明材料,这样可以实现双面显示的效果。
在一些实施例中,任意相邻虚拟中心点O之间的距离均相等。
像素排布结构包括有多个像素单元100,虚拟中心点O对应于各像素单元100的中心位置,即不同虚拟中心点O之间的位置关系决定了对应像素单元100之间的位置关系。在此基础上,本申请实施例将任意相邻虚拟中心点O之间的距离设置相等,使得任意相邻像素单元100之间的相对距离保持相同,从而实现多个像素单元100的规则化排布,有利于提高显示效果。
第二方面,如图17和图18所示,本申请实施例还提供了另一种像素排布结构,包括多个重复排列的像素单元100,像素单元100包括围绕虚拟中心点O的第一像素组110、第二像素组120以及第三像素组130。第一像素组110包括多个第一子像素111。
多个第一子像素111围绕第一虚拟点间隔设置以在多个第一子像素111之间形成以第一虚拟点为中心的第一透明区;第二像素组120包括多个第二子像素121,多个第二子像素121围绕第二虚拟点间隔设置以在多个第二子像素121之间形成以第二虚拟点为中心的第二透明区;第三像素组130包括多个第三子像素131,多个第三子像素131围绕第三虚拟点间隔设置以在多个第三子像素131之间形成以第三虚拟点为中心的第三透明区。
第一像素组110、第二像素组120以及第三像素组130相互分离设置以在彼此之间形成走线区Z。
第一透明区即对应于第一非开口区A1,第二透明区即对应于第二非开口区A2,第三透明区即对应于第三非开口区A3。本申请实施例将多个第一子像素111围绕第一虚拟点设置,从而能够在第一虚拟点位置处形成第一透明区;将多个第二子像素121围绕第二虚拟点设置,从而能够在第二虚拟点位置处形成第二透明区;将多个第三子像素131围绕第三虚拟点设置,从而能够在第三虚拟点位置处形成第三透明区。这种设计能够实现显示面板中透明区域的集中布置,满足对应显示面板的高透过率的需要。
如图1所示,在行方向上,第一子像素111、第三子像素131、第二子像素121分别呈三行。第一、第三行的密度相同,第二行的密度是第一行的两倍。第一子像素111、第三子像素131、第二子像素121在连续三行中的排布彼此错位,呈倾斜对齐。
在列方向上,像素呈若干列排布。奇数列排布方式相同,偶数列与奇数列排布错位,且偶数列排布密度是奇数列的两倍。
此外,在本申请实施例中,第一像素组110、第二像素组120以及第三像素组130相互分离设置以在彼此之间形成走线区Z,因此在使用本申请实施例中像素排布结构的对应显示面板中,还可以在对应走线区Z内布置走线结构,从而实现像素电路的导通,满足显示需要。
在一些实施例中,走线区Z包括以虚拟中心点开始向第一方向X、第二方向Y以及第三方向Z辐射且形状相同的弧形路径。第一方向X、第二方向Y以及第三方向Z之间的夹角彼此相同,任意两个方向之间的夹角均为120°。示例地,所述弧形路径也可为折线路径。此时,透明区与非透明区的边界呈直线,例如图16中虚线示意。
走线区Z是以虚拟中心点O为中心辐射形成的弧形结构,其类似于风扇叶片结构,各弧形结构分别向第一方向X、第二方向Y以及第三方向Z延伸。这种设计相较于传统矩阵式走线方式,走线为曲线形式,从而布线更加灵活,可以满足高分辨率情况下的布线需要。同时这种设计还可有效改善衍射问题,提高显示效果。
第二方面,请参阅图19,本申请实施例提供了一种显示面板,显示面板包括前述任一实施方式中的像素排布结构。
需要说明的是,本申请实施例提供的显示面板具有前述任一实施方式中像素排布结构的有益效果,具体请参照前述对于像素排布结构的描述,本申请实施例不再赘述。
在一些实施例中,请参阅图20,显示面板还包括透光材料层,透光材料层包括透光材料部20,在显示面板的厚度方向上,至少部分透光材料块20位于第一像素组110中。
透光材料部20为具有高透过率的材料,从而能够提高显示面板在对应位置处的透过率。在此基础上,至少部分透光材料部20位于第一像素组110中,进一步地,至少部分透光材料部20位于第一非开口区A1内,从而使得位于多个第一子像素111之间的区域能够具有较高的透过率,提高显示面板透过率,满足透光显示的需要。其中透光材料部20可以与第一子像素111中的至少部分膜层同层设置,也可以与第一子像素111完全位于不同膜层,本申请实施例对此不作限制。
在一些实施例中,请参阅图21,透光材料部20与第一子像素111中至少部分膜层同层设置。
第一子像素111是由多种膜层层叠形成,示例性地,第一子像素111内包括有阴极层、阳极层、空穴注入层、空穴传输层、电子注入层以及电子传输层等。透光材料部20可以与其中一层同层设置,从而减少透光材料层对显示面板厚度尺寸的占用,有利于轻便化。
此外,在一些实施例中,在显示面板的厚度方向上,至少部分透光材料部20位于第二像素组和第三像素组中的至少一者。即少部分透光材料部20可以位于第二非开口区或第三非开口区内,从而进一步提高显示面板透过率,满足透明显示需要。
在一些实施例中,如图20所示,显示面板还包括设置于第一像素组110、第二像素组120以及第三像素组130中任意两者之间的驱动走线30。
驱动走线30用于控制第一子像素111、第二子像素121以及第三子像素131实现发光功能,为了降低驱动走线30的布置难度,并且降低因驱动走线30长度过长导致信号传递出现延迟的风险。本申请实施例将驱动走线30设置在第一像素组110、第二像素组120以及第三像素组130中任意两者之间,以此来减少驱动走线30与对应子像素之间的距离,提高信号传递的可靠性。
在一些实施例中,如图20所示,透光材料部20包括边缘部21,边缘部21包括弧形段。
为了提高透光效果,需要尽量避免驱动走线30与透光材料部20之间的位置发生重叠,因此驱动走线30会位于相邻透光材料部20之间。由前述内容可知,透光材料部20位于多个第一子像素111之间,因此透光材料部20的边缘部21通常与连接两个第一子像素111的第一虚拟连接线D1对应重合。
在此基础上,本申请实施例将透光材料部20的边缘部21设置有弧形段,使得位于相邻透光材料部20之间的驱动走线30能够以曲线形式延伸,满足走线布置以及显示面板的透光需要。在一些实施例中,驱动走线30可以包括有曲线段。
第四方面,请参阅图22,本申请实施例提供了一种掩膜组件,掩膜组件用于蒸镀下形成前述任一实施方式中的像素排布结构。掩膜组件包括第一掩膜板40,第一掩膜板40包括与第一像素组相适配的第一掩膜开口41,第一掩膜开口41设置为与第一像素组内多个第一子像素皆对应的连通状。
第一掩膜板40上的第一掩膜开口41能够同时与第一像素组中的多个第一子像素的形状尺寸相对应,示例性地,当第一子像素为圆形结构时,第一掩膜开口41的边缘包括弧形结构;当第一子像素为方形结构时,第一掩膜开口41的边缘包括折线结构。
同时在本申请实施例中,第一掩膜开口41即对应于第一像素组的结构。这种设计能够将多个第一子像素在一个掩膜开口内同时蒸镀,以此来减低蒸镀难度。本实施方式中,第一掩膜开口41大致呈“品”字形的连通状设计,与三个第一子像素111结构对应,以同时蒸镀三个同色子像素。
同理示例性地,掩膜支架还可以包括第二掩膜板,第二掩膜板包括与第二子像素相适配的第二掩膜开口,对应于第二像素组内多个第二子像素的多个第二像素开口相互连通设置。或者掩膜组件还可以包括第三掩膜板,第三掩膜板包括与第三子像素相适配的第三掩膜开口,对应于第三像素组内多个第三子像素的多个第三像素开口相互连通设置。
需要说明的是,在另一些实施例中,请参阅图23,第一掩膜板40上的第一掩膜开口41包括与第一像素组内多个第一子像素分别对应的多个子开口状,多个子开口相互独立,即不连接一体。这样可以避免在多个第一子像素之间蒸镀像素材料,从而能够提高多个第一子像素之间区域的透过率,提高透光显示效果。
虽然本申请所公开的实施方式如上,但所述的内容只是为了便于理解本申请而采用的实施方式,并非用以限定本发明。任何本申请所属技术领域内的技术人员,在不脱离本申请所公开的精神和范围的前提下,可以在实施的形式上及细节上作任何的修改与变化,但本申请的保护范围,仍须以所附的权利要求书所界定的范围为准。
以上所述,仅为本申请的具体实施方式,所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,上述描述的其他连接方式的替换等,可以参考前述方法实施例中的对应过程,在此不再赘述。应理解,本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本申请的保护范围之内。

Claims (29)

1.一种像素排布结构,其特征在于,包括像素单元,所述像素单元包括围绕虚拟中心点设置的第一像素组、第二像素组以及第三像素组;
所述第一像素组包括围绕第一虚拟点设置的多个第一子像素,所述第二像素组包括围绕第二虚拟点设置的多个第二子像素,所述第三像素组包括围绕第三虚拟点设置的多个第三子像素;
其中,在所述像素单元中,距离所述虚拟中心点最近位置处的所述第一子像素在第一方向上的投影位于两个所述第二子像素在所述第一方向上的投影之间,距离所述虚拟中心点最近位置处的所述第二子像素在第二方向上的投影位于两个所述第三子像素在所述第二方向上的投影之间,所述第一方向与所述第二方向相交。
2.根据权利要求1所述的像素排布结构,其特征在于,距离所述虚拟中心点最近位置处的所述第三子像素在第三方向上的投影位于两个所述第一子像素在第三方向上的投影之间,所述第一方向、所述第二方向以及所述第三方向两两相交且位于同一平面。
3.根据权利要求2所述的像素排布结构,其特征在于,距离所述虚拟中心点最近位置处的所述第一子像素在所述第一方向上的投影位于两个所述第二子像素在所述第一方向上的投影的正中间;
优选地,距离所述虚拟中心点最近位置处的所述第二子像素在所述第二方向上的投影位于两个所述第三子像素在所述第二方向上的投影的正中间;
优选地,距离所述虚拟中心点最近位置处的所述第三子像素在所述第三方向上的投影位于两个所述第一子像素在所述第一方向上的投影的正中间。
4.根据权利要求2所述的像素排布结构,其特征在于,距离所述虚拟中心点最近位置处的所述第一子像素至少部分嵌设于两个所述第二子像素之间;
优选地,距离所述虚拟中心点最近位置处的所述第二子像素至少部分嵌设于两个所述第三子像素之间;
优选地,距离所述虚拟中心点最近位置处的所述第三子像素至少部分嵌设于两个所述第一子像素之间。
5.根据权利要求2所述的像素排布结构,其特征在于,距离所述虚拟中心点最近位置处的所述第一子像素、距离所述虚拟中心点最近位置处的所述第二子像素以及所述第三像素组中的一个所述第三子像素位于一条直线上;
优选地,距离所述虚拟中心点最近位置处的所述第二子像素、距离所述虚拟中心点最近位置处的所述第三子像素以及所述第一像素组中的一个第一子像素位于一条直线上;
优选地,距离所述虚拟中心点最近位置处的所述第三子像素、距离所述虚拟中心点最近位置处的所述第一子像素以及所述第二像素组中的一个第二子像素位于一条直线上。
6.根据权利要求2所述的像素排布结构,其特征在于,所述第一像素组内包括三个所述第一子像素,三个所述第一子像素连线形成第一虚拟三角形;
优选地,所述第二像素组内包括三个所述第二子像素,三个所述第二子像素连线形成第二虚拟三角形;
优选地,所述第三像素组内包括三个所述第三子像素,三个所述第三子像素连线形成第三虚拟三角形,
优选地,所述第一虚拟三角形为等腰三角形。
7.根据权利要求6所述的像素排布结构,其特征在于,所述第一虚拟三角形为等边三角形,
优选地,所述第二虚拟三角形以及所述第三虚拟三角形皆为等边三角形。
8.根据权利要求7所述的像素排布结构,其特征在于,距离所述虚拟中心点最近位置处的所述第一子像素、所述第二子像素以及所述第三子像素中的至少两者与所述虚拟中心点间的距离相等。
9.根据权利要求8所述的像素排布结构,其特征在于,距离所述虚拟中心点最近位置处的所述第一子像素、所述第二子像素以及所述第三子像素与所述虚拟中心点间的距离均相等。
10.根据权利要求7所述的像素排布结构,其特征在于,距离所述虚拟中心点最近位置处的所述第一子像素、所述第二子像素以及所述第三子像素连线形成第四虚拟三角形,所述第四虚拟三角形为等边三角形。
11.根据权利要求10所述的像素排布结构,其特征在于,所述第一虚拟三角形包括连接距离所述虚拟中心点较远处的两个所述第一子像素的第一虚拟边,所述第四虚拟三角形包括连接距离所述虚拟中心点最近位置处的所述第二子像素和所述第三子像素的第二虚拟边,所述第一虚拟边与所述第二虚拟边垂直相交于距离所述虚拟中心点较远处的一个所述第一子像素。
12.根据权利要求10所述的像素排布结构,其特征在于,所述第一虚拟三角形包括连接距离所述虚拟中心点最近位置处以及距离所述虚拟中心点较远处的两个所述第一子像素的第三虚拟边,所述第四虚拟三角形包括连接距离所述虚拟中心点最近位置处的所述第一子像素和所述第二子像素的第四虚拟边,所述第三虚拟线边垂直于所述第四虚拟边线。
13.根据权利要求12所述的像素排布结构,其特征在于,所述第一虚拟三角形的边长的长度为M,所述第四虚拟三角形的边长的长度为N,M和N满足:M=N*√3。
14.根据权利要求12所述的像素排布结构,其特征在于,距离所述虚拟中心点最近位置处的所述第三子像素位于所述第一虚拟三角形的一个角的角平分线上。
15.根据权利要求6所述的像素排布结构,其特征在于,所述第一虚拟点和所述第二虚拟点的虚拟连线上设置有所述第一子像素;
优选地,所述第二虚拟点和所述第三虚拟点的虚拟连线上设置有所述第二子像素;
优选地,所述第一虚拟点和所述第三虚拟点的虚拟连线上设置有所述第三子像素。
16.根据权利要求15所述的像素排布结构,其特征在于,所述第一虚拟点和所述第二虚拟点的连线延长线上设置有所述第二子像素,且所述第二子像素位于所述第二虚拟点背离所述第一虚拟点的一侧;
优选地,所述第二虚拟点和所述第三虚拟点的连线延长线上设置有所述第三子像素,且所述第三子像素位于所述第三虚拟点背离所述第二虚拟点的一侧;
优选地,所述第一虚拟点和所述第三虚拟点的连线延长线上设置有所述第一子像素,且所述第一子像素位于所述第一虚拟点背离所述第三虚拟点的一侧。
17.根据权利要求15所述的像素排布结构,其特征在于,距离所述虚拟中心点最近位置处的所述第一子像素和距离所述虚拟中心点最近位置处的所述第二子像素的连线方向平行于所述第一虚拟点与所述第三虚拟点的连线方向;
优选地,距离所述虚拟中心点最近位置处的所述第二子像素和距离所述虚拟中心点最近位置处的所述第三子像素的连线方向平行于所述第一虚拟点与所述第二虚拟点的连线方向;
优选地,距离所述虚拟中心点最近位置处的所述第一子像素和距离所述虚拟中心点最近位置处的所述第三子像素的连线方向平行于所述第二虚拟点与所述第三虚拟点的连线方向。
18.根据权利要求1所述的像素排布结构,其特征在于,所述第一像素组内包括四个所述第一子像素,四个所述第一子像素连线形成第一虚拟四边形;
优选地,所述第一虚拟四边形为平行四边形;
优选地,所述第一虚拟四边形为矩形;
优选地,所述第一虚拟四边形为正方形。
19.根据权利要求1所述的像素排布结构,其特征在于,所述第一像素组、所述第二像素组、所述第三像素组之间相互分离设置以在彼此之间形成走线区。
20.根据权利要求19所述的像素排布结构,其特征在于,所述第二像素组包括连接两个所述第二子像素的第二虚拟连接线,距离所述虚拟中心点最近位置处的所述第一子像素与所述第二虚拟连接线间隔设置,以在第一子像素与第二虚拟连线之间形成所述走线区的至少一部分;
优选地,所述第二虚拟连接线包括弧形段;
优选地,所述第一子像素的形状为圆形;
优选地,所述走线区呈“S”形;
优选地,所述走线区呈宽度不变的“S”形。
21.根据权利要求1所述的像素排布结构,其特征在于,所述第一像素组包括设置于多个所述第一子像素之间的第一非开口区;
优选地,所述第二像素组包括设置于多个所述第二子像素之间的第二非开口区;
优选地,所述第三像素组包括设置于多个所述第三子像素之间的第三非开口区。
22.根据权利要求1所述的像素排布结构,其特征在于,任意相邻所述虚拟中心点之间的距离均相等。
23.一种像素排布结构,其特征在于,包括多个重复排列的像素单元,所述像素单元包括围绕虚拟中心点的第一像素组、第二像素组以及第三像素组;
所述第一像素组包括多个第一子像素,所述多个第一子像素围绕第一虚拟点间隔设置以在所述多个第一子像素之间形成以所述第一虚拟点为中心的第一透明区;
所述第二像素组包括多个第二子像素,所述多个第二子像素围绕第二虚拟点间隔设置以在所述多个第二子像素之间形成以所述第二虚拟点为中心的第二透明区;
所述第三像素组包括多个第三子像素,所述多个第三子像素围绕第三虚拟点间隔设置以在所述多个第三子像素之间形成以所述第三虚拟点为中心的第三透明区;
所述第一像素组、第二像素组以及第三像素组相互分离设置以在彼此之间形成走线区。
24.根据权利要求23所述的显示面板,其特征在于,所述走线区包括弧形路径或折线路径。
25.根据权利要求24所述的显示面板,其特征在于,所述走线区包括以所述虚拟中心点开始向第一方向、第二方向以及第三方向辐射且形状相同的所述弧形路径,
优选地,所述第一方向、所述第二方向以及所述第三方向之间的夹角彼此相同。
26.一种显示面板,其特征在于,包括如权利要求1至25任一项所述的像素排布结构。
27.根据权利要求26所述的显示面板,其特征在于,还包括透光材料层,所述透光材料层包括透光材料部,在所述显示面板的厚度方向上,至少部分所述透光材料部位于所述第一像素组中;
优选地,所述透光材料部与所述第一子像素中的至少部分膜层同层设置;
优选地,在所述显示面板的厚度方向上,至少部分所述透光材料部位于所述第二像素组和所述第三像素组中的至少一者。
28.根据权利要求26所述的显示面板,其特征在于,显示面板还包括设置于所述第一像素组、所述第二像素组以及所述第三像素组中任意两者之间的驱动走线;
优选地,所述透光材料块包括边缘部,所述边缘部包括弧形段;
优选地,所述驱动走线包括曲线段。
29.一种掩膜组件,其特征在于,所述掩膜组件用于蒸镀形成权利要求1至25任一项所述的像素排布结构,所述掩膜组件包括:
第一掩膜板,所述第一掩膜板包括与所述第一像素组相适配的第一掩膜开口,
所述第一掩膜开口设置成与所述第一像素组内多个所述第一子像素皆对应的连通状,或者,
所述第一掩膜开口包括与所述第一像素组内多个所述第一子像素分别对应的多个子开口状。
CN202211330400.XA 2022-10-27 2022-10-27 像素排布结构、显示面板及掩膜组件 Pending CN115768183A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202211330400.XA CN115768183A (zh) 2022-10-27 2022-10-27 像素排布结构、显示面板及掩膜组件
PCT/CN2023/084333 WO2024087499A1 (zh) 2022-10-27 2023-03-28 像素排布结构、显示面板及掩膜组件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211330400.XA CN115768183A (zh) 2022-10-27 2022-10-27 像素排布结构、显示面板及掩膜组件

Publications (1)

Publication Number Publication Date
CN115768183A true CN115768183A (zh) 2023-03-07

Family

ID=85354164

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211330400.XA Pending CN115768183A (zh) 2022-10-27 2022-10-27 像素排布结构、显示面板及掩膜组件

Country Status (2)

Country Link
CN (1) CN115768183A (zh)
WO (1) WO2024087499A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024087499A1 (zh) * 2022-10-27 2024-05-02 云谷(固安)科技有限公司 像素排布结构、显示面板及掩膜组件

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105762169A (zh) * 2014-12-17 2016-07-13 上海和辉光电有限公司 Oled像素排列结构以及像素排列结构的蒸镀掩膜
CN106531072B (zh) * 2016-12-30 2019-06-14 上海天马有机发光显示技术有限公司 一种显示基板、显示面板、显示装置及像素渲染方法
CN108493221B (zh) * 2018-04-17 2020-03-31 京东方科技集团股份有限公司 一种像素排列结构、显示面板、掩膜版组件及蒸镀设备
CN109585522B (zh) * 2018-12-29 2021-03-09 厦门天马微电子有限公司 一种显示基板、显示面板及显示装置
CN110783386B (zh) * 2019-10-29 2020-12-25 昆山国显光电有限公司 显示面板及显示装置
CN115768183A (zh) * 2022-10-27 2023-03-07 云谷(固安)科技有限公司 像素排布结构、显示面板及掩膜组件

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024087499A1 (zh) * 2022-10-27 2024-05-02 云谷(固安)科技有限公司 像素排布结构、显示面板及掩膜组件

Also Published As

Publication number Publication date
WO2024087499A1 (zh) 2024-05-02

Similar Documents

Publication Publication Date Title
JP7295117B2 (ja) 画素配列構造、有機電界発光ディスプレイパネル、表示装置及びマスクユニット
CN215933610U (zh) 显示基板以及显示装置
US11460942B2 (en) Display panel and display apparatus
US11049920B1 (en) Display panel
KR20230061555A (ko) 화소 배열 구조, 표시 패널 및 마스크 어셈블리
CN115768183A (zh) 像素排布结构、显示面板及掩膜组件
CN113097274A (zh) 一种显示面板及显示装置
CN111987130A (zh) 一种显示面板、掩膜组件和显示装置
CN114899210A (zh) 显示基板和显示装置
CN212412057U (zh) 一种显示面板、掩膜组件和显示装置
CN112563313A (zh) 像素排布结构、显示面板及掩模组件
CN111384083B (zh) 像素排列结构、显示面板以及显示装置
CN113257882B (zh) 显示基板和显示装置
CN216288464U (zh) 显示面板以及显示装置
CN113066828B (zh) 显示面板及显示装置
CN114843331A (zh) 像素排布结构及显示装置
CN113097273B (zh) 一种显示面板和显示装置
US20240065066A1 (en) Display panel and display device
CN217740538U (zh) 显示基板和显示装置
CN112992994B (zh) 显示面板和显示装置
CN216288465U (zh) 像素排布结构、显示面板及掩模组件
US20230165099A1 (en) Pixel arrangement structure, display panel, and mask assembly
CN115295598A (zh) 像素排布结构、显示面板及掩模组件
CN115835728A (zh) 像素排布结构及显示面板
CN115472652A (zh) 显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination