CN115756322A - 数据存储方法、装置、电子设备及存储介质 - Google Patents

数据存储方法、装置、电子设备及存储介质 Download PDF

Info

Publication number
CN115756322A
CN115756322A CN202211430078.8A CN202211430078A CN115756322A CN 115756322 A CN115756322 A CN 115756322A CN 202211430078 A CN202211430078 A CN 202211430078A CN 115756322 A CN115756322 A CN 115756322A
Authority
CN
China
Prior art keywords
data
core
stored
target storage
access
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211430078.8A
Other languages
English (en)
Inventor
孙忠刚
姜珊
于鑫
许凯程
程竹晴
王兆麒
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
FAW Group Corp
Original Assignee
FAW Group Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by FAW Group Corp filed Critical FAW Group Corp
Priority to CN202211430078.8A priority Critical patent/CN115756322A/zh
Publication of CN115756322A publication Critical patent/CN115756322A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本发明公开了一种数据存储方法、装置、电子设备及存储介质。该方法应用于芯片,芯片中包括至少两个运算核,至少两个运算核中包括访问核,该方法包括:对于各运算核,在检测到当前运算核生成待存储数据时,确定当前运算核的核类型;核类型包括外部访问类型或内部访问类型;根据核类型,确定与待存储数据相对应的目标存储方式;基于目标存储方式,将待存储数据存储至相应的目标存储位置中,其中,目标存储位置独立于芯片。解决了现有技术中多个运算核同时访问存储芯片存在访问冲突的问题,实现避免多个运算核同时访问存储芯片存在访问冲突的问题,提高数据存储的快捷性和便捷性,达到提高数据存储效率的效果。

Description

数据存储方法、装置、电子设备及存储介质
技术领域
本发明涉及计算机处理技术领域,尤其涉及一种数据存储方法、装置、电子设备及存储介质。
背景技术
随着车辆EE(Electronic Engineering,电子工程)架构由分布式向集中式发展,异构多核芯片成为了域控制器中的主要计算单元。在车用异构多核芯片中,一般会涉及到对芯片中各运算核的NVM(Non-volatile Memory,非易失性存储器)数据进行存储。
现有的存储方式通常通过为各运算核提供一个存储芯片,各运算核将自身产生的NVM数据存储至该存储芯片,但是这种方式在多个运算核同时访问存储芯片时,存在访问冲突的风险,造成数据存储效率低的问题。
发明内容
本发明提供了一种数据存储方法、装置、电子设备及存储介质,以实现避免多个运算核同时访问存储芯片存在访问冲突的问题,提高数据存储的快捷性和便捷性,达到提高数据存储效率的技术效果。
根据本发明的一方面,提供了一种数据存储方法,应用于芯片,所述芯片中包括至少两个运算核,所述至少两个运算核中包括访问核,该方法包括:
对于各运算核,在检测到当前运算核生成待存储数据时,确定所述当前运算核的核类型;其中,所述核类型包括外部访问类型或内部访问类型;
根据所述核类型,确定与所述待存储数据相对应的目标存储方式;
基于所述目标存储方式,将所述待存储数据存储至相应的目标存储位置中,其中,所述目标存储位置独立于所述芯片。
根据本发明的另一方面,提供了一种数据存储装置,配置于芯片,所述芯片中包括至少两个运算核,所述至少两个运算核中包括访问核,该装置包括:
核类型确定模块,用于对于各运算核,在检测到当前运算核生成待存储数据时,确定所述当前运算核的核类型;其中,所述核类型包括外部访问类型或内部访问类型;
目标存储方式确定模块,用于根据所述核类型,确定与所述待存储数据相对应的目标存储方式;
数据存储模块,用于基于所述目标存储方式,将所述待存储数据存储至相应的目标存储位置中,其中,所述目标存储位置独立于所述芯片。
根据本发明的另一方面,提供了一种电子设备,所述电子设备包括:
至少一个处理器;以及
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的计算机程序,所述计算机程序被所述至少一个处理器执行,以使所述至少一个处理器能够执行本发明任一实施例所述的数据存储方法。
根据本发明的另一方面,提供了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机指令,所述计算机指令用于使处理器执行时实现本发明任一实施例所述的数据存储方法。
本发明实施例的技术方案,通过对于芯片中各运算核,在检测到当前运算核生成待存储数据时,确定当前运算核的核类型;核类型包括外部访问类型或内部访问类型;根据核类型,确定与待存储数据相对应的目标存储方式;基于目标存储方式,将待存储数据存储至相应的目标存储位置中,其中,目标存储位置独立于芯片,解决了现有技术中多个运算核同时访问存储芯片存在访问冲突的问题,实现了基于当前运算核的核类型确定运算核是可以直接与外部直接通讯的,还是未与外部通讯的,区分每个运算核的核类型,基于核类型的不同,选择不同的目标存储方式,避免了多个运算核同时访问存储芯片存在访问冲突的问题,进而将待存储数据存储至相应的目标存储位置中,提高数据存储的快捷性和便捷性,达到提高数据存储效率的技术效果。
应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是根据本发明实施例一提供的一种数据存储方法的流程图;
图2是根据本发明实施例二所提供的数据存储装置的结构示意图;
图3是根据本发明实施例三提供的一种数据存储装置的结构示意图;
图4是实现本发明实施例的数据存储方法的电子设备的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
实施例一
图1是根据本发明实施例一提供的一种数据存储方法的流程图,本实施例可适用于数据存储的情况,该方法可以由数据存储装置来执行,该数据存储装置可以采用硬件和/或软件的形式实现,该数据存储装置可配置于芯片中。
需要说明的是,本发明实施例所采用的技术方案可应用于芯片中,芯片中包含至少两个运算核,运算核是指芯片的内核。运算核可以为R5F、A核、R核等等,每个运算核上可运行不同的应用软件(如车控应用程序)并处理相应的任务。可以将各运算核中的一个运算核为访问核,并将访问核作为与目标存储位置通讯的唯一接口,以通过访问核向目标存储位置传输数据,避免了多个运算核同时访问目标存储位置造成访问冲突的问题。其中,目标存储位置是指各运算核共用的外部存储单元,用于存储各运算核所对应的NVM数据,NVM数据也称记忆性数据。
如图1所示,该方法包括:
S110、对于各运算核,在检测到当前运算核生成待存储数据时,确定所述当前运算核的核类型。
其中,运算核是指芯片中的内核,芯片可以为多核异构SOC(System on Chip,系统级芯片)。运算核可以用于执行逻辑计算、接受/存储命令、处理数据等。待存储数据是指需要被存储的数据。核类型包括外部访问类型或内部访问类型,外部访问类型可以用于表征运算核为可以与芯片外界存储器进行通信的类型。内部访问类型可以用于表征运算核不可与芯片外界存储器进行通信的类型。需要说明的是,确定每个运算核的核类型的方式均相同,以其中任一运算核作为当前运算核进行说明。
需要说明的是,在芯片中,访问核是与目标存储位置进行通讯的唯一接口,即访问核可以与芯片外界存储器进行通信,相应的,访问核为外部访问类型。在实际应用中,可以预先设置芯片中具体哪个运算核为访问核,对其进行标注,如标注为访问核A,这样在确定当前运算核的核类型时,如果当前运算核为访问核A,那么可以认为当前运算核的核类型为外部访问类型。如果当前运算核不为访问核A,那么可以认为当前运算核的核类型为内部访问类型。
在本实施例中,可以基于运算核运行相应的应用程序并处理相应的任务,在处理任务的过程中,运算核会生成一些结果数据,如自学习结果、错误码、障碍码等,可以将这些结果数据作为待存储数据,此时认为检测到了当前运算核生成待存储数据。在存储待存储数据之前,可以分析当前运算核的核标识,如果核标识与预设访问核标识相一致,那么其核类型为外部访问类型。如果不一致,那么核类型为内部访问类型。
需要说明的是,为了防止数据存储的冗余性,可以预先配置需要存储的预设数据类型,以在检测到当前运算核生成结果数据时,可以将结果数据的数据类型与预设数据类型进行比对,判断结果数据是否为需要存储的待存储数据,如果是,可以将该结果数据作为待存储数据,以将待存储数据存储至外界存储单元中。其中,预设数据类型可以为自学习结果、障碍信息等。具体的,在实际应用中,可以判断当前运算核生成的结果数据的数据类型与预设数据类型是否相一致,如果一致,则认为该结果数据为需要存储的待存储数据。如果不一致,则认为该结果数据不需要存储,可以不作处理。通过对结果数据进行判断确定最终的待存储数据的方式,提高了数据存储准确性。
还需要说明的是,芯片中每个运算核可以运行不同的应用程序(即应用软件),芯片可以暂存数据,在芯片断电后,芯片中数据会被清除。在使用运算核运行应用程序之前,运算核是需要读取应用程序的。而应用程序是存储在非易失性存储器中的,可以在芯片每次上电时,基于访问核从非易失性存储器中读取应用程序,并将各运算核所对应的应用程序给到相应的运算核,避免了多个运算核同时访问非易失性存储器造成访问冲突的问题,提高数据处理效率。
在本实施例中,在检测到当前运算核生成待存储数据时,确定当前运算核的核类型之前,还包括:响应于上电信号;控制访问核读取目标存储位置中的与各运算核所对应的程序数据;基于访问核将各程序数据写入至相应运算核所对应的临时缓存中,以使运算核从相应的临时缓存中读取相应的程序数据,并根据读取的程序数据进行数据处理。
其中,上电信号可以是指芯片获得电能开始启动运行时产生的电信号。目标存储位置独立于芯片,目标存储位置可以为非易失性存储器,用于持久化存储数据,例如,可以为ROM或NorFlash。程序数据中可以包括程序代码、参数变量等等,可以基于程序数据执行应用软件的功能。临时缓存内置于芯片中。临时缓存可以是指用于临时存储数据的存储单元,如可以为RAM(Random Access Memory,随机存取存储器)。
需要说明的是,在芯片中,除访问核之外的其他运算核均有一个与之对应的临时缓存,以将需存储的数据暂存在临时缓存中,借助于访问核与外界进行交互,如访问核可以读取临时缓存中的数据,将数据写入至目标缓存位置;访问核还可以读取目标缓存位置中的数据,将数据写入至临时缓存。
在本实施例中,响应于上电信号,可以控制访问核从目标存储位置中读取与各运算核所对应的程序数据。进一步的,如果运算核的核类型为内部访问类型,那么可以控制访问核将该运算核的程序数据写入至与该运算核相对应的临时缓存中,相应的,访问核可以将每个内部访问类型的运算核的程序数据写入至与相对应的临时缓存中,后续运算核可以从相应的临时缓存中读取相应的程序数据,并基于读取的程序数据进行数据处理。如果运算核的核类型为外部访问类型,那么该运算核为访问核,访问核可以对自身对应的程序数据进行读取,并基于程序数据进行数据处理。后续运算核在基于程序数据进行数据处理过程中可能会产生待存储数据,可以将待存储数据存储至目标缓存位置。
S120、根据所述核类型,确定与所述待存储数据相对应的目标存储方式。
其中,目标存储方式可以是指用于存储数据的方法。
需要说明的是,在实际应用中,芯片中的各运算核通过共用同一外部存储单元(即目标存储位置)进行数据存储。存在多个运算核同时访问目标存储位置出现访问冲突的风险,为了避免这种风险,可以基于运算核的核类型,为其数据分配不同的存储方式。例如,访问核可以直接与芯片外部缓存单元通信,那么访问核对应的待存储数据即可直接写入至外部缓存单元中;又或者,其他非访问核的运算核可以传输至访问核,由访问核将数据写入至外部缓存单元中,通过借助于访问核这个中间件实现间接写入,避免多个运算核同时访问目标存储位置出现访问冲突的情况。可选的,根据核类型,确定与待存储数据相对应的目标存储方式,包括:若核类型为外部访问类型,则确定目标存储方式为直接存储方式;若核类型为内部访问类型,则确定目标存储方式为间接存储方式。
具体的,如果核类型为外部访问类型,那么可以说明该运算核为访问核,具备和目标存储位置进行数据交互的功能,可以基于直接存储方式进行存储。如果核类型为内部访问类型,那么认为对应的运算核不具备和目标存储位置进行数据交互的功能,即该运算核不能直接将待存储数据写入至目标存储位置,可以基于间接存储方式进行存储。
S130、基于所述目标存储方式,将所述待存储数据存储至相应的目标存储位置中。
为了实现将芯片中各运算核产生的NVM数据存储至目标缓存位置,同时避免出现访问目标缓存位置冲突的问题。可选的,若目标存储方式为直接存储方式,基于目标存储方式将待存储数据存储至相应的目标存储位置中的实现方式可以是:基于访问核将待存储数据写入至目标存储位置中。
具体的,如果核类型为外部访问类型,那么相应的运算核为访问核,访问核与目标存储位置通信,相应的,访问核可以将自身对应的待存储数据直接写入至目标存储位置中。
在本实施例中,若目标存储方式为间接存储方式,基于目标存储方式将待存储数据存储至相应的目标存储位置中的实现方式可以是:将待存储数据写入至与当前运算核对应的临时缓存中;基于访问核读取临时缓存中的更新存储数据,并将更新存储数据写入至目标存储位置中。
其中,更新存储数据与待存储数据相对应。
具体的,如果当前运算核的核类型为内部访问类型,那么当前运算核不为访问核,当前运算核不与目标存储位置通信,此时当前运算核可以将自身对应的待存储数据写入至对应的临时缓存中,进一步的,可以由访问核实时或周期性的读取临时缓存中的更新存储数据,并将更新存储数据写入至目标存储位置中,例如,访问核可以每隔预设时长访问各个临时缓存,并读取各个临时缓存中在该时长段内的存储数据,作为更新存储数据,将其写入至目标存储位置。
在本实施例中,基于目标存储方式将待存储数据存储至相应的目标存储位置中的实现方式还可以是:根据通信接口将待存储数据发送至访问核;基于访问核在接收到待存储数据时,将待存储数据写入至目标存储位置中。
具体的,可以建立访问核与芯片中其他运算核之间的核间通讯,在当前运算核生成待存储数据时,当前运算核可以利用通信接口将待存储数据发送至访问核,在访问核接收到待存储数据时,访问核可以将待存储数据写入至目标存储位置中。
在本实施例中,基于目标存储方式将待存储数据存储至相应的目标存储位置中的实现方式还可以是:在芯片每次下电之前,控制访问核读取各临时缓存中的更新存储数据;基于访问核将更新存储数据写入至目标缓存中。
为了提高数据存储的有效性,保证数据存储的准确性,可以在基于访问核将数据存储至相应的目标存储位置之前,对待存储数据进行标注处理,得到处理后的待存储数据,以使将处理后的待存储数据存储至相应的目标存储位置中。
其中,处理后的待存储数据包括数据标识、核标识、数据长度、存储属性和校验和中的至少一项。数据标识可以用于表征数据的唯一性。核标识可以为核的ID。数据长度是指待存储数据的长度。存储属性可以是指存储的类型,如下电存储、立即存储或者周期存储。校验和是指校验待存储数据的和。
具体的,可以对待存储数据按照一定的格式打包,为待存储数据标注好具体的信息,如,CoreID、BlockID、存储属性、数据长度、校验和等,CorID表示核标识,BlockID表示为数据在其所属核上的ID号,存储属性为数据是下电存储还是立即存储,数据长度为待存储数据的长度,校验和为储数据的校验和。相应的,可以得到处理后的待存储数据,可以将处理后的待存储数据作为数据包存储至临时缓存中。这样芯片运行过程中,访问核运行一个周期检测任务,周期检测临时缓存中的存储数据包,根据数据包中的存储属性,确定是将该数据包立即存储到目标存储位置中,还是在待下电时将数据包存储到目标存储位置中。
在基于访问核将存储数据写入至目标存储位置中之前,还可以基于外设接口建立访问核和目标存储位置之间的通信,以在访问核和目标存储位置建立通信时,基于访问核将数据写入至目标缓存中。其中,外设接口可以为OSPI(八进制串行外设接口)。
本实施例的技术方案,通过对于芯片中各运算核,在检测到当前运算核生成待存储数据时,确定当前运算核的核类型;核类型包括外部访问类型或内部访问类型;根据核类型,确定与待存储数据相对应的目标存储方式;基于目标存储方式,将待存储数据存储至相应的目标存储位置中,其中,目标存储位置独立于芯片,解决了现有技术中多个运算核同时访问存储芯片存在访问冲突的问题,实现了基于当前运算核的核类型确定运算核是可以直接与外部直接通讯的,还是未与外部通讯的,区分每个运算核的核类型,基于核类型的不同,选择不同的目标存储方式,避免了多个运算核同时访问存储芯片存在访问冲突的问题,进而将待存储数据存储至相应的目标存储位置中,提高数据存储的快捷性和便捷性,达到提高数据存储效率的技术效果。
实施例二
作为上述实施例的一可选实施例,图2是根据本发明实施例二所提供的数据存储装置的结构示意图。具体的,可以参见下述具体内容。
本发明实施例所提供的技术方案可以应用于芯片中,芯片中可以包含多个运算核。如图2所示,示例性的,芯片可以为多核异构SOC,在SOC中有3个异构核,分别为A-core、B-core、C-core,每个异构核均为运算核,每个核上可运行不同的应用软件。其中,B-core为访问核,是唯一与外部NorFlash通讯的接口,NorFlash即为目标缓存位置,NorFlash用于存储多核异构芯片的NVM数据。A-core和C-core可通过临时缓存或者核间通讯的方式与B核交互,临时缓存可以为RAM。例如,在芯片每次上电时,B-core可以从NorFlash中读取数据,将与A-core或C-core的NVM数据(包括应用程序),写入到A-core或C-core对应的临时缓存中。A-core和C-core通过相应的临时缓存,访问NVM数据。在SOC运行过程中,若A-core或C-core有更新NVM数据的需求,可直接在临时缓存中更新,可以根据预先定义好的NVM数据标识,或者在程序运行过程中,B-core周期的访问临时缓存,将NVM数据写入到NorFlash中。或者在下电时,B-core将数据写入到NorFlash中。
示例性的,芯片可以为TI TDA4VM(包括MCU域和Main域,MCU域的运算核为R5F,Main域的运算核为A核和R核),不同运算核上运行的车控应用程序。在程序运行过程中或下电时,通常都会有NVM数据的存储需求,如存储程序运行过程中检测到的故障码、自学习结果等NVM数据。可以将NVM数据按照一定的格式打包,生成NVM数据包。格式包括CoreID、BlockID、存储属性、数据长度、校验和。CorID表示核的ID,BlockID为NVM数据在其所属核上的ID号,存储属性为NVM数据是下电存储还是立即存储,数据长度为待存储的NVM数据的长度,校验和为NVM数据的校验和。在芯片运行过程中,访问核运行一个周期检测任务,周期检测临时缓存中的NVM数据包,根据数据包中的存储属性,或者将该数据包立即存储到NorFlash中或者待下电时将数据包存储到NorFlash中。
本技术方案通过将多个异构核上的应用软件所产生的NVM数据,通过临时缓存或核之间通讯传输到其中一个核(即访问核)上,由这个访问核作为与外部NorFlash通讯的唯一接口,实现多个异构运算核共用同一片外部NorFlash/或内部NorFlash进行NVM数据存储,避免多个运算核同时访问存储芯片造成的冲突问题。
本实施例的技术方案,通过对于芯片中各运算核,在检测到当前运算核生成待存储数据时,确定当前运算核的核类型;核类型包括外部访问类型或内部访问类型;根据核类型,确定与待存储数据相对应的目标存储方式;基于目标存储方式,将待存储数据存储至相应的目标存储位置中,其中,目标存储位置独立于芯片,解决了现有技术中多个运算核同时访问存储芯片存在访问冲突的问题,实现了基于当前运算核的核类型确定运算核是可以直接与外部直接通讯的,还是未与外部通讯的,区分每个运算核的核类型,基于核类型的不同,选择不同的目标存储方式,避免了多个运算核同时访问存储芯片存在访问冲突的问题,进而将待存储数据存储至相应的目标存储位置中,提高数据存储的快捷性和便捷性,达到提高数据存储效率的技术效果。
实施例三
图3是根据本发明实施例三提供的一种数据存储装置的结构示意图。如图3所示,该装置包括:核类型确定模块310、目标存储方式确定模块320和数据存储模块330。
其中,核类型确定模块310,用于对于各运算核,在检测到当前运算核生成待存储数据时,确定所述当前运算核的核类型;其中,所述核类型包括外部访问类型或内部访问类型;目标存储方式确定模块320,用于根据所述核类型,确定与所述待存储数据相对应的目标存储方式;数据存储模块330,用于基于所述目标存储方式,将所述待存储数据存储至相应的目标存储位置中,其中,所述目标存储位置独立于所述芯片。
本实施例的技术方案,通过对于芯片中各运算核,在检测到当前运算核生成待存储数据时,确定当前运算核的核类型;核类型包括外部访问类型或内部访问类型;根据核类型,确定与待存储数据相对应的目标存储方式;基于目标存储方式,将待存储数据存储至相应的目标存储位置中,其中,目标存储位置独立于芯片,解决了现有技术中多个运算核同时访问存储芯片存在访问冲突的问题,实现了基于当前运算核的核类型确定运算核是可以直接与外部直接通讯的,还是未与外部通讯的,区分每个运算核的核类型,基于核类型的不同,选择不同的目标存储方式,避免了多个运算核同时访问存储芯片存在访问冲突的问题,进而将待存储数据存储至相应的目标存储位置中,提高数据存储的快捷性和便捷性,达到提高数据存储效率的技术效果。
在上述装置的基础上,可选的,所述目标存储方式确定模块320,还用于若所述核类型为外部访问类型,则确定所述目标存储方式为直接存储方式。
在上述装置的基础上,可选的,若所述目标存储方式为直接存储方式,数据存储模块330,用于基于所述访问核将所述待存储数据写入至所述目标存储位置中。
在上述装置的基础上,可选的,所述目标存储方式确定模块320,还用于若所述核类型为内部访问类型,则确定所述目标存储方式为间接存储方式。
在上述装置的基础上,可选的,若所述目标存储方式为间接存储方式,数据存储模块330,包括:临时缓存写入单元和数据写入单元。
临时缓存写入单元,用于将所述待存储数据写入至与所述当前运算核对应的临时缓存中;其中,所述临时缓存内置于所述芯片中;
数据写入单元,用于基于所述访问核读取所述临时缓存中的更新存储数据,并将所述更新存储数据写入至所述目标存储位置中。
在上述装置的基础上,可选的,数据存储模块330,还包括:数据发送单元和数据存储单元。
数据发送单元,用于根据通信接口将所述待存储数据发送至所述访问核;
数据存储单元,用于基于所述访问核在接收到所述待存储数据时,将所述待存储数据写入至所述目标存储位置中。
在上述装置的基础上,可选的,数据存储模块330,还用于对所述待存储数据进行标注处理,得到处理后的待存储数据,以使将所述处理后的待存储数据存储至相应的目标存储位置中;其中,所述处理后的待存储数据包括数据标识、核标识、数据长度、存储属性和校验和中的至少一项。
在上述装置的基础上,可选的,所述装置还包括:上电信号响应单元、程序数据读取单元和程序数据写入单元。
上电信号响应单元,用于响应于上电信号;
程序数据读取单元,用于控制所述访问核读取目标存储位置中的与各运算核所对应的程序数据;
程序数据写入单元,用于基于所述访问核将各程序数据写入至相应运算核所对应的临时缓存中,以使所述运算核从相应的临时缓存中读取相应的程序数据,并根据读取的程序数据进行数据处理。
本发明实施例所提供的数据存储装置可执行本发明任意实施例所提供的数据存储方法,具备执行方法相应的功能模块和有益效果。
实施例四
图4是实现本发明实施例的数据存储方法的电子设备的结构示意图。电子设备旨在表示各种形式的数字计算机,诸如,膝上型计算机、台式计算机、工作台、个人数字助理、服务器、刀片式服务器、大型计算机、和其它适合的计算机。电子设备还可以表示各种形式的移动装置,诸如,个人数字处理、蜂窝电话、智能电话、可穿戴设备(如头盔、眼镜、手表等)和其它类似的计算装置。本文所示的部件、它们的连接和关系、以及它们的功能仅仅作为示例,并且不意在限制本文中描述的和/或者要求的本发明的实现。
如图4所示,电子设备10包括至少一个处理器11,以及与至少一个处理器11通信连接的存储器,如只读存储器(ROM)12、随机访问存储器(RAM)13等,其中,存储器存储有可被至少一个处理器执行的计算机程序,处理器11可以根据存储在只读存储器(ROM)12中的计算机程序或者从存储单元18加载到随机访问存储器(RAM)13中的计算机程序,来执行各种适当的动作和处理。在RAM 13中,还可存储电子设备10操作所需的各种程序和数据。处理器11、ROM 12以及RAM 13通过总线14彼此相连。输入/输出(I/O)接口15也连接至总线14。
电子设备10中的多个部件连接至I/O接口15,包括:输入单元16,例如键盘、鼠标等;输出单元17,例如各种类型的显示器、扬声器等;存储单元18,例如磁盘、光盘等;以及通信单元19,例如网卡、调制解调器、无线通信收发机等。通信单元19允许电子设备10通过诸如因特网的计算机网络和/或各种电信网络与其他设备交换信息/数据。
处理器11可以是各种具有处理和计算能力的通用和/或专用处理组件。处理器11的一些示例包括但不限于中央处理单元(CPU)、图形处理单元(GPU)、各种专用的人工智能(AI)计算芯片、各种运行机器学习模型算法的处理器、数字信号处理器(DSP)、以及任何适当的处理器、控制器、微控制器等。处理器11执行上文所描述的各个方法和处理,例如数据存储方法。
在一些实施例中,数据存储方法可被实现为计算机程序,其被有形地包含于计算机可读存储介质,例如存储单元18。在一些实施例中,计算机程序的部分或者全部可以经由ROM 12和/或通信单元19而被载入和/或安装到电子设备10上。当计算机程序加载到RAM 13并由处理器11执行时,可以执行上文描述的数据存储方法的一个或多个步骤。备选地,在其他实施例中,处理器11可以通过其他任何适当的方式(例如,借助于固件)而被配置为执行数据存储方法。
本文中以上描述的系统和技术的各种实施方式可以在数字电子电路系统、集成电路系统、场可编程门阵列(FPGA)、专用集成电路(ASIC)、专用标准产品(ASSP)、芯片上系统的系统(SOC)、负载可编程逻辑设备(CPLD)、计算机硬件、固件、软件、和/或它们的组合中实现。这些各种实施方式可以包括:实施在一个或者多个计算机程序中,该一个或者多个计算机程序可在包括至少一个可编程处理器的可编程系统上执行和/或解释,该可编程处理器可以是专用或者通用可编程处理器,可以从存储系统、至少一个输入装置、和至少一个输出装置接收数据和指令,并且将数据和指令传输至该存储系统、该至少一个输入装置、和该至少一个输出装置。
用于实施本发明的方法的计算机程序可以采用一个或多个编程语言的任何组合来编写。这些计算机程序可以提供给通用计算机、专用计算机或其他可编程数据处理装置的处理器,使得计算机程序当由处理器执行时使流程图和/或框图中所规定的功能/操作被实施。计算机程序可以完全在机器上执行、部分地在机器上执行,作为独立软件包部分地在机器上执行且部分地在远程机器上执行或完全在远程机器或服务器上执行。
在本发明的上下文中,计算机可读存储介质可以是有形的介质,其可以包含或存储以供指令执行系统、装置或设备使用或与指令执行系统、装置或设备结合地使用的计算机程序。计算机可读存储介质可以包括但不限于电子的、磁性的、光学的、电磁的、红外的、或半导体系统、装置或设备,或者上述内容的任何合适组合。备选地,计算机可读存储介质可以是机器可读信号介质。机器可读存储介质的更具体示例会包括基于一个或多个线的电气连接、便携式计算机盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦除可编程只读存储器(EPROM或快闪存储器)、光纤、便捷式紧凑盘只读存储器(CD-ROM)、光学储存设备、磁储存设备、或上述内容的任何合适组合。
为了提供与用户的交互,可以在电子设备上实施此处描述的系统和技术,该电子设备具有:用于向用户显示信息的显示装置(例如,CRT(阴极射线管)或者LCD(液晶显示器)监视器);以及键盘和指向装置(例如,鼠标或者轨迹球),用户可以通过该键盘和该指向装置来将输入提供给电子设备。其它种类的装置还可以用于提供与用户的交互;例如,提供给用户的反馈可以是任何形式的传感反馈(例如,视觉反馈、听觉反馈、或者触觉反馈);并且可以用任何形式(包括声输入、语音输入或者、触觉输入)来接收来自用户的输入。
可以将此处描述的系统和技术实施在包括后台部件的计算系统(例如,作为数据服务器)、或者包括中间件部件的计算系统(例如,应用服务器)、或者包括前端部件的计算系统(例如,具有图形用户界面或者网络浏览器的用户计算机,用户可以通过该图形用户界面或者该网络浏览器来与此处描述的系统和技术的实施方式交互)、或者包括这种后台部件、中间件部件、或者前端部件的任何组合的计算系统中。可以通过任何形式或者介质的数字数据通信(例如,通信网络)来将系统的部件相互连接。通信网络的示例包括:局域网(LAN)、广域网(WAN)、区块链网络和互联网。
计算系统可以包括客户端和服务器。客户端和服务器一般远离彼此并且通常通过通信网络进行交互。通过在相应的计算机上运行并且彼此具有客户端-服务器关系的计算机程序来产生客户端和服务器的关系。服务器可以是云服务器,又称为云计算服务器或云主机,是云计算服务体系中的一项主机产品,以解决了传统物理主机与VPS服务中,存在的管理难度大,业务扩展性弱的缺陷。
应该理解,可以使用上面所示的各种形式的流程,重新排序、增加或删除步骤。例如,本发明中记载的各步骤可以并行地执行也可以顺序地执行也可以不同的次序执行,只要能够实现本发明的技术方案所期望的结果,本文在此不进行限制。
上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。

Claims (10)

1.一种数据存储方法,其特征在于,应用于芯片,所述芯片中包括至少两个运算核,所述至少两个运算核中包括访问核,所述方法包括:
对于各运算核,在检测到当前运算核生成待存储数据时,确定所述当前运算核的核类型;其中,所述核类型包括外部访问类型或内部访问类型;
根据所述核类型,确定与所述待存储数据相对应的目标存储方式;
基于所述目标存储方式,将所述待存储数据存储至相应的目标存储位置中,其中,所述目标存储位置独立于所述芯片。
2.根据权利要求1所述的方法,其特征在于,所述根据所述核类型,确定与所述待存储数据相对应的目标存储方式,包括:
若所述核类型为外部访问类型,则确定所述目标存储方式为直接存储方式。
3.根据权利要求2所述的方法,其特征在于,若所述目标存储方式为直接存储方式,所述基于所述目标存储方式,将所述待存储数据存储至相应的目标存储位置中,包括:
基于所述访问核将所述待存储数据写入至所述目标存储位置中。
4.根据权利要求1所述的方法,其特征在于,所述根据所述核类型,确定与所述待存储数据相对应的目标存储方式,还包括:
若所述核类型为内部访问类型,则确定所述目标存储方式为间接存储方式。
5.根据权利要求4所述的方法,其特征在于,若所述目标存储方式为间接存储方式,所述基于所述目标存储方式,将所述待存储数据存储至相应的目标存储位置中,包括:
将所述待存储数据写入至与所述当前运算核对应的临时缓存中;其中,所述临时缓存内置于所述芯片中;
基于所述访问核读取所述临时缓存中的更新存储数据,并将所述更新存储数据写入至所述目标存储位置中。
6.根据权利要求4所述的方法,其特征在于,所述基于所述目标存储方式,将所述待存储数据存储至相应的目标存储位置中,还包括:
根据通信接口将所述待存储数据发送至所述访问核;
基于所述访问核在接收到所述待存储数据时,将所述待存储数据写入至所述目标存储位置中。
7.根据权利要求1、3、5或6中任一项所述的方法,其特征在于,在所述将所述待存储数据存储至相应的目标存储位置中之前,还包括:
对所述待存储数据进行标注处理,得到处理后的待存储数据,以使将所述处理后的待存储数据存储至相应的目标存储位置中;
其中,所述处理后的待存储数据包括数据标识、核标识、数据长度、存储属性和校验和中的至少一项。
8.根据权利要求1所述的方法,其特征在于,所述在检测到当前运算核生成待存储数据时,确定所述当前运算核的核类型之前,还包括:
响应于上电信号;
控制所述访问核读取目标存储位置中的与各运算核所对应的程序数据;
基于所述访问核将各程序数据写入至相应运算核所对应的临时缓存中,以使所述运算核从相应的临时缓存中读取相应的程序数据,并根据读取的程序数据进行数据处理。
9.一种数据存储装置,其特征在于,配置于芯片,所述芯片中包括至少两个运算核,所述至少两个运算核中包括访问核,所述装置包括:
核类型确定模块,用于对于各运算核,在检测到当前运算核生成待存储数据时,确定所述当前运算核的核类型;其中,所述核类型包括外部访问类型或内部访问类型;
目标存储方式确定模块,用于根据所述核类型,确定与所述待存储数据相对应的目标存储方式;
数据存储模块,用于基于所述目标存储方式,将所述待存储数据存储至相应的目标存储位置中,其中,所述目标存储位置独立于所述芯片。
10.一种电子设备,其特征在于,所述电子设备包括:
至少一个处理器;以及
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的计算机程序,所述计算机程序被所述至少一个处理器执行,以使所述至少一个处理器能够执行权利要求1-8中任一项所述的数据存储方法。
CN202211430078.8A 2022-11-15 2022-11-15 数据存储方法、装置、电子设备及存储介质 Pending CN115756322A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211430078.8A CN115756322A (zh) 2022-11-15 2022-11-15 数据存储方法、装置、电子设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211430078.8A CN115756322A (zh) 2022-11-15 2022-11-15 数据存储方法、装置、电子设备及存储介质

Publications (1)

Publication Number Publication Date
CN115756322A true CN115756322A (zh) 2023-03-07

Family

ID=85371762

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211430078.8A Pending CN115756322A (zh) 2022-11-15 2022-11-15 数据存储方法、装置、电子设备及存储介质

Country Status (1)

Country Link
CN (1) CN115756322A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116737475A (zh) * 2023-05-29 2023-09-12 中国第一汽车股份有限公司 一种芯片诊断方法、装置、设备和存储介质

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116737475A (zh) * 2023-05-29 2023-09-12 中国第一汽车股份有限公司 一种芯片诊断方法、装置、设备和存储介质

Similar Documents

Publication Publication Date Title
US8464269B2 (en) Handling and reporting of object state transitions on a multiprocess architecture
CN114936173B (zh) 一种eMMC器件的读写方法、装置、设备和存储介质
CN112540806A (zh) 一种小程序页面渲染方法、装置、电子设备及存储介质
CN112540731B (zh) 数据的追加写方法、装置、设备、介质和程序产品
CN112905314A (zh) 异步处理方法、装置、电子设备、存储介质、及路侧设备
CN115150471A (zh) 数据处理方法、装置、设备、存储介质及程序产品
CN115756322A (zh) 数据存储方法、装置、电子设备及存储介质
CN115631273A (zh) 一种大数据的去重方法、装置、设备及介质
US20230004824A1 (en) Method, Apparatus, and Device for Updating Hard Disk Prediction Model, and Medium
CN116578502A (zh) 访问请求处理装置、处理方法、设备及存储介质
CN114743586B (zh) 存储器模型的镜像存储实现方法、装置及存储介质
CN114170821B (zh) 信号机的性能检测方法、装置、交通信号灯的控制系统
CN115617800A (zh) 数据读取方法、装置、电子设备及存储介质
CN115729742A (zh) 一种错误处理方法、装置、电子设备及存储介质
CN113377434A (zh) 命令响应时长的确定方法、装置和存储介质
CN114386577A (zh) 用于执行深度学习模型的方法、设备和存储介质
CN114721895B (zh) 待测设计的验证方法、平台、设备和介质
CN115065574B (zh) 车辆控制器的唤醒方法、装置、电子设备和自动驾驶车辆
CN118132001A (zh) 数据处理方法、数据处理系统、芯片、设备和介质
CN115983222A (zh) 基于EasyExcel的文件数据读取方法、装置、设备及介质
CN114185864A (zh) 操作日志管理方法、装置、电子设备及存储介质
CN117081939A (zh) 一种流量数据处理方法、装置、设备及存储介质
CN116756061A (zh) 一种外部设备适配方法、装置、设备及存储介质
CN115309568A (zh) 一种实现多进程文件共享的方法、装置、设备及介质
CN118075182A (zh) 一种多租户模式下的流量录制方法、装置、设备及介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination