CN115733448B - 一种运算放大器输入偏置电流的补偿电路及运算放大器 - Google Patents
一种运算放大器输入偏置电流的补偿电路及运算放大器 Download PDFInfo
- Publication number
- CN115733448B CN115733448B CN202211721771.0A CN202211721771A CN115733448B CN 115733448 B CN115733448 B CN 115733448B CN 202211721771 A CN202211721771 A CN 202211721771A CN 115733448 B CN115733448 B CN 115733448B
- Authority
- CN
- China
- Prior art keywords
- triode
- base
- npn
- npn triode
- pnp
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000003321 amplification Effects 0.000 claims abstract description 8
- 238000003199 nucleic acid amplification method Methods 0.000 claims abstract description 8
- 238000000034 method Methods 0.000 description 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 4
- 229910052710 silicon Inorganic materials 0.000 description 4
- 239000010703 silicon Substances 0.000 description 4
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 230000007812 deficiency Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- XTZNCVSCVHTPAI-UHFFFAOYSA-N Salmeterol xinafoate Chemical compound C1=CC=CC2=C(O)C(C(=O)O)=CC=C21.C1=C(O)C(CO)=CC(C(O)CNCCCCCCOCCCCC=2C=CC=CC=2)=C1 XTZNCVSCVHTPAI-UHFFFAOYSA-N 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000009897 systematic effect Effects 0.000 description 1
Landscapes
- Amplifiers (AREA)
Abstract
本发明公开了一种运算放大器输入偏置电流的补偿电路及运算放大器,属于运算放大器领域。所述补偿电路包括:第一可调电流源,用于对尾电流源的输出电流进行比例放大得到第一可调电流;第一基极电流源,用于根据第一可调电流生成第一基极电流,并将第一基极电流输入所述输入级电路的同相输入端;第二可调电流源,用于对尾电流源的输出电流进行比例放大得到第二可调电流;第二基极电流源,用于根据第二可调电流生成第二基极电流,并将第二基极电流输入所述输入级电路的反相输入端。本发明中采用的三极管全部为普通三极管,无需超β三极管即实现了皮安级输入偏置电流,节省了流片成本。
Description
技术领域
本发明属于运算放大器领域,特别是涉及一种运算放大器输入偏置电流的补偿电路及运算放大器。
背景技术
基于硅基双极工艺的运算放大器,通常采用NPN或者PNP作为差分对的输入管。为了满足一定的摆率和带宽要求,差分输入对的尾电流通常在几十微安至几百微安,而普通三极管的β值通常在几十至几百之间,因此,基于硅基双极工艺的大部分运算放大器的输入偏置电流均在几个微安左右,少数能够达到纳安级别。即便是采用β值大于1000的超β三极管,输入偏置电流也难以降到皮安级。
发明内容
本发明的目的在于克服现有技术的不足,提供一种运算放大器输入偏置电流的补偿电路及运算放大器。
本发明的目的是通过以下技术方案来实现的:
根据本发明的第一方面,一种运算放大器输入偏置电流的补偿电路,用于与运算放大器连接,所述运算放大器包括具有尾电流源的输入级电路,所述补偿电路包括:
第一可调电流源,与所述输入级电路的尾电流源连接,用于对所述尾电流源的输出电流进行比例放大得到第一可调电流,并将第一可调电流输入第一基极电流源;
第一基极电流源,与所述第一可调电流源和输入级电路连接,用于根据第一可调电流生成第一基极电流,并将第一基极电流输入所述输入级电路的同相输入端;
第二可调电流源,与所述输入级电路的尾电流源连接,用于对所述尾电流源的输出电流进行比例放大得到第二可调电流,并将第二可调电流输入第二基极电流源;
第二基极电流源,与所述第二可调电流源和输入级电路连接,用于根据第二可调电流生成第二基极电流,并将第二基极电流输入所述输入级电路的反相输入端。
进一步地,所述第一可调电流源包括第七NPN三极管、第八NPN三极管和第四电阻,所述第一基极电流源包括第三NPN三极管、第三PNP三极管、第四PNP三极管、第五PNP三极管和第六PNP三极管;
第六PNP三极管的集电极用于与所述输入级电路的同相输入端连接,第六PNP三极管的基极与第五PNP三极管的基极连接,第六PNP三极管的发射极与第四PNP三极管的集电极连接,第四PNP三极管的基极与第四PNP三极管的集电极和第三PNP三极管的基极连接,第四PNP三极管的发射极接正电源;第三PNP三极管的发射极接正电源,第三PNP三极管的集电极与第五PNP三极管的发射极连接,第五PNP三极管的基极与第五PNP三极管的集电极连接,第五PNP三极管的集电极与第三NPN三极管的基极连接,第三NPN三极管的集电极接正电源,第三NPN三极管的发射极与第七NPN三极管的集电极连接,第七NPN三极管的基极用于接第一偏置电压和尾电流源,第七NPN三极管的发射极与第八NPN三极管的集电极连接,第八NPN三极管的基极用于接第二偏置电压和尾电流源,第八NPN三极管的发射极经第四电阻接负电源。
进一步地,所述输入级电路包括第一NPN三极管、第二NPN三极管、第五NPN三极管、第六NPN三极管、第一PNP三极管、第二PNP三极管、第一电阻、第二电阻和第三电阻;
第一NPN三极管的基极作为运算放大器的同相输入端,第一NPN三极管的发射极与第二NPN三极管的发射极连接,第一NPN三极管的集电极用于与所述运算放大器的增益级电路的负输入端连接,第一NPN三极管的集电极与第一PNP三极管的集电极连接,第一PNP三极管的基极与第二PNP三极管的基极和第三偏置电压连接,第一PNP三极管的发射极经第一电阻接正电源,第二NPN三极管的基极作为运算放大器的反相输入端,第二NPN三极管的集电极用于与所述运算放大器的增益级电路的正输入端连接,第二NPN三极管的集电极与第二PNP三极管的集电极连接,第二PNP三极管的发射极经第二电阻接正电源,第五NPN三极管的集电极与第一NPN三极管的发射极连接,第五NPN三极管的基极与第七NPN三极管的基极连接,第五NPN三极管的发射极与第六NPN三极管的集电极连接,第六NPN三极管的基极与第八NPN三极管的基极连接,第六NPN三极管的发射极经第三电阻接负电源。
进一步地,所述第二可调电流源包括第九NPN三极管、第十NPN三极管和第五电阻,所述第二基极电流源包括第四NPN三极管、第七PNP三极管、第八PNP三极管、第九PNP三极管和第十PNP三极管;
第九PNP三极管的集电极用于与所述输入级电路的反相输入端连接,第九PNP三极管的基极与第十PNP三极管的基极连接,第九PNP三极管的发射极与第七PNP三极管的集电极连接,第七PNP三极管的基极与第七PNP三极管的集电极和第八PNP三极管的基极连接,第七PNP三极管的发射极接正电源;第八PNP三极管的发射极接正电源,第八PNP三极管的集电极与第十PNP三极管的发射极连接,第十PNP三极管的基极与第十PNP三极管的集电极连接,第十PNP三极管的集电极与第四NPN三极管的基极连接,第四NPN三极管的集电极接正电源,第四NPN三极管的发射极与第九NPN三极管的集电极连接,第九NPN三极管的基极用于接第一偏置电压和尾电流源,第九NPN三极管的发射极与第十NPN三极管的集电极连接,第十NPN三极管的基极用于接第二偏置电压和尾电流源,第十NPN三极管的发射极经第五电阻接负电源。
进一步地,所述输入级电路包括第一NPN三极管、第二NPN三极管、第五NPN三极管、第六NPN三极管、第一PNP三极管、第二PNP三极管、第一电阻、第二电阻和第三电阻;
第一NPN三极管的基极作为运算放大器的同相输入端,第一NPN三极管的发射极与第二NPN三极管的发射极连接,第一NPN三极管的集电极用于与所述运算放大器的增益级电路的负输入端连接,第一NPN三极管的集电极与第一PNP三极管的集电极连接,第一PNP三极管的基极与第二PNP三极管的基极和第三偏置电压连接,第一PNP三极管的发射极经第一电阻接正电源,第二NPN三极管的基极作为运算放大器的反相输入端,第二NPN三极管的集电极用于与所述运算放大器的增益级电路的正输入端连接,第二NPN三极管的集电极与第二PNP三极管的集电极连接,第二PNP三极管的发射极经第二电阻接正电源,第五NPN三极管的集电极与第一NPN三极管的发射极连接,第五NPN三极管的基极与第九NPN三极管的基极连接,第五NPN三极管的发射极与第六NPN三极管的集电极连接,第六NPN三极管的基极与第十NPN三极管的基极连接,第六NPN三极管的发射极经第三电阻接负电源。
根据本发明的第二方面,一种运算放大器,包括本发明的第一方面所述的补偿电路。
进一步地,所述运算放大器还包括顺次连接的输入级电路、增益级电路和输出级电路,所述输入级电路的尾电流源分别与第一可调电流源和第二可调电流源连接,所述输入级电路的同相输入端与第一基极电流源连接,所述输入级电路的反相输入端与第二基极电流源连接。
本发明的有益效果是:
(1)与传统结构相比,本发明在不减小输入差分对的尾电流ITAIL的情况下来使运算放大器的输入偏置电流降到了皮安级,使运算放大器的带宽和摆率具有更好的性能,输入噪声电压也不会变大;
(2)本发明中采用的三极管全部为普通三极管,无需超β三极管即实现了皮安级输入偏置电流,节省了流片成本,且可以用在任意双极工艺中,具有普适性。
附图说明
图1为本发明中补偿电路的一种实施例的电路原理图;
图2为采用本发明的补偿电路前后输入偏置电流的一个对比示意图。
具体实施方式
下面将结合实施例,对本发明的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有付出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
参阅图1-图2,本实施例提供了一种运算放大器输入偏置电流的补偿电路及运算放大器:
本发明的第一方面提供了一种运算放大器输入偏置电流的补偿电路,用于与运算放大器连接,所述运算放大器包括具有尾电流源的输入级电路。如图1所示,所述补偿电路包括第一可调电流源、第二可调电流源、第一基极电流源和第二基极电流源。
第一可调电流源与所述输入级电路的尾电流源连接,用于对所述尾电流源的输出电流进行比例放大得到第一可调电流,并将第一可调电流输入第一基极电流源。第一基极电流源与所述第一可调电流源和输入级电路连接,用于根据第一可调电流生成第一基极电流,并将第一基极电流输入所述输入级电路的同相输入端,从而补偿运算放大器的输入偏置电流。
第二可调电流源与所述输入级电路的尾电流源连接,用于对所述尾电流源的输出电流进行比例放大得到第二可调电流,并将第二可调电流输入第二基极电流源。第二基极电流源与所述第二可调电流源和输入级电路连接,用于根据第二可调电流生成第二基极电流,并将第二基极电流输入所述输入级电路的反相输入端,从而补偿运算放大器的输入偏置电流。
在一些实施例中,所述第一可调电流源包括第七NPN三极管N7、第八NPN三极管N8和第四电阻R4,所述第一基极电流源包括第三NPN三极管N3、第三PNP三极管P3、第四PNP三极管P4、第五PNP三极管P5和第六PNP三极管P6。第六PNP三极管P6的集电极用于与所述输入级电路的同相输入端连接,第六PNP三极管P6的基极与第五PNP三极管P5的基极连接,第六PNP三极管P6的发射极与第四PNP三极管P4的集电极连接,第四PNP三极管P4的基极与第四PNP三极管P4的集电极和第三PNP三极管P3的基极连接,第四PNP三极管P4的发射极接正电源;第三PNP三极管P3的发射极接正电源,第三PNP三极管P3的集电极与第五PNP三极管P5的发射极连接,第五PNP三极管P5的基极与第五PNP三极管P5的集电极连接,第五PNP三极管P5的集电极与第三NPN三极管N3的基极连接,第三NPN三极管N3的集电极接正电源,第三NPN三极管N3的发射极与第七NPN三极管N7的集电极连接,第七NPN三极管N7的基极用于接第一偏置电压和尾电流源,第七NPN三极管N7的发射极与第八NPN三极管N8的集电极连接,第八NPN三极管N8的基极用于接第二偏置电压和尾电流源,第八NPN三极管N8的发射极经第四电阻R4接负电源。
所述第二可调电流源包括第九NPN三极管N9、第十NPN三极管N10和第五电阻R5,所述第二基极电流源包括第四NPN三极管N4、第七PNP三极管P7、第八PNP三极管P8、第九PNP三极管P9和第十PNP三极管P10。第九PNP三极管P9的集电极用于与所述输入级电路的反相输入端连接,第九PNP三极管P9的基极与第十PNP三极管P10的基极连接,第九PNP三极管P9的发射极与第七PNP三极管P7的集电极连接,第七PNP三极管P7的基极与第七PNP三极管P7的集电极和第八PNP三极管P8的基极连接,第七PNP三极管P7的发射极接正电源;第八PNP三极管P8的发射极接正电源,第八PNP三极管P8的集电极与第十PNP三极管P10的发射极连接,第十PNP三极管P10的基极与第十PNP三极管P10的集电极连接,第十PNP三极管P10的集电极与第四NPN三极管N4的基极连接,第四NPN三极管N4的集电极接正电源,第四NPN三极管N4的发射极与第九NPN三极管N9的集电极连接,第九NPN三极管N9的基极用于接第一偏置电压和尾电流源,第九NPN三极管N9的发射极与第十NPN三极管N10的集电极连接,第十NPN三极管N10的基极用于接第二偏置电压和尾电流源,第十NPN三极管N10的发射极经第五电阻R5接负电源。
所述输入级电路包括第一NPN三极管N1、第二NPN三极管N2、第五NPN三极管N5、第六NPN三极管N6、第一PNP三极管P1、第二PNP三极管P2、第一电阻R1、第二电阻R2和第三电阻R3,其中第五NPN三极管N5、第六NPN三极管N6和第三电阻R3组成尾电流源。
第一NPN三极管N1的基极作为运算放大器的同相输入端,第一NPN三极管N1的发射极与第二NPN三极管N2的发射极连接,第一NPN三极管N1的集电极用于与所述运算放大器的增益级电路的负输入端连接,第一NPN三极管N1的集电极与第一PNP三极管P1的集电极连接,第一PNP三极管P1的基极与第二PNP三极管P2的基极和第三偏置电压连接,第一PNP三极管P1的发射极经第一电阻R1接正电源,第二NPN三极管N2的基极作为运算放大器的反相输入端,第二NPN三极管N2的集电极用于与所述运算放大器的增益级电路的正输入端连接,第二NPN三极管N2的集电极与第二PNP三极管P2的集电极连接,第二PNP三极管P2的发射极经第二电阻R2接正电源,第五NPN三极管N5的集电极与第一NPN三极管N1的发射极连接,第五NPN三极管N5的基极与第七NPN三极管N7的基极和第九NPN三极管N9的基极连接,第五NPN三极管N5的发射极与第六NPN三极管N6的集电极连接,第六NPN三极管N6的基极与第八NPN三极管N8的基极和第十NPN三极管N10的基极连接,第六NPN三极管N6的发射极经第三电阻R3接负电源。
本实施例中,第一NPN三极管N1和第二NPN三极管N2是运算放大器的差分输入对管,第一PNP三极管P1、第二PNP三极管P2、第一电阻R1和第二电阻R2组成的电流镜在第三偏置电压VBP的作用下成为输入级的有源负载。由第五NPN三极管N5~第十NPN三极管N10和第三电阻R3~第五电阻R5构成的电流镜,在第一偏置电压VBN1和第二偏置电压VBN2的作用下,为第一NPN三极管N1~第四NPN三极管N4提供偏置电流。由第三PNP三极管P3~第六PNP三极管P6和第七PNP三极管P7~第十PNP三极管P10组成的两组电流镜,分别为第一NPN三极管N1~第四NPN三极管N4提供基极电流。运算放大器的差分输入级作为一般性常识,第一NPN三极管N1和第二NPN三极管N2完全相同,第一PNP三极管P1和第二PNP三极管P2完全相同,第一电阻R1和第二电阻R2完全相同。
在传统结构中,输入差分对管外部给其提供输入偏置电流IB才能使电路正常工作。本实施例设计的输入偏置电流消除技术电路由第三PNP三极管P3~第十PNP三极管P10、第三NPN三极管N3~第十NPN三极管N10和第三电阻R3~第五电阻R5组成,可通过第六PNP三极管P6和第九PNP三极管P9产生的集电极电流IC来补偿第一NPN三极管N1和第二NPN三极管N2所需要的基极电流IB。当IC=IB时,不再需要外部向电路提供输入偏置电流,从而消除了运算放大器的输入偏置电流。
具体的,用R1表示第一电阻R1的阻值,SN1表示第三NPN三极管N3的发射区面积,IC_N1表示第一NPN三极管N1的集电极电流,IB_N1表示第一NPN三极管N1的基极电流,βN1表示第一NPN三极管N1的前向电流增益,以此类推。为了消除运算放大器的输入偏置电流,需要使
IC_P6=IB_N1,IC_P9=IB_N2 (1)
为了匹配,使第三PNP三极管P3-第十PNP三极管P10的面积相等,则
IB_N1=IB_N2=IB_N3=IB_N4=IB (2)
当第一NPN三极管N1-第四NPN三极管N4完全相同时,有βN1=βN2=βN3=βN4=β,则
IC_N5=βN1IB_N1+βN2IB_N2=2βIB, IC_N7= IC_N9=βIB (3)
为了满足公式(3)的条件,需要使
SN6=2SN8=2SN10,SN5=2SN7=2SN9,R4=R5=2R3 (4)
综上所述,当满足式(5)~(9)时,可消除基于硅基双极工艺运算放大器的输入偏置电流。
SN6=2SN8=2SN10 (5)
SN5=2SN7=2SN9 (6)
R4=R5=2R3 (7)
SN1=SN2=SN3=SN4 (8)
SP3= S 4= SP5= SP6= SP7= SP8= SP9= SP10 (9)
在利用运算放大器对信号进行传输的时候,应用了其最核心的两大特点:“虚短”、“虚断”。“虚短”指的是运算放大器两个输入端的电压相等,“虚断”则指运算放大器的输入偏置电流为零。而实际的运算放大器均存在一定的输入偏置电流,其大小主要与运算放大器的类型有关。FET输入的运算放大器输入偏置电流通常在fA至pA级别,而三极管输入的运算放大器输入偏置电流通常在nA至uA级别。当运算放大器存在输入偏置电流时,会更系统的计算带来误差,降低输入偏置电流,可以将误差降至更低。此外,对于跨导运算放大器,需要对电流信号进行放大,如果运算放大器需要的输入偏置电流较大,则会严重地影响输入电流信号,因此,采用电流消除技术来降低运算放大器的输入偏置电流具有显著意义。
图2显示了引入输入偏置电流消除技术前后运算放大器输入偏置电流的大小对比,可以看出,在不使用超β三极管和不减小输入差分对尾电流ITAIL的情况下,输入偏置电流从几个微安降到了皮安级,实现了基于硅基双极工艺皮安级输入偏置电流的运算放大器。
本发明的第二方面提供了一种运算放大器。如图1所示,所述运算放大器包括本发明的第一方面所述的补偿电路。
具体的,所述运算放大器还包括顺次连接的输入级电路、增益级电路和输出级电路,所述输入级电路的尾电流源分别与第一可调电流源和第二可调电流源连接,所述输入级电路的同相输入端与第一基极电流源连接,所述输入级电路的反相输入端与第二基极电流源连接。图1中,VCC表示正电源、VSS表示负电源,单电源工作时,VSS接地;IN+表示运算放大器的同相输入端,IN-表示运算放大器的反相输入端,OUT表示运算放大器的输出端;运算放大器的增益级电路和输出级电路用A简化表示。
以上所述仅是本发明的优选实施方式,应当理解本发明并非局限于本文所披露的形式,不应看作是对其他实施例的排除,而可用于各种其他组合、修改和环境,并能够在本文所述构想范围内,通过上述教导或相关领域的技术或知识进行改动。而本领域人员所进行的改动和变化不脱离本发明的精神和范围,则都应在本发明所附权利要求的保护范围内。
Claims (5)
1.一种运算放大器输入偏置电流的补偿电路,用于与运算放大器连接,所述运算放大器包括具有尾电流源的输入级电路,其特征在于,所述补偿电路包括:
第一可调电流源,与所述输入级电路的尾电流源连接,用于对所述尾电流源的输出电流进行比例放大得到第一可调电流,并将第一可调电流输入第一基极电流源;
第一基极电流源,与所述第一可调电流源和输入级电路连接,用于根据第一可调电流生成第一基极电流,并将第一基极电流输入所述输入级电路的同相输入端;
第二可调电流源,与所述输入级电路的尾电流源连接,用于对所述尾电流源的输出电流进行比例放大得到第二可调电流,并将第二可调电流输入第二基极电流源;
第二基极电流源,与所述第二可调电流源和输入级电路连接,用于根据第二可调电流生成第二基极电流,并将第二基极电流输入所述输入级电路的反相输入端;
所述第一可调电流源包括第七NPN三极管、第八NPN三极管和第四电阻,所述第一基极电流源包括第三NPN三极管、第三PNP三极管、第四PNP三极管、第五PNP三极管和第六PNP三极管;
第六PNP三极管的集电极用于与所述输入级电路的同相输入端连接,第六PNP三极管的基极与第五PNP三极管的基极连接,第六PNP三极管的发射极与第四PNP三极管的集电极连接,第四PNP三极管的基极与第四PNP三极管的集电极和第三PNP三极管的基极连接,第四PNP三极管的发射极接正电源;第三PNP三极管的发射极接正电源,第三PNP三极管的集电极与第五PNP三极管的发射极连接,第五PNP三极管的基极与第五PNP三极管的集电极连接,第五PNP三极管的集电极与第三NPN三极管的基极连接,第三NPN三极管的集电极接正电源,第三NPN三极管的发射极与第七NPN三极管的集电极连接,第七NPN三极管的基极用于接第一偏置电压和尾电流源,第七NPN三极管的发射极与第八NPN三极管的集电极连接,第八NPN三极管的基极用于接第二偏置电压和尾电流源,第八NPN三极管的发射极经第四电阻接负电源;
所述第二可调电流源包括第九NPN三极管、第十NPN三极管和第五电阻,所述第二基极电流源包括第四NPN三极管、第七PNP三极管、第八PNP三极管、第九PNP三极管和第十PNP三极管;
第九PNP三极管的集电极用于与所述输入级电路的反相输入端连接,第九PNP三极管的基极与第十PNP三极管的基极连接,第九PNP三极管的发射极与第七PNP三极管的集电极连接,第七PNP三极管的基极与第七PNP三极管的集电极和第八PNP三极管的基极连接,第七PNP三极管的发射极接正电源;第八PNP三极管的发射极接正电源,第八PNP三极管的集电极与第十PNP三极管的发射极连接,第十PNP三极管的基极与第十PNP三极管的集电极连接,第十PNP三极管的集电极与第四NPN三极管的基极连接,第四NPN三极管的集电极接正电源,第四NPN三极管的发射极与第九NPN三极管的集电极连接,第九NPN三极管的基极用于接第一偏置电压和尾电流源,第九NPN三极管的发射极与第十NPN三极管的集电极连接,第十NPN三极管的基极用于接第二偏置电压和尾电流源,第十NPN三极管的发射极经第五电阻接负电源。
2.根据权利要求1所述的一种运算放大器输入偏置电流的补偿电路,其特征在于,所述输入级电路包括第一NPN三极管、第二NPN三极管、第五NPN三极管、第六NPN三极管、第一PNP三极管、第二PNP三极管、第一电阻、第二电阻和第三电阻;
第一NPN三极管的基极作为运算放大器的同相输入端,第一NPN三极管的发射极与第二NPN三极管的发射极连接,第一NPN三极管的集电极用于与所述运算放大器的增益级电路的负输入端连接,第一NPN三极管的集电极与第一PNP三极管的集电极连接,第一PNP三极管的基极与第二PNP三极管的基极和第三偏置电压连接,第一PNP三极管的发射极经第一电阻接正电源,第二NPN三极管的基极作为运算放大器的反相输入端,第二NPN三极管的集电极用于与所述运算放大器的增益级电路的正输入端连接,第二NPN三极管的集电极与第二PNP三极管的集电极连接,第二PNP三极管的发射极经第二电阻接正电源,第五NPN三极管的集电极与第一NPN三极管的发射极连接,第五NPN三极管的基极与第七NPN三极管的基极连接,第五NPN三极管的发射极与第六NPN三极管的集电极连接,第六NPN三极管的基极与第八NPN三极管的基极连接,第六NPN三极管的发射极经第三电阻接负电源。
3.根据权利要求1所述的一种运算放大器输入偏置电流的补偿电路,其特征在于,所述输入级电路包括第一NPN三极管、第二NPN三极管、第五NPN三极管、第六NPN三极管、第一PNP三极管、第二PNP三极管、第一电阻、第二电阻和第三电阻;
第一NPN三极管的基极作为运算放大器的同相输入端,第一NPN三极管的发射极与第二NPN三极管的发射极连接,第一NPN三极管的集电极用于与所述运算放大器的增益级电路的负输入端连接,第一NPN三极管的集电极与第一PNP三极管的集电极连接,第一PNP三极管的基极与第二PNP三极管的基极和第三偏置电压连接,第一PNP三极管的发射极经第一电阻接正电源,第二NPN三极管的基极作为运算放大器的反相输入端,第二NPN三极管的集电极用于与所述运算放大器的增益级电路的正输入端连接,第二NPN三极管的集电极与第二PNP三极管的集电极连接,第二PNP三极管的发射极经第二电阻接正电源,第五NPN三极管的集电极与第一NPN三极管的发射极连接,第五NPN三极管的基极与第九NPN三极管的基极连接,第五NPN三极管的发射极与第六NPN三极管的集电极连接,第六NPN三极管的基极与第十NPN三极管的基极连接,第六NPN三极管的发射极经第三电阻接负电源。
4.一种运算放大器,其特征在于,包括权利要求1至3任意一项所述的补偿电路。
5.根据权利要求4所述的一种运算放大器,其特征在于,所述运算放大器还包括顺次连接的输入级电路、增益级电路和输出级电路,所述输入级电路的尾电流源分别与第一可调电流源和第二可调电流源连接,所述输入级电路的同相输入端与第一基极电流源连接,所述输入级电路的反相输入端与第二基极电流源连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211721771.0A CN115733448B (zh) | 2022-12-30 | 2022-12-30 | 一种运算放大器输入偏置电流的补偿电路及运算放大器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211721771.0A CN115733448B (zh) | 2022-12-30 | 2022-12-30 | 一种运算放大器输入偏置电流的补偿电路及运算放大器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN115733448A CN115733448A (zh) | 2023-03-03 |
CN115733448B true CN115733448B (zh) | 2024-03-26 |
Family
ID=85301869
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211721771.0A Active CN115733448B (zh) | 2022-12-30 | 2022-12-30 | 一种运算放大器输入偏置电流的补偿电路及运算放大器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115733448B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117318630B (zh) * | 2023-10-30 | 2024-04-26 | 北京士模微电子有限责任公司 | 运算放大器及其输入电流补偿电路、芯片和电子设备 |
CN118092560B (zh) * | 2024-01-30 | 2024-09-20 | 上海帝迪集成电路设计有限公司 | 一种双极性晶体管的基极电流消除电路及其消除方法 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008017058A (ja) * | 2006-07-04 | 2008-01-24 | Sharp Corp | 電圧−電流変換回路並びにその設計方法および設計システム |
CN103715999A (zh) * | 2012-10-04 | 2014-04-09 | 美国亚德诺半导体公司 | 失调电流微调电路 |
CN104181965A (zh) * | 2013-05-20 | 2014-12-03 | 美国亚德诺半导体公司 | 低功率低噪声输入偏置电流补偿的方法 |
CN206671935U (zh) * | 2016-10-26 | 2017-11-24 | 中国科学院上海微系统与信息技术研究所 | 一种具有输入电流补偿电路的双极型晶体管放大器 |
CN113992156A (zh) * | 2021-09-29 | 2022-01-28 | 中国兵器工业集团第二一四研究所苏州研发中心 | 一种低输入偏置电流放大器 |
CN114285385A (zh) * | 2022-02-21 | 2022-04-05 | 成都芯翼科技有限公司 | 一种运算放大器输入电流的抵消电路 |
CN114995576A (zh) * | 2022-05-09 | 2022-09-02 | 贵州振华风光半导体股份有限公司 | 适应低电压工作的双向自偏置双极性电流镜电路 |
-
2022
- 2022-12-30 CN CN202211721771.0A patent/CN115733448B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008017058A (ja) * | 2006-07-04 | 2008-01-24 | Sharp Corp | 電圧−電流変換回路並びにその設計方法および設計システム |
CN103715999A (zh) * | 2012-10-04 | 2014-04-09 | 美国亚德诺半导体公司 | 失调电流微调电路 |
CN104181965A (zh) * | 2013-05-20 | 2014-12-03 | 美国亚德诺半导体公司 | 低功率低噪声输入偏置电流补偿的方法 |
CN206671935U (zh) * | 2016-10-26 | 2017-11-24 | 中国科学院上海微系统与信息技术研究所 | 一种具有输入电流补偿电路的双极型晶体管放大器 |
CN113992156A (zh) * | 2021-09-29 | 2022-01-28 | 中国兵器工业集团第二一四研究所苏州研发中心 | 一种低输入偏置电流放大器 |
CN114285385A (zh) * | 2022-02-21 | 2022-04-05 | 成都芯翼科技有限公司 | 一种运算放大器输入电流的抵消电路 |
CN114995576A (zh) * | 2022-05-09 | 2022-09-02 | 贵州振华风光半导体股份有限公司 | 适应低电压工作的双向自偏置双极性电流镜电路 |
Non-Patent Citations (1)
Title |
---|
一种具有上电启动功能的差分环形压控振荡器;刘雨婷 等;《微电子学》;20190831;第49卷(第4期);第471-476页 * |
Also Published As
Publication number | Publication date |
---|---|
CN115733448A (zh) | 2023-03-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN115733448B (zh) | 一种运算放大器输入偏置电流的补偿电路及运算放大器 | |
US4999585A (en) | Circuit technique for cancelling non-linear capacitor-induced harmonic distortion | |
US7557659B2 (en) | Slew-enhanced input stages and amplifiers | |
US4528517A (en) | Overdrive thermal distortion compensation for a Quinn cascomp amplifier | |
JPS6141163B2 (zh) | ||
KR19990062584A (ko) | 가변 선형성을 갖는 차동 증폭기 | |
JPH03150908A (ja) | 直流結合トランスインピーダンス型増幅器 | |
JPH07254828A (ja) | 増幅器 | |
CN106953605B (zh) | Jfet输入的高性能运算放大器 | |
CN113992156A (zh) | 一种低输入偏置电流放大器 | |
JPS6014523B2 (ja) | カスコ−ド増幅器回路 | |
US6483382B1 (en) | Current compensation circuit for improved open-loop gain in an amplifier | |
EP0302605A1 (en) | Cascode amplifier with non-linearity correction and improve transient response | |
CN116192071A (zh) | 运算放大电路、线性稳压器、芯片以及电子设备 | |
CN113630096B (zh) | 高速全差分放大器的轨到轨输出电路及高速全差分放大器 | |
GB2095939A (en) | Amplifier stage | |
CN114513177B (zh) | 一种基于双极型放大器的超低偏置电流设计方法及其电路 | |
US6801090B1 (en) | High performance differential amplifier | |
WO1993019523A1 (en) | Distortion cancellation amplifier system | |
US5729176A (en) | Linear differential gain stage | |
CN115765639B (zh) | 一种运算放大器及其输出级电路 | |
JP3140107B2 (ja) | 差動増幅器 | |
JP2003179439A (ja) | 差動増幅器 | |
JP3788123B2 (ja) | バイアス電流補償回路 | |
CN118432559A (zh) | 一种适用于高速全差分运算放大器的共模反馈电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |