CN115695877A - 一种PCIe链路视频转码卡适配方法、装置、设备及介质 - Google Patents

一种PCIe链路视频转码卡适配方法、装置、设备及介质 Download PDF

Info

Publication number
CN115695877A
CN115695877A CN202211190593.3A CN202211190593A CN115695877A CN 115695877 A CN115695877 A CN 115695877A CN 202211190593 A CN202211190593 A CN 202211190593A CN 115695877 A CN115695877 A CN 115695877A
Authority
CN
China
Prior art keywords
link
video transcoding
pcie
chip
loss
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211190593.3A
Other languages
English (en)
Inventor
杜聪聪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202211190593.3A priority Critical patent/CN115695877A/zh
Publication of CN115695877A publication Critical patent/CN115695877A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Stored Programmes (AREA)

Abstract

本申请公开了一种PCIe链路视频转码卡适配方法、装置、设备及介质,涉及计算机技术领域,包括:当服务器上电后,根据基板管理控制器中预先存储的目标信息判定与各个PCIe标槽相连的PCIe链路的损耗情况得到判定结果;若判定结果表明PCIe链路为低损耗链路,则选通到视频转码卡中的第一存储芯片;若判定结果表明PCIe链路为高损耗链路,则选通到视频转码卡中的第二存储芯片;当服务器系统开机后,控制视频转码卡中的系统级芯片加载第一存储芯片中的低损耗链路补丁文件或第二存储芯片中的高损耗链路补丁文件,并将视频转码卡与中央处理器进行PCIe握手。本申请根据视频转码卡的安装位置来确定所处PCIe链路的损耗情况,减少了系统料号,更利于服务器产品的维护管理。

Description

一种PCIe链路视频转码卡适配方法、装置、设备及介质
技术领域
本申请涉及计算机技术领域,特别涉及一种PCIe链路视频转码卡适配方法、装置、设备及介质。
背景技术
随着高性能服务器的不断发展,人工智能、人脸识别、秀场直播、电商直播等行业在近几年快速更新,人们在视觉方面的体验得到了极大的满足,而这些行业的快速更新都与视频转码卡的不断发展密切相关。考虑到通用性和适配范围,视频转码卡通常为半高半长形态的PCIe(Peripheral Component Interconnect Express,高速串行计算机扩展总线标准)标卡,放置于高性能服务器内的PCIe标槽内,目前的高性能服务器普遍采用4路加速卡甚至6路,8路加速卡。
视频转码卡基于PCIe链路同服务器的CPU(Central Processing Unit,中央处理器)进行海量的数据交互。而高性能服务器内多个PCIe标槽的PCIe链路长度不尽相同,PCIe链路表现为PCIe链路损耗的不同。在高性能服务器中,链路损耗小于20db的PCIe标槽被定义为低损耗标槽;PCIe链路损耗大于20db的PCIe标槽被定义为高损耗标槽。针对上述两种损耗的PCIe标槽,视频转码卡内主SOC(System on Chip,系统级芯片)芯片需要加载不同的rompatch文件以保障PCIe链路的稳定运行。
由于高损耗标槽和低损耗标槽在单个服务器产品内同时存在,且不同型号服务器产品PCIe链路情况存在多样性。因此,无法实现单个视频转码卡在多个服务器产品上的共用。目前,视频转码卡内通过放置SPI Flash(Serial Peripheral Interface Flash,即串行闪存)芯片来存储rompatch文件,在服务器开机后,SOC芯片先从SPI Flash中加载rompatch文件,以对SOC芯片进行初始化配置,然后通过服务器主板完成PCIe握手,并通过增加PCBA(Printed Circuit Board Assembly,装配印刷电路板)料号的形式适配不同损耗的PCIe标槽,101料号烧录适配低损耗链路的rompatch文件,102料号烧录适配高损耗链路的rompatch文件。服务器在组装时会根据各个PCIe标槽的实际链路损耗情况,现场安装101料号板卡或者102料号板卡。上述增加PCBA料号的方式由于增加了服务器板卡的数量,因此增加了BOM(Bill of Material,物料清单)系统的维护成本;另外,由于101料号板卡和102料号板卡在外观上看不出任何差别,仅能通过板卡的PN标签进行识别,因此导致在产线组装时极易报错,给服务器装配和维护带来了极大的困难。
因此,如何适配不同长度PCIe链路的视频转码卡是本领域技术人员目前需要解决的问题。
发明内容
有鉴于此,本申请的目的在于提供一种PCIe链路视频转码卡适配方法、装置、设备及存储介质,能够根据视频转码卡的安装位置来确定所处PCIe链路的损耗情况,减少了系统料号,更利于服务器产品的维护管理。其具体方案如下:
第一方面,本申请公开了一种PCIe链路视频转码卡适配方法,包括:
当服务器上电后,根据服务器主板上的基板管理控制器中预先存储的目标信息分别判定与所述服务器主板中各个PCIe标槽相连的PCIe链路的损耗情况,得到判定结果;
若所述判定结果表明所述PCIe链路为低损耗链路,则通过所述基板管理控制器选通到视频转码卡中的第一存储芯片;
若所述判定结果表明所述PCIe链路为高损耗链路,则通过所述基板管理控制器选通到所述视频转码卡中的第二存储芯片;
当安装在所述服务器上的服务器系统开机启动后,通过所述基板管理控制器控制所述视频转码卡中的系统级芯片加载所述第一存储芯片中的低损耗链路补丁文件或所述第二存储芯片中的高损耗链路补丁文件,并将所述视频转码卡与所述服务器主板上的中央处理器进行PCIe握手,以便运行业务脚本。
可选的,所述通过所述基板管理控制器选通到视频转码卡中的第一存储芯片,包括:
通过所述基板管理控制器控制复杂可编程逻辑器件芯片选通到视频转码卡中的第一Flash芯片;
相应的,所述通过所述基板管理控制器选通到所述视频转码卡中的第二存储芯片,包括:
通过所述基板管理控制器控制所述复杂可编程逻辑器件芯片选通到所述视频转码卡中的第二Flash芯片。
可选的,所述通过所述基板管理控制器控制所述视频转码卡中的系统级芯片加载所述第一存储芯片中的低损耗链路补丁文件或所述第二存储芯片中的高损耗链路补丁文件,包括:
通过所述基板管理控制器对所述视频转码卡中的所述复杂可编程逻辑器件芯片进行写寄存器操作,以控制所述复杂可编程逻辑器件芯片选通所述第一Flash芯片或所述第二Flash芯片,并控制所述视频转码卡中的系统级芯片加载所述第一Flash芯片中的低损耗链路补丁文件或所述第二Flash芯片中的高损耗链路补丁文件。
可选的,所述通过所述基板管理控制器对所述视频转码卡中的所述复杂可编程逻辑器件芯片进行写寄存器操作,包括:
通过所述基板管理控制器并经过I2C链路对所述视频转码卡中的所述复杂可编程逻辑器件芯片进行写寄存器操作。
可选的,所述PCIe链路视频转码卡适配方法,还包括:
通过所述PCIe链路并经过所述视频转码卡中的金手指将各个所述视频转码卡与各个所述PCIe标槽一一匹配连接;
获取所述服务器内各个所述PCIe标槽的PCIe链路损耗情况,得到目标信息,并将所述目标信息保存至所述基板管理控制器中。
可选的,所述PCIe链路视频转码卡适配方法,还包括:
在所述视频转码卡内的所述第一存储芯片中烧录适配低损耗链路的所述低损耗链路补丁文件,并在所述视频转码卡内的所述第二存储芯片中烧录适配高损耗链路的所述高损耗链路补丁文件。
可选的,所述PCIe链路视频转码卡适配方法,还包括:
通过串行外设接口将所述第一存储芯片和所述第一存储芯片与所述复杂可编程逻辑器件芯片相连。
第二方面,本申请公开了一种PCIe链路视频转码卡适配装置,包括:
损耗情况判定模块,用于当服务器上电后,根据服务器主板上的基板管理控制器中预先存储的目标信息分别判定与所述服务器主板中各个PCIe标槽相连的PCIe链路的损耗情况,得到判定结果;
第一选通模块,用于如果所述判定结果表明所述PCIe链路为低损耗链路,则通过所述基板管理控制器选通到视频转码卡中的第一存储芯片;
第二选通模块,用于如果所述判定结果表明所述PCIe链路为高损耗链路,则通过所述基板管理控制器选通到所述视频转码卡中的第二存储芯片;
补丁文件加载模块,用于当安装在所述服务器上的服务器系统开机启动后,通过所述基板管理控制器控制所述视频转码卡中的系统级芯片加载所述第一存储芯片中的低损耗链路补丁文件或所述第二存储芯片中的高损耗链路补丁文件;
PCIe握手模块,用于将所述视频转码卡与所述服务器主板上的中央处理器进行PCIe握手,以便运行业务脚本。
第三方面,本申请公开了一种电子设备,包括处理器和存储器;其中,所述处理器执行所述存储器中保存的计算机程序时实现前述的PCIe链路视频转码卡适配方法。
第四方面,本申请公开了一种计算机可读存储介质,用于存储计算机程序;其中,所述计算机程序被处理器执行时实现前述的PCIe链路视频转码卡适配方法。
可见,本申请当服务器上电后,根据服务器主板上的基板管理控制器中预先存储的目标信息分别判定与所述服务器主板中各个PCIe标槽相连的PCIe链路的损耗情况,得到判定结果;若所述判定结果表明所述PCIe链路为低损耗链路,则通过所述基板管理控制器选通到视频转码卡中的第一存储芯片;若所述判定结果表明所述PCIe链路为高损耗链路,则通过所述基板管理控制器选通到所述视频转码卡中的第二存储芯片;当安装在所述服务器上的服务器系统开机启动后,通过所述基板管理控制器控制所述视频转码卡中的系统级芯片加载所述第一存储芯片中的低损耗链路补丁文件或所述第二存储芯片中的高损耗链路补丁文件,并将所述视频转码卡与所述服务器主板上的中央处理器进行PCIe握手,以便运行业务脚本。本申请根据视频转码卡的安装位置来确定所处PCIe链路的损耗情况,减少了系统料号,更利于服务器产品的维护管理。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本申请公开的一种PCIe链路视频转码卡适配方法流程图;
图2为本申请公开的一种具体的多张视频转码卡同服务器主板的连接示意图;
图3为本申请公开的一种具体的单张视频转码卡同服务器主板的连接示意图;
图4为本申请公开的一种PCIe链路视频转码卡适配方法流程图;
图5为本申请公开的一种PCIe链路视频转码卡适配装置结构示意图;
图6为本申请公开的一种电子设备结构图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请实施例公开了一种PCIe链路视频转码卡适配方法,参见图1所示,该方法包括:
步骤S11:当服务器上电后,根据服务器主板上的基板管理控制器中预先存储的目标信息分别判定与所述服务器主板中各个PCIe标槽相连的PCIe链路的损耗情况,得到判定结果。
本实施例中,预先在服务器主板(MB,Mother Board)上的基板管理控制器(BMC,Baseboard Management Controller)中存储了包含服务器内各个PCIe标槽(PCIe Slot)的PCIe链路的损耗情况的目标信息,当服务器通上AC(交流电)电之后,可以根据所述基板管理控制器中预先存储的上述目标信息分别判定与上述服务器主板中各个PCIe标槽(PCIeSlot)相连的PCIe链路的损耗情况,得到相应的判定结果。
步骤S12:若所述判定结果表明所述PCIe链路为低损耗链路,则通过所述基板管理控制器选通到视频转码卡中的第一存储芯片。
本实施例中,根据服务器主板上的基板管理控制器中预先存储的目标信息分别判定与所述服务器主板中各个PCIe标槽相连的PCIe链路的损耗情况得到判定结果之后,如果所述判定结果表明上述PCIe链路为低损耗链路,那么可以通过上述基板管理控制器选通到视频转码卡中的第一存储芯片,其中,所述第一存储芯片中预先烧录了适配低损耗链路的补丁文件,如rompatch文件。
步骤S13:若所述判定结果表明所述PCIe链路为高损耗链路,则通过所述基板管理控制器选通到所述视频转码卡中的第二存储芯片。
本实施例中,根据服务器主板上的基板管理控制器中预先存储的目标信息分别判定与所述服务器主板中各个PCIe标槽相连的PCIe链路的损耗情况得到判定结果之后,如果所述判定结果表明上述PCIe链路为高损耗链路,那么可以通过上述基板管理控制器选通到视频转码卡中的第二存储芯片,其中,所述第二存储芯片中预先烧录了适配高损耗链路的补丁文件。
步骤S14:当安装在所述服务器上的服务器系统开机启动后,通过所述基板管理控制器控制所述视频转码卡中的系统级芯片加载所述第一存储芯片中的低损耗链路补丁文件或所述第二存储芯片中的高损耗链路补丁文件,并将所述视频转码卡与所述服务器主板上的中央处理器进行PCIe握手,以便运行业务脚本。
本实施例中,当安装在上述服务器上的服务器系统(server system)开机启动之后,可以通过所述基板管理控制器控制上述视频转码卡中的系统级芯片(即SOC)加载上述第一存储芯片中的低损耗链路补丁文件或上述第二存储芯片中的高损耗链路补丁文件,然后将上述视频转码卡与上述服务器主板上的中央处理器进行PCIe握手连接,以便后续运行业务脚本。
需要指出的是,本实施例中预先需要在上述视频转码卡内的所述第一存储芯片中烧录适配低损耗链路的所述低损耗链路补丁文件,并在上述视频转码卡内的所述第二存储芯片中烧录适配高损耗链路的所述高损耗链路补丁文件。
本实施例中,所述PCIe链路视频转码卡适配方法,具体还包括:通过所述PCIe链路并经过所述视频转码卡中的金手指将各个所述视频转码卡与各个所述PCIe标槽一一匹配连接;获取所述服务器内各个所述PCIe标槽的PCIe链路损耗情况,得到目标信息,并将所述目标信息保存至所述基板管理控制器中。并且,通过串行外设接口将所述第一存储芯片和所述第一存储芯片与复杂可编程逻辑器件芯片相连。具体的,参见图2所示,当有多个视频转码卡时,可以通过PCIe链路并经过视频转码卡中的金手指(即PCIe Gold Finger)将多个视频转码卡与服务器主板上的PCIe标槽进行一一匹配连接。也即,各个视频转码卡经由PCIe标槽同服务器主板连接,并且各个视频转码卡对应固定的PCIe标槽,即单个视频转码卡对接的PCIe链路损耗是固定的。图3示出了单张视频转码卡与服务器主板的连接关系,其中,视频转码卡内包含SOC,VR(Voltage Regulation,电压转换),CPLD(ComplexProgrammable Logic Device,复杂可编程逻辑器件),SPI Flash0,SPI Flash1等芯片,主芯片为SOC芯片;用于存储低损耗链路补丁文件的第一存储芯片(即flash0)和用于存储高损耗链路补丁文件的第二存储芯片(即flash1)是通过串行外设接口(SPI,SerialPeripheral Interface)与复杂可编程逻辑器件芯片相连的。并且,需要指出的是,基板管理控制器中预先存储了包含服务器内各个PCIe标槽的PCIe链路损耗情况的目标信息。另外,服务器主板提供的P12V经视频转码卡内的VR转换后,给视频转码卡提供正常工作所需的电源。
可见,本申请实施例当服务器上电后,根据服务器主板上的基板管理控制器中预先存储的目标信息分别判定与所述服务器主板中各个PCIe标槽相连的PCIe链路的损耗情况,得到判定结果;若所述判定结果表明所述PCIe链路为低损耗链路,则通过所述基板管理控制器选通到视频转码卡中的第一存储芯片;若所述判定结果表明所述PCIe链路为高损耗链路,则通过所述基板管理控制器选通到所述视频转码卡中的第二存储芯片;当安装在所述服务器上的服务器系统开机启动后,通过所述基板管理控制器控制所述视频转码卡中的系统级芯片加载所述第一存储芯片中的低损耗链路补丁文件或所述第二存储芯片中的高损耗链路补丁文件,并将所述视频转码卡与所述服务器主板上的中央处理器进行PCIe握手,以便运行业务脚本。本申请实施例根据视频转码卡的安装位置来确定所处PCIe链路的损耗情况,减少了系统料号,更利于服务器产品的维护管理。
本申请实施例公开了一种具体的PCIe链路视频转码卡适配方法,参见图4所示,该方法包括:
步骤S21:当服务器上电后,根据服务器主板上的基板管理控制器中预先存储的目标信息分别判定与所述服务器主板中各个PCIe标槽相连的PCIe链路的损耗情况,得到判定结果。
步骤S22:若所述判定结果表明所述PCIe链路为低损耗链路,则通过所述基板管理控制器控制复杂可编程逻辑器件芯片选通到视频转码卡中的第一Flash芯片。
具体的,参见图3所示,如果上述判定结果表明所述PCIe链路为低损耗链路,则可以通过所述服务器主板上的所述基板管理控制器控制复杂可编程逻辑器件芯片选通到视频转码卡中的第一Flash芯片,即Flash0。
步骤S23:若所述判定结果表明所述PCIe链路为高损耗链路,则通过所述基板管理控制器控制所述复杂可编程逻辑器件芯片选通到所述视频转码卡中的第二Flash芯片。
具体的,参见图3所示,如果上述判定结果表明所述PCIe链路为高损耗链路,则可以通过所述服务器主板上的所述基板管理控制器控制复杂可编程逻辑器件芯片选通到视频转码卡中的第二Flash芯片,即Flash1。
步骤S24:当安装在所述服务器上的服务器系统开机启动后,通过所述基板管理控制器对所述视频转码卡中的所述复杂可编程逻辑器件芯片进行写寄存器操作,以控制所述复杂可编程逻辑器件芯片选通所述第一Flash芯片或所述第二Flash芯片,并控制所述视频转码卡中的系统级芯片加载所述第一Flash芯片中的低损耗链路补丁文件或所述第二Flash芯片中的高损耗链路补丁文件,并将所述视频转码卡与所述服务器主板上的中央处理器进行PCIe握手,以便运行业务脚本。
例如,当安装在所述服务器上的服务器系统开机启动后,可以通过上述基板管理控制器对上述视频转码卡中的所述复杂可编程逻辑器件芯片进行写寄存器操作,从而控制所述复杂可编程逻辑器件芯片选通上述Flash0或上述Flash1,进而控制上述视频转码卡中的系统级芯片加载上述Flash0中的低损耗链路rompatch文件或上述Flash1中的高损耗链路rompatch文件,然后将所述视频转码卡与上述服务器主板上的中央处理器进行PCIe握手连接,以便后续运行业务脚本。
本实施例中,所述通过所述基板管理控制器对所述视频转码卡中的所述复杂可编程逻辑器件芯片进行写寄存器操作,具体可以包括:通过所述基板管理控制器并经过I2C链路对所述视频转码卡中的所述复杂可编程逻辑器件芯片进行写寄存器操作。参见图3所示,在对视频转码卡中的复杂可编程逻辑器件芯片进行写寄存器操作时,可以通过基板管理控制器并经过I2C链路来实现,也即,服务器主板上的各个PCIe标槽和BMC及I2C通道具有一一对应的关系。
其中,关于上述步骤S21更加具体的处理过程可以参考前述实施例中公开的相应内容,在此不再进行赘述。
可见,本申请实施例当服务器上电后,根据服务器主板上的基板管理控制器中预先存储的目标信息分别判定与所述服务器主板中各个PCIe标槽相连的PCIe链路的损耗情况得到判定结果,如果所述判定结果表明所述PCIe链路为低损耗链路,则通过所述基板管理控制器控制复杂可编程逻辑器件芯片选通到视频转码卡中的第一Flash芯片,如果所述判定结果表明所述PCIe链路为高损耗链路,则通过所述基板管理控制器控制所述复杂可编程逻辑器件芯片选通到所述视频转码卡中的第二Flash芯片,当安装在所述服务器上的服务器系统开机启动后,通过所述基板管理控制器对所述视频转码卡中的所述复杂可编程逻辑器件芯片进行写寄存器操作,以控制所述复杂可编程逻辑器件芯片选通所述第一Flash芯片或所述第二Flash芯片,并控制所述视频转码卡中的系统级芯片加载所述第一Flash芯片中的低损耗链路补丁文件或所述第二Flash芯片中的高损耗链路补丁文件,并将所述视频转码卡与所述服务器主板上的中央处理器进行PCIe握手,以便运行业务脚本。本申请提出了一种适配不同长度PCIe链路视频转码卡的适配方案,该方案利用BMC并根据各视频转码卡的安装位置情况来确定各视频转码卡所处的PCIe链路的损耗情况,并通过BMC对CPLD进行写寄存器的操作,从而控制CPLD选通不同的Flash芯片,以加载不同的补丁文件,使得单个视频转码卡可以在多个服务器产品内使用,减少了系统内PCBA料号,更利于产品的维护管理。
相应的,本申请实施例还公开了一种PCIe链路视频转码卡适配装置,参见图5所示,该装置包括:
损耗情况判定模块11,用于当服务器上电后,根据服务器主板上的基板管理控制器中预先存储的目标信息分别判定与所述服务器主板中各个PCIe标槽相连的PCIe链路的损耗情况,得到判定结果;
第一选通模块12,用于如果所述判定结果表明所述PCIe链路为低损耗链路,则通过所述基板管理控制器选通到视频转码卡中的第一存储芯片;
第二选通模块13,用于如果所述判定结果表明所述PCIe链路为高损耗链路,则通过所述基板管理控制器选通到所述视频转码卡中的第二存储芯片;
补丁文件加载模块14,用于当安装在所述服务器上的服务器系统开机启动后,通过所述基板管理控制器控制所述视频转码卡中的系统级芯片加载所述第一存储芯片中的低损耗链路补丁文件或所述第二存储芯片中的高损耗链路补丁文件;
PCIe握手模块15,用于将所述视频转码卡与所述服务器主板上的中央处理器进行PCIe握手,以便运行业务脚本。
其中,关于上述各个模块的具体工作流程可以参考前述实施例中公开的相应内容,在此不再进行赘述。
可见,本申请实施例中,当服务器上电后,根据服务器主板上的基板管理控制器中预先存储的目标信息分别判定与所述服务器主板中各个PCIe标槽相连的PCIe链路的损耗情况,得到判定结果;若所述判定结果表明所述PCIe链路为低损耗链路,则通过所述基板管理控制器选通到视频转码卡中的第一存储芯片;若所述判定结果表明所述PCIe链路为高损耗链路,则通过所述基板管理控制器选通到所述视频转码卡中的第二存储芯片;当安装在所述服务器上的服务器系统开机启动后,通过所述基板管理控制器控制所述视频转码卡中的系统级芯片加载所述第一存储芯片中的低损耗链路补丁文件或所述第二存储芯片中的高损耗链路补丁文件,并将所述视频转码卡与所述服务器主板上的中央处理器进行PCIe握手,以便运行业务脚本。本申请实施例根据视频转码卡的安装位置来确定所处PCIe链路的损耗情况,减少了系统料号,更利于服务器产品的维护管理。
在一些具体实施例中,所述第一选通模块12,具体可以包括:
第一选通单元,用于通过所述基板管理控制器控制复杂可编程逻辑器件芯片选通到视频转码卡中的第一Flash芯片;
相应的,所述第二选通模块13,具体可以包括:
第二选通单元,用于通过所述基板管理控制器控制所述复杂可编程逻辑器件芯片选通到所述视频转码卡中的第二Flash芯片。
在一些具体实施例中,所述补丁文件加载模块14,具体可以包括:
第一写寄存器操作单元,用于通过所述基板管理控制器对所述视频转码卡中的所述复杂可编程逻辑器件芯片进行写寄存器操作;
第一控制单元,用于控制所述复杂可编程逻辑器件芯片选通所述第一Flash芯片或所述第二Flash芯片;
第二控制单元,用于控制所述视频转码卡中的系统级芯片加载所述第一Flash芯片中的低损耗链路补丁文件或所述第二Flash芯片中的高损耗链路补丁文件。
在一些具体实施例中,所述第一写寄存器操作单元,具体可以包括:
第二写寄存器操作单元,用于通过所述基板管理控制器并经过I2C链路对所述视频转码卡中的所述复杂可编程逻辑器件芯片进行写寄存器操作。
在一些具体实施例中,所述PCIe链路视频转码卡适配装置,还可以包括:
匹配连接单元,用于通过所述PCIe链路并经过所述视频转码卡中的金手指将各个所述视频转码卡与各个所述PCIe标槽一一匹配连接;
信息获取及保存单元,用于获取所述服务器内各个所述PCIe标槽的PCIe链路损耗情况,得到目标信息,并将所述目标信息保存至所述基板管理控制器中。
在一些具体实施例中,所述PCIe链路视频转码卡适配装置,还可以包括:
第一补丁文件烧录单元,用于在所述视频转码卡内的所述第一存储芯片中烧录适配低损耗链路的所述低损耗链路补丁文件;
第二补丁文件烧录单元,用于在所述视频转码卡内的所述第二存储芯片中烧录适配高损耗链路的所述高损耗链路补丁文件。
在一些具体实施例中,所述PCIe链路视频转码卡适配装置,还可以包括:
芯片连接单元,用于通过串行外设接口将所述第一存储芯片和所述第一存储芯片与所述复杂可编程逻辑器件芯片相连。
进一步的,本申请实施例还公开了一种电子设备,图6是根据一示例性实施例示出的电子设备20结构图,图中的内容不能认为是对本申请的使用范围的任何限制。
图6为本申请实施例提供的一种电子设备20的结构示意图。该电子设备20,具体可以包括:至少一个处理器21、至少一个存储器22、电源23、通信接口24、输入输出接口25和通信总线26。其中,所述存储器22用于存储计算机程序,所述计算机程序由所述处理器21加载并执行,以实现前述任一实施例公开的PCIe链路视频转码卡适配方法中的相关步骤。另外,本实施例中的电子设备20具体可以为电子计算机。
本实施例中,电源23用于为电子设备20上的各硬件设备提供工作电压;通信接口24能够为电子设备20创建与外界设备之间的数据传输通道,其所遵循的通信协议是能够适用于本申请技术方案的任意通信协议,在此不对其进行具体限定;输入输出接口25,用于获取外界输入数据或向外界输出数据,其具体的接口类型可以根据具体应用需要进行选取,在此不进行具体限定。
另外,存储器22作为资源存储的载体,可以是只读存储器、随机存储器、磁盘或者光盘等,其上所存储的资源可以包括操作系统221、计算机程序222等,存储方式可以是短暂存储或者永久存储。
其中,操作系统221用于管理与控制电子设备20上的各硬件设备以及计算机程序222,其可以是Windows Server、Netware、Unix、Linux等。计算机程序222除了包括能够用于完成前述任一实施例公开的由电子设备20执行的PCIe链路视频转码卡适配方法的计算机程序之外,还可以进一步包括能够用于完成其他特定工作的计算机程序。
进一步的,本申请还公开了一种计算机可读存储介质,用于存储计算机程序;其中,所述计算机程序被处理器执行时实现前述公开的PCIe链路视频转码卡适配方法。关于该方法的具体步骤可以参考前述实施例中公开的相应内容,在此不再进行赘述。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其它实施例的不同之处,各个实施例之间相同或相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本申请所提供的一种PCIe链路视频转码卡适配方法、装置、设备及介质进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (10)

1.一种PCIe链路视频转码卡适配方法,其特征在于,包括:
当服务器上电后,根据服务器主板上的基板管理控制器中预先存储的目标信息分别判定与所述服务器主板中各个PCIe标槽相连的PCIe链路的损耗情况,得到判定结果;
若所述判定结果表明所述PCIe链路为低损耗链路,则通过所述基板管理控制器选通到视频转码卡中的第一存储芯片;
若所述判定结果表明所述PCIe链路为高损耗链路,则通过所述基板管理控制器选通到所述视频转码卡中的第二存储芯片;
当安装在所述服务器上的服务器系统开机启动后,通过所述基板管理控制器控制所述视频转码卡中的系统级芯片加载所述第一存储芯片中的低损耗链路补丁文件或所述第二存储芯片中的高损耗链路补丁文件,并将所述视频转码卡与所述服务器主板上的中央处理器进行PCIe握手,以便运行业务脚本。
2.根据权利要求1所述的PCIe链路视频转码卡适配方法,其特征在于,所述通过所述基板管理控制器选通到视频转码卡中的第一存储芯片,包括:
通过所述基板管理控制器控制复杂可编程逻辑器件芯片选通到视频转码卡中的第一Flash芯片;
相应的,所述通过所述基板管理控制器选通到所述视频转码卡中的第二存储芯片,包括:
通过所述基板管理控制器控制所述复杂可编程逻辑器件芯片选通到所述视频转码卡中的第二Flash芯片。
3.根据权利要求2所述的PCIe链路视频转码卡适配方法,其特征在于,所述通过所述基板管理控制器控制所述视频转码卡中的系统级芯片加载所述第一存储芯片中的低损耗链路补丁文件或所述第二存储芯片中的高损耗链路补丁文件,包括:
通过所述基板管理控制器对所述视频转码卡中的所述复杂可编程逻辑器件芯片进行写寄存器操作,以控制所述复杂可编程逻辑器件芯片选通所述第一Flash芯片或所述第二Flash芯片,并控制所述视频转码卡中的系统级芯片加载所述第一Flash芯片中的低损耗链路补丁文件或所述第二Flash芯片中的高损耗链路补丁文件。
4.根据权利要求3所述的PCIe链路视频转码卡适配方法,其特征在于,所述通过所述基板管理控制器对所述视频转码卡中的所述复杂可编程逻辑器件芯片进行写寄存器操作,包括:
通过所述基板管理控制器并经过I2C链路对所述视频转码卡中的所述复杂可编程逻辑器件芯片进行写寄存器操作。
5.根据权利要求1所述的PCIe链路视频转码卡适配方法,其特征在于,还包括:
通过所述PCIe链路并经过所述视频转码卡中的金手指将各个所述视频转码卡与各个所述PCIe标槽一一匹配连接;
获取所述服务器内各个所述PCIe标槽的PCIe链路损耗情况,得到目标信息,并将所述目标信息保存至所述基板管理控制器中。
6.根据权利要求1所述的PCIe链路视频转码卡适配方法,其特征在于,还包括:
在所述视频转码卡内的所述第一存储芯片中烧录适配低损耗链路的所述低损耗链路补丁文件,并在所述视频转码卡内的所述第二存储芯片中烧录适配高损耗链路的所述高损耗链路补丁文件。
7.根据权利要求1至6任一项所述的PCIe链路视频转码卡适配方法,其特征在于,还包括:
通过串行外设接口将所述第一存储芯片和所述第一存储芯片与所述复杂可编程逻辑器件芯片相连。
8.一种PCIe链路视频转码卡适配装置,其特征在于,包括:
损耗情况判定模块,用于当服务器上电后,根据服务器主板上的基板管理控制器中预先存储的目标信息分别判定与所述服务器主板中各个PCIe标槽相连的PCIe链路的损耗情况,得到判定结果;
第一选通模块,用于如果所述判定结果表明所述PCIe链路为低损耗链路,则通过所述基板管理控制器选通到视频转码卡中的第一存储芯片;
第二选通模块,用于如果所述判定结果表明所述PCIe链路为高损耗链路,则通过所述基板管理控制器选通到所述视频转码卡中的第二存储芯片;
补丁文件加载模块,用于当安装在所述服务器上的服务器系统开机启动后,通过所述基板管理控制器控制所述视频转码卡中的系统级芯片加载所述第一存储芯片中的低损耗链路补丁文件或所述第二存储芯片中的高损耗链路补丁文件;
PCIe握手模块,用于将所述视频转码卡与所述服务器主板上的中央处理器进行PCIe握手,以便运行业务脚本。
9.一种电子设备,其特征在于,包括处理器和存储器;其中,所述处理器执行所述存储器中保存的计算机程序时实现如权利要求1至7任一项所述的PCIe链路视频转码卡适配方法。
10.一种计算机可读存储介质,其特征在于,用于存储计算机程序;其中,所述计算机程序被处理器执行时实现如权利要求1至7任一项所述的PCIe链路视频转码卡适配方法。
CN202211190593.3A 2022-09-28 2022-09-28 一种PCIe链路视频转码卡适配方法、装置、设备及介质 Pending CN115695877A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211190593.3A CN115695877A (zh) 2022-09-28 2022-09-28 一种PCIe链路视频转码卡适配方法、装置、设备及介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211190593.3A CN115695877A (zh) 2022-09-28 2022-09-28 一种PCIe链路视频转码卡适配方法、装置、设备及介质

Publications (1)

Publication Number Publication Date
CN115695877A true CN115695877A (zh) 2023-02-03

Family

ID=85064010

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211190593.3A Pending CN115695877A (zh) 2022-09-28 2022-09-28 一种PCIe链路视频转码卡适配方法、装置、设备及介质

Country Status (1)

Country Link
CN (1) CN115695877A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116302500A (zh) * 2023-02-22 2023-06-23 北京乐研科技股份有限公司 一种基于x86平台的cpie资源共板调度方法及系统

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116302500A (zh) * 2023-02-22 2023-06-23 北京乐研科技股份有限公司 一种基于x86平台的cpie资源共板调度方法及系统
CN116302500B (zh) * 2023-02-22 2024-01-30 北京乐研科技股份有限公司 一种基于x86平台的cpie资源共板调度方法及系统

Similar Documents

Publication Publication Date Title
US10061596B2 (en) Systems and methods for loading firmware modules
CN112256348B (zh) 一种云服务平台创建方法、系统及电子设备和存储介质
CN102043645B (zh) 一种加载插件的方法及装置
CN111459506A (zh) 深度学习平台集群的部署方法、装置、介质及电子设备
CN115695877A (zh) 一种PCIe链路视频转码卡适配方法、装置、设备及介质
CN114185734B (zh) 一种监控集群的方法、装置及电子设备
US20200326998A1 (en) Two-way clipboard exchange in virtual console
CN110824336A (zh) 一种测试系统和测试方法
CN113608970A (zh) 核心板,服务器,故障修复方法、装置以及存储介质
CN112328272B (zh) 算法升级方法、装置、设备及存储介质
CN108259895A (zh) 机顶盒测试方法、系统及终端设备
CN111767126A (zh) 分布式批量处理的系统和方法
CN114924998B (zh) 内存信息读取装置及方法、计算设备主板、设备和介质
CN1983195A (zh) 嵌入设备、电子设备、嵌入设备的控制方法、控制程序、记录介质
US20190310951A1 (en) Systems and methods for providing adaptable virtual backplane support for processor-attached storage resources
US7853955B2 (en) Method and system for identifying program module functionality needed by a computer when disconnected from a network
CN110162326A (zh) 固件升级的方法和包含硬盘的系统
US20210286629A1 (en) Dynamically determined bios profiles
CN112559006A (zh) 企业客户端自动升级方法、系统、设备及存储介质
US10430367B1 (en) Systems and methods for optimal placement of information handling resource
US10360167B1 (en) Systems and methods for using a bus exchange switch to control processor affinity
CN117149311B (zh) 业务执行方法
CN117472289B (zh) 服务器的存储配置调整方法、装置、系统、设备及介质
US11922160B2 (en) Validated state control in edge computing
US11675599B2 (en) Systems and methods for managing system rollup of accelerator health

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination