CN115695176A - 一种配置物理接口芯片的方法及相关装置 - Google Patents
一种配置物理接口芯片的方法及相关装置 Download PDFInfo
- Publication number
- CN115695176A CN115695176A CN202211334359.3A CN202211334359A CN115695176A CN 115695176 A CN115695176 A CN 115695176A CN 202211334359 A CN202211334359 A CN 202211334359A CN 115695176 A CN115695176 A CN 115695176A
- Authority
- CN
- China
- Prior art keywords
- data
- communication
- physical interface
- format
- mdio
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 49
- 238000004891 communication Methods 0.000 claims abstract description 128
- 238000004590 computer program Methods 0.000 claims description 9
- 238000007405 data analysis Methods 0.000 claims description 7
- 230000005540 biological transmission Effects 0.000 abstract description 23
- 230000009286 beneficial effect Effects 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 9
- 238000012545 processing Methods 0.000 description 9
- 230000006870 function Effects 0.000 description 8
- 230000008569 process Effects 0.000 description 5
- 238000004458 analytical method Methods 0.000 description 4
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000007726 management method Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
Images
Landscapes
- Information Transfer Systems (AREA)
Abstract
本申请公开了一种配置物理接口芯片的方法,包括:从总线接口获取待解析数据;基于总线接口对应的通信格式将待解析数据进行解析,得到配置数据;基于MDIO通信的格式将配置数据发送至物理接口芯片,以便物理接口芯片基于配置数据实现软件配置。先通过从总线接口获取待解析数据,然后基于总线接口对应的通信格式将带解析数据进行解析,得到配置数据,最后基于MDIO通信的格式将配置数据发送至物理接口芯片,实现对应的软件配置,而不用再连接接口转接模块,提高了传输的效率,同时,还可以应对不同的总线传输的数据,提高适配性。本申请还公开了一种配置物理接口芯片的装置、计算设备以及计算机可读存储介质,具有以上有益效果。
Description
技术领域
本申请涉及计算机技术领域,特别涉及一种配置物理接口芯片的方法、装置、计算设备以及计算机可读存储介质。
背景技术
传统以太网电路主要由CPU(central processing unit,中央处理器)、MAC(MediaAccess Control,媒体访问控制子层协议)控制器、PHY(Physical Layer,物理接口)芯片、网络变压器和RJ45接头组成。其中,PHY芯片属于物理接口收发器,用于收发MAC传过来的数据。对PHY芯片的配置可分为硬件配置和软件配置两种。
相关技术中,由于PHY芯片只支持MDIO(Management Data Input/Output,管理数据输入输出接口)接口通信,导致大多数系统设备都不能直接访问PHY芯片的内部寄存器。所以要实现PHY芯片的配置功能,一般需要系统设备先通过I2C(Inter-IntegratedCircuit,两线式串行总线)配置SFP(Small Form Pluggable,光模块)接口模块,然后接口模块再通过MDIO配置PHY芯片。但是,I2C的通信速率很难适配高速率需求的情况,并且SFP接口模块只支持I2C协议,导致系统设备只能通过I2C接口配置PHY芯片。存在端口适配性较低,传输速率较低等问题。
因此,如何基于现有的接口对物理接口芯片实现高速配置,避免出现配置数据传输效率较低的问题是本领域技术人员关注的重点问题。
发明内容
本申请的目的是提供一种配置物理接口芯片的方法、装置、计算设备以及计算机可读存储介质,在现有接口的基础上提高配置数据的传输效率。
为解决上述技术问题,本申请提供一种配置物理接口芯片的方法,包括:
从总线接口获取待解析数据;
基于所述总线接口对应的通信格式将所述待解析数据进行解析,得到配置数据;
基于MDIO通信的格式将所述配置数据发送至物理接口芯片,以便所述物理接口芯片基于所述配置数据实现软件配置。
可选的,从总线接口获取待解析数据,包括:
FPGA从总线接口获取待解析数据。
可选的,基于所述总线接口对应的通信格式将所述待解析数据进行解析,得到配置数据,包括:
基于所述总线接口的接口信息匹配对应的通信格式;
基于所述通信格式将所述待解析数据进行解析,得到所述配置数据。
可选的,基于MDIO通信的格式将所述配置数据发送至物理接口芯片,包括:
基于MDIO通信的格式将所述配置数据进行转换,得到MDIO帧;
将所述MDIO帧发送至所述物理接口芯片。
可选的,基于MDIO通信的格式将所述配置数据发送至物理接口芯片,包括:
基于MDIO通信的格式将所述配置数据发送至物理接口芯片的MDIO接口,以便所述物理接口芯片从所述MDIO接口接收到所述配置数据。
可选的,还包括:
响应于读操作指令,基于MDIO通信的格式从所述物理接口芯片获取到待读取数据;
基于所述读操作指令对应的总线的通信格式将所述待读取数据转换为对应的通信帧;
通过所述读操作指令对应的总线发送所述通信帧。
可选的,还包括:
从所述待解析数据获取芯片选择数据;
基于所述芯片选择数据确定待配置的配置物理接口芯片;
相应的,基于MDIO通信的格式将所述配置数据发送至物理接口芯片,包括:
基于MDIO通信的格式将所述配置数据发送至所述待配置的配置物理接口芯片。
本申请还提供一种配置物理层芯片的装置,包括:
数据获取模块,用于从总线接口获取待解析数据;
数据解析模块,用于基于所述总线接口对应的通信格式将所述待解析数据进行解析,得到配置数据;
配置数据发送模块,用于基于MDIO通信的格式将所述配置数据发送至物理接口芯片,以便所述物理接口芯片基于所述配置数据实现软件配置。
本申请还提供一种计算设备,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上所述的配置物理接口芯片的方法的步骤。
本申请还提供一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如上所述的配置物理接口芯片的方法的步骤。
本申请所提供的一种配置物理接口芯片的方法,包括:从总线接口获取待解析数据;基于所述总线接口对应的通信格式将所述待解析数据进行解析,得到配置数据;基于MDIO通信的格式将所述配置数据发送至物理接口芯片,以便所述物理接口芯片基于所述配置数据实现软件配置。
先通过从总线接口获取待解析数据,然后基于总线接口对应的通信格式将带解析数据进行解析,得到配置数据,最后基于MDIO通信的格式将配置数据发送至物理接口芯片,实现对应的软件配置,而不用再连接接口转接模块,提高了传输的效率,同时,还可以应对不同的总线传输的数据,提高适配性。
本申请还提供一种配置物理接口芯片的装置、计算设备以及计算机可读存储介质,具有以上有益效果,在此不做赘述。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本申请实施例所提供的一种配置物理接口芯片的方法的流程图;
图2为本申请实施例所提供的一种配置物理接口芯片的方法的帧格式示意图;
图3为本申请实施例所提供的一种配置物理接口芯片的方法的结构示意图;
图4为本申请实施例所提供的一种配置物理层芯片的装置的结构示意图;
图5本申请实施例所提供的一种计算设备的结构示意图。
具体实施方式
本申请的核心是提供一种配置物理接口芯片的方法、装置、计算设备以及计算机可读存储介质,在现有接口的基础上提高配置数据的传输效率。
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
相关技术中,由于PHY芯片只支持MDIO接口通信,导致大多数系统设备都不能直接访问PHY芯片的内部寄存器。所以要实现PHY芯片的配置功能,一般需要系统设备先通过I2C配置SFP接口模块,然后接口模块再通过MDIO配置PHY芯片。但是,I2C的通信速率很难适配高速率需求的情况,并且SFP接口模块只支持I2C协议,导致系统设备只能通过I2C接口配置PHY芯片。存在端口适配性较低,传输速率较低等问题。
因此,本申请提供一种配置物理接口芯片的方法,先通过从总线接口获取待解析数据,然后基于总线接口对应的通信格式将带解析数据进行解析,得到配置数据,最后基于MDIO通信的格式将配置数据发送至物理接口芯片,实现对应的软件配置,而不用再连接接口转接模块,提高了传输的效率,同时,还可以应对不同的总线传输的数据,提高适配性。
以下通过一个实施例,对本申请提供的一种配置物理接口芯片的方法进行说明。
请参考图1,图1为本申请实施例所提供的一种配置物理接口芯片的方法的流程图。
本实施例中,该方法可以包括:
S101,从总线接口获取待解析数据;
本步骤旨在从总线接口获取待解析数据。其中,本实施例主要是对物理接口芯片进行软件配置,也就是想物理接口芯片发送配置数据。现有技术中,一般是通过将总线接口进行转接,再向物理接口芯片发送配置数据,容易导致数据传输效率降低的问题。因此,本申请技术方案中从总线接口获取到待解析数据。其中,待解析数据中包含了进行软件配置的配置数据。
其中,该待解析数据是通过总线对应的通信格式封装的数据。一般情况该总线接口的数据无法直接发送至物理接口芯片。因此,通过本实施例中解析并传输的过程实现数据的传输,提高配置芯片的适配性。
进一步的,本步骤可以包括:
FPGA从总线接口获取待解析数据
可见,本可选方案中还可以基于FPGA(Field Programmable Gate Array,可编程阵列逻辑)获取到待解析数据。其中,FPGA可以提高对数据进行处理的效率,避免降低数据处理的速度。
S102,基于总线接口对应的通信格式将待解析数据进行解析,得到配置数据;
在S101的基础上,本步骤旨在基于总线接口对应的通信格式将待解析数据进行解析,得到配置数据。
进一步的,本步骤中可以基于MDIO的通信格式将待解析数据的数据帧进行重新定义。也就是,将待解析数据中与MDIO格式相同的部分进行对应,以便将待解析数据可以有效的传输至物理接口芯片。
进一步的,本步骤可以包括:
步骤1,基于总线接口的接口信息匹配对应的通信格式;
步骤2,基于通信格式将待解析数据进行解析,得到配置数据。
可见,本可选方案主要是说明如何解析得到配置数据。本可选方案中,基于总线接口的接口信息匹配对应的通信格式;基于通信格式将待解析数据进行解析,得到配置数据。也就是,先判断总线接口是什么总线,然后确定该总线对应的格式,并对待解析数据进行解析,得到配置数据。其中,配置数据除了包括进行配置的数据外还可以包括构成MDIO数据的参数信息。因此,配置数据可以包括MDIO通信中的操作数、物理接口芯片地址、设备地址和通信数据。
S103,基于MDIO通信的格式将配置数据发送至物理接口芯片,以便物理接口芯片基于配置数据实现软件配置。
在S102的基础上,本步骤旨在基于MDIO通信的格式将配置数据发送至物理接口芯片,以便物理接口芯片基于配置数据实现软件配置。
其中,物理接口芯片的数量可以是一个也可以是多个。当存在多个物理接口芯片时,则可以基于待解析数据中的芯片选择信息。选择对应的芯片并发送数据。
其中,物理接口芯片只有MDIO接口与外界通信。因此,本步骤中就是MDIO通信的格式向该芯片发送数据,以便该芯片接收到对应的数据,并进行软件配置。
进一步的,本步骤可以包括:
步骤1,基于MDIO通信的格式将配置数据进行转换,得到MDIO帧;
步骤2,将MDIO帧发送至物理接口芯片。
可见,本可选方案中主要是说明如何发送配置数据。本可选方案中,基于MDIO通信的格式将配置数据进行转换,得到MDIO帧;将MDIO帧发送至物理接口芯片。其中,基于MDIO通信的格式将配置数据进行转换的过程,可以采用现有技术提供的任意一种转换方式,在此不做具体限定。
进一步的,本步骤可以包括:
基于MDIO通信的格式将配置数据发送至物理接口芯片的MDIO接口,以便物理接口芯片从MDIO接口接收到配置数据。
可见,本可选方案中主要是说明如何发送配置数据。本可选方案中,基于MDIO通信的格式将配置数据发送至物理接口芯片的MDIO接口,以便物理接口芯片从MDIO接口接收到配置数据。
进一步的,本实施例还可以包括:
步骤1,响应于读操作指令,基于MDIO通信的格式从物理接口芯片获取到待读取数据;
步骤2,基于读操作指令对应的总线的通信格式将待读取数据转换为对应的通信帧;
步骤3,通过读操作指令对应的总线发送通信帧。
可见,本可选方案中主要是说明如何从物理接口芯片读取数据。本可选方案中,响应于读操作指令,基于MDIO通信的格式从物理接口芯片获取到待读取数据;基于读操作指令对应的总线的通信格式将待读取数据转换为对应的通信帧;通过读操作指令对应的总线发送通信帧。也就是说,当外界设备需要从物理接口芯片中读取数据时,可以通过上述过程的逆过程获取到数据。也就是,基于MDIO通信的格式从物理接口芯片获取到待读取数据;基于读操作指令对应的总线的通信格式将待读取数据转换为对应的通信帧;通过读操作指令对应的总线发送通信帧。其中,通信帧中的就是需要读取的数据。
进一步的,本实施例还可以包括:
步骤1,从待解析数据获取芯片选择数据;
步骤2,基于芯片选择数据确定待配置的配置物理接口芯片;
步骤3,基于MDIO通信的格式将配置数据发送至待配置的配置物理接口芯片。
可见,本可选方案中主要是说明如何在多个芯片的情况下传输数据。本可选方案中,从待解析数据获取芯片选择数据;基于芯片选择数据确定待配置的配置物理接口芯片;基于MDIO通信的格式将配置数据发送至待配置的配置物理接口芯片。也就是说,本可选方案中可以基于芯片选择数据从多个芯片中选择对应的芯片,并进行数据传输。
综上,本实施例先通过从总线接口获取待解析数据,然后基于总线接口对应的通信格式将带解析数据进行解析,得到配置数据,最后基于MDIO通信的格式将配置数据发送至物理接口芯片,实现对应的软件配置,而不用再连接接口转接模块,提高了传输的效率,同时,还可以应对不同的总线传输的数据,提高适配性。
以下通过另一具体的实施例,对本申请提供的一种配置物理接口芯片的方法做进一步说明。
请参考图2,图2为本申请实施例所提供的一种配置物理接口芯片的方法的帧格式示意图。
本实施例中,主要是通过FPGA解析各接口数据,然后根据解析到的数据通过MDIO接口去配置PHY芯片。参考MDIO的通信帧格式,MDIO单次通信主要传递OP(operation code,操作数)、PRTAD(PortAddress,PHY芯片地址)、DEVAD(设备地址)、ADDRESS/DATA数据,因此只要FPGA可以正确解析这些数据,然后模拟MDIO通信格式将数据发送给PHY芯片,就可以实现配置PHY芯片的目的。
请参考图3,图3为本申请实施例所提供的一种配置物理接口芯片的方法的结构示意图。
因此,在实际操作过程中,本实施例的系统可以分为两部分,数据解析模块和数据处理模块。其中,数据解析模块主要用于解析上行发送的数据并将其传递给数据处理模块,或接收数据处理模块传回的数据将其转换成对应的通信帧返回给上行控制端。其中,数据处理模块主要用于将数据解析模块解析到的数据转换成MDIO帧发送给PHY芯片,或解析PHY芯片返回的数据将其传递给数据解析模块。数据处理模块可以根据解析到的数据识别到当前上行控制端需要配置的PHY芯片,实现一条控制接口配置多个PHY芯片的功能。
基于上述的模块,本实施例可以实现以下的步骤,包括:
步骤1,从总线接口获取待解析数据;
步骤2,基于总线接口对应的通信格式将待解析数据进行解析,得到配置数据;
步骤3,基于MDIO通信的格式将配置数据发送至物理接口芯片,以便物理接口芯片基于配置数据实现软件配置。
步骤4,响应于读操作指令,基于MDIO通信的格式从物理接口芯片获取到待读取数据;
步骤5,基于读操作指令对应的总线的通信格式将待读取数据转换为对应的通信帧;
步骤6,通过读操作指令对应的总线发送通信帧。
可见,先通过从总线接口获取待解析数据,然后基于总线接口对应的通信格式将带解析数据进行解析,得到配置数据,最后基于MDIO通信的格式将配置数据发送至物理接口芯片,实现对应的软件配置,而不用再连接接口转接模块,提高了传输的效率,同时,还可以应对不同的总线传输的数据,提高适配性。
以下,以SPI为例详细解释PHY芯片配置过程的工作原理:
步骤1,根据MDIO通信的特点重新定义SPI通信帧格式。可分为OP、PRTAD、DEVAD、ADDRESS/DATA共28位数据,分别对应MDIO通信中的操作数、PHY地址、device地址和通信数据。
步骤2,FPGA通过SPI解析模块解析得到上述数据,然后将其传递给数据选择模块。
步骤3,数据选择模块根据当前上行选择的接口(当前为SPI接口),选择对应的数据传递给MDIO模块。
步骤4,MDIO模块将得到的数据按照MDIO通信格式发送给PHY芯片,实现PHY芯片配置功能。
步骤5,若当前为读操作,MDIO模块将得到的数据经由数据选择模块返回给对应解析模块。
步骤6,在定义SPI通信帧格式的时候可以额外定义一个4bit的数据SEL,代表当前需要配置的PHY芯片。这样可以实现不同PHY芯片共用同一个PHY地址、device地址的功能。
可见,本实施例解决了原有方案只能通过I2C配置PHY芯片的局限性,释放一个系统设备的I2C接口,可以通过其他空闲接口配置PHY芯片;同时通过重定义帧格式内容可以实现多个PHY芯片共用同一个地址的功能。
可见,本实施例先通过从总线接口获取待解析数据,然后基于总线接口对应的通信格式将带解析数据进行解析,得到配置数据,最后基于MDIO通信的格式将配置数据发送至物理接口芯片,实现对应的软件配置,而不用再连接接口转接模块,提高了传输的效率,同时,还可以应对不同的总线传输的数据,提高适配性。
下面对本申请实施例提供的配置物理层芯片的装置进行介绍,下文描述的配置物理层芯片的装置与上文描述的配置物理层芯片的方法可相互对应参照。
请参考图4,图4为本申请实施例所提供的一种配置物理层芯片的装置的结构示意图。
本实施例中,该装置可以包括:
数据获取模块100,用于从总线接口获取待解析数据;
数据解析模块200,用于基于总线接口对应的通信格式将待解析数据进行解析,得到配置数据;
配置数据发送模块300,用于基于MDIO通信的格式将配置数据发送至物理接口芯片,以便物理接口芯片基于配置数据实现软件配置。
可选的,该数据获取模块100,具体为FPGA,用于从总线接口获取待解析数据
可选的,该数据解析模块200,具体用于基于总线接口的接口信息匹配对应的通信格式;基于通信格式将待解析数据进行解析,得到配置数据。
可选的,该配置数据发送模块3000,具体用于基于MDIO通信的格式将配置数据进行转换,得到MDIO帧;将MDIO帧发送至物理接口芯片。
可选的,该配置数据发送模块3000,具体用于基于MDIO通信的格式将配置数据发送至物理接口芯片的MDIO接口,以便物理接口芯片从MDIO接口接收到配置数据。
可选的,该装置还可以包括:
读数据模块,用于响应于读操作指令,基于MDIO通信的格式从物理接口芯片获取到待读取数据;基于读操作指令对应的总线的通信格式将待读取数据转换为对应的通信帧;通过读操作指令对应的总线发送通信帧。
可选的,该装置还可以包括:
芯片选择模块,用于从待解析数据获取芯片选择数据;基于芯片选择数据确定待配置的配置物理接口芯片;
相应的,该配置数据发送模块3000,具体用于基于MDIO通信的格式将配置数据发送至待配置的配置物理接口芯片。
可见,本实施例先通过从总线接口获取待解析数据,然后基于总线接口对应的通信格式将带解析数据进行解析,得到配置数据,最后基于MDIO通信的格式将配置数据发送至物理接口芯片,实现对应的软件配置,而不用再连接接口转接模块,提高了传输的效率,同时,还可以应对不同的总线传输的数据,提高适配性。
本申请还提供了一种计算设备,请参考图5,图5本申请实施例所提供的一种计算设备的结构示意图,该计算设备可包括:
存储器,用于存储计算机程序;
处理器,用于执行计算机程序时可实现如上述任意一种配置物理接口芯片的方法的步骤。
如图5所示,为计算设备的组成结构示意图,计算设备可以包括:处理器10、存储器11、通信接口12和通信总线13。处理器10、存储器11、通信接口12均通过通信总线13完成相互间的通信。
在本申请实施例中,处理器10可以为中央处理器(Central Processing Unit,CPU)、特定应用集成电路、数字信号处理器、现场可编程门阵列或者其他可编程逻辑器件等。
处理器10可以调用存储器11中存储的程序,具体的,处理器10可以执行异常IP识别方法的实施例中的操作。
存储器11中用于存放一个或者一个以上程序,程序可以包括程序代码,程序代码包括计算机操作指令,在本申请实施例中,存储器11中至少存储有用于实现以下功能的程序:
从总线接口获取待解析数据;
基于总线接口对应的通信格式将待解析数据进行解析,得到配置数据;
基于MDIO通信的格式将配置数据发送至物理接口芯片,以便物理接口芯片基于配置数据实现软件配置。
在一种可能的实现方式中,存储器11可包括存储程序区和存储数据区,其中,存储程序区可存储操作系统,以及至少一个功能所需的应用程序等;存储数据区可存储使用过程中所创建的数据。
此外,存储器11可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件或其他易失性固态存储器件。
通信接口12可以为通信模块的接口,用于与其他设备或者系统连接。
当然,需要说明的是,图5所示的结构并不构成对本申请实施例中计算设备的限定,在实际应用中计算设备可以包括比图5所示的更多或更少的部件,或者组合某些部件。
可见,本实施例先通过从总线接口获取待解析数据,然后基于总线接口对应的通信格式将带解析数据进行解析,得到配置数据,最后基于MDIO通信的格式将配置数据发送至物理接口芯片,实现对应的软件配置,而不用再连接接口转接模块,提高了传输的效率,同时,还可以应对不同的总线传输的数据,提高适配性。
本申请还提供了一种计算机可读存储介质,该计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时可实现如上述任意一种配置物理接口芯片的方法的步骤。
该计算机可读存储介质可以包括:U盘、移动硬盘、只读存储器(Read-OnlyMemory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
对于本申请提供的计算机可读存储介质的介绍请参照上述方法实施例,本申请在此不做赘述。
可见,本实施例先通过从总线接口获取待解析数据,然后基于总线接口对应的通信格式将带解析数据进行解析,得到配置数据,最后基于MDIO通信的格式将配置数据发送至物理接口芯片,实现对应的软件配置,而不用再连接接口转接模块,提高了传输的效率,同时,还可以应对不同的总线传输的数据,提高适配性。
说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
以上对本申请所提供的一种配置物理接口芯片的方法、装置、计算设备以及计算机可读存储介质进行了详细介绍。本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请权利要求的保护范围内。
Claims (10)
1.一种配置物理接口芯片的方法,其特征在于,包括:
从总线接口获取待解析数据;
基于所述总线接口对应的通信格式将所述待解析数据进行解析,得到配置数据;
基于MDIO通信的格式将所述配置数据发送至物理接口芯片,以便所述物理接口芯片基于所述配置数据实现软件配置。
2.根据权利要求1所述的方法,其特征在于,从总线接口获取待解析数据,包括:
FPGA从总线接口获取待解析数据。
3.根据权利要求1所述的方法,其特征在于,基于所述总线接口对应的通信格式将所述待解析数据进行解析,得到配置数据,包括:
基于所述总线接口的接口信息匹配对应的通信格式;
基于所述通信格式将所述待解析数据进行解析,得到所述配置数据。
4.根据权利要求1所述的方法,其特征在于,基于MDIO通信的格式将所述配置数据发送至物理接口芯片,包括:
基于MDIO通信的格式将所述配置数据进行转换,得到MDIO帧;
将所述MDIO帧发送至所述物理接口芯片。
5.根据权利要求1所述的方法,其特征在于,基于MDIO通信的格式将所述配置数据发送至物理接口芯片,包括:
基于MDIO通信的格式将所述配置数据发送至物理接口芯片的MDIO接口,以便所述物理接口芯片从所述MDIO接口接收到所述配置数据。
6.根据权利要求1所述的方法,其特征在于,还包括:
响应于读操作指令,基于MDIO通信的格式从所述物理接口芯片获取到待读取数据;
基于所述读操作指令对应的总线的通信格式将所述待读取数据转换为对应的通信帧;
通过所述读操作指令对应的总线发送所述通信帧。
7.根据权利要求1所述的方法,其特征在于,还包括:
从所述待解析数据获取芯片选择数据;
基于所述芯片选择数据确定待配置的配置物理接口芯片;
相应的,基于MDIO通信的格式将所述配置数据发送至物理接口芯片,包括:
基于MDIO通信的格式将所述配置数据发送至所述待配置的配置物理接口芯片。
8.一种配置物理层芯片的装置,其特征在于,包括:
数据获取模块,用于从总线接口获取待解析数据;
数据解析模块,用于基于所述总线接口对应的通信格式将所述待解析数据进行解析,得到配置数据;
配置数据发送模块,用于基于MDIO通信的格式将所述配置数据发送至物理接口芯片,以便所述物理接口芯片基于所述配置数据实现软件配置。
9.一种计算设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至7任一项所述的配置物理接口芯片的方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至7任一项所述的配置物理接口芯片的方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211334359.3A CN115695176A (zh) | 2022-10-28 | 2022-10-28 | 一种配置物理接口芯片的方法及相关装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211334359.3A CN115695176A (zh) | 2022-10-28 | 2022-10-28 | 一种配置物理接口芯片的方法及相关装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115695176A true CN115695176A (zh) | 2023-02-03 |
Family
ID=85046003
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211334359.3A Pending CN115695176A (zh) | 2022-10-28 | 2022-10-28 | 一种配置物理接口芯片的方法及相关装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115695176A (zh) |
-
2022
- 2022-10-28 CN CN202211334359.3A patent/CN115695176A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110417780B (zh) | 定制化数据传输协议的多通道高速数据接口转化模块 | |
CN111294235B (zh) | 数据处理方法、装置、网关及可读存储介质 | |
CN113596017B (zh) | 一种协议解析方法、装置、软网关和存储介质 | |
CN112565036B (zh) | 数据传输方法、装置、存储介质及通信系统 | |
CN108462620B (zh) | 一种吉比特级SpaceWire总线系统 | |
CN107992439B (zh) | 一种可扩展的数据交互方法及系统 | |
CN103378994A (zh) | 一种通信设备的测试方法及终端 | |
CN112422485B (zh) | 一种传输控制协议的通信方法及装置 | |
CN104780019A (zh) | 光纤通信数据的存储方法 | |
US6378011B1 (en) | Parallel to serial asynchronous hardware assisted DSP interface | |
CN111666238A (zh) | 数据传输装置及方法 | |
CN115695176A (zh) | 一种配置物理接口芯片的方法及相关装置 | |
CN108521416B (zh) | 一种ecn板卡 | |
CN100493018C (zh) | 一种通过网络中的总线接口进行通信的方法和系统 | |
CN114079675B (zh) | 报文处理方法、装置、终端设备及移动宽带上网设备 | |
CN114900588A (zh) | 基于fpga的srio多通道控制方法、装置及系统 | |
CN112147918B (zh) | 基于arm+fpga+dsp架构的异步数据交互方法及系统 | |
CN113971148A (zh) | 基于linux实时操作系统的PCIE实时网卡数据传输方法及装置 | |
CN109474707B (zh) | 基于串口协议的二层协议设计及数据传输方法及系统 | |
CN115037809B (zh) | 一种支持多协议的工业无线网关系统 | |
WO2023097903A1 (zh) | 报文传输方法、装置、电子设备和存储介质 | |
CN114817113B (zh) | 一种用于判断sda数据方向的方法、系统、设备和存储介质 | |
CN117834750B (zh) | 获取协议数据的装置、方法、系统、设备、介质及服务器 | |
CN117240934B (zh) | 一种基于帧处理的异类信号转换系统 | |
US20240069754A1 (en) | Computing system and associated method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |