CN115694179A - 一种Buck恒压驱动器及其应用电路 - Google Patents

一种Buck恒压驱动器及其应用电路 Download PDF

Info

Publication number
CN115694179A
CN115694179A CN202110827831.6A CN202110827831A CN115694179A CN 115694179 A CN115694179 A CN 115694179A CN 202110827831 A CN202110827831 A CN 202110827831A CN 115694179 A CN115694179 A CN 115694179A
Authority
CN
China
Prior art keywords
output
voltage
resistor
terminal
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110827831.6A
Other languages
English (en)
Other versions
CN115694179B (zh
Inventor
黄裕泉
邓凌思
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huimang Microelectronics Shenzhen Co ltd
Original Assignee
Huimang Microelectronics Shenzhen Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huimang Microelectronics Shenzhen Co ltd filed Critical Huimang Microelectronics Shenzhen Co ltd
Priority to CN202110827831.6A priority Critical patent/CN115694179B/zh
Priority to US17/680,284 priority patent/US11916481B2/en
Publication of CN115694179A publication Critical patent/CN115694179A/zh
Application granted granted Critical
Publication of CN115694179B publication Critical patent/CN115694179B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • H02M1/0009Devices or circuits for detecting current in a converter
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Abstract

本发明公开了一种Buck恒压驱动器及其应用电路,驱动器外围结构保持不变,因此仍然具有现有技术的低成本和简单的优点,为了补偿不同输出电流时VD1变化而导致的输出电压Vout差异,本发明在驱动器中增加了一个输出电压补偿模块,用于基于所获取到的采样电阻Rcs上的电压Vcs得到输出电流的信息,根据输出电流的信息对预先设定的第一参考电压Vref0进行补偿得到补偿后的第一参考电压Vref_out,以使得不同输出电流条件下维持所述输出电压稳定。

Description

一种Buck恒压驱动器及其应用电路
技术领域
本发明涉及Buck恒压驱动领域,尤其涉及一种可以补偿负载电流变化引起的输出电压偏差的Buck恒压驱动器及其应用电路。
背景技术
参考图1-2,现有技术Buck恒压驱动电路工作原理如下:Vfb通过RFB1和RFB2对VCC采样后,与内部基准Vref0进行误差放大,其结果Comp与峰值电流对应的电压Vcs进行比较,为保证稳定性,在Comp端增加补偿环路:由一个电阻Rc和电容Cc串联组成。当CLK产生器发出置位信号后,高压MOS M1被驱动模块打开,高压MOS M1导通,电感L的电流将以固定斜率增大,Vcs电压也随之增大,当电感电流增大到使得Vcs大于Comp电压时,驱动模块将关闭M1,使之截止,此时Vss将快速下降至-Vd1(Vd1是二极管D1的导通电压),电感上的电流经D1以固定斜率下降,同时Vout通过D2向VCC供电,此时D1和D2导通,根据图1:
VL=Vout+VD1=VCC+VD2 (1);
其中,VD1和VD2分别为二极管D1和D2正向导通时的压降,如图1所示。
假定VD1=VD2,则Vcc=Vout,因此可以通过VCC电压对Vout进行采样,再经过RFB1和RFB2电阻分压后得到反馈电压Vfb,并与内部基准电压Vref0进行误差放大。当输出电压比较高时,VCC和Vfb也相应变高,当Vfb高于Vref0时,Comp电压减小,电感峰值电流将减小;反之,当Vfb低于Vref0时,Comp电压将增大,电感峰值电流增大。最终,当系统稳定时,Vfb的平均值与Vref0相等,假设电阻分压比例为α,α=(RFB1+RFB2)/RFB2,则:
VCC=αVref0 (2);
Vout=VCC+VD2-VD1=αVref0+VD2-VD1 (3);
现有技术的优点是结构简单,成本低。但存在如下明显问题:当不同负载电流时,VD1会有较大偏差,而VD2近似不变,因此,根据(3),不同负载电流时Vout会有明显偏差。
根据图3的二极管I-V曲线,VD与ID的关系可近似为:
VD=V0+b*ID (4);
其中V0为导通电压,接近于0.7V,b为二极管电阻系数,约为0.3。
对于芯片供电二极管D2,由于ID2很小,因此:
VD2=V0+b*ID2≈V0 (5);
而对于续流二极管D1,由于流过D1的电流将会随着输出电流Iout的增大而增大,因此VD1也会相应地变化,当Iout增大时ID1峰值电流将增大,VD1也相应增大.输出电流Iout与ID1峰值近似为线性关系:
ID1,PK=a*Iout (6);
其中a是常数,接近于1.5.结合(4)和(6)可以得到VD1和Iout的关系:
VD1=V0+ab*Iout (7);
将(5)和(7)代入(2),则:
Vout=αVref0+VD2-VD1=αVref_out-ab*Iout (8);
可见,随着Iout的变化,Vout也会相应地变化,当Iout增大时则Vout变小,反之则Vout变大.以Iout=0.1A和0.6A进行对比,这两种条件下,输出电压会有0.25V左右的偏差.对于5V或者3.3V输出而言,这意味着非常大的调整率,对于很多要求电压比较精准的应用而言,这是不可接受的。
发明内容
本发明要解决的技术问题在于,针对现有技术的上述缺陷,提供一种Buck恒压驱动器及其应用电路。
本发明解决其技术问题所采用的技术方案是:构造一种Buck恒压驱动器,包括功率管控制模块、输出电压获取模块、输出电压控制模块、功率管和采样电阻,所述功率管和采样电阻用于串接在芯片外部电源端和芯片地之间,所述输出电压获取模块用于获取所述Buck恒压驱动器的输出电压,所述输出电压控制模块用于基于预先设定的第一参考电压和所述输出电压获取模块所获取到的电压进行误差放大,并根据误差放大结果触发所述功率管控制模块控制所述功率管的开关从而使得所述Buck恒压驱动器的输出电压恒定,所述Buck恒压驱动器还包括:
输出电压补偿模块,其输入端连接于所述采样电阻和所述功率管之间以获取所述采样电阻上的电压,其输出端连接所述输出电压控制模块的输入端,所述输出电压补偿模块电路用于基于所获取到的所述采样电阻上的电压得到输出电流的信息,根据输出电流的信息对预先设定的第一参考电压进行补偿,以使得不同输出电流条件下维持所述输出电压稳定。
优选地,所述输出电压补偿模块电路包括:
峰值采样电路,连接所述采样电阻和所述功率管之间,用于获取所述采样电阻的电压峰值;
叠加系数电路,连接所述峰值采样电路,用于将所述峰值采样电路采样到电压峰值乘上一个系数后输出;
加法电路,与所述叠加系数电路连接,用于将所述叠加系数电路输出的电压峰值加到预先设定的第一参考电压上,以实现对预先设定的第一参考电压的补偿;
其中,叠加系数电路的叠加系数为d,输出电压获取模块的分压比为α,所述Buck恒压驱动器的外围电路中的二极管系数为b,采样电阻的阻值为Rcs,则:α*d*Rcs=b。
优选地,所述峰值采样电路包括第一MOS管和第一电容,所述第一MOS管的控制端用于接收峰值采样控制信号,所述第一MOS管的输入端连接所述采样电阻和所述功率管之间,所述第一MOS管的输出经由所述第一电容接芯片地,所述第一MOS管的输出端连接所述叠加系数电路的输入端。
优选地,所述叠加系数电路包括缓冲器、第一电阻、第二电阻,所述缓冲器的正输入端连接所述峰值采样电路的输出端,所述缓冲器的负输入端连接所述缓冲器的输出端,所述缓冲器的输出端连接所述第一电阻的第一端,所述第一电阻的第二端经由所述第二电阻接芯片地,所述第一电阻的第二端还连接至所述加法电路的输入端。
优选地,所述加法电路包括第二MOS管、第三MOS管、第四MOS管、第五MOS管、第二电容以及第三电容,所述第二MOS管、第四MOS管的控制端接收第一控制信号CK1且同时导通/关断,所述第三MOS管、第五MOS管接收第二控制信号且同时导通/关断,且所述第一控制信号CK1和第二控制信号为互补非交叠信号;
所述第二MOS管的输入端连接所述叠加系数电路的输出端,所述第二MOS管的输出端连接所述第四MOS管的输入端,所述第四MOS管的输出端输出补偿后的第一参考电压;所述第三MOS管的输入端接收预先设定的第一参考电压,所述第三MOS管的输出端连接所述第五MOS管的输入端,所述第五MOS管的输出端接芯片地;所述第二电容连接于所述第二MOS管的输出端和所述第三MOS管的输出端之间,所述第三电容连接于所述第四MOS管的输出端和所述第五MOS管的输出端之间。
优选地,所述输出电压获取模块包括第一分压电阻和第二分压电阻,所述输出电压控制模块包括误差放大器、补偿电阻、补偿电容、环路比较器、采样放大模块;
所述第一分压电阻和第二分压电阻串联在芯片地和芯片内部电源端之间,所述误差放大器的负输入端连接于所述第一分压电阻和第二分压电阻之间,所述误差放大器的正输入端连接所述输出电压补偿模块的输出端,所述误差放大器的输出端经由所述补偿电阻和补偿电容接芯片地,所述误差放大器的输出端还连接所述环路比较器的负输入端,所述环路比较器的正输入端连接于所述采样放大模块的输出端,所述采样放大模块的输入端连接到所述采样电阻和所述功率管之间,所述环路比较器的输出端连接所述功率管控制模块。
优选地,所述Buck恒压驱动器还包括输出电流控制模块,其输入端连接于所述采样电阻和所述功率管之间,其输出端连接于所述功率管控制模块,所述输出电流控制模块用于基于预先设定的第二参考电压和所述采样电阻上的电压,触发所述功率管控制模块控制所述功率管的开关从而使得所述采样电阻上的电流不超过电流阈值。
优选地,所述输出电流控制模块包括MAX比较器,所述MAX比较器的负输入端连接于所述采样电阻和所述功率管之间,所述MAX比较器的正输入端接入预先设定的第二参考电压,所述MAX比较器的输出端连接所述功率管控制模块。
优选地,所述功率管控制模块包括RS触发器和CLK产生器、驱动模块,所述CLK产生器连接所述RS触发器的S端并用于输出复位信号给所述RS触发器,所述输出电流控制模块以及所述输出电压控制模块均连接至所述RS触发器的R端,所述RS触发器的的输出端经由所述驱动模块连接所述功率管的控制端。
本发明另一方面构造了一种Buck恒压驱动器的应用电路,包括如上所述的Buck恒压驱动器以及外围电路,所述外围电路包括芯片供电二极管、续流二极管、输出电阻、输出电容、输入电容、电感、电源电容,所述电感的第一端连接芯片地,所述电感的第二端连接所述芯片供电二极管的负极,所述电感的第二端还经由所述输出电阻接外部电源的负极,所述输出电容与输出电阻并联,所述芯片供电二极管的正极连接芯片内部电源端,所述电源电容连接于所述芯片内部电源端和芯片地之间,所述续流二极管的正极连接芯片地,所述续流二极管的负极连接外部电源的负极,所述芯片外部电源端与外部电源的正极连接,所述输入电容连接于外部电源的正极和负极之间。
本发明的Buck恒压驱动器及其应用电路,具有以下有益效果:在Buck恒压驱动器中增加输出电压补偿模块,其基于所获取到的所述采样电阻上的电压得到输出电流的信息,根据输出电流的信息对预先设定的第一参考电压进行补偿以使得不同输出电流条件下维持所述输出电压稳定。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图:
图1是Buck恒压LED驱动器的典型应用示意图;
图2现有的Buck恒压LED驱动器的芯片内部电路示意图;
图3是续流二极管I-V曲线;
图4是本发明Buck恒压LED驱动器的芯片内部电路示意图;
图5是输出电压补偿模块的电路示意图;
图6是现有技术与本发明的输出电压负载调整率对比图。
具体实施方式
为了便于理解本发明,下面将参照相关附图对本发明进行更全面的描述。附图中给出了本发明的典型实施例。但是,本发明可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使对本发明的公开内容更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同。本文中在本发明的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本发明。
本说明书中使用的“第一”、“第二”等包含序数的术语可用于说明各种构成要素,但是这些构成要素不受这些术语的限定。使用这些术语的目的仅在于将一个构成要素区别于其他构成要素。例如,在不脱离本发明的权利范围的前提下,第一构成要素可被命名为第二构成要素,类似地,第二构成要素也可以被命名为第一构成要素。所述“相连”或“连接”,不仅仅包括将两个实体直接相连,也包括通过具有有益改善效果的其他实体间接相连。
参考图1、4,本发明总的思路是:保持外围结构不变,因此仍然具有现有技术的低成本和简单的优点,为了补偿不同输出电流时VD1变化而导致的输出电压Vout差异,本发明在Buck恒压驱动器中增加了一个输出电压补偿模块104,其输入端连接于所述采样电阻Rcs和所述功率管M1之间以获取所述采样电阻Rcs上的电压Vcs,其输出端连接所述输出电压控制模块102的输入端,所述输出电压补偿模块104电路用于基于所获取到的所述采样电阻Rcs上的电压得到输出电流的信息,根据输出电流的信息对预先设定的第一参考电压Vref0进行补偿得到补偿后的第一参考电压Vref_out,以使得不同输出电流条件下维持所述输出电压Vout稳定。
为了更好的理解上述技术方案,下面将结合说明书附图以及具体的实施方式对上述技术方案进行详细的说明,应当理解本发明实施例以及实施例中的具体特征是对本申请技术方案的详细的说明,而不是对本申请技术方案的限定,在不冲突的情况下,本发明实施例以及实施例中的技术特征可以相互组合。
参考图4,本发明的Buck恒压驱动器(也可称之为驱动芯片),包括功率管控制模块103、输出电压获取模块101、输出电压控制模块102、输出电流控制模块105、输出电压补偿模块104、功率管M1和采样电阻Rcs。所述功率管M1和采样电阻Rcs用于串接在芯片外部电源端Vin和芯片地VSS之间。
所述输出电压获取模块101,用于获取所述Buck恒压驱动器的输出电压,获取到的电压记为Vfb;
所述输出电压控制模块102,用于基于预先设定的第一参考电压Vref0和所述输出电压获取模块101所获取到的电压Vfb进行误差放大,并根据误差放大结果触发所述功率管控制模块103控制所述功率管M1的开关从而使得所述Buck恒压驱动器的输出电压Vout恒定;
输出电压补偿模块104,其输入端连接于所述采样电阻Rcs和所述功率管M1之间以获取所述采样电阻Rcs上的电压Vcs,其输出端连接所述输出电压控制模块102的输入端,所述输出电压补偿模块104电路用于基于所获取到的所述采样电阻Rcs上的电压Vcs得到输出电流的信息,根据输出电流的信息对预先设定的第一参考电压Vref0进行补偿得到补偿后的第一参考电压Vref_out,以使得不同输出电流条件下维持所述输出电压Vout稳定;
输出电流控制模块105,其输入端连接于所述采样电阻Rcs和所述功率管M1之间,其输出端连接于所述功率管控制模块103,所述输出电流控制模块105用于基于预先设定的第二参考电压Vref_cs和所述采样电阻Rcs上的电压Vcs,触发所述功率管控制模块103控制所述功率管M1的开关从而使得所述采样电阻Rcs上的电流不超过电流阈值。
下面在对各个模块进行详细阐述之前,先介绍本发明的Buck恒压驱动器的应用电路,参考图2,Buck恒压驱动器的应用电路,包括Buck恒压驱动器以及外围电路。
所述外围电路包括芯片供电二极管D2、续流二极管D1、输出电阻R1、输出电容Cout、输入电容Cvcc、电感L、电源电容Cin,所述电感L的第一端连接芯片地VSS,所述电感L的第二端连接所述芯片供电二极管D2的负极,所述电感L的第二端还经由所述输出电阻R1接外部电源的负极,所述输出电容Cout与输出电阻R1并联,所述芯片供电二极管D2的正极连接芯片内部电源端VCC,所述电源电容Cin连接于所述芯片内部电源端VCC和芯片地VSS之间,所述续流二极管D1的正极连接芯片地VSS,所述续流二极管D1的负极连接外部电源的负极Vin-,所述芯片外部电源端Vin与外部电源的正极Vin+连接,所述输入电容Cvcc连接于外部电源的正极Vin+和负极之间Vin-。
下面介绍驱动器内的各个模块:
所述输出电压获取模块101包括第一分压电阻RFB1和第二分压电阻RFB2,所述输出电压控制模块102包括误差放大器EA、补偿电阻Rc、补偿电容Cc、环路比较器、采样放大模块。所述输出电流控制模块105包括MAX比较器,所述功率管控制模块103包括RS触发器和CLK产生器、驱动模块。
所述第一分压电阻RFB1和第二分压电阻RFB2串联在芯片地VSS和芯片内部电源端VCC之间,所述误差放大器EA的负输入端连接于所述第一分压电阻RFB1和第二分压电阻RFB2之间,所述误差放大器EA的正输入端连接所述输出电压补偿模块104的输出端以获取补偿后的第一参考电压Vref_out。所述误差放大器EA的输出端经由所述补偿电阻Rc和补偿电容Cc接芯片地VSS,所述误差放大器EA的输出端还连接所述环路比较器的负输入端,所述环路比较器的正输入端连接于所述采样放大模块的输出端,所述采样放大模块的输入端连接到连接于所述采样电阻Rcs和所述功率管M1之间,采样放大模块用于对输入的电压(即Vcs)进行放大处理后输出,所述环路比较器的输出端连接所述RS触发器的R端。所述MAX比较器的负输入端连接于所述采样电阻Rcs和所述功率管M1之间,所述MAX比较器的正输入端接入预先设定的第二参考电压Vref_cs,所述MAX比较器的输出端连接所述RS触发器的R端。所述CLK产生器连接所述RS触发器的S端并用于输出复位信号给所述RS触发器,所述RS触发器的的输出端经由所述驱动模块连接所述功率管M1的控制端。
参考图3,所述输出电压补偿模块104电路包括:
峰值采样电路1041,连接所述采样电阻Rcs和所述功率管M1之间,用于获取所述采样电阻Rcs的电压峰值CS_pk;
叠加系数电路1042,连接所述峰值采样电路1041,用于将所述峰值采样电路1041采样到电压峰值CS_pk乘上一个系数后输出;
加法电路1043,与所述叠加系数电路1042连接,用于将所述叠加系数电路1042输出的电压峰值CS_pk加到预先设定的第一参考电压Vref0上,以实现对预先设定的第一参考电压Vref0的补偿,得到补偿后的第一参考电压Vref_out;
具体的,所述峰值采样电路1041包括第一MOS管和第一电容,所述叠加系数电路1042包括缓冲器buffer1、第一电阻、第二电阻,所述加法电路1043包括第二MOS管、第三MOS管、第四MOS管、第五MOS管、第二电容以及第三电容。
所述第一MOS管的控制端用于接收峰值采样控制信号CS_sp,所述第一MOS管的输入端连接所述采样电阻Rcs和所述功率管M1之间,所述第一MOS管的输出经由所述第一电容接芯片地VSS,所述第一MOS管的输出端连接所述缓冲器buffer1的正输入端,所述缓冲器buffer1的负输入端连接所述缓冲器buffer1的输出端,所述缓冲器buffer1的输出端连接所述第一电阻的第一端,所述第一电阻的第二端经由所述第二电阻接芯片地VSS,所述第一电阻的第二端还连接至所述第二MOS管的输入端,所述第二MOS管的输出端连接所述第四MOS管的输入端,所述第四MOS管的输出端输出补偿后的第一参考电压Vref_out,所述第三MOS管的输入端接收预先设定的第一参考电压Vref0,所述第三MOS管的输出端连接所述第五MOS管的输入端,所述第五MOS管的输出端接芯片地VSS,所述第二电容连接于所述第二MOS管的输出端和所述第三MOS管的输出端之间,所述第三电容连接于所述第四MOS管的输出端和所述第五MOS管的输出端之间。
其中,所述第二MOS管、第四MOS管的控制端接收第一控制信号CK1且同时导通/关断,所述第三MOS管、第五MOS管接收第二控制信号CK1x且同时导通/关断,且所述第一控制信号CK1和第二控制信号CK1x为互补非交叠信号,通常频率为系数工作频率的1/8。
其中,叠加系数电路1042的叠加系数为d=Rd2/(Rd1+Rd2)。输出电压获取模块101的分压比为α=(RFB1+RFB2)/RFB2,外围电路中的二极管系数为b,采样电阻Rcs的阻值为Rcs,根据图4:
Vref_out=Vref0+d*VCS,PK=Vref0+d*IPK*RCS=Vref0+d*ID1,PK*RCS (9);
根据图1和图4、5,可以得到:
Vout=αVref_out+VD2-VD1=αVref_out-ab*Iout (10);
将(9)带入(10),则:
Figure BDA0003172375340000121
若满足:
Figure BDA0003172375340000122
则(10)变为:
Vout=αVref0 (13);
可见,Vout基本上与Iout无关,如图6,为本发明与现有技术的输出电压负载调整率对比,可以看出,现有技术的输出电压偏差在5%左右,而采用本发明后,输出电压偏差只有1%左右,改善非常明显。
上面结合附图对本发明的实施例进行了描述,但是本发明并不局限于上述的具体实施方式,上述的具体实施方式仅仅是示意性的,而不是限制性的,本领域的普通技术人员在本发明的启示下,在不脱离本发明宗旨和权利要求所保护的范围情况下,还可做出很多形式,这些均属于本发明的保护之内。

Claims (10)

1.一种Buck恒压驱动器,包括功率管控制模块、输出电压获取模块、输出电压控制模块、功率管和采样电阻,所述功率管和采样电阻用于串接在芯片外部电源端和芯片地之间,所述输出电压获取模块用于获取所述Buck恒压驱动器的输出电压,所述输出电压控制模块用于基于预先设定的第一参考电压和所述输出电压获取模块所获取到的电压进行误差放大,并根据误差放大结果触发所述功率管控制模块控制所述功率管的开关从而使得所述Buck恒压驱动器的输出电压恒定,其特征在于,所述Buck恒压驱动器还包括:
输出电压补偿模块,其输入端连接于所述采样电阻和所述功率管之间以获取所述采样电阻上的电压,其输出端连接所述输出电压控制模块的输入端,所述输出电压补偿模块电路用于基于所获取到的所述采样电阻上的电压得到输出电流的信息,根据输出电流的信息对预先设定的第一参考电压进行补偿,以使得不同输出电流条件下维持所述输出电压稳定。
2.根据权利要求1所述的Buck恒压驱动器,其特征在于,所述输出电压补偿模块电路包括:
峰值采样电路,连接所述采样电阻和所述功率管之间,用于获取所述采样电阻的电压峰值;
叠加系数电路,连接所述峰值采样电路,用于将所述峰值采样电路采样到电压峰值乘上一个系数后输出;
加法电路,与所述叠加系数电路连接,用于将所述叠加系数电路输出的电压峰值加到预先设定的第一参考电压上,以实现对预先设定的第一参考电压的补偿;
其中,叠加系数电路的叠加系数为d,输出电压获取模块的分压比为α,所述Buck恒压驱动器的外围电路中的二极管系数为b,采样电阻的阻值为Rcs,则:α*d*Rcs=b。
3.根据权利要求2所述的Buck恒压驱动器,其特征在于,所述峰值采样电路包括第一MOS管和第一电容,所述第一MOS管的控制端用于接收峰值采样控制信号,所述第一MOS管的输入端连接所述采样电阻和所述功率管之间,所述第一MOS管的输出经由所述第一电容接芯片地,所述第一MOS管的输出端连接所述叠加系数电路的输入端。
4.根据权利要求2所述的Buck恒压驱动器,其特征在于,所述叠加系数电路包括缓冲器、第一电阻、第二电阻,所述缓冲器的正输入端连接所述峰值采样电路的输出端,所述缓冲器的负输入端连接所述缓冲器的输出端,所述缓冲器的输出端连接所述第一电阻的第一端,所述第一电阻的第二端经由所述第二电阻接芯片地,所述第一电阻的第二端还连接至所述加法电路的输入端。
5.根据权利要求2所述的Buck恒压驱动器,其特征在于,所述加法电路包括第二MOS管、第三MOS管、第四MOS管、第五MOS管、第二电容以及第三电容,所述第二MOS管、第四MOS管的控制端接收第一控制信号CK1且同时导通/关断,所述第三MOS管、第五MOS管接收第二控制信号且同时导通/关断,且所述第一控制信号CK1和第二控制信号为互补非交叠信号;
所述第二MOS管的输入端连接所述叠加系数电路的输出端,所述第二MOS管的输出端连接所述第四MOS管的输入端,所述第四MOS管的输出端输出补偿后的第一参考电压;所述第三MOS管的输入端接收预先设定的第一参考电压,所述第三MOS管的输出端连接所述第五MOS管的输入端,所述第五MOS管的输出端接芯片地;所述第二电容连接于所述第二MOS管的输出端和所述第三MOS管的输出端之间,所述第三电容连接于所述第四MOS管的输出端和所述第五MOS管的输出端之间。
6.根据权利要求1所述的Buck恒压驱动器,其特征在于,所述输出电压获取模块包括第一分压电阻和第二分压电阻,所述输出电压控制模块包括误差放大器、补偿电阻、补偿电容、环路比较器、采样放大模块;
所述第一分压电阻和第二分压电阻串联在芯片地和芯片内部电源端之间,所述误差放大器的负输入端连接于所述第一分压电阻和第二分压电阻之间,所述误差放大器的正输入端连接所述输出电压补偿模块的输出端,所述误差放大器的输出端经由所述补偿电阻和补偿电容接芯片地,所述误差放大器的输出端还连接所述环路比较器的负输入端,所述环路比较器的正输入端连接于所述采样放大模块的输出端,所述采样放大模块的输入端连接到所述采样电阻和所述功率管之间,所述环路比较器的输出端连接所述功率管控制模块。
7.根据权利要求1所述的Buck恒压驱动器,其特征在于,所述Buck恒压驱动器还包括输出电流控制模块,其输入端连接于所述采样电阻和所述功率管之间,其输出端连接于所述功率管控制模块,所述输出电流控制模块用于基于预先设定的第二参考电压和所述采样电阻上的电压,触发所述功率管控制模块控制所述功率管的开关从而使得所述采样电阻上的电流不超过电流阈值。
8.根据权利要求7所述的Buck恒压驱动器,其特征在于,所述输出电流控制模块包括MAX比较器,所述MAX比较器的负输入端连接于所述采样电阻和所述功率管之间,所述MAX比较器的正输入端接入预先设定的第二参考电压,所述MAX比较器的输出端连接所述功率管控制模块。
9.根据权利要求8所述的Buck恒压驱动器,其特征在于,所述功率管控制模块包括RS触发器和CLK产生器、驱动模块,所述CLK产生器连接所述RS触发器的S端并用于输出复位信号给所述RS触发器,所述输出电流控制模块以及所述输出电压控制模块均连接至所述RS触发器的R端,所述RS触发器的的输出端经由所述驱动模块连接所述功率管的控制端。
10.一种Buck恒压驱动器的应用电路,其特征在于,包括如权利要求1-9任一项所述的Buck恒压驱动器以及外围电路,所述外围电路包括芯片供电二极管、续流二极管、输出电阻、输出电容、输入电容、电感、电源电容,所述电感的第一端连接芯片地,所述电感的第二端连接所述芯片供电二极管的负极,所述电感的第二端还经由所述输出电阻接外部电源的负极,所述输出电容与输出电阻并联,所述芯片供电二极管的正极连接芯片内部电源端,所述电源电容连接于所述芯片内部电源端和芯片地之间,所述续流二极管的正极连接芯片地,所述续流二极管的负极连接外部电源的负极,所述芯片外部电源端与外部电源的正极连接,所述输入电容连接于外部电源的正极和负极之间。
CN202110827831.6A 2021-07-21 2021-07-21 一种Buck恒压驱动器及其应用电路 Active CN115694179B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202110827831.6A CN115694179B (zh) 2021-07-21 2021-07-21 一种Buck恒压驱动器及其应用电路
US17/680,284 US11916481B2 (en) 2021-07-21 2022-02-24 Buck constant voltage driver and application circuit thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110827831.6A CN115694179B (zh) 2021-07-21 2021-07-21 一种Buck恒压驱动器及其应用电路

Publications (2)

Publication Number Publication Date
CN115694179A true CN115694179A (zh) 2023-02-03
CN115694179B CN115694179B (zh) 2023-11-21

Family

ID=84977253

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110827831.6A Active CN115694179B (zh) 2021-07-21 2021-07-21 一种Buck恒压驱动器及其应用电路

Country Status (2)

Country Link
US (1) US11916481B2 (zh)
CN (1) CN115694179B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116388567B (zh) * 2023-05-31 2023-08-22 拓尔微电子股份有限公司 相位补偿电路、相位补偿装置及降压芯片

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009253992A (ja) * 2008-04-01 2009-10-29 Sharp Corp スイッチング電源回路
CN102427638A (zh) * 2011-09-14 2012-04-25 杭州士兰微电子股份有限公司 一种恒流led驱动电路、led驱动装置及其控制方法
CN106357110A (zh) * 2016-09-26 2017-01-25 辉芒微电子(深圳)有限公司 一种buck恒压驱动电路以及buck恒压驱动器
CN107834847A (zh) * 2016-08-31 2018-03-23 杰华特微电子(张家港)有限公司 一种开关电路的控制电路及控制方法、开关电源电路
CN111740591A (zh) * 2020-07-23 2020-10-02 上海南麟电子股份有限公司 具有续流二极管电压补偿的恒压开关电源电路
CN112332663A (zh) * 2020-12-24 2021-02-05 上海南麟电子股份有限公司 续流二极管电压补偿电路

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6647883B2 (ja) * 2016-01-26 2020-02-14 ローム株式会社 Dc/dcコンバータおよびその制御回路、制御方法、システム電源
WO2020077553A1 (en) * 2018-10-17 2020-04-23 Texas Instruments Incorporated A voltage regulator with an adaptive off-time generator

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009253992A (ja) * 2008-04-01 2009-10-29 Sharp Corp スイッチング電源回路
CN102427638A (zh) * 2011-09-14 2012-04-25 杭州士兰微电子股份有限公司 一种恒流led驱动电路、led驱动装置及其控制方法
CN107834847A (zh) * 2016-08-31 2018-03-23 杰华特微电子(张家港)有限公司 一种开关电路的控制电路及控制方法、开关电源电路
CN106357110A (zh) * 2016-09-26 2017-01-25 辉芒微电子(深圳)有限公司 一种buck恒压驱动电路以及buck恒压驱动器
CN111740591A (zh) * 2020-07-23 2020-10-02 上海南麟电子股份有限公司 具有续流二极管电压补偿的恒压开关电源电路
CN112332663A (zh) * 2020-12-24 2021-02-05 上海南麟电子股份有限公司 续流二极管电压补偿电路

Also Published As

Publication number Publication date
US20230029050A1 (en) 2023-01-26
US11916481B2 (en) 2024-02-27
CN115694179B (zh) 2023-11-21

Similar Documents

Publication Publication Date Title
US10879801B2 (en) Power converter with a plurality of switching power stage circuits
US8093953B2 (en) Amplifier system with digital adaptive power boost
US8093878B2 (en) Switching power supply device
US7482789B2 (en) Step-up converter
US10491112B2 (en) Driving circuit and method for buck-boost converter with bootstrap voltage refresh
CN108616210B (zh) 开关变换器的驱动电路、控制电路及自举电压刷新方法
US10826392B2 (en) Voltage regulator with an adaptive off-time generator
US20070279270A1 (en) Current-output type digital-to-analog converter
US20220181968A1 (en) Switching capacitor converter and driving circuit
US20220052597A1 (en) Driving circuit and driving method
CN115694179B (zh) 一种Buck恒压驱动器及其应用电路
US20090167264A1 (en) Dc-dc converter usable for dual voltage supply
US10381928B2 (en) Voltage regulator and method for operating a voltage regulator
US11870343B1 (en) Switched capacitor recirculating converter circuits
CN114257066A (zh) 开关变换器及其控制电路
CN107831820B (zh) 一种适用电压转换器的具有正负输出电压的单反馈环路
CN210123940U (zh) 一种恒压源
CN113258771B (zh) 控制电路及电源芯片
US6441596B1 (en) Switching regulator with reduced high-frequency noise
CN211506286U (zh) 宽输入电压范围的辅助电源供应电路
CN114745828B (zh) 一种高精度大功率led恒流源驱动电路
US20230412077A1 (en) Switching power supply circuit and switching power supply device
CN218678841U (zh) 脉波宽度调变式的节能驱动系统及控制模块
US11916480B2 (en) Switched mode power supply
CN115134970B (zh) 一种低压恒流驱动电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant