CN115691314A - 电子装置 - Google Patents

电子装置 Download PDF

Info

Publication number
CN115691314A
CN115691314A CN202110862155.6A CN202110862155A CN115691314A CN 115691314 A CN115691314 A CN 115691314A CN 202110862155 A CN202110862155 A CN 202110862155A CN 115691314 A CN115691314 A CN 115691314A
Authority
CN
China
Prior art keywords
sub
pixel unit
electronic device
disposed
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110862155.6A
Other languages
English (en)
Inventor
黄怀平
游瑞安
程长江
蔡嘉豪
林志隆
吕建民
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Innolux Corp
Original Assignee
Innolux Display Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Innolux Display Corp filed Critical Innolux Display Corp
Priority to CN202110862155.6A priority Critical patent/CN115691314A/zh
Priority to TW111110377A priority patent/TWI829118B/zh
Priority to US17/814,436 priority patent/US20230036433A1/en
Publication of CN115691314A publication Critical patent/CN115691314A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1339Gaskets; Spacers; Sealing of cells
    • G02F1/13394Gaskets; Spacers; Sealing of cells spacers regularly patterned on the cell subtrate, e.g. walls, pillars
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement

Abstract

本公开提供一种电子装置,其特征在于,包含:一基板,包含一主动区和一邻近该主动区的周边区;多个间隔件,设置于该主动区内且包含一第一间隔件和一第二间隔件;多条信号线,设置于该基板上且沿一第一方向延伸;多条栅极线,设置于该基板上且沿一第二方向延伸,其中,该第一方向不同于该第二方向;以及一栅极驱动单元,设置于该主动区内且包含一接收开关组件和一缓冲开关组件;其中,该接收开关组件对应该第一间隔件设置且经由这些信号线中的一条信号线接收一输入信号,该缓冲开关组件对应该第二间隔件设置且与该接收开关组件电性连接,其中,该缓冲开关组件输出一扫描信号至这些栅极线中的一条栅极线。

Description

电子装置
技术领域
本公开提供一种电子装置,特别指一种将栅极驱动单元设置于主动区内的电子装置。
背景技术
随着科技的进步,电子产品无不追求轻薄短小的发展趋势,而为了追求更精致的边缘目视感,各家厂商也致力于研发窄边框的设计,以配合消费者的需求。
因此,目前仍需发展一种电子装置,可达到窄边框的效果。
公开内容
有鉴于此,本公开提供一种电子装置,特别指一种将栅极驱动单元设置于主动区内的电子装置,以达到窄边框的效果。
为达成上述目的,本公开提供一种电子装置,其特征在于,包含:一基板,包含一主动区和一邻近该主动区的周边区;多个间隔件,设置于该主动区内且包含一第一间隔件和一第二间隔件;多条信号线,设置于该基板上且沿一第一方向延伸;多条栅极线,设置于该基板上且沿一第二方向延伸,其中该第一方向不同于该第二方向;以及一栅极驱动单元,设置于该主动区内且包含一接收开关组件和一缓冲开关组件;其中,该接收开关组件对应该第一间隔件设置且经由这些信号线中的一条信号线接收一输入信号,该缓冲开关组件对应该第二间隔件设置且与该接收开关组件电性连接,其中,该缓冲开关组件输出一扫描信号至这些栅极线中的一条栅极线。
附图说明
图1为本公开的一实施例的栅极驱动单元的电路示意图。
图2为本公开的一实施例的电子装置的示意图。
图3A和图3B为本公开的一实施例的电子装置的部分主动区的俯视图。
图4为本公开的一实施例的电子装置的部分主动区的俯视图。
图5为本公开的一实施例的电子装置的部分主动区的俯视图。
图6为本公开的一实施例的电子装置的部分主动区的示意图。
图7A为本公开的一实施例的电子装置的部分主动区的示意图。
图7B为图7A的线段A-A’的剖面示意图。
图8A和图8B为本公开的一实施例的电子装置的部分主动区的剖面示意图。
图9为本公开的一实施例的电子装置的部分主动区的俯视图。
图10为本公开的一实施例的电子装置的部分主动区的俯视图。
图11为本公开的一实施例的电子装置的主动区的示意图。
附图标记说明
1:基板
2:间隔件
21:第一间隔件
22:第二间隔件
3:信号线
4、4A、4B:栅极线
41:第一线段
5、51、52:数据线
6:触控信号线
71:第一绝缘层
72:第二绝缘层
73:第三绝缘层
74:第四绝缘层
8:导电层
GD、GD1、GD2、GD3:栅极驱动单元
T1至T10:开关组件
T10-1:第一子开关组件
T10-2:第二子开关组件
BM:遮光层
AA:主动区
N:周边区
P:子像素单元
P1:第一像素单元
P2:第二像素单元
P3:第三像素单元
P11、P21、P31:第一子像素单元
P12、P22、P32:第二子像素单元
P13、P23、P33:第三子像素单元
R:红色子像素单元
G:绿色子像素单元
B:蓝色子像素单元
G:沟道
X:第一方向
Y:第二方向
具体实施方式
以下通过特定的具体实施例说明本公开的实施方式,本领域技术人员可由本说明书所公开的内容轻易地了解本公开的其他优点与功效。本公开也可通过其他不同的具体实施例加以施行或应用,本说明书中的各项细节也可针对不同观点与应用,在不悖离本创作的精神下进行各种修饰与变更。
应注意的是,在本文中,除了特别指明者之外,具备“一”组件不限于具备单一的该组件,而可具备一或更多的该组件。再者,说明书与请求项中所使用的序号例如“第一”及“第二”等的用词,以修饰请求项的组件,其本身并不意含或代表该请求组件有任何之前的序号,也不代表某一请求组件与另一请求组件的顺序、或是制造方法上的顺序,这些序号的使用仅用来使具有某命名的一请求组件得以和另一具有相同命名的请求组件能作出清楚区分。
本公开通篇说明书与后附的权利要求中会使用某些词汇来指称特定组件。本领域技术人员应理解,电子设备制造商可能会以不同的名称来指称相同的组件。本文并不意在区分那些功能相同但名称不同的组件。在下文说明书与权利要求书中,“包括”、“含有”、“具有”等词为开放式词语,因此其应被解释为“含有但不限定为…”之意。因此,当本公开的描述中使用术语“包括”、“含有”及/或“具有”时,虽指定了相应的特征、区域、步骤、操作方式及/或构件的存在,但不排除一个或多个相应的特征、区域、步骤、操作方式及/或构件的存在。
术语“大约”、“等于”、“相等”或“相同”、“实质上”或“大致上”一般解释为在所给定的值的20%以内,或解释为在所给定的值的10%、5%、3%、2%、1%或0.5%以内的范围。
除非另外定义,在此使用的全部用语(包括技术及科学用语)具有与此篇公开所属领域的本领域技术人员所通常理解的相同含义。须理解的是这些用语,例如在通常使用的字典中定义的用语,应被解读成具有一与相关技术及本公开的背景或上下文一致的意思,而不应以一理想化或过度正式的方式解读,除非在此特别定义。
此外,实施例中可能使用相对性的用语,例如“下方”或“底部”及“上方”或“顶部”,以描述附图的一个组件对于另一组件的相对关系。能理解的是,如果将附图的装置翻转使其上下颠倒,则所叙述在“下方”侧的组件将会成为在“上方”侧的组件。
当相应的构件(例如膜层或区域)被称为“在另一个构件上”时,它可以直接在另一个构件上,或者两者之间可存在有其他构件。另一方面,当构件被称为“直接在另一个构件上”时,则两者之间不存在任何构件。另外,当一构件被称为“在另一个构件上”时,两者在俯视方向上有上下关系,而此构件可在另一个构件的上方或下方,而此上下关系取决于装置的取向(orientation)。
此外,若一数值介于一第一数值和一第二数值之间,该数值可为该第一数值、该第二数值或该第一数值和该第二数值之间的另一个数值。
须说明的是,下文中不同实施例所提供的技术方案可相互替换、组合或混合使用,以在未违反本公开精神的情况下构成另一实施例。
图1为本公开的一实施例的栅极驱动单元的电路示意图。如图1所示,栅极驱动单元可包含多个开关组件(T1至T10)。其中,多个开关组件(T1至T10)间以导线彼此电性连接,以将信号从起始信号输入端STV传递至信号输出端GOUT,且多个开关组件(T1至T10)可与多条信号线(例如图1所示的XCKV1、VH、VL、CKV4)电性连接,以将信号由控制器(图未示)传送至各个开关组件。在图1的示意图中,栅极驱动单元包含了10个开关组件(T1至T10),但本公开并不局限于此,在本公开的其他实施中,依据需求与设计,栅极驱动单元可包含20个、30个或更多个开关组件,或是少于10个开关组件。
此外,多个开关组件可组成垂直移位寄存器(VSR,vertical shift register)、缓冲器(Buffer)等,而具有相对应的功能,例如开关组件T1、T2、T3和T4可组成为一垂直移位寄存器;开关组件T9和T10可组成为一缓冲器,但本公开并不局限于此。
图2为本公开的一实施例的电子装置的示意图。
如图2所示,本公开的电子装置包含一基板1,包含一主动区AA和一周边区N,其中,周边区N邻近主动区AA。在本公开中,栅极驱动单元(图未示出)可设置于主动区AA内,以使电子装置达到窄边框的功效。
以下将详细描述本公开的电子装置的主动区。
图3A和图3B为本公开的一实施例的电子装置的部分主动区的俯视图。其中,图3A与图3B为相同的示意图,但为了方便说明,图3B省略了图3A中的遮光层。此外,图3B的电路图如图1所示,且为了方便说明,图3B中省略了部分开关组件。
如图2、图3A和3B所示,本公开的电子装置包含:多个间隔件2,设置于主动区AA内,且包含一第一间隔件21和一第二间隔件22;多条信号线3,设置于基板1上,且沿一第一方向X延伸;多条栅极线4,设置于基板1上,且沿一第二方向Y延伸,其中,第一方向X不同于第二方向Y;以及一栅极驱动单元GD,设置于主动区AA内,且包含一接收开关组件T2和一缓冲开关组件T10;其中,接收开关组件T2对应第一间隔件21设置且由信号线3中的一信号线接收一输入信号(例如图1的信号XCKV1),缓冲开关组件T10对应第二间隔件22设置且与接收开关组件T2电性连接,其中,缓冲开关组件T10输出一扫描信号至栅极线4中的一栅极线。本公开通过将栅极驱动单元GD设置于主动区AA内,可减少现有技术中将栅极驱动单元GD设置于周边区N和其走线所占用的面积,以达到窄边框的效果。
如图2及图3B所示,本公开的电子装置还包含多条数据线5,设置于基板1上,且沿第一方向X延伸,且数据线5与栅极线4相交并定义出多个子像素单元P。
在本公开中,栅极驱动单元GD包含多个开关组件T1到T10。在本公开的一实施中,接收开关组件T2可用于接收由信号线3输入的输入信号,缓冲开关组件T10可用于将扫描信号输出至栅极线4。此外,如图3B所示,栅极驱动单元GD可还包含其他开关组件(如图3B的T1、T6、T7与T9)与图1所示的各开关组件对应,并且这些开关组件也可对应相同或不同间隔件设置。其他开关组件中的至少一部分开关组件可与接收开关组件T2及/或缓冲开关组件T10电连接,但须说明的是,图3B所示各开关组件的位置与电连接方式仅为一示例,本公开并不限于此。
如图3A及图3B所示,本公开的电子装置还包含一遮光层BM,设置于基板1上,且遮光层BM可覆盖多个间隔件2、多条信号线3、多条栅极线4及/或多条数据线5,减少电子装置因漏光或反射光,导致显示质量下降的情况。更具体地,遮光层BM可设置于多个间隔件2、多条信号线3、多条栅极线4及/或多条数据线5的上方,因此,在基板1的法线方向上,遮光层BM可分别与多个间隔件2、多条信号线3、多条栅极线4及/或多条数据线5至少部分重叠,并且这些间隔件2、这些信号线3、这些栅极线4及这些数据线5可位于遮光层BM与基板1之间。
在本公开中,多间隔件2可随机设置于主动区AA内,以提供电子装置的支撑用途。由于开关组件(例如,接收开关组件T2与缓冲开关组件T10)可对应于间隔件2设置(例如邻近于间隔件2或是与间隔件2至少部分重叠),因此,开关组件可共享设置于间隔件2上方的遮光层BM,使开关组件在不需要额外设置其他遮光层BM的情况下,达到遮蔽效果,而提高电子装置的开口率。
此外,由于两相邻的间隔件2之间可相隔多个子像素单元P,因此对显示质量影响不大。此外,在本公开中,两相邻的间隔件2之间也可设置高度略小于间隔件2的次间隔件(图未示出),可用于加强支撑效果。虽然在本实施例中开关组件未对应于次间隔件设置,但本公开并不限于此,在一些实施例中,开关组件可对应次间隔件设置。
在此,信号线3、栅极线4和数据线5的材料可包含金属、金属氧化物、或其组合。其中,金属例如可为金、银、铜、铝、钼、钛、铬、其合金、或其组合;金属氧化物例如可为氧化铟锡(ITO)、氧化铟锌(IZO)、或其组合,但本公开并不局限于此。此外,可使用相同或不相同的材料来制备信号线3、栅极线4和数据线5。遮光层BM为黑色矩阵层(black matrix),且遮光层BM的材料可包含黑色金属层(例如氧化钼、氧化铜、其他适合材料或其组合)、黑色油墨层、黑色树脂层、抗反射材料或吸光材料,但本公开并不局限于此。
图4为本公开的一实施例的电子装置的部分主动区的俯视图。其中,图4与图3A和图3B相似,但为了方便说明,图4省略了部分遮光层。
如图4所示,在本公开中,栅极线4与数据线5相交并定义出多个子像素单元,多个子像素单元可包含第一子像素单元P11、第二子像素单元P12和第三子像素单元P13,第二子像素单元P12设置于第一子像素单元P11与第三子像素单元P13之间。其中,第一子像素单元P11可为红色子像素单元R,第二子像素单元P12可为绿色子像素单元G,第三子像素单元P13可为蓝色子像素单元B,但本公开并不局限于此。
在本公开中,当开关组件体积较大时,可将栅极驱动单元GD中的开关组件(例如接收开关组件T2或缓冲开关组件T10)邻近例如蓝色子像素单元B设置,如此,会减少蓝色子像素单元B的开口率,使蓝色子像素单元B的开口率不同于绿色子像素单元G的开口率,更具体地,蓝色子像素单元B与绿色子像素单元G之间的开口率比例可介于70%至99%之间(70%≤开口率比例≤99%),例如可介于70%至90%之间(70%≤开口率比例≤90%),但本公开并不局限于此。由于人眼对蓝色较不敏感,因此,适当减少蓝色子像素单元B的开口率,对显示效果影响不大。须说明的是,在对显示效果影响不大的情况下,开关组件也可邻近其他颜色(例如红色或绿色)的子像素设置。
图5为本公开的一实施例的电子装置的部分主动区的俯视图。其中,图5与图3A和图3B相似,除了以下差异。此外,为了方便说明,图5省略了部分遮光层。
如图5所示,本公开的缓冲开关组件T10可包括一第一子开关组件T10-1和第二子开关组件T10-2,其中,第一子开关组件T10-1与第二子开关组件T10-2以并联方式彼此电性连接(如虚线所示)。由于缓冲开关组件T10的体积可能较大,在对显示效果影响不大的情况下,可将缓冲开关组件T10拆成多个子开关组件,且多个子开关组件彼此以并联方式连接,维持缓冲开关组件的功能。在本实施例中,将缓冲开关组件T10拆成两个子开关组件,但本公开并不局限于此,在本公开的其他实施中,缓冲开关组件T10可被拆成三个、四个或更多个子开关组件,且这些子开关组件彼此以并联方式连接。
在本实施例中,是将缓冲开关组件T10拆成多个子开关组件,但本公开并不局限于此。相似地,当其他开关组件体积较大时,也可将其他开关组件拆成多个子开关组件,以达到相同的功效。例如开关组件T1(如图3B所示)可包含一第一子开关组件和一第二子开关组件,其中,第一子开关组件与第二子开关组件以并联方式彼此电性连接。此外,在本公开的其他实施中,开关组件T1可被拆成三个、四个或更多个子开关组件,且这些子开关组件彼此以并联方式连接。同样的,其他开关组件T2至T9,也可与缓冲开关组件T10或开关组件T1相似,拆分成两个或以上个以并联方式连接的子开关组件。须说明的是,当开关组件被拆成多个子开关组件时,这些子开关组件可分别对应相同或不同间隔件设置。
图6为本公开的一实施例的电子装置的部分主动区的示意图。其中,图6与图3A和图3B相似,除了以下差异。此外,为了方便说明,图6中省略了遮光层。
请参考图3A、图3B和图6。当使用同一金属层形成信号线3与数据线5时,由于信号线3与数据线5彼此需为电性绝缘,因此,信号线3与数据线5之间会相隔一距离,而为了同时遮蔽信号线3和数据线5,如图3A所示,设置于信号线3上方的遮光层BM会具有较大的宽度。而如图6所示的实施例中,可使用不同的金属层分别形成信号线3和数据线5,且信号线3可设置于数据线5上(而在一些实施例中,则是数据线5可设置于信号线3上)。更具体地,在基板1的法线方向上,信号线3可至少部分重叠于数据线5,因此,可在不增加或仅少量增加设置于信号线3上方的遮光层BM的宽度的情况下,使遮光层BM同时达到遮蔽信号线3和数据线5的效果。
此外,当本公开的电子装置应用于触控装置时,可还包含一触控信号线6,设置于基板1上。在此,可使用与信号线3相似或不同的材料来制备触控信号线6。当使用与信号线3相同的金属层来制备触控信号线6时,可进一步简化制程步骤,因此,如图6所示,触控信号线6可设置于数据线5上,更具体地,在基板1的法线方向上,触控信号线6可至少部分重叠于数据线5上。如此,可在不增加或仅少量增加遮光层BM的宽度的情况下,使遮光层BM达到遮蔽效果。
图7A为本公开的一实施例的电子装置的部分主动区的示意图。图7B为图7A的线段A-A’的剖面示意图。
如图7A和7B所示,当使用同一金属层形成信号线3与数据线5时,由于信号线3与数据线5彼此需电性绝缘,因此,信号线3与数据线5之间会相隔一距离,以减少信号线3与数据线5之间因电容耦合效应,导致电压传送错误的情况。然而,此时须以较宽的遮光层BM进行遮蔽,可能会影响显示效果。因此,在本公开的一实施例中,电子装置可还包含一第一线段41设置于基板1上,例如图7A所示,第一线段41可与栅极线4电连接且沿第一方向X延伸,信号线3与数据线5中的一数据线相邻设置,且第一线段41设置于两者之间。如图7B所示,第一线段41可与信号线3和数据线5不同层(例如位于信号线3和数据线5的下层),且分别与信号线3和数据线5电性绝缘。因此,本公开的电子装置可还包含一绝缘层,设置于第一线段41与信号线3之间和第一线段41与数据线5之间。第一线段41可与栅极线4同电位,通过第一线段41的设置,可屏蔽信号线3与数据线5之间的部分电力线,以改善信号线3与数据线5之间的电容耦合效应。
在本公开中,绝缘层可为单层或多层结构。如图7B所示,绝缘层可为第一绝缘层71,设置于基板1上,且位于第一线段41与信号线3和第一线段41与数据线5之间。在此,第一绝缘层71的材料可包含氮化硅、氧化硅、氮氧化硅、氧化铝、聚合物、光阻、或其混合物,但本公开并不局限于此
图8A和图8B为本公开的一实施例的电子装置的部分主动区的剖面示意图。其中,图8A和图8B与图7A和图7B相似,除了以下差异。
如图8A所示,在本公开中,电子装置可还包含绝缘层,设置于信号线3与数据线5上,而沟道G可位于两相邻的信号线3与数据线5之间,另外在沟道G中可设置一导电层8,导电层8沿第一方向X延伸且可与第一线段41一样具有一电位。通过沟道G和设置于其中的导电层8,可屏蔽信号线3与数据线5之间的部分电力线,以改善信号线3与数据线5之间的电容耦合效应。
在本公开中,绝缘层可为单层或多层结构,当绝缘层为多层结构时,如图8A所示,绝缘层可包含第二绝缘层72、第三绝缘层73和第四绝缘层74,且沟道G可形成于第二绝缘层72、第三绝缘层73和第四绝缘层74中。导电层8可设置于绝缘层74之上并延伸设置于沟道G中,以屏蔽信号线3与数据线5之间的部分电力线。此外,如图8A所示,在本实施例中,沟道G的范围可更延伸到第一绝缘层71,以进一步改善信号线3与数据线5之间的电容耦合效应。
在此,第二绝缘层72、第三绝缘层73和第四绝缘层74的材料可与第一绝缘层71相似,在此不再赘述。此外,第一绝缘层71、第二绝缘层72、第三绝缘层73和第四绝缘层74间,彼此可使用相同或不相同的材料来制备。导电层8的材料可包含透明导电电极,例如可为氧化铟锡(ITO)、氧化铟锌(IZO)、氧化铟镓锌(IGZO)或其组合,但本公开并不局限于此。在一些实施例中,导电层8也可使用不透明的金属材料。
在本公开的另一实施中,如图8B所示,电子装置可同时包含如图7B所示的第一线段41与和图8A类似的沟道G与导电层8的结构。如此,可屏蔽信号线3与数据线5之间引起的电容耦合效应。
在本实施例中,如图8B所示,绝缘层可包含第二绝缘层72、第三绝缘层73和第四绝缘层74,且沟道G可形成于第二绝缘层72、第三绝缘层73和第四绝缘层74中,以提升屏蔽效果。
图9为本公开的一实施例的电子装置的部分主动区的俯视图。其中图9与图4相似,除了以下差异。此外,为了方便说明,图9省略了遮光层。
如图9所示,在本公开中,栅极线4与数据线5相交并定义出多个子像素单元,多个子像素单元可包含第一子像素单元P11、第二子像素单元P12和第三子像素单元P13,第二子像素单元P12设置于第一子像素单元P11与第三子像素单元P13之间。其中,第一子像素单元P11、第二子像素单元P12和第三子像素单元P13可组成一像素单元P1。在本公开中,电子装置可包含多个像素单元,且分别沿第一方向X及第二方向Y以矩阵方式排列,其中,多个像素单元可包含第一像素单元P1、第二像素单元P2和第三像素单元P3,第二像素单元P2设置于第一像素单元P1与第三像素单元P3之间,且每一像素单元可包含多个子像素单元。
在图4的电子装置中,信号线3中的一信号线与数据线5中的一数据线相邻设置,且相邻的信号线3与数据线5会设置于两相邻的子像素单元之间。当使用同一金属层形成信号线3与数据线5时,若信号线3与数据线5之间的距离过小,则信号线3与数据线5之间容易因电容耦合效应,导致电压传送错误。
因此,如图9所示,在本公开的一实施例中,可将数据线5设置于远离信号线3的一侧,即可将两条数据线设置于两相邻的子像素单元之间。更具体地,信号线3中的一信号线可设置于第一像素单元P1的第三子像素单元P13与第二像素单元P2的第一子像素单元P21之间,且数据线5中的两数据线51和52可设置于第二像素单元P2的第一子像素单元P21与第二子像素单元P22之间。由于两相邻的数据线51和52之间的电位差异可较相邻的数据线5与信号线3之间的电位差异小,可降低电容耦合效应或改善子像素单元接收错误信号电位的情形。
图10为本公开的一实施例的电子装置的部分主动区的俯视图。其中图10与图9相似,除了以下差异。
在图9的电子装置中,信号线3可设置于相邻的第一像素单元P1与第二像素单元P2之间,且两相邻的数据线51和52可设置于同一像素单元(例如第二像素单元P2)中的第一子像素单元P21与第二子像素单元P22之间。当两相邻的数据线51和52设置于同一像素单元中的两相邻子像素单元之间时,设置于两相邻数据线51和52上方的遮光层BM具有较大的宽度,因此,会在同一像素单元内存在宽度较大的遮光层BM。
因此,如图10所示,在本公开的一实施例中,可将信号线3设置于两相邻像素单元之间,且两相邻的数据线51和52也可设置于另两个相邻的像素单元之间,更具体地,信号线3可设置于相邻的第一像素单元P1与第二像素单元P2之间,且两相邻的数据线51和52可设置于第二像素单元P2与第三像素单元P3之间。如此,可使同一像素单元内,各子像素单元间的遮光层BM的宽度维持大致相同。
图11为本公开的一实施例的电子装置的主动区的示意图。为了方便说明,图11中省略了数据线、像素单元、以及设置于栅极线、信号线和栅极驱动单元上方的遮光层。
如图11所示,在本公开中,电子装置的主动区可包含多个栅极驱动单元GD,且多个栅极驱动单元GD间通过信号线3和栅极线4电性连接,以将信号由控制器(图未示出)传送至各个栅极驱动单元GD,来驱动整个电子装置。其中,每个栅极驱动单元GD的电路结构可例如图1所示,并且如图3B所示的横跨了多个子像素单元,在此不再赘述。此外,图11中箭头所表示的方向为多个栅极驱动单元GD间信号的传输方向,更具体地说,一栅极驱动单元GD1的接收开关组件(未示出)可自一栅极线接收第一栅极信号,并由该栅极驱动单元的缓冲开关组件(未示出)输出第二栅极信号至另一栅极线4A,而另一栅极驱动单元GD2可由该另一栅极线4A接收该第二栅极信号,而输出第三栅极信号至其他栅极线4B,作为输入下一级栅极驱动单元GD3的信号,以此类推。但本公开中各驱动单元GD的电连接方式并不局限于此,可视需要调整多个栅极驱动单元GD的设置位置,并设计彼此间的电连接关系与信号的传输方向。
本公开通过将栅极驱动单元设置于电子装置的主动区内,可使电子装置达到窄边框的功效,此外,栅极驱动单元可更设置于电子装置的像素单元之间,以改善电子装置的整体外观。
在本公开中,电子装置可包含一显示面板,且显示面板例如可为柔性显示面板(flexible display panel)、触控显示面板(touch display panel)、曲面显示面板(curved display panel)或拼接显示面板(tiled display panel),但本公开并不限于此。因此,本公开的电子装置例如可为显示器、手机、笔记本电脑、摄影机、照相机、音乐播放器、行动导航装置、电视等需要显示影像的电子装置,但本公开并不局限于此。在一些实施例中,电子装置可包含一感测面板(例如指纹感测面板)或天线装置等。
以上的具体实施例应被解释为仅仅是说明性的,而不以任何方式限制本公开的其余部分,且不同实施例间的特征,只要不互相冲突均可混合搭配使用。

Claims (10)

1.一种电子装置,其特征在于,包含:
一基板,包含一主动区和一邻近该主动区的周边区;
多个间隔件,设置于该主动区内且包含一第一间隔件和一第二间隔件;
多条信号线,设置于该基板上且沿一第一方向延伸;
多条栅极线,设置于该基板上且沿一第二方向延伸,其中,该第一方向不同于该第二方向;以及
一栅极驱动单元,设置于该主动区内且包含一接收开关组件和一缓冲开关组件;
其中,该接收开关组件对应该第一间隔件设置且经由这些信号线中的一条信号线接收一输入信号,该缓冲开关组件对应该第二间隔件设置且与该接收开关组件电性连接,其中,该缓冲开关组件输出一扫描信号至这些栅极线中的一条栅极线。
2.如权利要求1所述的电子装置,其特征在于,还包含多条数据线,设置于该基板上且沿该第一方向延伸,其中,这些栅极线与这些数据线相交并定义出多个子像素单元,这些子像素单元包含一绿色子像素单元及一蓝色子像素单元,其中,该蓝色子像素单元的开口率不同于该绿色子像素单元的开口率。
3.根据权利要求2所述的电子装置,其特征在于,该蓝色子像素单元与该绿色子像素单元之间的开口率比例介于70%至99%之间。
4.根据权利要求2所述的电子装置,其特征在于,该接收开关组件和该缓冲开关组件的至少其中一个邻近该蓝色子像素单元设置。
5.根据权利要求1所述的电子装置,其特征在于,该栅极驱动单元还包含一开关组件,且该开关组件与该接收开关组件和该缓冲开关组件的至少其中一个电性连接。
6.根据权利要求1所述的电子装置,其特征在于,该缓冲开关组件包含一第一子开关组件和一第二子开关组件,其中,该第一子开关组件与该第二子开关组件以并联方式彼此电性连接。
7.根据权利要求1所述的电子装置,其特征在于,还包含多条数据线,设置于该基板上且沿该第一方向延伸,其中,在该基板的法线方向上,这些信号线中的一条信号线至少部分重叠于这些数据线中的一条数据线。
8.根据权利要求1所述的电子装置,其特征在于,还包含多条数据线,设置于该基板上且沿该第一方向延伸;以及一第一线段,设置于该基板上且沿该第一方向延伸;其中,这些信号线中的一条信号线与这些数据线中的一条数据线相邻设置,且该第一线段设置于这些信号线中的该条信号线与这些数据线中的该条数据线之间。
9.根据权利要求8所述的电子装置,其特征在于,该第一线段与这些栅极线中的一条栅极线电性连接。
10.根据权利要求1所述的电子装置,其特征在于,还包含多条数据线,设置于该基板上且沿该第一方向延伸;以及多个像素单元,这些像素单元包含一第一像素单元、一第二像素单元及一第三像素单元,其中,这些信号线中的一条信号线设置于该第一像素单元与该第二像素单元之间,且这些数据线中的两条设置于该第二像素单元与该第三像素单元之间。
CN202110862155.6A 2021-07-29 2021-07-29 电子装置 Pending CN115691314A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202110862155.6A CN115691314A (zh) 2021-07-29 2021-07-29 电子装置
TW111110377A TWI829118B (zh) 2021-07-29 2022-03-21 電子裝置
US17/814,436 US20230036433A1 (en) 2021-07-29 2022-07-22 Electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110862155.6A CN115691314A (zh) 2021-07-29 2021-07-29 电子装置

Publications (1)

Publication Number Publication Date
CN115691314A true CN115691314A (zh) 2023-02-03

Family

ID=85038843

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110862155.6A Pending CN115691314A (zh) 2021-07-29 2021-07-29 电子装置

Country Status (3)

Country Link
US (1) US20230036433A1 (zh)
CN (1) CN115691314A (zh)
TW (1) TWI829118B (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1566787A4 (en) * 2002-11-25 2009-12-09 Toshiba Matsushita Display Tec ELECTROLUMINESCENT ORGANIC DISPLAY PANEL
US8871590B2 (en) * 2009-12-31 2014-10-28 Lg Display Co., Ltd. Thin film transistor array substrate, liquid crystal display device including the same and fabricating methods thereof
KR102370359B1 (ko) * 2015-04-08 2022-03-07 삼성디스플레이 주식회사 표시 기판 및 이의 제조 방법
TWI638209B (zh) * 2015-05-05 2018-10-11 友達光電股份有限公司 顯示面板
JP6903503B2 (ja) * 2017-07-05 2021-07-14 三菱電機株式会社 薄膜トランジスタ基板、液晶表示装置および薄膜トランジスタ基板の製造方法
TWI750763B (zh) * 2019-08-20 2021-12-21 友達光電股份有限公司 電子裝置

Also Published As

Publication number Publication date
US20230036433A1 (en) 2023-02-02
TWI829118B (zh) 2024-01-11
TW202305777A (zh) 2023-02-01

Similar Documents

Publication Publication Date Title
CN109031824B (zh) 阵列基板、显示屏及电子设备
US10991308B2 (en) Display panel and display device
CN107992229B (zh) 触控显示面板和触控显示装置
US9798203B2 (en) Semiconductor device and display device
US9704888B2 (en) Display circuitry with reduced metal routing resistance
US9013434B2 (en) Touch display panel and driving method thereof
US9366933B2 (en) Semiconductor display device comprising an upper and lower insulator arranged in a non-display area
US20120112200A1 (en) Liquid crystal panel and liquid crystal display
US9443885B2 (en) Semiconductor device and display device
JP2019101095A (ja) 液晶パネル
US11776444B2 (en) Pixel array substrate
US11194435B2 (en) Detection substrate and display device
US11320706B2 (en) Array substrate, liquid crystal light control structure and liquid crystal display panel having adjacent pixel electrodes whose orthographic projections on base substrate adjoning each other
US20240021148A1 (en) Display panel and display apparatus
CN113130538A (zh) 显示装置
CN113190140B (zh) 显示面板及显示装置
KR102640165B1 (ko) 액정 표시 장치
US10884307B2 (en) Electro-optical device and electronic apparatus
CN115691314A (zh) 电子装置
KR20180013594A (ko) 액정 표시 장치
US20200201095A1 (en) Liquid crystal display device
JP2022549533A (ja) 表示基板及び表示パネル
US11221528B2 (en) Electro-optical device and electronic apparatus
JP7331160B2 (ja) 表示装置
KR101097790B1 (ko) 액정표시소자

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination