CN115657946A - Raid顺序写场景下的片外ddr带宽卸载方法、终端及存储介质 - Google Patents
Raid顺序写场景下的片外ddr带宽卸载方法、终端及存储介质 Download PDFInfo
- Publication number
- CN115657946A CN115657946A CN202211317862.8A CN202211317862A CN115657946A CN 115657946 A CN115657946 A CN 115657946A CN 202211317862 A CN202211317862 A CN 202211317862A CN 115657946 A CN115657946 A CN 115657946A
- Authority
- CN
- China
- Prior art keywords
- chip
- ddr
- raid
- write
- bandwidth
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Memory System Of A Hierarchy Structure (AREA)
Abstract
本发明涉及计算机技术领域,具体涉及RAID顺序写场景下的片外DDR带宽卸载方法、终端及存储介质。该方法包括以下步骤:从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中;调用RAID计算引擎从片上缓存U中读取D’,并将D’和计算得到的新的校验数据P’分别写回片外DDR中的V和X中;将片外DDR中的V和X空间中的D’和P’数据落盘。本发明通过引入片上缓存来部分地卸载对片外DDR的存储带宽需求,从而提高上位机在顺序写场景下的带宽上限。
Description
技术领域
本发明涉及计算机技术领域,尤其涉及RAID顺序写场景下的片外DDR带宽卸载方法、终端及存储介质。
背景技术
RAID技术通过将多个独立的存储介质(SSD或者HDD硬盘)有机的结合成一个整体,对上位机呈现为一个带数据冗余保护的存储设备,并响应上位机的管理和读/写IO请求。以RAID0为例,它将上位机的一次IO请求变为对多个独立存储介质的并发操作,从而提高了整体的带宽和时延性能。RAID组一般有n个数据盘和m个校验盘组成。依据不同的组织方式和算法,RAID可以分类成不同的RAID级别,常见的有RAID0(n=k,m=0),RAID1(n=1,m=1),RAID10(n=k,m=k),RAID5(n=k,m=1),RAID6(n=k,m=2)等。
在处理模块响应上位机的RAID5和RAID6的顺序写IO请求的过程中,RAID处理模块一般会将多次顺序写IO进行“满条带”聚合。在满条带情况下,由完整的新数据计算出新的校验数据,并直接将二者覆盖落盘。如图8所示,为RAID5(4+1)满条带写处理步骤示意,主要分为三个步骤,
1.从主机DDR将新数据D’搬移至本地的片外DDR空间中;
2.调用RAID计算引擎从本地DDR当中读取D’并将计算得到的新的校验数据P’写回本地DDR空间中;
3.将和中的数据落盘。
现有技术RAID处理的过程中,硬盘总的顺序写带宽和本地存储的带宽影响其处理性能。为了解决该技术问题现提出RAID顺序写场景下的片外DDR带宽卸载方法、终端及存储介质。
发明内容
为了解决上述现有技术中存在的技术问题,本发明提供了一种RAID顺序写场景下的片外DDR带宽卸载方法、终端及存储介质,在RAID处理过程中,通过片上缓存来部分地卸载对片外DDR的存储带宽需求,从而提高上位机在顺序写场景下的带宽。
为实现上述目的,本发明实施例提供了如下的技术方案:
第一方面,在本发明提供的一个实施例中,提供了RAID顺序写场景下的片外DDR带宽卸载方法,该方法包括以下步骤:
从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中;
调用RAID计算引擎从片上缓存U中读取D’,并将D’和计算得到的新的校验数据P’分别写回片外DDR中的V和X中;
将片外DDR中的V和X空间中的D’和P’数据落盘。
作为本发明的进一步方案,所述RAID满条带写处理包括“写通”模式和“写会”模式。
作为本发明的进一步方案,当处于“写通”模式时,所述从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中,之前还包括:
跨IO口的满条带聚合;
聚合成功后,在片上SRAM中申请新数据D’大小的存储空间U;
在片外DDR中申请存储空间V和X。
作为本发明的进一步方案,当处于“写通”模式时,所述调用RAID计算引擎从片上缓存U中读取D’,并将D’和计算得到的新的校验数据P’分别写回片外DDR中的V和X中,之后还包括:释放片上缓存空间U。
作为本发明的进一步方案,当处于“写通”模式时,所述将片外DDR中的V和X空间中的D’和P’数据落盘,之后还包括:释放片外DDR中存储空间V和X;然后应答主机。
作为本发明的进一步方案,当处于“写回”模式时,所述从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中,之前还包括,跨IO口的满条带聚合;
聚合成功后,在片上SRAM中申请新数据D’大小的存储空间U。
作为本发明的进一步方案,当处于“写回”模式时,所述从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中,之后还包括,应答主机;
对DDR中的Cache数据命中是否进行查询,得到结果a列表;
对a列表进行补全操作,在片外DDR中得到存储空间V和X;
其中,所述a列表包括未命中,部分命中和全部命中三种结果。
作为本发明的进一步方案,当处于“写回”模式时,所述调用RAID计算引擎从片上缓存U中读取D’,并将D’和计算得到的新的校验数据P’分别写回片外DDR中的V和X中,之后还包括,释放片上缓存空间U。
第二方面,在本发明提供的又一个实施例中,提供了一种终端,包括存储器和处理器,所述存储器存储有计算机程序,所述处理器加载并执行所述计算机程序时实现RAID顺序写场景下的片外DDR带宽卸载方法的步骤。
第三方面,在本发明提供的再一个实施例中,提供了一种存储介质,存储有计算机程序,所述计算机程序被处理器加载并执行时实现所述RAID顺序写场景下的片外DDR带宽卸载方法的步骤。
本发明提供的技术方案,具有如下有益效果:
本发明提供的RAID顺序写场景下的片外DDR带宽卸载方法、终端及存储介质,从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中;调用RAID计算引擎从片上缓存U中读取D’,并将D’和计算得到的新的校验数据P’分别写回片外DDR中的V和X中;将片外DDR中的V和X空间中的D’和P’数据落盘。本发明通过引入片上缓存来部分地卸载对片外DDR的存储带宽需求,从而提高上位机在顺序写场景下的带宽上限。
本发明的这些方面或其他方面在以下实施例的描述中会更加简明易懂。应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本发明。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。
图1为本发明一个实施例的RAID顺序写场景下的片外DDR带宽卸载方法的流程图;
图2为本发明一个实施例的RAID顺序写场景下的片外DDR带宽卸载方法应用装置结构图;
图3为本发明与现有技术效果对比图;
图4为本发明一个实施例的RAID顺序写场景下的片外DDR带宽卸载方法中“写通(WT)”和“写回(WB)”的场景定义图;
图5为本发明一个实施例的RAID顺序写场景下的片外DDR带宽卸载方法中在“写通”模式下,满条带写处理流程;
图6为本发明一个实施例的RAID顺序写场景下的片外DDR带宽卸载方法中在“写回”模式下,满条带写处理流程;
图7为本发明一个实施例的一种终端的结构示意图;
图8为现有技术。
图中:处理器-401、通信接口-402、存储器-403、通信总线-404。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
附图中所示的流程图仅是示例说明,不是必须包括所有的内容和操作/步骤,也不是必须按所描述的顺序执行。例如,有的操作/步骤还可以分解、组合或部分合并,因此实际执行的顺序有可能根据实际情况改变。
应当理解,在此本发明说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本发明。如在本发明说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。
具体地,下面结合附图,对本发明实施例作进一步阐述。
请参阅图1,图1是本发明实施例提供的一种RAID顺序写场景下的片外DDR带宽卸载方法的流程图,如图1所示,该RAID顺序写场景下的片外DDR带宽卸载方法,包括步骤S10至步骤S30。所述方法应用于RAID满条带写处理。
S10、从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中;
S20、调用RAID计算引擎从片上缓存U中读取D’,并将D’和计算得到的新的校验数据P’分别写回片外DDR中的V和X中;
S30、将片外DDR中的V和X空间中的D’和P’数据落盘。
本发明通过引入片上缓存,减少了对片外DDR的存储需求。
RAID5(n+1块盘组RAID)和RAID6(n+2块盘组RAID)放大系数计算如下:
所述RAID满条带写处理包括“写通”模式和“写会”模式。
在本发明的实施例中,当处于“写通”模式时,所述从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中,之前还包括:
跨IO口的满条带聚合;
聚合成功后,在片上SRAM中申请新数据D’大小的存储空间U;
在片外DDR中申请存储空间V和X。
在本发明的实施例中,当处于“写通”模式时,所述调用RAID计算引擎从片上缓存U中读取D’,并将D’和计算得到的新的校验数据P’分别写回片外DDR中的V和X中,之后还包括:释放片上缓存空间U。
在本发明的实施例中,当处于“写通”模式时,所述将片外DDR中的V和X空间中的D’和P’数据落盘,之后还包括:释放片外DDR中存储空间V和X;然后应答主机。
在本发明的实施例中,当处于“写回”模式时,所述从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中,之前还包括,跨IO口的满条带聚合;
聚合成功后,在片上SRAM中申请新数据D’大小的存储空间U。
在本发明的实施例中,当处于“写回”模式时,所述从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中,之后还包括,应答主机;
对DDR中的Cache数据命中是否进行查询,得到结果a列表;
对a列表进行补全操作,在片外DDR中得到存储空间V和X。
其中,所述a列表包括未命中,部分命中和全部命中三种结果。
在本发明的实施例中,当处于“写回”模式时,所述调用RAID计算引擎从片上缓存U中读取D’,并将D’和计算得到的新的校验数据P’分别写回片外DDR中的V和X中,之后还包括,释放片上缓存空间U。
在本发明的实施例中,当处于“写回”模式时,所述将片外DDR中的V和X空间中的D’和P’数据落盘,之后还包括,更新Cache管理映射表,释放相iCache页表;释放片外DDR中存储空间V和X。
本发明在RAID处理过程中,通过片上缓存来部分地卸载对片外DDR的存储带宽需求,从而提高上位机在顺序写场景下的带宽。
应该理解的是,上述虽然是按照某一顺序描述的,但是这些步骤并不是必然按照上述顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,本实施例的一部分步骤可以包括多个步骤或者多个阶段,这些步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤中的步骤或者阶段的至少一部分轮流或者交替地执行。
在一个实施例中,参见图5所示,在本发明的实施例中还提供了一种终端,包括处理器401、通信接口402、存储器403和通信总线404,其中,处理器401,通信接口402,存储器403通过通信总线404完成相互间的通信。
存储器403,用于存放计算机程序;
处理器401,用于执行存储器403上所存放的计算机程序时,执行所述的RAID顺序写场景下的片外DDR带宽卸载方法,该处理器执行指令时实现上述方法实施例中的步骤:
S10、从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中;
S20、调用RAID计算引擎从片上缓存U中读取D’,并将D’和计算得到的新的校验数据P’分别写回片外DDR中的V和X中;
S30、将片外DDR中的V和X空间中的D’和P’数据落盘。
本发明通过引入片上缓存,减少了对片外DDR的存储需求。
RAID5(n+1块盘组RAID)和RAID6(n+2块盘组RAID)放大系数计算如下:
所述RAID满条带写处理包括“写通”模式和“写会”模式。
在本发明的实施例中,当处于“写通”模式时,所述从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中,之前还包括:
跨IO口的满条带聚合;
聚合成功后,在片上SRAM中申请新数据D’大小的存储空间U;
在片外DDR中申请存储空间V和X。
在本发明的实施例中,当处于“写通”模式时,所述调用RAID计算引擎从片上缓存U中读取D’,并将D’和计算得到的新的校验数据P’分别写回片外DDR中的V和X中,之后还包括:释放片上缓存空间U。
在本发明的实施例中,当处于“写通”模式时,所述将片外DDR中的V和X空间中的D’和P’数据落盘,之后还包括:释放片外DDR中存储空间V和X;然后应答主机。
在本发明的实施例中,当处于“写回”模式时,所述从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中,之前还包括,跨IO口的满条带聚合;
聚合成功后,在片上SRAM中申请新数据D’大小的存储空间U。
在本发明的实施例中,当处于“写回”模式时,所述从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中,之后还包括,应答主机;
对DDR中的Cache数据命中是否进行查询,得到结果a列表;
对a列表进行补全操作,在片外DDR中得到存储空间V和X。
其中,所述a列表包括未命中,部分命中和全部命中三种结果。
在本发明的实施例中,当处于“写回”模式时,所述调用RAID计算引擎从片上缓存U中读取D’,并将D’和计算得到的新的校验数据P’分别写回片外DDR中的V和X中,之后还包括,释放片上缓存空间U。
在本发明的实施例中,当处于“写回”模式时,所述将片外DDR中的V和X空间中的D’和P’数据落盘,之后还包括,更新Cache管理映射表,释放相iCache页表;释放片外DDR中存储空间V和X。
上述终端提到的通信总线可以是外设部件互连标准(PeripheralComponentInterconnect,简称PCI)总线或扩展工业标准结构(Extended IndustryStandardArchitecture,简称EISA)总线等。该通信总线可以分为地址总线、数据总线、控制总线等。为便于表示,图中仅用一条粗线表示,但并不表示仅有一根总线或一种类型的总线。
通信接口用于上述终端与其他设备之间的通信。
存储器可以包括随机存取存储器(Random Access Memory,简称RAM),也可以包括非易失性存储器(non-volatile memory),例如至少一个磁盘存储器。可选的,存储器还可以是至少一个位于远离前述处理器的存储装置。
上述的处理器可以是通用处理器,包括中央处理器(Central Processing Unit,简称CPU)、网络处理器(Network Processor,简称NP)等;还可以是数字信号处理器(Digital Signal Processing,简称DSP)、专用集成电路(ApplicationSpecificIntegrated Circuit,简称ASIC)、现场可编程门阵列(Field-ProgrammableGate Array,简称FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。
所述终端包括用户设备与网络设备。其中,所述用户设备包括但不限于电脑、智能手机、PDA等;所述网络设备包括但不限于单个网络服务器、多个网络服务器组成的服务器组或基于云计算(Cloud Computing)的由大量计算机或网络服务器构成的云,其中,云计算是分布式计算的一种,由一群松散耦合的计算机集组成的一个超级虚拟计算机。其中,所述终端可单独运行来实现本发明,也可接入网络并通过与网络中的其他终端的交互操作来实现本发明。其中,所述终端所处的网络包括但不限于互联网、广域网、城域网、局域网、VPN网络等。
所述终端包括用户设备与网络设备。其中,所述用户设备包括但不限于电脑、智能手机、PDA等;所述网络设备包括但不限于单个网络服务器、多个网络服务器组成的服务器组或基于云计算(Cloud Computing)的由大量计算机或网络服务器构成的云,其中,云计算是分布式计算的一种,由一群松散耦合的计算机集组成的一个超级虚拟计算机。其中,所述终端可单独运行来实现本发明,也可接入网络并通过与网络中的其他终端的交互操作来实现本发明。其中,所述终端所处的网络包括但不限于互联网、广域网、城域网、局域网、VPN网络等。
还应当进理解,在本发明说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。
在本发明的一个实施例中还提供了一种存储介质,其上存储有计算机程序,该计算机程序被处理器执行时实现上述方法实施例中的步骤:
S10、从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中;
S20、调用RAID计算引擎从片上缓存U中读取D’,并将D’和计算得到的新的校验数据P’分别写回片外DDR中的V和X中;
S30、将片外DDR中的V和X空间中的D’和P’数据落盘。
本发明通过引入片上缓存,减少了对片外DDR的存储需求。
RAID5(n+1块盘组RAID)和RAID6(n+2块盘组RAID)放大系数计算如下:
所述RAID满条带写处理包括“写通”模式和“写会”模式。
在本发明的实施例中,当处于“写通”模式时,所述从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中,之前还包括:
跨IO口的满条带聚合;
聚合成功后,在片上SRAM中申请新数据D’大小的存储空间U;
在片外DDR中申请存储空间V和X。
在本发明的实施例中,当处于“写通”模式时,所述调用RAID计算引擎从片上缓存U中读取D’,并将D’和计算得到的新的校验数据P’分别写回片外DDR中的V和X中,之后还包括:释放片上缓存空间U。
在本发明的实施例中,当处于“写通”模式时,所述将片外DDR中的V和X空间中的D’和P’数据落盘,之后还包括:释放片外DDR中存储空间V和X;然后应答主机。
在本发明的实施例中,当处于“写回”模式时,所述从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中,之前还包括,跨IO口的满条带聚合;
聚合成功后,在片上SRAM中申请新数据D’大小的存储空间U。
在本发明的实施例中,当处于“写回”模式时,所述从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中,之后还包括,应答主机;
对DDR中的Cache数据命中是否进行查询,得到结果a列表;
对a列表进行补全操作,在片外DDR中得到存储空间V和X。
其中,所述a列表包括未命中,部分命中和全部命中三种结果。
在本发明的实施例中,当处于“写回”模式时,所述调用RAID计算引擎从片上缓存U中读取D’,并将D’和计算得到的新的校验数据P’分别写回片外DDR中的V和X中,之后还包括,释放片上缓存空间U。
在本发明的实施例中,当处于“写回”模式时,所述将片外DDR中的V和X空间中的D’和P’数据落盘,之后还包括,更新Cache管理映射表,释放相iCache页表;释放片外DDR中存储空间V和X。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述方法的实施例的流程。其中,本发明所提供的各实施例中所使用的对存储器、存储、数据库或其它介质的任何引用,均可包括非易失性和易失性存储器中的至少一种。
应当理解的是,在本文中使用的,除非上下文清楚地支持例外情况,单数形式“一个”旨在也包括复数形式。还应当理解的是,在本文中使用的“和/或”是指包括一个或者一个以上相关联地列出的项目的任意和所有可能组合。上述本发明实施例公开实施例序号仅仅为了描述,不代表实施例的优劣。
所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本发明实施例公开的范围(包括权利要求)被限于这些例子;在本发明实施例的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,并存在如上的本发明实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。因此,凡在本发明实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本发明实施例的保护范围之内。
Claims (10)
1.一种RAID顺序写场景下的片外DDR带宽卸载方法,所述方法应用于RAID满条带写处理,其特征在于,该方法包括:
从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中;
调用RAID计算引擎从片上缓存U中读取D’,并将D’和计算得到的新的校验数据P’分别写回片外DDR中的V和X中;
将片外DDR中的V和X空间中的D’和P’数据落盘。
2.如权利要求1所述的RAID顺序写场景下的片外DDR带宽卸载方法,其特征在于,所述RAID满条带写处理包括“写通”模式和“写会”模式。
3.如权利要求2所述的RAID顺序写场景下的片外DDR带宽卸载方法,其特征在于,当处于“写通”模式时,所述从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中,之前还包括:
跨IO口的满条带聚合;
聚合成功后,在片上SRAM中申请新数据D’大小的存储空间U;
在片外DDR中申请存储空间V和X。
4.如权利要求3所述的RAID顺序写场景下的片外DDR带宽卸载方法,其特征在于,当处于“写通”模式时,所述调用RAID计算引擎从片上缓存U中读取D’,并将D’和计算得到的新的校验数据P’分别写回片外DDR中的V和X中,之后还包括:释放片上缓存空间U。
5.如权利要求4所述的RAID顺序写场景下的片外DDR带宽卸载方法,其特征在于,当处于“写通”模式时,所述将片外DDR中的V和X空间中的D’和P’数据落盘,之后还包括:释放片外DDR中存储空间V和X;然后应答主机。
6.如权利要求2所述的RAID顺序写场景下的片外DDR带宽卸载方法,其特征在于,当处于“写回”模式时,所述从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中,之前还包括,跨IO口的满条带聚合;
聚合成功后,在片上SRAM中申请新数据D’大小的存储空间U。
7.如权利要求6所述的RAID顺序写场景下的片外DDR带宽卸载方法,其特征在于,当处于“写回”模式时,所述从主机DDR将新数据D’搬移至RAID管理芯片的片上缓存空间U中,之后还包括,应答主机;
对DDR中的Cache数据命中是否进行查询,得到结果a列表;
对a列表进行补全操作,在片外DDR中得到存储空间V和X;
其中,所述a列表包括未命中,部分命中和全部命中三种结果。
8.如权利要求7所述的RAID顺序写场景下的片外DDR带宽卸载方法,其特征在于,当处于“写回”模式时,所述调用RAID计算引擎从片上缓存U中读取D’,并将D’和计算得到的新的校验数据P’分别写回片外DDR中的V和X中,之后还包括,释放片上缓存空间U。
9.一种终端,包括存储器和处理器,所述存储器存储有计算机程序,所述处理器加载并执行所述计算机程序时实现如权利要求1-8任一项所述的RAID顺序写场景下的片外DDR带宽卸载方法的步骤。
10.一种存储介质,存储有计算机程序,所述计算机程序被处理器加载并执行时实现如权利要求1-8任一项所述的RAID顺序写场景下的片外DDR带宽卸载方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211317862.8A CN115657946A (zh) | 2022-10-26 | 2022-10-26 | Raid顺序写场景下的片外ddr带宽卸载方法、终端及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211317862.8A CN115657946A (zh) | 2022-10-26 | 2022-10-26 | Raid顺序写场景下的片外ddr带宽卸载方法、终端及存储介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115657946A true CN115657946A (zh) | 2023-01-31 |
Family
ID=84990992
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211317862.8A Pending CN115657946A (zh) | 2022-10-26 | 2022-10-26 | Raid顺序写场景下的片外ddr带宽卸载方法、终端及存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115657946A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115826882A (zh) * | 2023-02-15 | 2023-03-21 | 苏州浪潮智能科技有限公司 | 一种存储方法、装置、设备及存储介质 |
CN116126251A (zh) * | 2023-04-04 | 2023-05-16 | 北京忆恒创源科技股份有限公司 | 一种实现多并发写入的方法、控制器和固态存储设备 |
-
2022
- 2022-10-26 CN CN202211317862.8A patent/CN115657946A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115826882A (zh) * | 2023-02-15 | 2023-03-21 | 苏州浪潮智能科技有限公司 | 一种存储方法、装置、设备及存储介质 |
CN116126251A (zh) * | 2023-04-04 | 2023-05-16 | 北京忆恒创源科技股份有限公司 | 一种实现多并发写入的方法、控制器和固态存储设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10896089B2 (en) | System level data-loss protection using storage device local buffers | |
CN115657946A (zh) | Raid顺序写场景下的片外ddr带宽卸载方法、终端及存储介质 | |
US20140351660A1 (en) | Two-level system main memory | |
US10956290B2 (en) | Memory management | |
US11209986B2 (en) | Memory operations on data | |
KR102443600B1 (ko) | 하이브리드 메모리 시스템 | |
KR102434170B1 (ko) | 하이브리드 메모리 시스템 | |
US9710283B2 (en) | System and method for pre-storing small data files into a page-cache and performing reading and writing to the page cache during booting | |
US20160117120A1 (en) | Systems and methods for optimizing write accesses in a storage array | |
US11379326B2 (en) | Data access method, apparatus and computer program product | |
CN110968529A (zh) | 无缓存固态硬盘的实现方法、装置、计算机设备及存储介质 | |
CN110502188A (zh) | 一种基于数据库读写性能的数据存储方法与装置 | |
US8433873B2 (en) | Disposition instructions for extended access commands | |
CN115933994A (zh) | 一种数据处理方法、装置、电子设备及存储介质 | |
KR20200117032A (ko) | 하이브리드 메모리 시스템 | |
US20190042365A1 (en) | Read-optimized lazy erasure coding | |
US11150991B2 (en) | Dynamically adjusting redundancy levels of storage stripes | |
US9147499B2 (en) | Memory operation of paired memory devices | |
US20150199201A1 (en) | Memory system operating method providing hardware initialization | |
US11340989B2 (en) | RAID storage-device-assisted unavailable primary data/Q data rebuild system | |
US9652172B2 (en) | Data storage device performing merging process on groups of memory blocks and operation method thereof | |
CN110609660A (zh) | Ssd阵列的主机端映射方法、装置、计算机设备及存储介质 | |
US11086550B1 (en) | Transforming dark data | |
US11327683B2 (en) | RAID storage-device-assisted read-modify-write system | |
CN115904795A (zh) | 存储系统中的数据存储方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |