CN115642988A - 一种最佳采样信号识别方法、装置、电子设备及存储介质 - Google Patents

一种最佳采样信号识别方法、装置、电子设备及存储介质 Download PDF

Info

Publication number
CN115642988A
CN115642988A CN202211281538.5A CN202211281538A CN115642988A CN 115642988 A CN115642988 A CN 115642988A CN 202211281538 A CN202211281538 A CN 202211281538A CN 115642988 A CN115642988 A CN 115642988A
Authority
CN
China
Prior art keywords
sampling signal
frame header
synchronization sequence
cross
correlation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211281538.5A
Other languages
English (en)
Inventor
韩国军
廖灿亮
翟雄飞
薛拯
刘畅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangdong University of Technology
Original Assignee
Guangdong University of Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangdong University of Technology filed Critical Guangdong University of Technology
Priority to CN202211281538.5A priority Critical patent/CN115642988A/zh
Publication of CN115642988A publication Critical patent/CN115642988A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明公开了一种最佳采样信号识别方法、装置、电子设备及存储介质,用于解决通过插值算法位同步算法进行最佳采样点识别的过程实现原理复杂,需要消耗较多逻辑资源的技术问题。本发明包括:接收预设采样信号发送机发送的多路采样信号;从所述采样信号中提取当前帧的帧头同步序列;获取预设的对比帧头同步序列;将所述对比帧头同步序列与所述帧头同步序列进行互相关,生成互相关结果;根据所有所述采样信号的互相关结果确定最佳采样信号。

Description

一种最佳采样信号识别方法、装置、电子设备及存储介质
技术领域
本发明涉及信号识别技术领域,尤其涉及一种最佳采样信号识别方法、装置、电子设备及存储介质。
背景技术
在数字通信系统中,接收端从通信介质中接收到的电磁信号是连续的模拟信号,为了将信号进行下一步的处理,就需要对连续的模拟信号进行采样从而转换成离散的数字信号,也就是A/D转换模块(ADC)所做的工作。根据奈奎斯特采样定理,接收端要想无失真的保留接收到的信号,采样频率要大于接收信号最高频率的2倍。
而在实际的工程应用中,通常会使用比2倍要大的采样频率,例如4倍、8倍等。因此采样到的离散数据会比原始数据要多数倍,这些数据需要进行下采样以减少后续模块对数据的处理量。由于直接下采样会不满足奈奎斯特采样定理,因此需要经过匹配滤波器进行低通滤波滤除高频信号。
通常的下采样方法是间隔取一个数据,丢弃其余数据。例如,假设发送端编码器输出数据率是25Mbit/s,而ADC的采样频率是200MHz,那么ADC采集到的数据率是200M符号每秒,这个数据率是编码器输出数据率的8倍。为了将接收到的数据用于译码,需要将ADC输出的数据进行8倍下采样。而通常的下采样方法是间隔8个数据取1个数据,其余数据丢弃,得到与发送端编码器输出数据率相等的数据,为25M符号每秒。在8倍下采样中,ADC以5ns的时间间隔对一个符号连续进行8次采样,得到8个离散数据,由于被采样的模拟信号是连续的,处于时刻变化的过程中,因此对同一个符号采样得到的离散数据不完全相同,通常其中只有一个采样数据是处于最佳采样点上,其余采样数据则是处于模拟信号在不同符号间变化的过程中(如图1所示)。反映在星座图上,就是最佳采样点的星座图较为清晰,而非最佳采样点的数据的星座点混叠在一起,无法分辨。如图2所示,图2的信号采样16QAM调制,画出了其中4路信号的星座图,其中右上角的信号是最佳采样信号,它的星座图清晰,可以分辨出16个点集合,而其余路信号则无法分辨。
如果在下采样过程中随机选择一路信号作为解调器和译码器的输入,会导致解调出来的数据不准确,同时译码器输出数据的误码率会升高,从而影响系统性能。另外,由于频偏的存在,最佳采样点的位置会随时间变化,例如,有时候最佳采样点在第一路信号,而有时候又在第三路信号。因此,在数字通信系统中需要有一个模块用来保证采样数据始终是最佳采样点。
目前,业界主要采样插值算法位同步技术,它不需要改变本地时钟便可实现位同步时刻的调整,直接内插出最佳采样点的相位和值。插值算法位同步技术根据采样值以及数控振荡器输出的采样时刻信号和误差信号获取最佳采样值。整个插值算法位同步算法包含以下几个模块:插值滤波器、定时误差检测器、环路滤波器和数控震荡器。插值滤波器负责对输入的多路采样数据进行计算,计算出最佳采样值。定时误差检测器负责计算插值滤波器的输出,检测插值滤波器的输出距离最佳采样值的误差,然后将误差输出到环路滤波器。环路滤波器负责将定时误差检测器输出的误差进行滤波,滤除突发的错误。数控震荡器输出控制信号,控制插值滤波器的输出。
然而,插值算法位同步算法由多个模块组成,对个模块需要协调工作行程环路反馈。它的实现原理复杂,需要消耗较多逻辑资源。为了使环路稳定、收敛,需要根据信道噪声带宽等因素计算并多次调整插值滤波器系数,导致工程实现非常困难、繁琐。
发明内容
本发明提供了一种最佳采样信号识别方法、装置、电子设备及存储介质,用于解决通过插值算法位同步算法进行最佳采样点识别的过程实现原理复杂,需要消耗较多逻辑资源的技术问题。
本发明提供了一种最佳采样信号识别方法,应用于信号接收机;所述方法包括:
接收预设采样信号发送机发送的多路采样信号;
从所述采样信号中提取当前帧的帧头同步序列;
获取预设的对比帧头同步序列;
将所述对比帧头同步序列与所述帧头同步序列进行互相关,生成互相关结果;
根据所有所述采样信号的互相关结果确定最佳采样信号。
可选地,所述将所述对比帧头同步序列与所述帧头同步序列进行互相关,生成互相关结果的步骤,包括:
获取所述采样信号的采样周期和所述帧头同步序列的起点;
获取所述对比帧头同步序列的长度及所述对比帧头同步序列的共轭;
采用所述采样周期、所述帧头同步序列的起点、所述对比帧头同步序列的长度和所述对比帧头同步序列的共轭计算互相关结果。
可选地,所述根据所有所述采样信号的互相关结果确定最佳采样信号的步骤,包括:
根据各路采样信号的互相关结果确定各路采样信号的互相关值;
将互相关值最大的采样信号确定为目标采样信号;
以当前帧为基础,当所述目标采样信号连续预设帧数的信号帧的互相关值均为最大时,将所述目标采样信号作为最佳采样信号。
可选地,还包括:
获取最大频率偏差值和帧同步准确度;
采用所述最大频率偏差值和所述帧同步准确度选择帧头同步序列。
本发明还提供了一种最佳采样信号识别装置,应用于信号接收机;所述装置包括:
采样信号接收模块,用于接收预设采样信号发送机发送的多路采样信号;
帧头同步序列提取模块,用于从所述采样信号中提取当前帧的帧头同步序列;
对比帧头同步序列获取模块,用于获取预设的对比帧头同步序列;
互相关模块,用于将所述对比帧头同步序列与所述帧头同步序列进行互相关,生成互相关结果;
最佳采样信号确定模块,用于根据所有所述采样信号的互相关结果确定最佳采样信号。
可选地,所述互相关模块,包括:
采样周期和起点获取子模块,用于获取所述采样信号的采样周期和所述帧头同步序列的起点;
长度及共轭获取子模块,用于获取所述对比帧头同步序列的长度及所述对比帧头同步序列的共轭;
互相关子模块,用于采用所述采样周期、所述帧头同步序列的起点、所述对比帧头同步序列的长度和所述对比帧头同步序列的共轭计算互相关结果。
可选地,所述最佳采样信号确定模块,包括:
互相关值确定子模块,用于根据各路采样信号的互相关结果确定各路采样信号的互相关值;
目标采样信号确定子模块,用于将互相关值最大的采样信号确定为目标采样信号;
最佳采样信号确定子模块,用于以当前帧为基础,当所述目标采样信号连续预设帧数的信号帧的互相关值均为最大时,将所述目标采样信号作为最佳采样信号。
可选地,还包括:
最大频率偏差值和帧同步准确度获取模块,用于获取最大频率偏差值和帧同步准确度;
帧头同步序列选择模块,用于采用所述最大频率偏差值和所述帧同步准确度选择帧头同步序列。
本发明还提供了一种电子设备,所述设备包括处理器以及存储器:
所述存储器用于存储程序代码,并将所述程序代码传输给所述处理器;
所述处理器用于根据所述程序代码中的指令执行如上任一项所述的最佳采样信号识别方法。
本发明还提供了一种计算机可读存储介质,所述计算机可读存储介质用于存储程序代码,所述程序代码用于执行如上任一项所述的最佳采样信号识别方法。
从以上技术方案可以看出,本发明具有以下优点:本发明公开了一种最佳采样信号识别方法,应用于接收机,包括:接收预设采样信号发送机发送的多路采样信号;从采样信号中提取当前帧的帧头同步序列;获取预设的对比帧头同步序列;将对比帧头同步序列与帧头同步序列进行互相关,生成互相关结果;根据所有采样信号的互相关结果确定最佳采样信号。本发明通过利用帧头同步序列之间较强的相关性特点,让接收机分别对每一路采样信号的帧头做互相关操作,从而根据互相关结果来确定最佳采样信息,该过程实现原理简单,可节省设备的逻辑资源,且由于没有环路反馈,在工程上易于实现。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其它的附图。
图1为本发明实施例提供的最佳采样点示意图;
图2为本发明实施例提供的4路信号的星座图;
图3为本发明实施例提供的一种最佳采样信号识别方法的步骤流程图;
图4为本发明另一实施例提供的一种最佳采样信号识别方法的步骤流程图;
图5为本发明实施例提供的一种最佳采样信号识别装置的结构框图。
具体实施方式
本发明实施例提供了一种最佳采样信号识别方法、装置、电子设备及存储介质,用于解决通过插值算法位同步算法进行最佳采样点识别的过程实现原理复杂,需要消耗较多逻辑资源的技术问题。
为使得本发明的发明目的、特征、优点能够更加的明显和易懂,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,下面所描述的实施例仅仅是本发明一部分实施例,而非全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
请参阅图3,图3为本发明实施例提供的一种最佳采样信号识别方法的步骤流程图。
本发明提供的一种最佳采样信号识别方法,应用于信号接收机;具体可以包括以下步骤:
步骤301,接收预设采样信号发送机发送的多路采样信号;
在本发明实施例中,数字通信系统可以包括信号接收机和采样信号发送机,其中,采样信号发送机可以接收多路采样信号,并将其转发至信号接收机。
步骤302,从采样信号中提取当前帧的帧头同步序列;
在接收到多路采样信号后,可以从每路采样信号中提取当前帧的帧头同步序列。
在具体实现中,根据功能需求,可以确定不同类型和长度的帧头同步序列,在实际应用中,帧头同步序列越长,能够容忍的频偏就越小,因此可以根据系统的最大频偏设置合理的帧头同步序列的长度。例如,在微波系统中,可能面临的最大频偏是200KHz,则可以选取长度为128的Zadoff-CHU序列来进行帧同步。
Zadoff-CHU序列隶属于CAZAC序列,所谓CAZAC序列,即具备了恒幅、零自相关性的优良特性的非二进制复数序列。
Zadoff-Chu序列具有如下特点:
良好的自相关性(循环移位特性),即对于任意CHU原始序列与其移动循环移动n位后所得的序列互不相关,自相关峰值尖锐;
良好的互相关性,即互相关和部分相关值接近零,便于接收端准确的把所需信号监测出来,并减小检错差错;
恒幅特性,即任意CHU序列的幅值恒定,这一特性可以保证相应带宽内的每个频点经历相同的激励,便于实现相干检测中的无偏估计。
步骤303,获取预设的对比帧头同步序列;
在本发明实施例中,信号接收机需要预先保存上述帧头同步序列来作为对比帧头同步序列。
步骤304,将对比帧头同步序列与帧头同步序列进行互相关,生成互相关结果;
在从采样信号中提取出帧头同步序号后,可以将其与预存的该采样信号的对比帧头同步序列进行互相关,从而得到互相关结果。
在信号处理领域中,互相关用来表示两个信号之间相似性的一个度量。
步骤305,根据所有采样信号的互相关结果确定最佳采样信号。
在计算得到每一路采样信号的互相关结果后,可以根据所有采样信号的互相关结果来确定最佳采样信号。
本发明通过利用帧头同步序列之间较强的相关性特点,让接收机分别对每一路采样信号的帧头做互相关操作,从而根据互相关结果来确定最佳采样信息,该过程实现原理简单,可节省设备的逻辑资源,且由于没有环路反馈,在工程上易于实现。
请参阅图4,图4为本发明另一实施例提供的一种最佳采样信号识别方法的步骤流程图。具体可以包括以下步骤:
步骤401,接收预设采样信号发送机发送的多路采样信号;
步骤401与步骤301相同,具体可以参照步骤301的描述,此处不再赘述。
步骤402,从采样信号中提取当前帧的帧头同步序列;
在本发明实施例中,采样信号中携带了帧头同步序列,该帧头同步序列的类型和长度可以根据系统指标参数来确定。
在一个示例中,帧头同步序列可以通过以下步骤进行选择:
获取最大频率偏差值和帧同步准确度;采用最大频率偏差值和帧同步准确度选择帧头同步序列。
在具体实现中,系统指标参数可以包括系统最大频率偏差值和帧同步准确度。系统最大频率偏差值指的是系统所要面对的最大频率偏差,例如在微波系统中,所可能面临的最大频偏为200KHz。而帧同步准确度指的是在一定通信条件下,帧同步成功的概率。根据上述系统指标参数,可以确定帧头同步序列的种类和长度。帧头同步序列的种类有多种,例如伪随机序列和4G(the4th Generation mobile communication technology)中的CHU序列(即Zadoff-Chu)序列。而序列的长度会影响能抵抗的最大频偏和帧同步准确度。长度越长,能抵抗的频偏越小,帧同步准确度越高;长度越短,能抵抗的频偏越大,帧同步精度越低。因此帧头同步序列长度的确定需同时满足系统最大频率偏差值和帧同步准确度两个指标。例如,在微波系统中,所可能面临的最大频率偏差值是200KHz,因此可以选取长度为128的CHU序列来进行帧同步。
接着,发送机帧头同步序列插入到采样信号的帧头中,并发送至信号接收机。
需要注意的是,发送机需要判断接收到的采样信号的有效数据是否足够,如果有效数据足够组成一帧则将数据封装成帧,并将帧头同步序列插入到帧头中,最后将成帧的数据调制后发送给信号接收机。如果有效数据不够,则需等待有足够的有效数据再进行发送。
步骤403,获取预设的对比帧头同步序列;
在本发明实施例中,信号接收机需要预先保存上述帧头同步序列来作为对比帧头同步序列。
步骤404,获取采样信号的采样周期和帧头同步序列的起点;
步骤405,获取对比帧头同步序列的长度及对比帧头同步序列的共轭;
步骤406,采用采样周期、帧头同步序列的起点、对比帧头同步序列的长度和对比帧头同步序列的共轭计算互相关结果;
信号接收机在到采样信号后,需要识别采样信号的帧头位置,并输出帧头信号,再根据帧头信号读取帧头中的帧头同步序列。并利用接收到的帧头同步序列与预先保存的对比帧头同步序列做互相关处理,得到互相关结果,具体的互相关过程如下公式所示:
Figure BDA0003898509530000081
其中,Λ表示互相关结果,P*(n)表示对比帧头同步序列的共轭,y(n)表示接收到的采样信号的帧头同步序列,n表示符合计数,K表示帧头同步序列的长度。
步骤407,根据所有采样信号的互相关结果确定最佳采样信号。
在计算得到每一路采样信号的互相关结果后,可以根据所有采样信号的互相关结果确定最佳采样信号。
在一个示例中,根据所有采样信号的互相关结果确定最佳采样信号的步骤,可以包括以下子步骤:
S71,根据各路采样信号的互相关结果确定各路采样信号的互相关值;
S72,将互相关值最大的采样信号确定为目标采样信号;
S73,以当前帧为基础,当目标采样信号连续预设帧数的信号帧的互相关值均为最大时,将目标采样信号作为最佳采样信号。
在具体实现中,可以将接收到的不同路的帧头采样信号的帧头同步序列实时与对比帧头同步序列相乘,得到不同路的帧头采样信号的互相关结果,并判断最大值。如果同一路采样信号的连续几帧信号帧的互相关值都是最大的,则可以判定该路信号为最佳采样信号,此时可以将数字通信系统输出数据切换到该路。连续数帧的判断可以减少数据传输过程中产生的突发错误对数字通信系统的影响。
本发明通过利用帧头同步序列之间较强的相关性特点,让接收机分别对每一路采样信号的帧头做互相关操作,从而根据互相关结果来确定最佳采样信息,该过程实现原理简单,可节省设备的逻辑资源,且由于没有环路反馈,在工程上易于实现。
请参阅图5,图5为本发明实施例提供的一种最佳采样信号识别装置的结构框图。
本发明实施例提供了一种最佳采样信号识别装置,应用于信号接收机;装置包括:
采样信号接收模块501,用于接收预设采样信号发送机发送的多路采样信号;
帧头同步序列提取模块502,用于从采样信号中提取当前帧的帧头同步序列;
对比帧头同步序列获取模块503,用于获取预设的对比帧头同步序列;
互相关模块504,用于将对比帧头同步序列与帧头同步序列进行互相关,生成互相关结果;
最佳采样信号确定模块505,用于根据所有采样信号的互相关结果确定最佳采样信号。
在本发明实施例中,互相关模块504,包括:
采样周期和起点获取子模块,用于获取采样信号的采样周期和帧头同步序列的起点;
长度及共轭获取子模块,用于获取对比帧头同步序列的长度及对比帧头同步序列的共轭;
互相关子模块,用于采用采样周期、帧头同步序列的起点、对比帧头同步序列的长度和对比帧头同步序列的共轭计算互相关结果。
在本发明实施例中,最佳采样信号确定模块505,包括:
互相关值确定子模块,用于根据各路采样信号的互相关结果确定各路采样信号的互相关值;
目标采样信号确定子模块,用于将互相关值最大的采样信号确定为目标采样信号;
最佳采样信号确定子模块,用于以当前帧为基础,当目标采样信号连续预设帧数的信号帧的互相关值均为最大时,将目标采样信号作为最佳采样信号。
在本发明实施例中,还包括:
最大频率偏差值和帧同步准确度获取模块,用于获取最大频率偏差值和帧同步准确度;
帧头同步序列选择模块,用于采用最大频率偏差值和帧同步准确度选择帧头同步序列。
本发明实施例还提供了一种电子设备,设备包括处理器以及存储器:
存储器用于存储程序代码,并将程序代码传输给处理器;
处理器用于根据程序代码中的指令执行本发明实施例的最佳采样信号识别方法。
本发明实施例还提供了一种计算机可读存储介质,计算机可读存储介质用于存储程序代码,程序代码用于执行本发明实施例的最佳采样信号识别方法。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统,装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
本领域内的技术人员应明白,本发明实施例的实施例可提供为方法、装置、或计算机程序产品。因此,本发明实施例可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明实施例可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本发明实施例是参照根据本发明实施例的方法、终端设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理终端设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理终端设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理终端设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理终端设备上,使得在计算机或其他可编程终端设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程终端设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已描述了本发明实施例的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例做出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明实施例范围的所有变更和修改。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者终端设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者终端设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者终端设备中还存在另外的相同要素。
以上所述,以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (10)

1.一种最佳采样信号识别方法,其特征在于,应用于信号接收机;所述方法包括:
接收预设采样信号发送机发送的多路采样信号;
从所述采样信号中提取当前帧的帧头同步序列;
获取预设的对比帧头同步序列;
将所述对比帧头同步序列与所述帧头同步序列进行互相关,生成互相关结果;
根据所有所述采样信号的互相关结果确定最佳采样信号。
2.根据权利要求1所述的方法,其特征在于,所述将所述对比帧头同步序列与所述帧头同步序列进行互相关,生成互相关结果的步骤,包括:
获取所述采样信号的采样周期和所述帧头同步序列的起点;
获取所述对比帧头同步序列的长度及所述对比帧头同步序列的共轭;
采用所述采样周期、所述帧头同步序列的起点、所述对比帧头同步序列的长度和所述对比帧头同步序列的共轭计算互相关结果。
3.根据权利要求1所述的方法,其特征在于,所述根据所有所述采样信号的互相关结果确定最佳采样信号的步骤,包括:
根据各路采样信号的互相关结果确定各路采样信号的互相关值;
将互相关值最大的采样信号确定为目标采样信号;
以当前帧为基础,当所述目标采样信号连续预设帧数的信号帧的互相关值均为最大时,将所述目标采样信号作为最佳采样信号。
4.根据权利要求1所述的方法,其特征在于,还包括:
获取最大频率偏差值和帧同步准确度;
采用所述最大频率偏差值和所述帧同步准确度选择帧头同步序列。
5.一种最佳采样信号识别装置,其特征在于,应用于信号接收机;所述装置包括:
采样信号接收模块,用于接收预设采样信号发送机发送的多路采样信号;
帧头同步序列提取模块,用于从所述采样信号中提取当前帧的帧头同步序列;
对比帧头同步序列获取模块,用于获取预设的对比帧头同步序列;
互相关模块,用于将所述对比帧头同步序列与所述帧头同步序列进行互相关,生成互相关结果;
最佳采样信号确定模块,用于根据所有所述采样信号的互相关结果确定最佳采样信号。
6.根据权利要求5所述的装置,其特征在于,所述互相关模块,包括:
采样周期和起点获取子模块,用于获取所述采样信号的采样周期和所述帧头同步序列的起点;
长度及共轭获取子模块,用于获取所述对比帧头同步序列的长度及所述对比帧头同步序列的共轭;
互相关子模块,用于采用所述采样周期、所述帧头同步序列的起点、所述对比帧头同步序列的长度和所述对比帧头同步序列的共轭计算互相关结果。
7.根据权利要求5所述的装置,其特征在于,所述最佳采样信号确定模块,包括:
互相关值确定子模块,用于根据各路采样信号的互相关结果确定各路采样信号的互相关值;
目标采样信号确定子模块,用于将互相关值最大的采样信号确定为目标采样信号;
最佳采样信号确定子模块,用于以当前帧为基础,当所述目标采样信号连续预设帧数的信号帧的互相关值均为最大时,将所述目标采样信号作为最佳采样信号。
8.根据权利要求5所述的装置,其特征在于,还包括:
最大频率偏差值和帧同步准确度获取模块,用于获取最大频率偏差值和帧同步准确度;
帧头同步序列选择模块,用于采用所述最大频率偏差值和所述帧同步准确度选择帧头同步序列。
9.一种电子设备,其特征在于,所述设备包括处理器以及存储器:
所述存储器用于存储程序代码,并将所述程序代码传输给所述处理器;
所述处理器用于根据所述程序代码中的指令执行权利要求1-4任一项所述的最佳采样信号识别方法。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质用于存储程序代码,所述程序代码用于执行权利要求1-4任一项所述的最佳采样信号识别方法。
CN202211281538.5A 2022-10-19 2022-10-19 一种最佳采样信号识别方法、装置、电子设备及存储介质 Pending CN115642988A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211281538.5A CN115642988A (zh) 2022-10-19 2022-10-19 一种最佳采样信号识别方法、装置、电子设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211281538.5A CN115642988A (zh) 2022-10-19 2022-10-19 一种最佳采样信号识别方法、装置、电子设备及存储介质

Publications (1)

Publication Number Publication Date
CN115642988A true CN115642988A (zh) 2023-01-24

Family

ID=84945395

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211281538.5A Pending CN115642988A (zh) 2022-10-19 2022-10-19 一种最佳采样信号识别方法、装置、电子设备及存储介质

Country Status (1)

Country Link
CN (1) CN115642988A (zh)

Similar Documents

Publication Publication Date Title
US7778363B2 (en) Synchronization timing detecting apparatus, receiving apparatus, and synchronization timing detecting method
US7729414B2 (en) Guard interval analysis method and apparatus
KR102269195B1 (ko) 변조된 신호의 수신자의 초기 타이밍 동기화를 수행하는 시스템 및 방법
KR102041342B1 (ko) 다중 상관 검출을 이용하여 패킷 검출, 심볼 타이밍 포착 및 반송파 주파수 오프셋 추정을 동시에 병렬 수행하는 방법 및 그 블루투스 장치
US10855494B2 (en) Transmitter and receiver and corresponding methods
US7298806B1 (en) Method and system for data-aided timing offset estimation for frequency selective fading channels
EP2984802A2 (en) Digital radio transmissions
JP4199269B2 (ja) 送信装置、受信装置、送信方法及び受信方法
CN104092527A (zh) 一种结合差分的gmsk相干解调流处理同步方法
AU2005315886B2 (en) Device and method for determining an arrival moment of a reception sequence
CN115642988A (zh) 一种最佳采样信号识别方法、装置、电子设备及存储介质
FR2798241A1 (fr) Procede et dispositif de synchronisation d'un recepteur de communication
CN107846262B (zh) 一种基于差分相关运算的解调码速率检测方法
CN108768909B (zh) 一种基于最小方差的2fsk符号同步方法和系统
JP2000505974A (ja) 改良した位相シフトキーイング(psk)信号復調のための方法および装置
WO2009069083A2 (en) Pn phase recovery in a dmb-t system
CN112565139B (zh) Bpsk信号的解调方法和解调装置
JP2001177587A (ja) ディジタル変復調の同期方式
Wang et al. Packet acquisition in upstream transmission of the DOCSIS standard
CN117938319B (zh) 一种信号到达检测方法、系统及现场可编程门阵列
JP2739318B2 (ja) 最尤受信機
RU2684605C1 (ru) Способ демодуляции кратковременных сигналов с многоуровневой абсолютной фазовой модуляцией в условиях замираний
JP3619384B2 (ja) シンボルタイミング検出方法
JP2006254120A (ja) 受信方法及び受信装置
Janson et al. Receiving Pseudorandom PSK

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination