CN115617277A - 一种数据存储方法、数据转储方法及数据存储装置 - Google Patents
一种数据存储方法、数据转储方法及数据存储装置 Download PDFInfo
- Publication number
- CN115617277A CN115617277A CN202211426190.4A CN202211426190A CN115617277A CN 115617277 A CN115617277 A CN 115617277A CN 202211426190 A CN202211426190 A CN 202211426190A CN 115617277 A CN115617277 A CN 115617277A
- Authority
- CN
- China
- Prior art keywords
- data
- chip
- bus
- memory
- bus data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0638—Organizing or formatting or addressing of data
- G06F3/0643—Management of files
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0608—Saving storage space on storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0614—Improving the reliability of storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0683—Plurality of storage devices
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Debugging And Monitoring (AREA)
Abstract
一种数据存储方法、数据转储方法及数据存储装置。其中,数据存储方法包括:经由航电总线连接器获取总线数据;将所述获取的总线数据存储到至少一个第二存储芯片。本公开的数据存储方法,可以高速实时记录总线数据从而为总线网络异常的事后分析提供支撑。
Description
技术领域
本公开涉及但不限于总线数据存储技术,更具体地,涉及一种数据存储方法、数据转储方法及数据存储装置。
背景技术
当总线网络遇到突发传输任务、个别通信链路异常等特殊情况时,记录的数据能真实再现原始场景以帮助找到网络异常的原因。对于有重大价值的事后分析,如控制指令未响应、关键数据丢失等,通过存储总线数据,能保留更多有价值的信息,满足复杂环境等总线典型应用场景的需要。
相关技术中,总线数据存储装置的数据接口多基于传统的总线、如1553、RapidIO、CAN等,与新型总线,如新一代航电总线(航电,航空电子的简称,是指飞机上所有电子系统的总和)不兼容,无法直接连接。此外,相关技术的总线存储装置难以提供定制服务,不能对总线数据进行二次封装,从而对事后分析造成不便。
发明内容
有鉴于此,本公开实施例提供了以下方案。
以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
本公开一实施例提供了一种数据存储方法,包括:
经由航电总线连接器获取总线数据;
将所述获取的总线数据存储到至少一个第二存储芯片。
在本公开一示例性实施例中,将所述获取的总线数据存储到至少一个第二存储芯片,包括:
判断是否为第一次写入总线数据;
在第一次写入总线数据的情况下,为所述获取的总线数据创建文件;根据文件信息和闪存信息将所述总线数据存储到至少一个第二存储芯片,其中所述文件信息和闪存信息预存在第一存储芯片;根据写入的总线数据更新所述第一存储芯片的文件信息;
在不是第一次写入总线数据的情况下,根据文件信息和闪存信息将所述总线数据存储到至少一个第二存储芯片,其中所述文件信息和闪存信息预存在第一存储芯片;根据写入的总线数据更新所述第一存储芯片的文件信息;
其中,所述文件信息包括:文件名、文件大小、数据地址索引,所述闪存信息包括:坏块替换表、地址映射表、使用统计。
在本公开一示例性实施例中,在所述将所述获取的总线数据存储到至少一个第二存储芯片之前,该方法还包括:
对所述总线数据进行去冗余处理;
将所述去冗余后的总线数据封装成数据包;
将所述封装成数据包的总线数据通过直接存储器访问存储到内存;
从内存读取所述存储的总线数据并为所述总线数据生成校验码。
在本公开一示例性实施例中,所述将所述总线数据存储到至少一个第二存储芯片,包括:
将所述从内存读出的总线数据和所述生成的校验码依时序存储到至少一个第二存储芯片。
本公开一实施例还提供了一种数据转储方法,包括:
经由航电总线连接器从以太网接口获取数据转储消息,所述数据转储消息来自转储设备;
从至少一个第二存储芯片读取与所述数据转储消息对应的总线数据;
将所述读取的总线数据经由以太网接口从连接器传送到转储设备。
在本公开一示例性实施例中,所述从至少一个第二存储芯片读取与所述数据转储消息对应的总线数据,包括:
解析所述数据转储消息,获得转储的总线数据的文件名;
根据所述解析出的文件名获取与所述文件名对应的文件信息;
根据所述文件信息和闪存信息从至少一个第二存储芯片读取总线数据,其中所述文件信息和所述闪存信息预存在第一存储芯片;
其中,所述文件信息包括:文件名、文件大小、数据地址索引,所述闪存信息包括:坏块替换表、地址映射表、使用统计。
在本公开一示例性实施例中,在所述将所述读取的总线数据经由以太网接口从连接器传送到转储设备之前,该方法还包括:
根据校验码对出错的总线数据进行恢复,其中所述校验码为存储在第二存储芯片的总线数据的校验码;
将恢复后的总线数据通过直接存储器访问传送到内存;
从内存读取所述存储的总线数据。
本公开实施例还提供了一种数据存储装置,包括:
航电总线连接器、全可编程片上系统、内存、第一存储芯片、至少一个第二存储芯片,所述全可编程片上系统分别与航电总线连接器、内存、第一存储芯片、第二存储芯片连接;
所述全可编程片上系统设置为执行本公开任一实施例所述的数据存储方法。
本公开实施例还提供了一种数据存储装置,包括:
航电总线连接器、全可编程片上系统、内存、第一存储芯片、至少一个第二存储芯片和以太网接口,所述全可编程片上系统分别与连接器、内存、第一存储芯片、第二存储芯片、以太网接口连接,所述以太网接口还与所述航电总线连接器连接;
所述全可编程片上系统设置为执行本公开任一实施例所述的数据转储方法。
在本公开一示例性实施例中,所述以太网接口包括以太网PHY芯片和以太网变压器芯片。
本公开实施例的数据存储方法,包括:经由航电总线连接器获取总线数据;将所述获取的总线数据存储到至少一个第二存储芯片。本公开实施例的数据转储方法,包括:经由航电总线连接器从以太网接口获取数据转储消息,所述数据转储消息来自转储设备;从至少一个第二存储芯片读取与所述数据转储消息对应的总线数据;将所述读取的总线数据经由以太网接口从连接器传送到转储设备。本公开任一实施例所述的数据存储方法、数据转储方法,可以高速实时记录、转储总线数据从而为总线网络异常的事后分析提供支撑。本公开实施例的数据存储装置,包括:航电总线连接器、全可编程片上系统、内存、第一存储芯片、至少一个第二存储芯片,所述全可编程片上系统分别与航电总线连接器、内存、第一存储芯片、第二存储芯片连接;所述全可编程片上系统设置为执行本公开任一实施例所述的数据存储方法。本公开任一实施例所述的数据存储装置,为总线网络提供了一种可以适应各种总线速率的新型总线通信的高速大容量的存储装置,并且硬件结构简单、可靠性高、易于功能升级。
本公开的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本公开而了解。本公开的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
附图说明
附图用来提供对本公开技术方案的进一步理解,并且构成说明书的一部分,与本公开的实施例一起用于解释本公开的技术方案,并不构成对本公开技术方案的限制。
图1是本公开一实施例数据存储装置的示意图;
图2是本公开又一实施例数据存储装置的示意图;
图3是本公开一实施例基于全可编程片上系统的功能架构示意图;
图4是本公开一实施例数据存储方法的示意图;
图5是本公开又一实施例数据存储方法的示意图;
图6是本公开一实施例数据转储方法的示意图;
图7是本公开又一实施例数据转储方法的示意图。
具体实施方式
本公开描述了多个实施例,但是该描述是示例性的,而不是限制性的,并且对于本领域的普通技术人员来说显而易见的是,在本公开所描述的实施例包含的范围内可以有更多的实施例和实现方案。尽管在附图中示出了许多可能的特征组合,并在具体实施方式中进行了讨论,但是所公开的特征的许多其它组合方式也是可能的。除非特意加以限制的情况以外,任何实施例的任何特征或元件可以与任何其它实施例中的任何其他特征或元件结合使用,或可以替代任何其它实施例中的任何其他特征或元件。
本公开包括并设想了与本领域普通技术人员已知的特征和元件的组合。本公开已经公开的实施例、特征和元件也可以与任何常规特征或元件组合,以形成由权利要求限定的独特的发明方案。任何实施例的任何特征或元件也可以与来自其它发明方案的特征或元件组合,以形成另一个由权利要求限定的独特的发明方案。因此,应当理解,在本公开中示出和/或讨论的任何特征可以单独地或以任何适当的组合来实现。因此,除了根据所附权利要求及其等同替换所做的限制以外,实施例不受其它限制。此外,可以在所附权利要求的保护范围内进行各种修改和改变。
此外,在描述具有代表性的实施例时,说明书可能已经将方法和/或过程呈现为特定的步骤序列。然而,在该方法或过程不依赖于本文所述步骤的特定顺序的程度上,该方法或过程不应限于所述的特定顺序的步骤。如本领域普通技术人员将理解的,其它的步骤顺序也是可能的。因此,说明书中阐述的步骤的特定顺序不应被解释为对权利要求的限制。此外,针对该方法和/或过程的权利要求不应限于按照所写顺序执行它们的步骤,本领域技术人员可以容易地理解,这些顺序可以变化,并且仍然保持在本公开实施例的精神和范围内。
图1示出了本公开实施例可以应用于的一种数据存储装置,如图所示,包括:航电总线连接器、全可编程片上系统、内存、第一存储芯片、至少一个第二存储芯片,所述全可编程片上系统分别与航电总线连接器、内存、第一存储芯片、第二存储芯片连接。
图2示出了本公开实施例可以应用于的一种数据存储装置,如图所示,包括:航电总线连接器、全可编程片上系统、内存、第一存储芯片、至少一个第二存储芯片和以太网接口,所述全可编程片上系统分别与连接器、内存、第一存储芯片、第二存储芯片、以太网接口连接,所述以太网接口还与所述航电总线连接器连接。
如图3所示,全可编程片上系统(APSOC,All Programmable System-on-Chip)包括可编程逻辑(PL,Programmable Logic)和处理器(PS,Processing System)两部分。其中可编程逻辑PL部分实现的功能包括:新型总线监控节点;闪存接口。处理器PS部分实现的功能包括:操作系统;文件系统;闪存转换层(FTL,Flash Translation Layer);以太网通信和各功能的控制。
可编程逻辑PL部分实现的功能主要包括:新型总线监控节点,实现总线数据接收、冗余管理、数据封装、直接存储器访问(DMA,Direct Memory Access)等功能;闪存接口,实现第一存储芯片和第二存储芯片的读写接口时序、总线数据错误检查和纠正(ECC,ErrorChecking and Correcting)。
处理器PS部分实现的功能包括:操作系统,实现Linux操作系统,并包含TCP/IP协议栈;文件系统,将总线数据形成文件以实现高速轻量级的文件系统,方便管理;闪存转换层(FTL,Flash Translation Layer),包括磨损均衡(WL,Wear Leveling)、坏块管理(BBM,Bad Block Management)及底层驱动(LLD,Low Level Driver);以太网通信,将存储的总线数据通过以太网导出到数据转储设备比如计算机;各功能的控制和调度。
在本公开一示例性实施例中,全可编程片上系统设置为:
经由航电总线连接器获取总线数据;
将所述获取的总线数据存储到至少一个第二存储芯片。
在本公开一示例性实施例中,全可编程片上系统设置为:
经由航电总线连接器从以太网接口获取数据转储消息,所述数据转储消息来自转储设备;
从至少一个第二存储芯片读取与所述数据转储消息对应的总线数据;
将所述读取的总线数据经由以太网接口从连接器传送到转储设备。
在本公开一示例性实施例中,航电总线连接器包括但不限于:VPX连接器(VPX,也称为VITA 46,是VITA组织于2007年在其VME总线基础上提出的新一代高速串行总线标准)、LRM连接器(LRM,TheLine Replaceable Module)、FMC连接器(MFC,FPGA Mezzanine Card)。
在本公开一示例性实施例中,所述VPX连接器采用VPX-21T8aAA8-A连接器。总线数据以互为冗余的AB两个通道传送至全可编程片上系统。
在本公开一示例性实施例中,所述第一存储芯片采用NOR FLASH存储芯片,用于存储全可编程片上系统的逻辑程序和软件程序;第二存储芯片采用NAND FLASH存储芯片,实现总线数据的非易失读写。
在本公开一示例性实施例中,所述以太网接口包括以太网PHY芯片和以太网变压器芯片。
在本公开一示例性实施例中,以太网PHY芯片采用88E1111芯片,以太网变压器芯片采用HX5120芯片。
在本公开一示例性实施例中,改变第二存储芯片数量以对数据存储装置进行容量升级。
本公开任一实施例所述的数据存储装置,为总线网络提供了一种可以适应各种总线速率的新型总线通信的高速大容量的存储装置,并且硬件结构简单、可靠性高、易于功能升级。
本公开实施例提供了一种数据存储方法,如图4所示,包括:
步骤101,经由航电总线连接器获取总线数据;
步骤102,将所述获取的总线数据存储到至少一个第二存储芯片。
在本公开一示例性实施例中,步骤102的将所述获取的总线数据存储到至少一个第二存储芯片,包括:
判断是否为第一次写入总线数据;
在第一次写入总线数据的情况下,为所述获取的总线数据创建文件;根据文件信息和闪存信息将所述总线数据存储到至少一个第二存储芯片,其中所述文件信息和闪存信息预存在第一存储芯片;根据写入的总线数据更新所述第一存储芯片的文件信息;
在不是第一次写入总线数据的情况下,根据文件信息和闪存信息将所述总线数据存储到至少一个第二存储芯片,其中所述文件信息和闪存信息预存在第一存储芯片;根据写入的总线数据更新所述第一存储芯片的文件信息;
其中,所述文件信息包括:文件名、文件大小、数据地址索引,所述闪存信息包括:坏块替换表、地址映射表、使用统计。
在本公开一示例性实施例中,在步骤102之前,该方法还包括:
对所述总线数据进行去冗余处理;
将所述去冗余后的总线数据封装成数据包;
将所述封装成数据包的总线数据通过直接存储器访问存储到内存;
从内存读取所述存储的总线数据并为所述总线数据生成校验码。
本实施例可以实现总线数据的冗余管理和数据封装,为高速实时记录总线数据提供支撑。
在本公开一示例性实施例中,所述将所述总线数据存储到至少一个第二存储芯片,包括:
将所述从内存读出的总线数据和所述生成的校验码依时序存储到至少一个第二存储芯片。
本公开任一实施例所述的数据存储方法,可以高速实时记录总线数据从而为总线网络异常的事后分析提供支撑。
本公开又一实施例提供了一种数据存储方法,如图3和图5所示,包括:
步骤301,从第一存储芯片读取PL可编程逻辑程序和PS软件程序并加载。
步骤302,从第一存储芯片读取文件信息和闪存信息并传输到内存。
步骤303,初始化各模块。
在本公开一示例性实施例中,初始化各模块包括初始化总线监控节点模块和闪存接口模块的寄存器和内存地址,将数据通过直接存储器访问传输到指定地址。
步骤304,判断总线监控节点是否收到总线数据;在收到总线数据的情况下,将总线数据传输到内存;在没有收到总线数据的情况下,根据运行标记判断是否退出还是继续循环检查总线数据。
步骤305,根据所述文件信息和所述闪存信息将所述总线数据存入第二存储芯片。
步骤306,判断是否为第一次写入总线数据,在第一次写入总线数据的情况下,执行步骤307创建新文件并更新所述文件信息;在不是第一次写入总线数据的情况下,执行步骤308更新所述文件信息。
步骤307,创建新文件并更新所述文件信息。
步骤308,更新所述文件信息。
步骤309,完成本次总线数据存储后,根据运行标记判断是否退出程序,在程序继续运行的情况下,循环到步骤304再次检查是否收到总线数据;在程序退出的情况下,则判断是否有文关闭文件。
步骤310,在有未关闭文件的情况下,则关闭文件,否则可以退出程序。
步骤311,文件标记为关闭状态,更新文件信息。
步骤312、退出程序。
本公开一实施例还提供了一种数据转储方法,如图6所示,包括:
步骤201,经由航电总线连接器从以太网接口获取数据转储消息,所述数据转储消息来自转储设备;
步骤202,从至少一个第二存储芯片读取与所述数据转储消息对应的总线数据;
步骤203,将所述读取的总线数据经由以太网接口从连接器传送到转储设备。
在本公开一示例性实施例中,步骤202的从至少一个第二存储芯片读取与所述数据转储消息对应的总线数据,包括:
解析所述数据转储消息,获得转储的总线数据的文件名;
根据所述解析出的文件名获取与所述文件名对应的文件信息;
根据所述文件信息和闪存信息从至少一个第二存储芯片读取总线数据,其中所述文件信息和所述闪存信息预存在第一存储芯片;
其中,所述文件信息包括:文件名、文件大小、数据地址索引,所述闪存信息包括:坏块替换表、地址映射表、使用统计。
在本公开一示例性实施例中,在步骤203之前,该方法还包括:
根据校验码对出错的总线数据进行恢复,其中所述校验码为存储在第二存储芯片的总线数据的校验码;
将恢复后的总线数据通过直接存储器访问传送到内存;
从内存读取所述存储的总线数据。
本公开任一实施例所述的数据转储方法,可以将已存储在第二存储芯片上的总线数据高速传送至转储设备比如计算机,从而为总线网络异常的事后分析提供支撑。
本公开又一实施例提供了一种数据转储方法,如图7所示,包括:
步骤401,从第一存储芯片读取PL可编程逻辑程序和PS软件程序并加载。
步骤402,从第一存储芯片读取文件信息和闪存信息并传输到内存。
步骤403,初始化各模块。
在本公开一示例性实施例中,初始化各模块包括初始化总线监控节点模块和闪存接口模块的寄存器和内存地址,将数据通过直接存储器访问传输到指定地址。
步骤404,判断是否通过以太网接口收到数据转储消息;在收到数据转储消息的情况下,从所述数据转储消息中解析要转储的总线数据的文件名;在没有收到总线数据的情况下,根据运行标记判断是否退出还是继续循环检查数据转储消息。
步骤405,从数据转储消息中解析要转储的总线数据的文件名。
步骤406,根据所述文件信息和所述闪存信息在第二存储芯片查找与数据转储消息对应的总线数据。
步骤407,读出所述查找到的总线数据。
步骤408,将所述读取的总线数据经由以太网接口从连接器传送到转储设备。
步骤409,根据文件大小信息判断是否完成全部文件数据的传输,在传输完成的情况下,判断程序运行标志,否则循环到步骤406继续查找总线数据地址。
步骤410,根据运行标记判断是否退出程序,在程序继续运行的情况下,循环到步骤404再次检查是否有数据转储消息;在程序退出的情况下,则退出程序。
步骤411,退出程序。
本公开一实施例还提供了一种数据存储装置,如图1所示,包括:
航电总线连接器、全可编程片上系统、内存、第一存储芯片、至少一个第二存储芯片,所述全可编程片上系统分别与航电总线连接器、内存、第一存储芯片、第二存储芯片连接;
所述全可编程片上系统设置为执行本公开任一实施例所述的数据存储方法。
本公开一实施例还提供了一种数据存储装置,如图2所示,包括:
航电总线连接器、全可编程片上系统、内存、第一存储芯片、至少一个第二存储芯片和以太网接口,所述全可编程片上系统分别与连接器、内存、第一存储芯片、第二存储芯片、以太网接口连接,所述以太网接口还与所述航电总线连接器连接;
所述全可编程片上系统设置为执行本公开任一实施例所述的数据转储方法。
本公开任一实施例所述的数据存储装置,为总线网络提供了一种可以适应各种总线速率的新型总线通信的高速大容量的存储装置,并且硬件结构简单、可靠性高、易于功能升级。
本公开实施例的数据存储方法,包括:经由航电总线连接器获取总线数据;将所述获取的总线数据存储到至少一个第二存储芯片。本公开实施例的数据转储方法,包括:经由航电总线连接器从以太网接口获取数据转储消息,所述数据转储消息来自转储设备;从至少一个第二存储芯片读取与所述数据转储消息对应的总线数据;将所述读取的总线数据经由以太网接口从连接器传送到转储设备。本公开任一实施例所述的数据存储方法、数据转储方法,可以高速实时记录、转储总线数据从而为总线网络异常的事后分析提供支撑。本公开实施例的数据存储装置,包括:航电总线连接器、全可编程片上系统、内存、第一存储芯片、至少一个第二存储芯片,所述全可编程片上系统分别与航电总线连接器、内存、第一存储芯片、第二存储芯片连接;所述全可编程片上系统设置为执行本公开任一实施例所述的数据存储方法。本公开任一实施例所述的数据存储装置,为总线网络提供了一种可以适应各种总线速率的新型总线通信的高速大容量的存储装置,并且硬件结构简单、可靠性高、易于功能升级。
本领域普通技术人员可以理解,上文中所公开方法中的全部或某些步骤、系统、装置中的功能模块/单元可以被实施为软件、固件、硬件及其适当的组合。在硬件实施方式中,在以上描述中提及的功能模块/单元之间的划分不一定对应于物理组件的划分;例如,一个物理组件可以具有多个功能,或者一个功能或步骤可以由若干物理组件合作执行。某些组件或所有组件可以被实施为由处理器,如数字信号处理器或微处理器执行的软件,或者被实施为硬件,或者被实施为集成电路,如专用集成电路。这样的软件可以分布在计算机可读介质上,计算机可读介质可以包括计算机存储介质(或非暂时性介质)和通信介质(或暂时性介质)。如本领域普通技术人员公知的,术语计算机存储介质包括在用于存储信息(诸如计算机可读指令、数据结构、程序模块或其他数据)的任何方法或技术中实施的易失性和非易失性、可移除和不可移除介质。计算机存储介质包括但不限于RAM、ROM、EEPROM、闪存或其他存储器技术、CD-ROM、数字多功能盘(DVD)或其他光盘存储、磁盒、磁带、磁盘存储或其他磁存储装置、或者可以用于存储期望的信息并且可以被计算机访问的任何其他的介质。此外,本领域普通技术人员公知的是,通信介质通常包含计算机可读指令、数据结构、程序模块或者诸如载波或其他传输机制之类的调制数据信号中的其他数据,并且可包括任何信息递送介质。
Claims (10)
1.一种数据存储方法,包括:
经由航电总线连接器获取总线数据;
将所述获取的总线数据存储到至少一个第二存储芯片。
2.根据权利要求1所述的数据存储方法,其特征在于:
将所述获取的总线数据存储到至少一个第二存储芯片,包括:
判断是否为第一次写入总线数据;
在第一次写入总线数据的情况下,为所述获取的总线数据创建文件;根据文件信息和闪存信息将所述总线数据存储到至少一个第二存储芯片,其中所述文件信息和闪存信息预存在第一存储芯片;根据写入的总线数据更新所述第一存储芯片的文件信息;
在不是第一次写入总线数据的情况下,根据文件信息和闪存信息将所述总线数据存储到至少一个第二存储芯片,其中所述文件信息和闪存信息预存在第一存储芯片;根据写入的总线数据更新所述第一存储芯片的文件信息;
其中,所述文件信息包括:文件名、文件大小、数据地址索引,所述闪存信息包括:坏块替换表、地址映射表、使用统计。
3.根据权利要求2所述的数据存储方法,其特征在于:
在所述将所述获取的总线数据存储到至少一个第二存储芯片之前,该方法还包括:
对所述总线数据进行去冗余处理;
将所述去冗余后的总线数据封装成数据包;
将所述封装成数据包的总线数据通过直接存储器访问存储到内存;
从内存读取所述存储的总线数据并为所述总线数据生成校验码。
4.根据权利要求3所述的数据存储方法,其特征在于:
所述将所述总线数据存储到至少一个第二存储芯片,包括:
将所述从内存读出的总线数据和所述生成的校验码依时序存储到至少一个第二存储芯片。
5.一种数据转储方法,包括:
经由航电总线连接器从以太网接口获取数据转储消息,所述数据转储消息来自转储设备;
从至少一个第二存储芯片读取与所述数据转储消息对应的总线数据;
将所述读取的总线数据经由以太网接口从连接器传送到转储设备。
6.根据权利要求5所述的数据转储方法,其特征在于:
所述从至少一个第二存储芯片读取与所述数据转储消息对应的总线数据,包括:
解析所述数据转储消息,获得转储的总线数据的文件名;
根据所述解析出的文件名获取与所述文件名对应的文件信息;
根据所述文件信息和闪存信息从至少一个第二存储芯片读取总线数据,其中所述文件信息和所述闪存信息预存在第一存储芯片;
其中,所述文件信息包括:文件名、文件大小、数据地址索引,所述闪存信息包括:坏块替换表、地址映射表、使用统计。
7.根据权利要求6所述的数据转储方法,其特征在于:
在所述将所述读取的总线数据经由以太网接口从连接器传送到转储设备之前,该方法还包括:
根据校验码对出错的总线数据进行恢复,其中所述校验码为存储在第二存储芯片的总线数据的校验码;
将恢复后的总线数据通过直接存储器访问传送到内存;
从内存读取所述存储的总线数据。
8.一种数据存储装置,包括:
航电总线连接器、全可编程片上系统、内存、第一存储芯片、至少一个第二存储芯片,所述全可编程片上系统分别与航电总线连接器、内存、第一存储芯片、第二存储芯片连接;
所述全可编程片上系统设置为执行如权利要求1至4中任一所述的数据存储方法。
9.一种数据存储装置,包括:
航电总线连接器、全可编程片上系统、内存、第一存储芯片、至少一个第二存储芯片和以太网接口,所述全可编程片上系统分别与连接器、内存、第一存储芯片、第二存储芯片、以太网接口连接,所述以太网接口还与所述航电总线连接器连接;
所述全可编程片上系统设置为执行如权利要求5至7中任一所述的数据转储方法。
10.根据权利要求11所述的数据存储装置,其特征在于:
所述以太网接口包括以太网PHY芯片和以太网变压器芯片。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211426190.4A CN115617277A (zh) | 2022-11-14 | 2022-11-14 | 一种数据存储方法、数据转储方法及数据存储装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211426190.4A CN115617277A (zh) | 2022-11-14 | 2022-11-14 | 一种数据存储方法、数据转储方法及数据存储装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115617277A true CN115617277A (zh) | 2023-01-17 |
Family
ID=84878636
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211426190.4A Pending CN115617277A (zh) | 2022-11-14 | 2022-11-14 | 一种数据存储方法、数据转储方法及数据存储装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115617277A (zh) |
-
2022
- 2022-11-14 CN CN202211426190.4A patent/CN115617277A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6041001A (en) | Method of increasing data reliability of a flash memory device without compromising compatibility | |
US8122319B2 (en) | Page-based failure management for flash memory | |
CN111381775B (zh) | 硬盘驱动器中多流场景的服务质量保障系统和方法 | |
CN101123485B (zh) | iSCSI报文处理方法和装置、错误恢复方法和装置 | |
CN113190325A (zh) | 一种容器创建方法及装置 | |
JP2002525747A (ja) | メモリ部品の故障およびシングル、ダブル、トリプル・ビット・エラーを検出するための方法 | |
CN114020525A (zh) | 故障隔离方法、装置、设备及存储介质 | |
CN109739814A (zh) | 一种文件存储及下载方法、装置及设备 | |
JP4538246B2 (ja) | コンピュータ・システムの現場交換可能ユニットにおける必須コンポーネント・データをフォーマットするための方法および装置 | |
CN115617277A (zh) | 一种数据存储方法、数据转储方法及数据存储装置 | |
CN115509466B (zh) | 一种数据管理方法、装置及电子设备和存储介质 | |
CN116774016A (zh) | 芯片测试方法、装置、设备及存储介质 | |
CN116301602A (zh) | 数据记录或读取方法、装置、采集设备、车辆及介质 | |
US7725770B2 (en) | Enhanced failure data collection system apparatus and method | |
US20060200656A1 (en) | Apparatus and method to capture data from an embedded device | |
US11023400B1 (en) | High performance DMA transfers in host bus adapters | |
CN116932451A (zh) | 一种数据处理方法、主机及相关设备 | |
US6915475B1 (en) | Data integrity management for data storage systems | |
CN112783683A (zh) | 数据处理方法、装置、设备及存储介质 | |
US20200272583A1 (en) | Method and system for facilitating an improved storage system by decoupling the controller from the storage medium | |
CN113609124B (zh) | 一种具有可扩展性的数据记录存储方法及系统 | |
CN117827548B (zh) | 一种数据备份方法、cxl控制器、cxl模组和存储介质 | |
CN118277177B (zh) | 一种PCIe交换芯片兼容性测试方法、装置及相关设备 | |
US20240211493A1 (en) | An update-correlations based overwrite mechanism | |
CN111324507B (zh) | 主控设备的业务接口监控系统及其方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |