CN115602085A - 一种信号处理器及其驱动方法、显示装置 - Google Patents

一种信号处理器及其驱动方法、显示装置 Download PDF

Info

Publication number
CN115602085A
CN115602085A CN202110721857.2A CN202110721857A CN115602085A CN 115602085 A CN115602085 A CN 115602085A CN 202110721857 A CN202110721857 A CN 202110721857A CN 115602085 A CN115602085 A CN 115602085A
Authority
CN
China
Prior art keywords
image data
signal
frame image
read
frame
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110721857.2A
Other languages
English (en)
Inventor
张书国
马希通
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202110721857.2A priority Critical patent/CN115602085A/zh
Publication of CN115602085A publication Critical patent/CN115602085A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/268Signal distribution or switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • G09G2320/103Detection of image changes, e.g. determination of an index representative of the image change

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供了一种信号处理器及其驱动方法、显示装置,涉及显示技术领域,该信号处理器可以使显示装置避免出现黑屏、花屏或闪烁。该信号处理器包括:解析单元、状态检测单元、存储单元和读写单元;状态检测单元被配置为:接收并检测第一帧同步信号,根据第一帧同步信号判断视频信号是否发生切换,生成切换判断信号;向读写单元传输切换判断信号;存储单元被配置为:至少预存一帧第二帧图像数据;读写单元被配置为:接收切换判断信号和第一帧图像数据,根据切换判断信号确定是否向存储单元写入第一帧图像数据,或根据切换判断信号读取存储单元中存储的第二帧图像数据。本发明适用于信号处理器以及信号处理器的驱动。

Description

一种信号处理器及其驱动方法、显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种信号处理器及其驱动方法、显示装置。
背景技术
在4K监视器及其它显示装置中,均将HDMI(High Definition MultimediaInterface,高清晰多媒体接口)作为视频信号的输入接口。但是,在对HDMI接口传输的视频信号进行切换的过程中,由于切换时间的随机性、硬件反应延迟等因素影响,常导致监视器或其它显示装置出现黑屏、花屏或闪烁等问题,造成显示效果差。
发明内容
本发明的实施例提供一种信号处理器及其驱动方法、显示装置,该信号处理器可以使得显示装置避免出现黑屏、花屏或闪烁等,从而大幅提高显示效果。
为达到上述目的,本发明的实施例采用如下技术方案:
一方面,提供了一种信号处理器及其驱动方法、显示装置,该信号处理器应用在显示装置,该信号处理器包括:解析单元、状态检测单元、存储单元和读写单元;
所述解析单元分别与所述状态检测单元和所述读写单元电连接、且被配置为:接收并解析视频信号,得到所述视频信号的第一帧同步信号和第一帧图像数据;向所述状态检测单元传输所述第一帧同步信号、并向所述读写单元传输所述第一帧图像数据;
所述状态检测单元还与所述读写单元电连接、且被配置为:接收并检测所述第一帧同步信号,根据所述第一帧同步信号判断所述视频信号是否发生切换,生成切换判断信号;向所述读写单元传输所述切换判断信号;
所述存储单元被配置为:至少预存一帧第二帧图像数据;
所述读写单元还与所述存储单元电连接、且被配置为:接收所述切换判断信号和所述第一帧图像数据,根据所述切换判断信号确定是否向所述存储单元写入所述第一帧图像数据,或根据所述切换判断信号读取所述存储单元中存储的第二帧图像数据。
可选的,所述状态检测单元还被配置为:当根据所述第一帧同步信号确定所述视频信号发生切换时,输出低电平信号;当根据所述第一帧同步信号确定所述视频信号未发生切换时,输出高电平信号。
可选的,所述存储单元包括N个存储区,所述存储区的存储地址包括多个读取地址,所述多个读取地址自首个读取地址开始按顺序排列,且每一读取地址对应存储一第二帧图像数据。
可选的,所述读写单元还被配置为:当根据所述第一帧同步信号确定所述视频信号发生切换时,停止向所述存储单元写入所述第一帧图像数据,并按照所述读取地址的排列顺序读取当前读取地址对应存储的第二帧图像数据。
可选的,所述读写单元还被配置为:当根据所述第一帧同步信号确定所述视频信号未发生切换时,向所述存储单元写入所述第一帧图像数据,并按照所述读取地址的排列顺序读取当前读取地址的后一读取地址对应存储的第二帧图像数据。
可选的,所述读写单元还被配置为:在向所述存储单元写入所述第一帧图像数据时,若所述多个读取地址中的末尾读取地址已对应存储有第二帧图像数据,则将所述第一帧图像数据覆盖所述首个读取地址对应存储的第二帧图像数据。
可选的,所述读写单元还被配置为:在按照所述读取地址的排列顺序读取当前读取地址对应存储的第二帧图像数据时,若所述多个读取地址中的末尾读取地址对应存储的第二帧图像数据已读取,则读取所述首个读取地址对应存储的第二帧图像数据。
可选的,所述状态检测单元还被配置为:获取所述第一帧同步信号的相邻两个上升沿之间的时钟计数值;选取所述第一帧同步信号和所述第一帧同步信号前的N个帧同步信号的相邻两个上升沿之间的时钟计数值;在N+1个所述帧同步信号的相邻两个上升沿之间的时钟计数值中,计算任意两个所述时钟计数值的差值作为第一差值;若所述第一差值均在30-50内,则确定所述视频信号未发生切换;其中,N为大于或等于9的正整数。
另一方面,提供了一种显示装置,该显示装置包括上述信号处理器。
可选的,所述显示装置还包括输出器、时序控制芯片和显示面板;
所述输出器分别与所述信号处理器和所述时序控制芯片电连接;所述时序控制芯片分别与所述输出器和所述显示面板电连接。
再一方面,提供了一种信号处理器的驱动方法,所述方法包括:
接收并解析视频信号,得到所述视频信号的第一帧同步信号和第一帧图像数据;
检测所述第一帧同步信号,根据所述第一帧同步信号判断所述视频信号是否发生切换,生成切换判断信号;
根据所述切换判断信号确定是否向存储单元写入所述第一帧图像数据,或根据所述切换判断信号读取所述存储单元中存储的第二帧图像数据;其中,所述信号处理器的存储单元中至少预存一帧第二帧图像数据。
可选的,所述存储单元包括N个存储区,所述存储区的存储地址包括多个读取地址,所述多个读取地址自首个读取地址开始按顺序排列,且每一读取地址对应存储一第二帧图像数据;
所述根据所述切换判断信号确定是否向存储单元写入所述第一帧图像数据,或根据所述切换判断信号读取所述存储单元中存储的第二帧图像数据包括:
当根据所述第一帧同步信号确定所述视频信号发生切换时,停止向所述存储单元写入所述第一帧图像数据,并按照所述读取地址的排列顺序读取当前读取地址对应存储的第二帧图像数据;
当根据所述第一帧同步信号确定所述视频信号未发生切换时,向所述存储单元写入所述第一帧图像数据,并按照所述读取地址的排列顺序读取当前读取地址的后一读取地址对应存储的第二帧图像数据。
可选的,所述根据所述切换判断信号确定是否向存储单元写入所述第一帧图像数据包括:
若所述多个读取地址中的末尾读取地址已对应存储有第二帧图像数据,则将所述第一帧图像数据覆盖所述首个读取地址对应存储的第二帧图像数据。
可选的,所述按照所述读取地址的排列顺序读取当前读取地址对应存储的第二帧图像数据,包括:
若所述多个读取地址中的末尾读取地址对应存储的第二帧图像数据已读取,则读取所述首个读取地址对应存储的第二帧图像数据。
可选的,所述根据所述第一帧同步信号判断所述视频信号是否发生切换,生成切换判断信号包括:
获取所述第一帧同步信号的相邻两个上升沿之间的时钟计数值;
选取所述第一帧同步信号和所述第一帧同步信号前的N个帧同步信号的相邻两个上升沿之间的时钟计数值;
在N+1个所述帧同步信号的相邻两个上升沿之间的时钟计数值中,计算任意两个所述时钟计数值的差值作为第一差值;
若所述第一差值均在30-50内,则确定所述视频信号未发生切换;其中,N为大于或等于9的正整数。
本发明的实施例提供了一种信号处理器,应用在显示装置,该信号处理器包括:解析单元、状态检测单元、存储单元和读写单元;解析单元分别与状态检测单元和读写单元电连接、且被配置为:接收并解析视频信号,得到视频信号的第一帧同步信号和第一帧图像数据;向状态检测单元传输第一帧同步信号、并向读写单元传输第一帧图像数据;状态检测单元还与读写单元电连接、且被配置为:接收并检测第一帧同步信号,根据第一帧同步信号判断视频信号是否发生切换,生成切换判断信号;向读写单元传输切换判断信号;存储单元被配置为:至少预存一帧第二帧图像数据;读写单元还与存储单元电连接、且被配置为:接收切换判断信号和第一帧图像数据,根据切换判断信号确定是否向存储单元写入第一帧图像数据,或根据所述切换判断信号读取存储单元中存储的第二帧图像数据。
这样,信号处理器可以根据检测的第一帧同步信号,判断视频信号是否发生切换,从而控制图像数据的写入和读取,使得无论视频信号是否发生切换,均输出一帧完整图像的帧图像数据,而不会输出不完整图像的帧图像数据,进而使得显示装置能够输出完整图像,避免显示装置出现黑屏、闪烁及花屏等,提高显示效果。
上述说明仅是本申请技术方案的概述,为了能够更清楚了解本申请的技术手段,而可依照说明书的内容予以实施,并且为了让本申请的上述和其它目的、特征和优点能够更明显易懂,以下特举本申请的具体实施方式。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种传输视频信号的硬件结构设计图;
图2为本发明实施例提供的另一种传输视频信号的硬件结构设计图;
图3为本发明实施例提供的第一帧同步信号的时序图;
图4为本发明实施例提供的一种信号处理器的结构框图;
图5为本发明实施例提供的一种读写单元的结构框图;
图6为本发明实施例提供的一种显示装置的结构框图;
图7为本发明实施例提供的一种信号处理器的驱动方法流程图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明的实施例中,采用“第一”、“第二”等字样对功能和作用基本相同的相同项或相似项进行区分,仅为了清楚描述本发明实施例的技术方案,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。
在本发明的实施例中,“多个”的含义是两个或两个以上,“至少一个”的含义是一个或一个以上,除非另有明确具体的限定。
在本发明的实施例中,术语“后”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
相关技术中HDMI接口传输视频信号的过程一般按照图1所示的方式进行。参考图1所示,视频信号从输入接口(HDMI RX接口)输入,以数据流的形式逐级传递,直到经过最后一级Module_X,进而通过内部接口(例如:Tcon接口)按照V-By-One协议发送到显示装置。图1中,Module_A、Module_B、Module_C、……、Module_X表示多级模块。
图2以图1中的多级模块包括IP模块12、DDR SDRAM(双倍速率同步动态随机存储器)模块13为例进行绘示,具体说明HDMI接口传输视频信号的过程。参考图2所示,HDMI接口11向IP模块12输入视频信号,IP模块12处理接收的视频信号,解析出多个信号和图像数据,其中,视频信号解析出的多个信号包括场同步信号(VS信号)、行同步信号(H信号)和数据使能信号(DE信号)。IP模块12在VS信号、H信号和DE信号等信号的控制下,将图像数据向DDRSDRAM模块13传输。由于VS信号是周期信号(图3以VS信号包括3个时钟周期为例进行绘示),使得图像数据需要在一个周期内写入DDR SDRAM模块13,缓存一帧图像后,再读取DDRSDRAM模块13中的图像数据。该图像数据通过TCON接口14按照V-By-One协议发送到显示装置,用于显示。
那么,由于写入DDR SDRAM模块的图像数据需要在一个周期内才能写完,就可能发生当前视频信号的图像数据还未写完一个周期,即未缓存一帧图像,HDMI接口11就切换视频信号的情况。由于切换时间的随机性、硬件反应延迟等因素影响,会导致写入到DDRSDRAM模块的图像数据并非一帧图像的图像数据,进而使得显示装置显示时出现黑屏、花屏或闪烁等问题,显示效果差。
基于此,本发明实施例提供了一种信号处理器,应用在显示装置,参考图4所示,该信号处理器包括:解析单元1、状态检测单元2、存储单元3和读写单元4。
解析单元1分别与状态检测单元2和读写单元4电连接、且被配置为:接收并解析视频信号,得到视频信号的第一帧同步信号和第一帧图像数据;向状态检测单元传输第一帧同步信号、并向读写单元传输第一帧图像数据。
状态检测单元2还与读写单元4电连接、且被配置为:接收并检测第一帧同步信号,根据第一帧同步信号判断视频信号是否发生切换,生成切换判断信号;向读写单元传输切换判断信号。
存储单元3被配置为:至少预存一帧第二帧图像数据。
读写单元4还与存储单元3电连接、且被配置为:接收切换判断信号和第一帧图像数据,根据切换判断信号确定是否向存储单元写入第一帧图像数据,或根据所述切换判断信号读取存储单元中存储的第二帧图像数据。
上述对于解析单元、状态检测单元、存储单元和读写单元的类型、结构等均不做具体限定。示例的,解析单元可以包括IP单元,IP单元是一种预先设计好的甚至经过验证的具有某种确定功能的集成电路、器件或部件,供芯片设计人员装配或集成选用。示例的,状态检测单元可以包括芯片。示例的,存储单元可以包括存储器。示例的,读写单元可以包括DDRSDRAM。
上述解析单元、状态检测单元、存储单元和读写单元可以是分别独立的单元,也可以集成在芯片上,这里不做具体限定。示例的,解析单元、状态检测单元、存储单元和读写单元可以均集成在FPGA(Field Programmable GateArray,现场可编程门阵列)上。
上述对于视频信号的传输接口不做具体限定。示例的,视频信号的传输接口可以包括HDMI接口。
上述对于解析单元解析视频信号不做具体限定。示例的,解析单元可以通过高级语言编写行为级模型算法解析视频信号。
上述对于第一帧同步信号不做具体限定。示例的,第一帧同步信号可以包括场同步信号(VS信号)。
上述对于状态检测单元检测第一帧同步信号不做具体限定。示例的,状态检测单元可以通过高级语言编写行为级模型算法检测第一帧同步信号。
上述状态检测单元根据第一帧同步信号判断视频信号是否发生切换,生成切换判断信号。由于视频信号切换时间的随机性、硬件反应延迟等因素影响,不同视频信号的第一帧同步信号不同,从而可以通过检测第一帧同步信号判断视频信号是否发生切换。这里无论视频信号是否发生切换,均生成切换判断信号,只是视频信号发生切换与视频信号发生未切换时生成的切换判断信号不同,这里对于切换判断信号不做具体限定。示例的,视频信号发生切换时生成的切换判断信号为低电平信号,视频信号未发生切换时生成的切换判断信号为高电平信号。
上述存储单元至少预存一帧第二帧图像数据。这里的每一帧第二帧图像数据均为存储单元在一个周期内缓存的一帧图像数据。存储单元中可以仅预存一帧第二帧图像数据,以保证当视频信号进行切换时,能够读取预存的该帧第二帧图像数据即可。存储单元中也可以预存多帧第二帧图像数据,这里不做具体限定。
上述读写单元根据切换判断信号读取存储单元中存储的第二帧图像数据。这里的第二帧图像数据可以仅包括预存的至少两帧第二帧图像数据;也可以包括除预存的至少两帧第二帧图像数据以外,写入到存储单元构成一帧图像的第二帧图像数据。
本发明的实施例提供了一种信号处理器,应用在显示装置,该信号处理器包括:解析单元、状态检测单元、存储单元和读写单元;解析单元分别与状态检测单元和读写单元电连接、且被配置为:接收并解析视频信号,得到视频信号的第一帧同步信号和第一帧图像数据;向状态检测单元传输第一帧同步信号、并向读写单元传输第一帧图像数据;状态检测单元还与读写单元电连接、且被配置为:接收并检测第一帧同步信号,根据第一帧同步信号判断视频信号是否发生切换,生成切换判断信号;向读写单元传输切换判断信号;存储单元被配置为:至少预存一帧第二帧图像数据;读写单元还与存储单元电连接、且被配置为:接收切换判断信号和第一帧图像数据,根据切换判断信号确定是否向存储单元写入第一帧图像数据,或根据所述切换判断信号读取存储单元中存储的第二帧图像数据。
这样,可以根据检测的第一帧同步信号,判断视频信号是否发生切换,从而控制帧图像数据的写入和读取。现以视频信号发生切换时生成的切换判断信号为低电平信号、视频信号未发生切换时生成的切换判断信号为高电平信号、以及预存两帧第二帧图像数据(第二帧图像数据Q1和Q2)为例进行说明。检测到第一帧同步信号为低电平信号时,停止写入第一帧图像数据,并读取当前正在读取的第二帧图像数据Q1,直到检测到第一帧同步信号为高电平信号时,写入该第一帧同步信号,并读取第二帧图像数据Q2。再检测到第一帧同步信号为低电平信号时,停止写入该第一帧同步信号,并读取当前正在读取的第二帧图像数据Q2,直到检测到第一帧同步信号为高电平信号时,写入该第一帧同步信号,并读取第二帧图像数据Q2的后一地址存储的第二帧图像数据,以此重复进行,这里不再赘述。这样无论视频信号是否发生切换,信号处理器均可以输出一帧完整图像的帧图像数据,而不会输出不完整图像的帧图像数据,进而使得显示装置能够显示完整图像,避免显示装置出现黑屏、闪烁及花屏等,大幅提高显示效果,提升用户的直观感受。
可选的,状态检测单元还被配置为:当根据第一帧同步信号确定视频信号发生切换时,输出低电平信号;当根据第一帧同步信号确定视频信号未发生切换时,输出高电平信号。这样,可以根据第一帧同步信号的电平高低来确定视频信号是否发生切换。
可选的,存储单元包括N个存储区,存储区的存储地址包括多个读取地址,多个读取地址自首个读取地址开始按顺序排列,且每一读取地址对应存储一第二帧图像数据。
图5以存储单元3包括7个存储区,7个存储区从左至右的读取地址依次为读取地址A、读取地址B、读取地址C、读取地址D、读取地址E、读取地址F和读取地址G,且读取地址A为首个读取地址为例进行绘示。在图4中,读取地址A、读取地址B、读取地址C、读取地址D、读取地址E、读取地址F和读取地址G分别可以存储一第二帧图像数据。
可选的,读写单元还被配置为:当根据第一帧同步信号确定视频信号发生切换时,停止向存储单元写入第一帧图像数据,并按照读取地址的排列顺序读取当前读取地址对应存储的第二帧图像数据。
参考图5所示,以存储单元预存5帧第二帧图像数据,即读取地址A-E分别预存1帧第二帧图像数据为例进行说明。当向读取地址F写入第一帧图像数据时,若检测到第一帧同步信号为低电平信号,即视频信号发生切换,则停止向读取地址F写入第一帧图像数据,并输出读取地址A中的第二帧图像数据。当向读取地址G写入第一帧图像数据时,若检测到第一帧同步信号为低电平信号,即视频信号发生切换,则停止向读取地址G写入第一帧图像数据,并输出读取地址B中的第二帧图像数据。这样可以在视频信号发生切换时,实现显示装置的正常显示。
可选的,读写单元还被配置为:当根据第一帧同步信号确定视频信号未发生切换时,向存储单元写入第一帧图像数据,并按照读取地址的排列顺序读取当前读取地址的后一读取地址对应存储的第二帧图像数据。
参考图5所示,以存储单元预存5帧第二帧图像数据,即读取地址A-E分别预存1帧第二帧图像数据为例进行说明。当向读取地址F写入第一帧图像数据时,若检测到第一帧同步信号为高电平信号,即视频信号未发生切换,则继续向读取地址F写入第一帧图像数据,并输出读取地址B中的第二帧图像数据。当向读取地址G写入第一帧图像数据时,若检测到第一帧同步信号为高电平信号,即视频信号未发生切换,则继续向读取地址G写入第一帧图像数据,并输出读取地址C中的第二帧图像数据。这样可以在视频信号未发生切换时,实现显示装置的正常显示。
可选的,为了尽量减少存储区的设置,节省存储单元的空间,读写单元还被配置为:在向存储单元写入第一帧图像数据时,若多个读取地址中的末尾读取地址已对应存储有第二帧图像数据,则将第一帧图像数据覆盖首个读取地址对应存储的第二帧图像数据。
参考图5所示,以存储单元预存5帧第二帧图像数据,即读取地址A-E分别预存1帧第二帧图像数据为例进行说明。当读取地址G中已存储有第二帧图像数据,那么就将当前视频信号解析出的第一帧图像数据写入读取地址A,覆盖读取地址A中存储的第二帧图像数据。
可选的,读写单元还被配置为:在按照读取地址的排列顺序读取当前读取地址对应存储的第二帧图像数据时,若多个读取地址中的末尾读取地址对应存储的第二帧图像数据已读取,则读取首个读取地址对应存储的第二帧图像数据。
参考图5所示,以存储单元预存5帧第二帧图像数据,即读取地址A-E分别预存1帧第二帧图像数据为例进行说明。当读取地址G中存储的第二帧图像数据已读取,就从重新读取读取地址A中存储的第二帧图像数据,此时读取地址A中存储的第二帧图像数据是已覆盖之前第二帧图像数据的第一帧图像数据。
可选的,所述状态检测单元还被配置为:获取所述第一帧同步信号的时钟周期数值;获取第一帧同步信号的相邻两个上升沿之间的时钟计数值;选取第一帧同步信号和第一帧同步信号前的N个帧同步信号的相邻两个上升沿之间的时钟计数值;在N+1个帧同步信号的相邻两个上升沿之间的时钟计数值中,计算任意两个时钟计数值的差值作为第一差值;若第一差值均在30-50内,则确定视频信号未发生切换;其中,N为大于或等于9的正整数。
第一帧同步信号为周期信号,图3以第一帧同步信号包括四个上升沿H1为例进行绘示。参考图3所示,可以获得相邻两个上升沿H1之间的时钟计数值L1,其中,L1为大于或等于1的正整数。
现以N=9为例说明如何确定视频信号未发生切换。示例的,获取到的第一帧同步信号的相邻两个上升沿之间的时钟计数值为200,第一帧同步信号前的9个帧同步信号的相邻两个上升沿之间的时钟计数值分别为170、172、178、179、180、185、190、197、199,分别计算170与172之差、……、170与200之差,172与178之差、……、172与200之差,……,199与200之差。再以170与172之差、170与178之差、172与178之差为例进行说明,此时计算得到的第一差值分别为2、8、6,都在30-50内,因此确定视频信号未发生切换。
现以N=9为例说明如何确定视频信号未发生切换。示例的,获取到的第一帧同步信号的相邻两个上升沿之间的时钟计数值为200,第一帧同步信号前的9个帧同步信号的相邻两个上升沿之间的时钟计数值分别为50、80、90、95、100、120、170、180、199,分别计算50与80之差、……、50与200之差,80与90之差、……、80与200之差,……,199与200之差。再以50与100之差、50与170之差、100与200之差为例进行说明,此时计算得到的第一差值分别为50、120和100,50、120和100均在30-50以外,因此确定视频信号发生切换。
本发明实施例还提供了一种显示装置,包括上述的信号处理器。
上述显示装置可以是柔性显示装置(又称柔性屏),也可以是刚性显示装置(即不能折弯的显示屏),这里不做限定。上述显示装置可以是OLED(Organic Light-EmittingDiode,有机发光二极管)显示装置,还可以是LCD(Liquid Crystal Display,液晶显示装置),又可以是包括OLED或LCD的电视、数码相机、手机、平板电脑等任何具有显示功能的产品或者部件。该显示装置能够避免出现黑屏、花屏或闪烁等,具有显示效果好、寿命长、稳定性高、对比度高等优点。
可选的,参考图6所示,显示装置还包括输出器5、时序控制芯片6和显示面板7;输出器5分别与信号处理器111和时序控制芯片6电连接;时序控制芯片6分别与输出器5和显示面板7电连接。
这里对于上述输出器、时序控制芯片的结构、类型等均不做具体限定。示例的,上述时序控制芯片可以包括时序控制器(Timing Controller,Tcon)。
本发明实施例又提供了一种信号处理器的驱动方法。
该方法包括:
S01、接收并解析视频信号,得到视频信号的第一帧同步信号和第一帧图像数据。
S02、检测第一帧同步信号,根据第一帧同步信号判断视频信号是否发生切换,生成切换判断信号。
S03、根据切换判断信号确定是否向存储单元写入第一帧图像数据,或根据切换判断信号读取存储单元中存储的第二帧图像数据。
其中,信号处理器的存储单元中至少预存一帧第二帧图像数据。
通过执行步骤S01-S03,可以根据检测的第一帧同步信号,判断视频信号是否发生切换,从而控制图像数据的写入和读取,使得无论视频信号是否发生切换,均输出一帧完整图像的帧图像数据,而不会输出不完整图像的帧图像数据,进而避免显示装置出现黑屏、闪烁及花屏等,提高显示效果。
可选的,存储单元包括N个存储区,存储区的存储地址包括多个读取地址,多个读取地址自首个读取地址开始按顺序排列,且每一读取地址对应存储一第二帧图像数据。
可选的,上述S03、根据切换判断信号确定是否向存储单元写入第一帧图像数据,或根据切换判断信号读取存储单元中存储的第二帧图像数据包括:
S031、当根据第一帧同步信号确定视频信号发生切换时,停止向存储单元写入第一帧图像数据,并按照读取地址的排列顺序读取当前读取地址对应存储的第二帧图像数据。
或者,S031’、当根据第一帧同步信号确定视频信号未发生切换时,向存储单元写入第一帧图像数据,并按照读取地址的排列顺序读取当前读取地址的后一读取地址对应存储的第二帧图像数据。
可选的,上述S03、根据切换判断信号确定是否向存储单元写入第一帧图像数据包括:
S032、若多个读取地址中的末尾读取地址已对应存储有第二帧图像数据,则将第一帧图像数据覆盖首个读取地址对应存储的第二帧图像数据。
可选的,上述S031、按照读取地址的排列顺序读取当前读取地址对应存储的第二帧图像数据,包括:
S0311、若多个读取地址中的末尾读取地址对应存储的第二帧图像数据已读取,则读取首个读取地址对应存储的第二帧图像数据。
可选的,上述S02、根据第一帧同步信号判断视频信号是否发生切换,生成切换判断信号包括:
S021、获取第一帧同步信号的相邻两个上升沿之间的时钟计数值。
S022、选取第一帧同步信号和第一帧同步信号前的N个帧同步信号的相邻两个上升沿之间的时钟计数值。
S023、在N+1个帧同步信号的相邻两个上升沿之间的时钟计数值中,计算任意两个时钟计数值的差值作为第一差值。
S024、若第一差值均在30-50内,则确定视频信号未发生切换;其中,N为大于或等于9的正整数。
下面结合图5和图7,具体说明信号处理器的驱动方法。
该方法包括:
S10、读取地址A-E预存5帧第二帧图像数据。
S11、接收并解析视频信号,得到第一帧同步信号和第一帧图像数据。
S12、检测第一帧同步信号。
S13、生成切换判断信号为低电平信号。
S14、停止向读取地址F写入第一图像数据,或输出读取地址A中的第二图像数据。
S15、生成切换判断信号为高电平信号。
S16、继续向读取地址F写入第一图像数据,或输出读取地址B中的第二图像数据。
需要说明的是,本实施例中关于信号处理器和显示装置的结构说明,可以参考前述实施例,这里不再赘述。
本文中所称的“实施例”意味着,结合实施例描述的特定特征、结构或者特性包括在本申请的至少一个实施例中。此外,请注意,这里“在一个实施例中”的词语例子不一定全指同一个实施例。
在此处所提供的说明书中,说明了大量具体细节。然而,能够理解,本申请的实施例可以在没有这些具体细节的情况下被实践。在一些实例中,并未详细示出公知的方法、结构和技术,以便不模糊对本说明书的理解。
最后应说明的是:以上实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围。

Claims (15)

1.一种信号处理器,其特征在于,应用在显示装置;所述信号处理器包括解析单元、状态检测单元、存储单元和读写单元;
所述解析单元分别与所述状态检测单元和所述读写单元电连接、且被配置为:接收并解析视频信号,得到所述视频信号的第一帧同步信号和第一帧图像数据;向所述状态检测单元传输所述第一帧同步信号、并向所述读写单元传输所述第一帧图像数据;
所述状态检测单元还与所述读写单元电连接、且被配置为:接收并检测所述第一帧同步信号,根据所述第一帧同步信号判断所述视频信号是否发生切换,生成切换判断信号;向所述读写单元传输所述切换判断信号;
所述存储单元被配置为:至少预存一帧第二帧图像数据;
所述读写单元还与所述存储单元电连接、且被配置为:接收所述切换判断信号和所述第一帧图像数据,根据所述切换判断信号确定是否向所述存储单元写入所述第一帧图像数据,或根据所述切换判断信号读取所述存储单元中存储的第二帧图像数据。
2.根据权利要求1所述的信号处理器,其特征在于,所述状态检测单元还被配置为:当根据所述第一帧同步信号确定所述视频信号发生切换时,输出低电平信号;当根据所述第一帧同步信号确定所述视频信号未发生切换时,输出高电平信号。
3.根据权利要求1所述的信号处理器,其特征在于,所述存储单元包括N个存储区,所述存储区的存储地址包括多个读取地址,所述多个读取地址自首个读取地址开始按顺序排列,且每一读取地址对应存储一第二帧图像数据。
4.根据权利要求3所述的信号处理器,其特征在于,所述读写单元还被配置为:当根据所述第一帧同步信号确定所述视频信号发生切换时,停止向所述存储单元写入所述第一帧图像数据,并按照所述读取地址的排列顺序读取当前读取地址对应存储的第二帧图像数据。
5.根据权利要求3所述的信号处理器,其特征在于,所述读写单元还被配置为:当根据所述第一帧同步信号确定所述视频信号未发生切换时,向所述存储单元写入所述第一帧图像数据,并按照所述读取地址的排列顺序读取当前读取地址的后一读取地址对应存储的第二帧图像数据。
6.根据权利要求5所述的信号处理器,其特征在于,所述读写单元还被配置为:在向所述存储单元写入所述第一帧图像数据时,若所述多个读取地址中的末尾读取地址已对应存储有第二帧图像数据,则将所述第一帧图像数据覆盖所述首个读取地址对应存储的第二帧图像数据。
7.根据权利要求5所述的信号处理器,其特征在于,所述读写单元还被配置为:在按照所述读取地址的排列顺序读取当前读取地址对应存储的第二帧图像数据时,若所述多个读取地址中的末尾读取地址对应存储的第二帧图像数据已读取,则读取所述首个读取地址对应存储的第二帧图像数据。
8.根据权利要求2所述的信号处理器,其特征在于,所述状态检测单元还被配置为:获取所述第一帧同步信号的相邻两个上升沿之间的时钟计数值;选取所述第一帧同步信号和所述第一帧同步信号前的N个帧同步信号的相邻两个上升沿之间的时钟计数值;在N+1个所述帧同步信号的相邻两个上升沿之间的时钟计数值中,计算任意两个所述时钟计数值的差值作为第一差值;若所述第一差值均在30-50内,则确定所述视频信号未发生切换;其中,N为大于或等于9的正整数。
9.一种显示装置,其特征在于,包括权利要求1-8任一项所述的信号处理器。
10.根据权利要求9所述的显示装置,其特征在于,所述显示装置还包括输出器、时序控制芯片和显示面板;
所述输出器分别与所述信号处理器和所述时序控制芯片电连接;所述时序控制芯片分别与所述输出器和所述显示面板电连接。
11.一种如权利要求1-8任一项所述的信号处理器的驱动方法,其特征在于,所述方法包括:
接收并解析视频信号,得到所述视频信号的第一帧同步信号和第一帧图像数据;
检测所述第一帧同步信号,根据所述第一帧同步信号判断所述视频信号是否发生切换,生成切换判断信号;
根据所述切换判断信号确定是否向存储单元写入所述第一帧图像数据,或根据所述切换判断信号读取所述存储单元中存储的第二帧图像数据;其中,所述信号处理器的存储单元中至少预存一帧第二帧图像数据。
12.根据权利要求11所述的驱动方法,其特征在于,所述存储单元包括N个存储区,所述存储区的存储地址包括多个读取地址,所述多个读取地址自首个读取地址开始按顺序排列,且每一读取地址对应存储一第二帧图像数据;
所述根据所述切换判断信号确定是否向存储单元写入所述第一帧图像数据,或根据所述切换判断信号读取所述存储单元中存储的第二帧图像数据包括:
当根据所述第一帧同步信号确定所述视频信号发生切换时,停止向所述存储单元写入所述第一帧图像数据,并按照所述读取地址的排列顺序读取当前读取地址对应存储的第二帧图像数据;
当根据所述第一帧同步信号确定所述视频信号未发生切换时,向所述存储单元写入所述第一帧图像数据,并按照所述读取地址的排列顺序读取当前读取地址的后一读取地址对应存储的第二帧图像数据。
13.根据权利要求11所述的驱动方法,其特征在于,所述根据所述切换判断信号确定是否向存储单元写入所述第一帧图像数据包括:
若所述多个读取地址中的末尾读取地址已对应存储有第二帧图像数据,则将所述第一帧图像数据覆盖所述首个读取地址对应存储的第二帧图像数据。
14.根据权利要求12所述的驱动方法,其特征在于,所述按照所述读取地址的排列顺序读取当前读取地址对应存储的第二帧图像数据,包括:
若所述多个读取地址中的末尾读取地址对应存储的第二帧图像数据已读取,则读取所述首个读取地址对应存储的第二帧图像数据。
15.根据权利要求11所述的驱动方法,其特征在于,所述根据所述第一帧同步信号判断所述视频信号是否发生切换,生成切换判断信号包括:
获取所述第一帧同步信号的相邻两个上升沿之间的时钟计数值;
选取所述第一帧同步信号和所述第一帧同步信号前的N个帧同步信号的相邻两个上升沿之间的时钟计数值;
在N+1个所述帧同步信号的相邻两个上升沿之间的时钟计数值中,计算任意两个所述时钟计数值的差值作为第一差值;
若所述第一差值均在30-50内,则确定所述视频信号未发生切换;其中,N为大于或等于9的正整数。
CN202110721857.2A 2021-06-28 2021-06-28 一种信号处理器及其驱动方法、显示装置 Pending CN115602085A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110721857.2A CN115602085A (zh) 2021-06-28 2021-06-28 一种信号处理器及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110721857.2A CN115602085A (zh) 2021-06-28 2021-06-28 一种信号处理器及其驱动方法、显示装置

Publications (1)

Publication Number Publication Date
CN115602085A true CN115602085A (zh) 2023-01-13

Family

ID=84841042

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110721857.2A Pending CN115602085A (zh) 2021-06-28 2021-06-28 一种信号处理器及其驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN115602085A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN118259862A (zh) * 2024-05-29 2024-06-28 山东云海国创云计算装备产业创新中心有限公司 一种显示画面的切换方法、设备、介质及计算机程序产品

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN118259862A (zh) * 2024-05-29 2024-06-28 山东云海国创云计算装备产业创新中心有限公司 一种显示画面的切换方法、设备、介质及计算机程序产品
CN118259862B (zh) * 2024-05-29 2024-09-06 山东云海国创云计算装备产业创新中心有限公司 一种显示画面的切换方法、设备、介质及计算机程序产品

Similar Documents

Publication Publication Date Title
US20150294640A1 (en) Method and Device for Processing Video Image
US9762814B2 (en) Data processing method and device for LED televison, and LED television
KR20190107217A (ko) 이미지-적응 톤 맵핑 방법 및 이를 채용한 표시 장치
US11412311B2 (en) Methods and systems for saving data while streaming video
CN109147701B (zh) 显示控制结构、显示控制方法、显示基板和显示装置
CN106341575B (zh) 一种视频信号实时输出处理系统
CN115602085A (zh) 一种信号处理器及其驱动方法、显示装置
CN114974171A (zh) 基于显示装置的刷新率控制方法、装置、显示终端及介质
CN113840174A (zh) 图像显示方法、系统及存储介质
US20070252798A1 (en) Liquid crystal display with image data inversion and driving method thereof
US20120039532A1 (en) Method of gathering statistics of gray distribution of image
CN101834979A (zh) 一种视频信号开窗响应方法及其装置、一种视频显示系统
CN110570793B (zh) 一种适配不同类型显示屏的测试方法、装置及终端设备
CN115834874B (zh) 一种用于gpu的显示带宽错误的实时监测方法及装置
US20030222882A1 (en) Method and apparatus for fetching pixel data from memory
CN107978285B (zh) 用于响应显示数据而驱动显示面板的装置和方法
US20220309629A1 (en) Image Processing Circuit, Circuit Device, And Electronic Apparatus
CN112995559B (zh) 视频处理方法、装置及系统、显示控制器和显示控制系统
CN111510772A (zh) 一种平衡视频帧率误差的方法、装置、设备及存储介质
US20100283790A1 (en) Devices to process interlaced video over dsi
CN216391221U (zh) 一种视频信号发送卡和视频显示系统
US20140098292A1 (en) Display system and communication method
CN105554587A (zh) 一种显示控制方法、装置及显示装置
KR20050080900A (ko) 이동 통신 단말기의 디스플레이 구동 장치 및 그 방법
CN117939225B (zh) 一种帧率调整方法及相关设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination