CN115548079A - 一种阵列基板、显示面板及显示装置 - Google Patents

一种阵列基板、显示面板及显示装置 Download PDF

Info

Publication number
CN115548079A
CN115548079A CN202211288354.1A CN202211288354A CN115548079A CN 115548079 A CN115548079 A CN 115548079A CN 202211288354 A CN202211288354 A CN 202211288354A CN 115548079 A CN115548079 A CN 115548079A
Authority
CN
China
Prior art keywords
pixel
sub
opening
adjacent
mask
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211288354.1A
Other languages
English (en)
Inventor
窦晓宇
申思
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xiamen Tianma Display Technology Co Ltd
Original Assignee
Xiamen Tianma Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xiamen Tianma Display Technology Co Ltd filed Critical Xiamen Tianma Display Technology Co Ltd
Priority to CN202211288354.1A priority Critical patent/CN115548079A/zh
Publication of CN115548079A publication Critical patent/CN115548079A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Electroluminescent Light Sources (AREA)

Abstract

本发明公开了一种阵列基板、显示面板及显示装置,阵列基板包括多个阵列排布的像素重复单元;像素重复单元包括沿第一方向排列的第一重复单元和第二重复单元;第一重复单元包括沿第二方向依次排列的第一子像素、第二子像素和第三像素组,第三像素组包括两个沿第一方向并列设置的第三子像素;第二重复单元包括沿第二方向依次排列的第二子像素、第三像素组和第一子像素;任一第三子像素所对应的第三掩膜版开口和与该第三子像素相邻的第一子像素所对应的第一掩膜版开口毗邻;任一第三子像素所对应的第三掩膜版开口和与该第三子像素相邻的第二子像素所对应的第二掩膜版开口毗邻;相邻的第一掩膜版开口与第二掩膜版开口毗邻。本方案可以提升开口率。

Description

一种阵列基板、显示面板及显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种阵列基板、显示面板及显示装置。
背景技术
OLED(Organic Light Emitting Diode,有机发光二极管)显示面板具有可自发光无需背光、轻薄以及功耗低等优点,备受用户青睐。
在OLED显示器中,像素排布方式在很大程度上影响着实际显示效果。现有技术中,OLED显示面板的像素排列方式包括RGBG排布、YYG排布、diamond排布等。其中,RGBG排布文字模糊、笔画较粗、图片显示较模糊;YYG排布显示的文字字体锯齿较为明显;diamond排布显示的文字清晰,笔画较细,锯齿感相对轻微,优于RGBG排布和YYG排布,因此diamond排布方式在OLED显示面板的像素排列方式中应用最为广泛,目前主流的像素排布大多为类diamond排布。
但是,现有的类diamond排布大多存在开口率损失等问题,造成显示空间的浪费。
发明内容
本发明提供了一种阵列基板、显示面板及显示装置,以提升开口率。
第一方面,本发明提供了一种阵列基板,包括:多个阵列排布的像素重复单元;
像素重复单元包括第一重复单元和第二重复单元,第一重复单元和第二重复单元沿第一方向排列;
第一重复单元包括沿第二方向依次排列的第一子像素、第二子像素和第三像素组,第三像素组包括两个沿第一方向并列设置的第三子像素;第二重复单元包括沿第二方向依次排列的第二子像素、第三像素组和第一子像素;第一子像素、第二子像素和第三子像素的发光颜色不同;第一方向和第二方向相交;
任一第三子像素所对应的第三掩膜版开口和与该第三子像素相邻的第一子像素所对应的第一掩膜版开口毗邻;任一第三子像素所对应的第三掩膜版开口和与该第三子像素相邻的第二子像素所对应的第二掩膜版开口毗邻;相邻的第一掩膜版开口与第二掩膜版开口毗邻。
第二方面,本发明提供了一种显示面板,包括本发明任一实施例所述的阵列基板。
第三方面,本发明提供了一种显示装置,包括本发明任一实施例所述的显示面板。
本发明实施例的技术方案,通过设置阵列基板包括多个阵列排布的如下像素重复单元:像素重复单元包括沿第一方向排列的第一重复单元和第二重复单元,第一重复单元包括沿第二方向依次排列的第一子像素、第二子像素和第三像素组,第二重复单元包括沿第二方向依次排列的第二子像素、第三像素组和第一子像素,第三像素组包括两个沿第一方向并列设置的第三子像素,从而可以采用像素借用的方式实现高PPI显示,进一步地,通过设置相邻的第一子像素和第三子像素所对应的第一掩膜版开口和第三掩膜版开口毗邻,相邻的第二子像素和第三子像素所对应的第二掩膜版开口和第三掩膜版开口毗邻,相邻的第一子像素和第二子像素所对应的第一掩膜版开口和第二掩膜版开口毗邻,使得任意两个相邻且发光颜色不同的子像素所对应的两个掩膜版开口彼此毗邻,从而可以尽可能地减小相邻子像素之间的距离,减少显示空间的浪费,提升开口率。
应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是现有的一种像素排布方式示意图;
图2是本发明实施例提供的一种阵列基板的结构示意图;
图3是图2所示阵列基板中的一个像素重复单元的结构示意图;
图4是沿图3中AA’截取的阵列基板的剖面结构示意图;
图5是本发明实施例提供的阵列基板中的另一种像素重复单元的结构示意图;
图6是本发明实施例提供的阵列基板中的另一种像素重复单元的结构示意图;
图7是本发明实施例提供的阵列基板中的另一种像素重复单元的结构示意图;
图8是本发明实施例提供的阵列基板中的另一种像素重复单元的结构示意图;
图9是本发明实施例提供的一种显示面板的结构示意图;
图10是本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
OLED显示面板通常包括至少两种不同发光颜色的子像素。在制备过程中,各子像素一般是利用蒸镀成膜技术,将发光层材料透过掩膜版(mask),在阵列基板上的相应子像素位置形成有机发光器件。可以理解的,当子像素之间的间距增加时,会牺牲开口率。
示例性的,图1是现有的一种像素排布方式示意图,属于一种类diamond排布,可称之为鼎型排布。如图1所示,鼎型排布由三种不同发光颜色的子像素(以不同填充方式表示)按照一定的规律排布而成,三种子像素分别为红色子像素01、绿色子像素02和蓝色子像素03,与同一绿色子像素02相邻的两个红色子像素01和两个蓝色子像素03的中心连线构成梯形,与同一个红色子像素01/蓝色子像素03相邻的四个绿色子像素的中心连线构成梯形。在制备过程中,红色子像素01、绿色子像素02和蓝色子像素03分别使用不同的掩膜版进行发光层材料的蒸镀。图1中,红色子像素01外围的线框(如011)表示红色子像素对应的掩膜版上的开口,绿色子像素02外围的线框(如021)表示绿色子像素对应的掩膜版上的开口,蓝色子像素03外围的线框(如031)表示蓝色子像素对应的掩膜版上的开口。考虑到实际的蒸镀工艺精度,掩膜版的开口面积通常大于子像素的开口面积,另外,为避免混色,不同掩膜版上的掩膜版开口之间的投影关系几乎不交叠。
开口率可以理解为所有子像素的开口面积在整个显示区中的面积占比,从图1可以看出,现有的类diamond排布方式,由于与同一绿色子像素02相邻的两个红色子像素01和两个蓝色子像素03的中心连线构成梯形,与同一个红色子像素01/蓝色子像素03相邻的四个绿色子像素的中心连线构成梯形,使得部分子像素之间的距离增大,造成显示区域的空间浪费(如图1中椭圆虚线标识区域内各掩膜版开口之间的区域被浪费),导致开口率降低。
为解决上述问题,本发明实施例提供了一种阵列基板,该阵列基板包括多个阵列排布的像素重复单元;像素重复单元包括第一重复单元和第二重复单元,第一重复单元和第二重复单元沿第一方向排列;第一重复单元包括沿第二方向依次排列的第一子像素、第二子像素和第三像素组,第三像素组包括两个沿第一方向并列设置的第三子像素;第二重复单元包括沿第二方向依次排列的第二子像素、第三像素组和第一子像素;第一子像素、第二子像素和第三子像素的发光颜色不同;第一方向和第二方向相交;任一第三子像素所对应的第三掩膜版开口和与该第三子像素相邻的第一子像素所对应的第一掩膜版开口毗邻;任一第三子像素所对应的第三掩膜版开口和与该第三子像素相邻的第二子像素所对应的第二掩膜版开口毗邻;相邻的第一掩膜版开口与第二掩膜版开口毗邻。
采取以上方案,由于相邻的第一子像素和第三子像素所对应的第一掩膜版开口和第三掩膜版开口毗邻,相邻的第二子像素和第三子像素所对应的第二掩膜版开口和第三掩膜版开口毗邻,相邻的第一子像素和第二子像素所对应的第一掩膜版开口和第二掩膜版开口毗邻,使得任意两个相邻且发光颜色不同的子像素所对应的两个掩膜版开口彼此毗邻,从而可以尽可能地减小相邻子像素之间的距离,减少显示空间的浪费,提升开口率。
以上是本申请的核心思想,基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本申请保护的范围。以下将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。
图2是本发明实施例提供的一种阵列基板的结构示意图,图3是图2所示阵列基板中的一个像素重复单元的结构示意图。如图2和图3所示,本发明实施例提供的阵列基板10包括多个阵列排布的像素重复单元1;像素重复单元1包括第一重复单元101和第二重复单元102,第一重复单元101和第二重复单元102沿第一方向排列;第一重复单元101包括沿第二方向依次排列的第一子像素11、第二子像素12和第三像素组130,第三像素组130包括两个沿第一方向并列设置的第三子像素13;第二重复单元102包括沿第二方向依次排列的第二子像素12、第三像素组130和第一子像素11;第一子像素11、第二子像素12和第三子像素13的发光颜色不同;第一方向和第二方向相交;任一第三子像素13所对应的第三掩膜版开口23和与该第三子像素13相邻的第一子像素11所对应的第一掩膜版开口21毗邻;任一第三子像素13所对应的第三掩膜版开口23和与该第三子像素13相邻的第二子像素12所对应的第二掩膜版开口22毗邻;相邻的第一掩膜版开口21与第二掩膜版开口22毗邻。
可选地,第一子像素11、第二子像素12和第三子像素13可以分别为红色子像素、蓝色子像素和绿色子像素中的一种且各不相同。结合图2和图3所示,本发明实施例通过设置像素重复单元1包括沿第一方向排列的第一重复单元101和第二重复单元102,第一重复单元101包括沿第二方向依次排列的第一子像素11、第二子像素12和第三像素组130,第二重复单元102包括沿第二方向依次排列的第二子像素12、第三像素组130和第一子像素11,第三像素组130包括两个沿第一方向并列设置的第三子像素13,使得阵列基板10中的任一第三子像素13均可以和与其相邻的两对第一子像素11和第二子像素12构成两个像素,且同一第三像素组130中的两个第三子像素13存在一对共用的第一子像素11和第二子像素12,如此,可以通过像素借用的方式实现彩色显示,利用有限的子像素数量提高显示面板中每英寸的像素数量(Pixels Per Inch,以下简称PPI),实现高PPI显示。
可选地,第一方向和第二方向正交,如此设置便于简化子像素的排布难度。需要说明的是,图2仅以第一方向为列方向,第二方向为行方向为例进行示意,在其他实施例中,也可以是第一方向为行方向,第二方向为列方向,本发明实施例对此不作限定。后续仅以第一方向为列方向,第二方向为行方向为例进行说明。
进一步地,子像素包括有机发光器件和用于驱动该发光器件发光的像素电路,阵列基板中,像素电路和有机发光元件之间的对应关系,可以是一一对应关系,也可以是一个像素电路对应多个有机发光元件,本发明实施例对此不作限定。示例性的,图4是沿图3中AA’截取的阵列基板的剖面结构示意图,参照图3和图4所示,阵列基板10包括衬底3和位于衬底3一侧的像素限定层4,像素限定层4包括多个像素开口,多个像素开口包括多个第一像素开口41、多个第二像素开口42和多个第三像素开口43,第一像素开口41与第一子像素11对应设置,第二像素开口42与第二子像素12对应设置,第三像素开口43与第三子像素13对应设置。此外,如图4所示,衬底3与像素限定层4之间设置有像素电路层5,像素电路层5远离衬底3的一侧形成有多个有机发光器件6,像素电路层5中的像素电路与有机发光器件6电连接,用于驱动有机发光器件发光。继续参见图4,有机发光器件6包括阳极61、阴极63和位于二者之间的发光层62,发光层62位于像素开口内。具体的,第一子像素11中有机发光器件的发光层位于第一像素开口41内,第二子像素12中有机发光器件的发光层位于第二像素开口42内,第三子像素13中有机发光器件的发光层位于第三像素开口43内。
需要说明的是,图4仅以像素限定层4中一个第一像素开口41为例进行示意,第二像素开口42和第三像素开口43的设置方式与此相同,在此不再赘述。
还需要说明的是,像素电路层5包括多个像素电路,图4仅示意出像素电路层5中的一个薄膜晶体管,本发明实施例对像素电路的结构不作具体限定。
如上所述,在进行有机发光器件中发光层材料的蒸镀工艺时,不同发光颜色的子像素采用不同的掩膜版进行发光层材料的蒸镀。具体的,在进行各子像素对应的发光层材料的蒸镀工艺时,需依次使用3张不同的掩膜版,分别在第一子像素11、第二子像素12和第三子像素13对应的像素开口中蒸镀不同的发光层材料,形成具有不同发光颜色的有机发光器件。示例性的,可以先使用具有多个第一掩膜版开口21的第一掩膜版对阵列基板10进行遮挡,如此,第一掩膜版开口21只露出第一像素开口41,从而可以在第一像素开口41中蒸镀第一子像素11的发光层材料;再使用具有多个第二掩膜版开口22的第二掩膜版对阵列基板10进行遮挡,如此,第二掩膜版开口22只露出第二像素开口42,从而可以在第二像素开口42中蒸镀第二子像素12的发光层材料;最后使用具有多个第三掩膜版开口23的第三掩膜版对阵列基板10进行遮挡,如此,第三掩膜版开口23只露出第三像素开口43,从而可以在第三像素开口43中蒸镀第三子像素13的发光层材料。
本发明实施例中,关于掩膜版开口毗邻的表述可以理解为,将第一掩膜版、第二掩膜版和第三掩膜版分别在衬底3上做正投影,相邻第一子像素11和第三子像素13所对应的第一掩膜版开口21和第三掩膜版开口23在衬底3上的正投影毗邻,相邻第二子像素12和第三子像素13所对应的第二掩膜版开口22和第三掩膜版开口23在衬底3上的正投影毗邻,相邻第一子像素11和第二子像素12所对应的第一掩膜版开口21和第二掩膜版开口22在衬底3上的正投影毗邻。
从图2可以看出,本实施例通过设置任意两个相邻且发光颜色不同的子像素所对应的两个掩膜版开口彼此毗邻,可以尽可能地减小相邻子像素之间的距离,具体是减小相邻的像素开口之间的距离,即减小像素限定层中相邻的第一像素开口41和第三像素开口43之间的距离,减小相邻的第二像素开口42和第三像素开口43之间的距离,减小相邻的第一像素开口41和第二像素开口42之间的距离,进而减少显示空间的浪费,提高显示空间利用率,增加开口率。
需要说明的是,图2和图3仅以第一子像素开口41、第二子像素开口42、第三子像素开口43、第一掩膜版开口21、第二掩膜版开口22和第三掩膜版开口23为多边形为例进行示意,该设置方式并非限定。本领域技术人员可以采用任何能够实现任意两个相邻且发光颜色不同的子像素所对应的两个掩膜版开口彼此毗邻的掩膜版开口形状,本发明实施例对此不作限定,后续对此做详细说明。
还需要说明的是,本发明实施例附图中画出第一掩膜版开口21、第二掩膜版开口22和第三掩膜版开口23目的在于展示像素开口与掩膜版开口之间的对应关系,以及便于体现本发明实施例技术方案的技术效果,可以理解的,掩膜版/掩膜版开口并不属于阵列基板10的结构。
本发明实施例的技术方案,通过设置阵列基板包括多个阵列排布的如下像素重复单元:像素重复单元包括沿第一方向排列的第一重复单元和第二重复单元,第一重复单元包括沿第二方向依次排列的第一子像素、第二子像素和第三像素组,第二重复单元包括沿第二方向依次排列的第二子像素、第三像素组和第一子像素,第三像素组包括两个沿第一方向并列设置的第三子像素,从而可以采用像素借用的方式实现高PPI显示,进一步地,通过设置相邻的第一子像素和第三子像素所对应的第一掩膜版开口和第三掩膜版开口毗邻,相邻的第二子像素和第三子像素所对应的第二掩膜版开口和第三掩膜版开口毗邻,相邻的第一子像素和第二子像素所对应的第一掩膜版开口和第二掩膜版开口毗邻,使得任意两个相邻且发光颜色不同的子像素所对应的两个掩膜版开口彼此毗邻,从而可以尽可能地减小相邻子像素之间的距离,减少显示空间的浪费,提升开口率。
需要说明的是,对于同一第三像素组130中的两个第三子像素13所对应的第三掩膜版开口23,图2仅以同一第三像素组130中的两个第三子像素13分别对应一个第三掩膜版开口23,且这两个第三掩膜版开口23之间存在一定的距离为例进行示意,此设置方式并非限定。示例性的,图5是本发明实施例提供的阵列基板中的另一种像素重复单元的结构示意图,如图5所示,在其他实施例中,可选地,第三像素组130中的两个第三子像素13所对应的两个第三掩膜版开口23毗邻。
由于第三掩膜版开口23位于同一张掩膜版上,因此,当两个第三掩膜版开口23毗邻时,可形成公共掩膜版开口230,此时,第三像素组130中的两个第三子像素13共用该公共掩膜版开口230。如此设置,由于第三像素组130中的两个子像素为发光颜色相同的第三子像素13,不存在混色问题,因此,通过设置第三像素组130中的两个第三子像素13所对应的两个第三掩膜版开口23毗邻,形成公共掩膜版开口230,一方面可以降低掩膜版的制作难度,另一方面还可以进一步缩小第三子像素13之间的距离(或者说缩小像素限定层中与之对应的两个第三像素开口43之间的距离),进一步提高开口率。后续仅以同一第三像素组130中的两个第三子像素13所对应的两个第三掩膜版开口23毗邻,形成公共掩膜版开口230为例进行说明。
在上述实施例的基础上,下面对第一掩膜版开口21、第二掩膜版开口22和第三掩膜版开口23的形状做进一步说明。
作为一种可行的实施方式,参照图3,可选地,第一掩膜版开口21为第一多边形,第二掩膜版开口22为第二多边形,第三掩膜版开口23为第三多边形;相邻两个第一掩膜版开口21和第二掩膜版开口22中存在一组对边毗邻;相邻两个第一掩膜版开口21和第三掩膜版开口23中存在一组对边毗邻;相邻两个第二掩膜版开口22和第三掩膜版开口23中存在一组对边毗邻。通过设置第一掩膜版开口21、第二掩膜版开口22和第三掩膜版开口23均为多边形,可以通过合理设置各个多边形的边数,使第一掩膜版开口21、第二掩膜版开口22和第三掩膜版开口23在衬底上的正投影两两毗邻,相互填补,尽可能地减小相邻子像素之间的距离,避免显示空间的浪费,提升开口率。
可选地,第一多边形的边数大于或等于七,第二多边形的边数大于或等于七,第三多边形的边数大于或等于五。以正多边形为例,在多边形的中心至顶点的距离一定的情况下,边数越多,面积越大。掩膜版开口的形状与像素开口的形状通常基本一致,因此,本发明实施例通过设置第一多边形的边数大于或等于七,第二多边形的边数大于或等于七,第三多边形的边数大于或等于五,可使像素开口的边数适应性地增多,从而可以增大像素开口的面积,进一步提升开口率。
示例性的,图3和图5以第一掩膜版开口21为七边形,第二掩膜版开口22为七边形,第三掩膜版开口23为五边形为例进行示意,二者区别在于,图3中同一第三像素组130对应的两个第三掩膜版开口23之间具有一定的距离,图5中同一第三像素组130对应的两个第三掩膜版开口23毗邻形成公共掩膜版开口230,公共掩膜版开口230为异型八边形。研究表面,相比于图1所示现有技术而言,图3所示设置方式至少可使开口率提升7%,图5所示设置方式至少可使开口率提升8%。
参照图5,第一像素开口41在衬底上具有第一投影,第二像素开口42在衬底上具有第二投影,第三像素开口43在衬底上具有第三投影,可选地,第一投影(如41)的边数与第一多边形(如21)的边数相同,第二投影(如42)与第二多边形(如22)的边数相同,第三投影(如43)的边数小于或等于第三多边形(如23)的边数。
参照图4和图5,第一投影可以理解为第一像素开口41靠近衬底的一侧在衬底3上的正投影。同理,第二投影可以理解为第二像素开口42靠近衬底3的一侧在衬底上的正投影,第三投影可以理解为第三像素开口43靠近衬底3的一侧在衬底上的正投影。
本发明实施例通过设置第一投影的边数与第一多边形的边数相同,第二投影与第二多边形的边数相同,可以保证第一像素开口41和第二像素开口42具有较大的开口面积,保证开口率。
对于第三像素开口43,可以设置第三投影的边数等于第三多边形的边数,也可以设置第三投影的边数小于第三多边形的边数。具体的,通过设置第三投影的边数与第三多边形的边数相同,可以保证第三像素开口43具有较大的开口面积,保证开口率;由于第三子像素13的数量较多,通过设置第三像素开口43的开口形状的边数小于对应第三掩膜版开口23的边数,可以适当加大第三像素开口43与第一像素开口41/第二像素开口42之间的距离,降低混色风险。本领域技术人员可以根据实际需求设置第三像素开口43的开口边数。
示例性的,图5以第三投影(如43)的边数等于第三多边形(如23)的边数,二者均为五边形为例进行示意。图6是本发明实施例提供的阵列基板中的另一种像素重复单元的结构示意图,如图6所示,在其他实施例中,当第三掩膜版开口23为五边形时,第三像素开口43的第三投影形状也可以为四边形。
可选地,第一掩膜版开口21和第二掩膜版开口22可以为正多边形,第三掩膜版开口23的形状对第一掩膜版开口21和第二掩膜版开口22的至少部分剩余区域进行填补,以使任意两个相邻的掩膜版开口彼此毗邻,提升开口率。
需要说明的是,图3、图5和图6仅以第一掩膜版开口21和第二掩膜版开口22为七边形,第三掩膜版开口23为五边形为例进行示意,本领域技术人员可以根据需求设置其他多边形的第一掩膜版开口21、第二掩膜版开口22和第三掩膜版开口23,本发明实施例对此不作限定。
示例性的,图7是本发明实施例提供的阵列基板中的另一种像素重复单元的结构示意图,如图7所示,可选地,第一掩膜版开口21和第二掩膜版开口22为八边形,第三掩膜版开口23为异性七边形;图7中同一第三像素组中的两个第三子像素对应的两个第三掩膜版开口23毗邻,形成公共掩膜版开口230。
综上,上述实施例以第一掩膜版开口21、第二掩膜版开口22和第三掩膜版开口23为多边形为例对本发明实施例的技术方案进行详细说明,通过设置第一掩膜版开口21、第二掩膜版开口22和第三掩膜版开口23为多边形,可以实现至少任意两个相邻且发光颜色不同的子像素所对应的两个掩膜版开口彼此毗邻,尽可能地减小相邻子像素之间的距离,减少显示空间的浪费,提升开口率。
作为另一种可行的实施方式,可选地,第一掩膜版开口21、第二掩膜版开口22和第三掩膜版开口23均为圆形或椭圆形,如此设置,同样可以达到提升开口率的目的,而且,在圆形半径等于多边形的中心至顶点的情况下,圆形的面积更大,从而可以进一步提高开口率。示例性的,图8是本发明实施例提供的阵列基板中的另一种像素重复单元的结构示意图,如图8所示,第一掩膜版开口21和第二掩膜版开口22为圆形,公共掩膜版开口230由两个椭圆形拼接得到(图8中,为避免混色,在设计公共掩膜版开口230时,对公共掩膜版开口230的边缘进行处理,使公共掩膜版开口230与第一掩膜版开口21和第二掩膜版开口22不交叠),相应的,第一像素开口41和第二像素开口42为圆形,第三像素开口43为椭圆形。
在上述实施例的基础上,结合图2和图3所示,可选地,与同一第三子像素13相邻的两个第一子像素11和两个第二子像素12的中心连线形成第一虚拟梯形71;与同一第一子像素11相邻的四个第三子像素13,或者与同一第二子像素12相邻的四个第三子像素13的中心连线形成第二虚拟梯形72。如此设置,可使像素排布更加均匀和规则,有利于改善提高显示均匀性。可选地,第一虚拟梯形71和第二虚拟梯形72均为等腰梯形。
如图2所示,第一虚拟梯形71的第一边和第二边平行,第一边和第二边沿第二方向延伸;第二虚拟梯形72的第三边和第四边平行,第三边和第四边沿第一方向延伸。可选地,第一方向和第二方向可以分别为行方向和列方向中的一者,本发明实施例对此不作限定。如此设置,可使位于同一行或同一列中的第一子像素11和第二子像素12的中心连线位于同一直线上,使位于同一列或同一行的第三子像素13的中心连线位于同一直线上,有利于降低阵列基板10的制备难度和掩膜版的制作难度。
可选地,第一子像素11和第二子像素12的发光颜色分别为红色和蓝色,第三子像素13的发光颜色为绿色。如上所述,任一第三子像素13可以和与其相邻的两对第一子像素11和第二子像素12构成两个像素,研究发现,绿色子像素对白光的贡献最大,并且人眼对绿色的敏感度最高,绿色子像素亮度高,适合作为亮度中心,通过设置第三子像素13为绿色子像素便于区分各像素,使人眼感受的显示画面更加细腻,改善显示效果。第一子像素11的发光颜色为红色,第二子像素12的发光颜色为蓝色,或者第一子像素11的发光颜色为蓝色,第二子像素12的发光颜色为红色均可,本发明实施例对此不作限定。
进一步可选地,第一子像素11的发光面积和第二子像素12的发光面积均大于第三子像素13的发光面积。其中,第一子像素11的发光面积可以理解为第一像素开口41靠近衬底一侧的面积,同理,第二子像素12的发光面积可以理解为第二像素开口42靠近衬底一侧的面积,第三子像素13的发光面积可以理解为第三像素开口43靠近衬底一侧的面积。由于人眼对绿光敏感,因此,可以设置绿色子像素的发光面积小于蓝色子像素和红色子像素的面积,提高分辨率。对于红色子像素和蓝色子像素,二者的发光面积可以相等,也可以不同,本发明实施例对此不作限定。在一实施例中,由于蓝光波长相较于红光波长和绿光波长短,使得蓝光的能量更高,发射蓝光的有机发光材料更容易发生衰变,因此,可选蓝色子像素的发光面积大于红色子像素的发光面积。
基于同一发明构思,本发明实施例还提供了一种显示面板。图9是本发明实施例提供的一种显示面板的结构示意图,如图9所示,该显示面板100包括上述任一实施例提供的阵列基板10,因而具备与上述阵列基板10相同的有益效果,相同之处可参照上述阵列基板实施例的描述,在此不再赘述。具体的,该显示面板可以是OLED显示面板。
此外,基于同一发明构思,本发明实施例还提供了一种显示显示装置。图10是本发明实施例提供的一种显示装置的结构示意图,如图10所示,该显示装置1000包括上述任一实施例提供的显示面板100,因而也具备与上述阵列基板10相同的有益效果,相同之处可参照上述阵列基板0实施例的描述,在此不再赘述。本发明实施例提供的显示装置1000可以为图10所示的手机,也可以为任何具有显示功能的电子产品,包括但不限于以下类别:电视机、笔记本电脑、桌上型显示器、平板电脑、数码相机、智能手环、智能眼镜、车载显示器、医疗设备、工控设备、触摸交互终端等,本发明实施例对此不作特殊限定。
上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。

Claims (12)

1.一种阵列基板,其特征在于,包括:多个阵列排布的像素重复单元;
所述像素重复单元包括第一重复单元和第二重复单元,所述第一重复单元和所述第二重复单元沿第一方向排列;
所述第一重复单元包括沿第二方向依次排列的第一子像素、第二子像素和第三像素组,所述第三像素组包括两个沿所述第一方向并列设置的第三子像素;所述第二重复单元包括沿所述第二方向依次排列的所述第二子像素、所述第三像素组和所述第一子像素;所述第一子像素、所述第二子像素和所述第三子像素的发光颜色不同;所述第一方向和所述第二方向相交;
任一所述第三子像素所对应的第三掩膜版开口和与该第三子像素相邻的所述第一子像素所对应的第一掩膜版开口毗邻;任一所述第三子像素所对应的第三掩膜版开口和与该第三子像素相邻的所述第二子像素所对应的第二掩膜版开口毗邻;相邻的所述第一掩膜版开口与所述第二掩膜版开口毗邻。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一掩膜版开口为第一多边形,所述第二掩膜版开口为第二多边形,所述第三掩膜版开口为第三多边形;
相邻两个所述第一掩膜版开口和所述第二掩膜版开口中存在一组对边毗邻;相邻两个所述第一掩膜版开口和所述第三掩膜版开口中存在一组对边毗邻;相邻两个所述第二掩膜版开口和所述第三掩膜版开口中存在一组对边毗邻。
3.根据权利要求2所述的阵列基板,其特征在于,所述第一多边形的边数大于或等于七,所述第二多边形的边数大于或等于七,所述第三多边形的边数大于或等于五。
4.根据权利要求2所述的阵列基板,其特征在于,所述阵列基板包括衬底和位于所述衬底一侧的像素限定层;
所述像素限定层包括多个像素开口;多个所述像素开口包括多个第一像素开口、多个第二像素开口和多个第三像素开口;所述第一像素开口与所述第一子像素对应设置,所述第二像素开口与所述第二子像素对应设置,所述第三像素开口与所述第三子像素对应设置;
所述第一像素开口在所述衬底上具有第一投影,所述第一投影的边数与所述第一多边形的边数相同;所述第二像素开口在所述衬底上具有第二投影,所述第二投影与所述第二多边形的边数相同;所述第三像素开口在所述衬底上具有第三投影,所述第三投影的边数小于或等于所述第三多边形的边数。
5.根据权利要求1所述的阵列基板,其特征在于,所述第一掩膜版开口、所述第二掩膜版开口和所述第三掩膜版开口均为圆形或椭圆形。
6.根据权利要求1所述的阵列基板,其特征在于,所述第三像素组中的两个所述第三子像素所对应的两个所述第三掩膜版开口毗邻,形成公共掩膜版开口。
7.根据权利要求1所述的阵列基板,其特征在于,与同一所述第三子像素相邻的两个所述第一子像素和两个所述第二子像素的中心连线形成第一虚拟梯形;
与同一所述第一子像素相邻的四个所述第三子像素,或者与同一所述第二子像素相邻的四个所述第三子像素的中心连线形成第二虚拟梯形。
8.根据权利要求7所述的阵列基板,其特征在于,所述第一虚拟梯形的第一边和第二边平行,所述第一边和所述第二边沿所述第二方向延伸;
所述第二虚拟梯形的第三边和第四边平行,所述第三边和所述第四边沿所述第一方向延伸。
9.根据权利要求1所述的阵列基板,其特征在于,所述第一子像素和所述第二子像素的发光颜色分别为红色和蓝色,所述第三子像素的发光颜色为绿色。
10.根据权利要求9所述的阵列基板,其特征在于,所述第一子像素的发光面积和所述第二子像素的发光面积均大于所述第三子像素的发光面积。
11.一种显示面板,其特征在于,包括权利要求1-10任一项所述的阵列基板。
12.一种显示装置,其特征在于,包括权利要求11所述的显示面板。
CN202211288354.1A 2022-10-20 2022-10-20 一种阵列基板、显示面板及显示装置 Pending CN115548079A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211288354.1A CN115548079A (zh) 2022-10-20 2022-10-20 一种阵列基板、显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211288354.1A CN115548079A (zh) 2022-10-20 2022-10-20 一种阵列基板、显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN115548079A true CN115548079A (zh) 2022-12-30

Family

ID=84735129

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211288354.1A Pending CN115548079A (zh) 2022-10-20 2022-10-20 一种阵列基板、显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN115548079A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116487489A (zh) * 2023-06-25 2023-07-25 江西兆驰半导体有限公司 一种Micro-LED芯片的巨量转移方法
CN116758847A (zh) * 2023-08-16 2023-09-15 南京国兆光电科技有限公司 一种双基色像素排布结构及显示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116487489A (zh) * 2023-06-25 2023-07-25 江西兆驰半导体有限公司 一种Micro-LED芯片的巨量转移方法
CN116487489B (zh) * 2023-06-25 2023-10-20 江西兆驰半导体有限公司 一种Micro-LED芯片的巨量转移方法
CN116758847A (zh) * 2023-08-16 2023-09-15 南京国兆光电科技有限公司 一种双基色像素排布结构及显示装置

Similar Documents

Publication Publication Date Title
CN110767720B (zh) 显示基板、显示面板及显示装置
TWI763475B (zh) 顯示面板
US20190096962A1 (en) Pixel structure for organic light-emitting diodes, display panel and display device including the same
KR102249871B1 (ko) 픽셀 구조와 그의 디스플레이 방법, 및 디스플레이 디바이스
CN112436029B (zh) 像素排布结构、显示面板及显示装置
US11563060B2 (en) Pixel arrangement structure, display substrate, and display device
EP3751336A1 (en) Display substrate and display device
CN110364558B (zh) 像素排布结构及显示面板
CN115548079A (zh) 一种阵列基板、显示面板及显示装置
TWI779689B (zh) 顯示面板及顯示裝置
TWI780694B (zh) 像素排布結構、顯示面板及顯示裝置
CN109300936B (zh) 一种显示基板、显示面板及显示装置
CN110364557B (zh) 像素排布结构及显示面板
WO2019100820A1 (zh) 显示基板及其制备方法、显示面板
CN115942822B (zh) 显示面板及显示装置
WO2023109186A1 (zh) 像素排布结构、显示面板和显示装置
WO2023232106A1 (zh) 阵列基板及其制备方法、显示面板、显示装置
CN111029389B (zh) 一种显示面板及显示装置
CN115117134A (zh) 显示面板及显示装置
CN112331695B (zh) 像素排列结构及显示面板
CN110827706A (zh) 一种阵列基板、显示面板及显示装置
US20240179991A1 (en) Array substrate and display device
CN116193921B (zh) 像素排列结构、金属掩模板、显示面板及显示装置
CN115241249A (zh) 像素排布结构、掩膜版及显示面板
CN114759072A (zh) 显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination