CN115543063A - 处理器运行控制方法及组件和可读存储介质 - Google Patents

处理器运行控制方法及组件和可读存储介质 Download PDF

Info

Publication number
CN115543063A
CN115543063A CN202211246670.2A CN202211246670A CN115543063A CN 115543063 A CN115543063 A CN 115543063A CN 202211246670 A CN202211246670 A CN 202211246670A CN 115543063 A CN115543063 A CN 115543063A
Authority
CN
China
Prior art keywords
frequency
target
processor
central processing
processing unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211246670.2A
Other languages
English (en)
Inventor
张海峰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
3Peak Inc
Original Assignee
3Peak Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 3Peak Inc filed Critical 3Peak Inc
Priority to CN202211246670.2A priority Critical patent/CN115543063A/zh
Publication of CN115543063A publication Critical patent/CN115543063A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3243Power saving in microcontroller unit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4418Suspend and resume; Hibernate and awake
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Computer Security & Cryptography (AREA)
  • Power Sources (AREA)

Abstract

本申请提供一种处理器运行控制方法及组件和可读存储介质,涉及处理器控制技术领域。本申请通过多个唤醒单元各自负责监听至少一种待运行任务,由监听到目标待运行任务的目标唤醒单元向频率控制单元发送包括与该目标待运行任务对应的目标频率需求码的处理器唤醒信号,接着频率控制单元会根据目标需求码确定出符合目标待运行任务的任务运行性能需求的目标处理器频率,而后直接按照目标处理器频率对当前运行状态为休眠状态的目标中央处理器进行唤醒,使唤醒后的目标中央处理器得以直接在目标处理器频率下执行目标待运行任务,从而有效改善中央处理器从休眠状态被唤醒时的功耗浪费问题及响应不及时问题。

Description

处理器运行控制方法及组件和可读存储介质
技术领域
本申请涉及处理器控制技术领域,具体而言,涉及一种处理器运行控制方法及组件和可读存储介质。
背景技术
随着科学技术的不断发展,集成电路技术在各大行业领域的应用越发广泛,各大行业领域对中央处理器(Central Processing Unit,CPU)的运行过程提出了更加强烈的功耗降低诉求。
就目前而言,中央处理器的运行功耗降低方案通常是在中央处理器不工作时停止向该中央处理器提供工作频率,使中央处理器处于休眠状态,而后在有外部设备或外部芯片需要唤醒中央处理器时,通过唤醒信号向中央处理器提供固定频率以驱使该中央处理器继续工作,从而降低中央处理器的运行功耗。
值得注意的是,这种运行功耗降低方案在唤醒中央处理器时,往往会因提供的固定频率超出外部设备或外部芯片的性能需求,造成运行功耗浪费问题,或者往往会因提供的固定频率不满足外部设备或外部芯片的性能需求,需要花费额外时间重新配置被提供频率,造成中央处理器响应不及时问题。
发明内容
有鉴于此,本申请的目的在于提供一种处理器运行控制方法、处理器运行控制组件和可读存储介质,能够针对不同待运行任务直接选取符合对应任务运行性能需求的工作频率,来唤醒处于休眠状态的中央处理器执行任务,以有效改善功耗浪费问题及中央处理器响应不及时问题。
为了实现上述目的,本申请实施例采用的技术方案如下:
第一方面,本申请提供一种处理器运行控制方法,应用于与目标中央处理器电性连接的处理器运行控制组件,所述处理器运行控制组件包括多个唤醒单元及与所述多个唤醒单元分别电性连接的频率控制单元,其中每个唤醒单元单独监听至少一种由所述目标中央处理器执行的待运行任务;所述控制方法包括:
监听到目标待运行任务的目标唤醒单元向所述频率控制单元发送处理器唤醒信号,其中所述处理器唤醒信号包括与所述目标待运行任务对应的目标频率需求码;
所述频率控制单元基于预存的频率需求码与处理器工作频率之间的数据关联关系,根据接收到的所述处理器唤醒信号所包括的目标频率需求码,确定与所述目标待运行任务匹配的目标处理器频率;
所述频率控制单元在所述目标中央处理器当前运行状态为休眠状态的情况下按照所述目标处理器频率唤醒所述目标中央处理器,使唤醒后的所述目标中央处理器工作在所述目标处理器频率下并执行所述目标待运行任务。
在可选的实施方式中,所述数据关联关系记录有至少一种处理器工作频率各自对应的至少一个频率需求码,所述根据接收到的所述处理器唤醒信号所包括的目标频率需求码,确定与所述目标待运行任务匹配的目标处理器频率的步骤,包括:
按照所述数据关联关系直接查找与所述目标频率需求码对应的处理器工作频率;
将查找到的处理器工作频率作为与所述目标待运行任务匹配的目标处理器频率。
在可选的实施方式中,所述数据关联关系包括不同唤醒单元的身份标识各自对应的至少一个频率需求码和至少一种处理器工作频率之间的数据映射关系,所述处理器唤醒信号还包括所述目标唤醒单元的目标身份标识,所述根据接收到的所述处理器唤醒信号所包括的目标频率需求码,确定与所述目标待运行任务匹配的目标处理器频率的步骤,包括:
在所述数据关联关系中查找与所述目标唤醒单元的目标身份标识匹配的目标数据映射关系;
按照所述目标数据映射关系直接查找与所述目标频率需求码对应的处理器工作频率;
将查找到的处理器工作频率作为与所述目标待运行任务匹配的目标处理器频率。
在可选的实施方式中,所述控制方法还包括:
所述频率控制单元在所述目标中央处理器当前运行状态为工作状态的情况下按照所述目标处理器频率切换所述目标中央处理器当前的实际工作频率,使所述目标中央处理器工作在所述目标处理器频率下并执行所述目标待运行任务。
在可选的实施方式中,所述控制方法还包括:
所述频率控制单元在未接收到处理器唤醒信号且所述目标中央处理器当前未执行任务的情况下停止向所述目标中央处理器提供工作频率,使所述目标中央处理器当前运行状态从工作状态变更为休眠状态。
在可选的实施方式中,所述频率控制单元包括需求转换配置模块、频率选择输出模块及频率输出控制模块,其中所述频率输出控制模块用于导通或断开所述频率选择输出模块与所述目标中央处理器之间的频率供给通道,所述频率控制单元向所述目标中央处理器提供目标处理器频率的步骤,包括:
所述需求转换配置模块根据预存的不同处理器工作频率与不同频率选择码之间的对应关系,针对所述目标处理器频率生成匹配的目标频率选择码;
所述频率选择输出模块按照所述目标频率选择码产生所述目标处理器频率,并在所述频率输出控制模块导通所述频率供给通道的情况下将产生的所述目标处理器频率提供给所述目标中央处理器。
第二方面,本申请提供一种处理器运行控制组件,所述处理器运行控制组件与目标中央处理器电性连接,所述处理器运行控制组件包括多个唤醒单元及与所述多个唤醒单元分别电性连接的频率控制单元;
每个唤醒单元,用于监听至少一种由所述目标中央处理器执行的待运行任务,并在监听到待运行任务时向所述频率控制单元发送处理器唤醒信号,其中所述处理器唤醒信号包括与监听到的待运行任务对应的频率需求码;
所述频率控制单元,用于基于预存的频率需求码与处理器工作频率之间的数据关联关系,根据接收到的处理器唤醒信号所包括的频率需求码,确定与所述监听到的待运行任务匹配的处理器工作频率;
所述频率控制单元,还用于在所述目标中央处理器当前运行状态为休眠状态的情况下按照确定出的处理器工作频率唤醒所述目标中央处理器,使唤醒后的所述目标中央处理器工作在所述确定出的处理器工作频率下并执行所述监听到的待运行任务。
在可选的实施方式中,所述频率控制单元,还用于在所述目标中央处理器当前运行状态为工作状态的情况下按照所述确定出的处理器工作频率切换所述目标中央处理器当前的实际工作频率,使所述目标中央处理器工作在所述确定出的处理器工作频率下并执行所述监听到的待运行任务。
在可选的实施方式中,所述频率控制单元,还用于在未接收到处理器唤醒信号且目标中央处理器当前未执行任务的情况下停止向所述目标中央处理器提供工作频率,使所述目标中央处理器当前运行状态从工作状态变更为休眠状态。
在可选的实施方式中,所述频率控制单元包括需求转换配置模块、频率选择输出模块及频率输出控制模块,其中所述频率输出控制模块用于导通或断开所述频率选择输出模块与所述目标中央处理器之间的频率供给通道;
所述需求转换配置模块,用于根据预存的不同处理器工作频率与不同频率选择码之间的对应关系,针对待输出处理器频率生成匹配的频率选择码;
所述频率选择输出模块,用于按照生成的频率选择码产生所述待输出处理器频率,并在所述频率输出控制模块导通所述频率供给通道的情况下将产生的所述待输出处理器频率提供给所述目标中央处理器。
第三方面,本申请提供一种可读存储介质,其上存储有计算机程序,所述计算机程序被所述可读存储介质所连接的前述实施方式中任意一项所述的处理器运行控制组件执行时,针对目标中央处理器实现前述实施方式中任意一项所述的处理器运行控制方法。
在此情况下,本申请实施例的有益效果包括以下内容:
本申请通过多个唤醒单元各自负责监听至少一种待运行任务,由监听到目标待运行任务的目标唤醒单元向频率控制单元发送包括与该目标待运行任务对应的目标频率需求码的处理器唤醒信号,接着频率控制单元会基于预存的频率需求码与处理器工作频率之间的数据关联关系,根据目标需求码确定出符合目标待运行任务的任务运行性能需求的目标处理器频率,而后直接按照目标处理器频率对当前运行状态为休眠状态的目标中央处理器进行唤醒,使唤醒后的目标中央处理器得以直接在目标处理器频率下执行目标待运行任务,从而有效改善中央处理器从休眠状态被唤醒时的功耗浪费问题及响应不及时问题。
为使本申请的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本申请的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1为本申请实施例提供的处理器运行控制组件的组成示意图之一;
图2为本申请实施例提供的处理器运行控制组件的组成示意图之二;
图3为本申请实施例提供的处理器运行控制方法的流程示意图之一;
图4为图3中的步骤S320包括的子步骤的流程示意图之一;
图5为图3中的步骤S320包括的子步骤的流程示意图之二;
图6为本申请实施例提供的处理器运行控制方法的流程示意图之二;
图7为本申请中的频率控制单元向目标中央处理器提供目标处理器频率的流程示意图。
图标:10-处理器运行控制组件;11-唤醒单元;12-频率控制单元;121-需求转换配置模块;122-频率选择输出模块;123-频率输出控制模块;20-目标中央处理器。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本申请实施例的组件可以以各种不同的配置来布置和设计。
因此,以下对在附图中提供的本申请的实施例的详细描述并非旨在限制要求保护的本申请的范围,而是仅仅表示本申请的选定实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
在本申请的描述中,需要理解的是,术语“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。
在本申请的描述中,还需要说明的是,除非另有明确的规定和限定,术语“设置”、“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。
下面结合附图,对本申请的一些实施方式作详细说明。在不冲突的情况下,下述的实施例及实施例中的特征可以相互结合。
请参照图1,图1是本申请实施例提供的处理器运行控制组件10的组成示意图之一。在本申请实施例中,所述处理器运行控制组件10与目标中央处理器20电性连接,用于在所述目标中央处理器20的运行状态处于休眠状态的情况下,根据需要被所述目标中央处理器20运行的某个待运行任务的任务运行性能需求,选取符合该待运行任务的任务运行性能需求的工作频率,而后直接按照选取出的工作频率唤醒所述目标中央处理器20,使所述目标中央处理器20得以在刚苏醒时便能直接在合适的工作频率作用下直接执行该待运行任务,无需造成额外的功率调整耗时及功率浪费,从而有效避免现有技术中中央处理器从休眠状态被唤醒时的功耗浪费问题及响应不及时问题。
在本申请实施例中,所述处理器运行控制组件10可以包括多个唤醒单元11及与所述多个唤醒单元11分别电性连接的频率控制单元12,其中频率控制单元12与所述目标中央处理器20直接电性连接,用于实现对所述目标中央处理器20的功率供给控制功能,所述功率供给控制功能可以包括功率停止供给功能、功率开始供给功能及供给功率选择功能等。
在本申请实施例中,所述处理器运行控制组件10包括的每个唤醒单元11均可以负责监听至少一种由所述目标中央处理器20执行的待运行任务是否产生,其中同一唤醒单元11所监听的多种待运行任务可以归属于同一任务类别,也可以归属于不同任务类别;不同唤醒单元11各自负责监听的任务类别可以部分相同,也可以完全不同。其中,所述处理器运行控制组件10负责的任务类别可以是,但不限于,USB接口控制任务类别、MD接口控制类别、鼠标控制任务类别、体感设备控制任务类别等。
以USB接口控制任务类别为例,USB接口控制任务类别可以涉及三种USB接口控制运行任务,这三种USB接口控制运行任务分别为USB3.1Gen2接口插入响应任务、USB3.0接口插入响应任务及USB2.0接口插入响应任务,这三种USB接口控制运行任务可均分给三个唤醒单元11一一监听,使这三个唤醒单元11均负责的USB接口控制任务类别;这三种USB接口控制运行任务中的至少两种USB接口控制运行任务被分配给同一唤醒单元11进行监听。
在本申请实施例中,所述处理器运行控制组件10包括的每个唤醒单元11存储有与其负责监听的至少一种待运行任务各自对应的频率需求码,其中同一唤醒单元11存储的每个频率需求码对应一种处理器工作频率;同一唤醒单元11负责监听的多种待运行任务可以对应同一个频率需求码,也可以各自单独对应一种频率需求码;同一唤醒单元11存储的多个频率需求码可以对应同一种处理器工作频率,也可以各自单独对应一种处理器工作频率。其中,每种处理器工作频率能够有效满足与其关联的频率需求码相对应的待运行任务的任务运行性能需求。
可以理解的是,不同唤醒单元11各自存储的频率需求码可以部分相同,也可以完全不同;同一频率需求码在不同唤醒单元11处分别对应的处理器工作频率可以保持一致,也可以互不相同。
由此,所述处理器运行控制组件10包括的每个唤醒单元11在监听到其负责的某个待运行任务时,会相应查询自身存储的与监听到的该待运行任务对应的频率需求码,并基于查询到的频率需求码针对监听到的该待运行任务生成对应的处理器唤醒信号,而后将该处理器唤醒信号发送给所述频率控制单元12,以便所述频率控制单元12基于接收到的处理器唤醒信号所包括的频率需求码,确定出与监听到的待运行任务匹配的符合该待运行任务的任务运行性能需求的处理器工作频率。
在本申请实施例中,所述频率控制单元12处预先存储有频率需求码与处理器工作频率之间的数据关联关系,所述频率控制单元12在接收到某个唤醒单元11发送的处理器唤醒信号后,会基于所述数据关联关系查询与该唤醒单元11当前监听到的待运行任务匹配的处理器工作频率,此时查询到的处理器工作频率能够有效符合监听到的待运行任务的任务运行性能需求。
在此过程中,可以理解的是,若每种频率需求码在所有唤醒单元11处仅对应一种处理器工作频率,则所述频率控制单元12处存储的数据关联关系即只需记录有至少一种处理器工作频率各自对应的至少一个频率需求码,每个唤醒单元11发送的处理器唤醒信号也无需包括对应唤醒单元11的身份标识。也就是说,所述频率控制单元12通过接收到的处理器唤醒信号所包括的频率需求码查询到的处理器工作频率,明显符合发送该处理器唤醒信号的唤醒单元11当前监听到的待运行任务的任务运行性能需求。
以上述三种USB接口控制运行任务为例进行说明:若USB3.1Gen2设备的最高运行速率为10Gbps,USB3.0设备的最高运行速率为5Gbps,USB2.0设备的最高速率为480Mbps,则与USB3.1Gen2设备对应的USB3.1Gen2接口插入响应任务所需的运行时钟频率为300MHz,与USB3.0设备对应的USB3.0接口插入响应任务所需的运行时钟频率为200MHz,与USB2.0设备对应的USB2.0接口插入响应任务所需的运行时钟频率为60MHz,因此可针对USB3.1Gen2接口插入响应任务配置一个关联的与处理器工作频率300MHz对应的频率需求码1,针对USB3.0接口插入响应任务配置一个关联的与处理器工作频率200MHz对应的频率需求码2,针对USB2.0接口插入响应任务配置一个关联的与处理器工作频率100MHz对应的频率需求码3。
在此情况下,负责USB2.0接口插入响应任务的唤醒单元11在监听到该USB2.0接口插入响应任务时,会相应生成包括频率需求码3的处理器唤醒信号,并将生成的处理器唤醒信号发送给所述频率控制单元12,使所述频率控制单元12直接确定出与频率需求码3对应的符合USB2.0接口插入响应任务的任务运行性能需求的处理器工作频率100MHz;负责USB3.0接口插入响应任务的唤醒单元11在监听到该USB3.0接口插入响应任务时,会相应生成包括频率需求码2的处理器唤醒信号,并将生成的处理器唤醒信号发送给所述频率控制单元12,使所述频率控制单元12直接确定出与频率需求码2对应的符合USB3.0接口插入响应任务的任务运行性能需求的处理器工作频率200MHz。
还可以理解的是,若每种频率需求码在不同唤醒单元11处分别对应不同处理器工作频率,以有效扩展所述频率控制单元12的可调频率范围,则所述频率控制单元12处存储的数据关联关系需包括不同唤醒单元11的身份标识各自对应的至少一个频率需求码和至少一种处理器工作频率之间的数据映射关系,以通过唤醒单元11的身份标识有效区分对应频率需求码实际对应哪种处理器工作频率,此时每个唤醒单元11发送的处理器唤醒信号也需要包括对应唤醒单元11的身份标识。也就是说,所述频率控制单元12在接收到的处理器唤醒信号后,会根据所述处理器唤醒信号包括的唤醒单元11的身份标识,从所述数据关联关系中提取出与前述唤醒单元11的身份标识匹配的数据映射关系,并基于提取出的数据映射关系查找与所述处理器唤醒信号包括的频率需求码对应的处理器工作频率,此时查找到的处理器工作频率明显符合发送该处理器唤醒信号的唤醒单元11当前监听到的待运行任务的任务运行性能需求。
以上述三种USB接口控制运行任务为例进行说明:若USB3.1Gen2设备的最高运行速率为10Gbps,USB3.0设备的最高运行速率为5Gbps,USB2.0设备的最高速率为480Mbps,则与USB3.1Gen2设备对应的USB3.1Gen2接口插入响应任务所需的运行时钟频率为300MHz,与USB3.0设备对应的USB3.0接口插入响应任务所需的运行时钟频率为200MHz,与USB2.0设备对应的USB2.0接口插入响应任务所需的运行时钟频率为60MHz,此时可针对负责USB2.0接口插入响应任务的唤醒单元A配置唤醒单元A的身份标识a配合频率需求码1对应一种处理器工作频率100MHz,针对负责USB3.0接口插入响应任务的唤醒单元B配置唤醒单元B的身份标识b配合频率需求码1对应一种处理器工作频率200MHz,针对负责USB3.1Gen2接口插入响应任务的唤醒单元C配置唤醒单元C的身份标识c配合频率需求码2对应一种处理器工作频率300MHz。
在此情况下,监听到USB2.0接口插入响应任务的唤醒单元A会生成包括身份标识a及频率需求码1的处理器唤醒信号,并将生成的处理器唤醒信号发送给所述频率控制单元12,使所述频率控制单元12得以基于与唤醒单元A对应的数据映射关系,确定出与身份标识a及频率需求码1对应并且符合USB2.0接口插入响应任务的任务运行性能需求的处理器工作频率100MHz;监听到USB3.0接口插入响应任务的唤醒单元B会生成包括身份标识b及频率需求码1的处理器唤醒信号,并将生成的处理器唤醒信号发送给所述频率控制单元12,使所述频率控制单元12得以基于与唤醒单元B对应的数据映射关系,确定出与身份标识b及频率需求码1对应并且符合USB3.0接口插入响应任务的任务运行性能需求的处理器工作频率200MHz。
在本申请实施例中,所述频率控制单元12在确定出与某个唤醒单元11当前监听到的待运行任务匹配的处理器工作频率后,会在所述目标中央处理器20当前运行状态为休眠状态的情况下直接按照确定出的处理器工作频率唤醒该目标中央处理器20,使唤醒后的目标中央处理器20得以直接工作在确定出的处理器工作频率下并正常执行当前监听到的待运行任务,不会造成额外的功率调整耗时及功率浪费,从而有效避免现有技术中中央处理器从休眠状态被唤醒时的功耗浪费问题及响应不及时问题。
由此,本申请提供的处理器运行控制组件10能够通过多个唤醒单元11及频率控制单元12之间的配合,针对不同待运行任务直接选取满足对应任务运行性能需求的工作频率,来唤醒处于休眠状态的中央处理器执行任务,以有效改善功耗浪费问题及中央处理器响应不及时问题。
可选地,在本申请实施例中,若所述目标中央处理器20当前运行状态为工作状态,并且所述频率控制单元12已确定出与某个唤醒单元11当前监听到的待运行任务匹配的处理器工作频率,则表明所述目标中央处理器20当前实质已苏醒,所述频率控制单元12可直接按照确定出的处理器工作频率切换所述目标中央处理器20当前的实际工作频率,使所述目标中央处理器20工作在所述确定出的处理器工作频率下并执行当前监听到的待运行任务,从而在目标中央处理器20实时运行过程中根据任务执行性能需求动态采用匹配的期望工作频率切换该目标中央处理器20的实际工作频率,确保该目标中央处理器20能够在有效执行新产生的待运行任务的同时,避免产生非必要的功率浪费,提升中央处理器的工作功率切换及时性。
可选地,在本申请实施例中,若所述目标中央处理器20当前运行状态处于工作状态,并且所述目标中央处理器20当前未执行任务,同时所述频率控制单元12当前并未接收到来自任意一个唤醒单元11的处理器唤醒信号,则表明当前并未产生待运行任务,所述目标中央处理器20处于空闲状态,此时所述频率控制单元12将停止向所述目标中央处理器20提供工作频率,使所述目标中央处理器20当前运行状态从工作状态变更为休眠状态,从而有效降低所述目标中央处理器20的运行功耗。
可选地,请参照图2,图2是本申请实施例提供的处理器运行控制组件10的组成示意图之二。在本申请实施例中,所述频率控制单元12可以包括需求转换配置模块121、频率选择输出模块122及频率输出控制模块123。
在本实施例中,所述需求转换配置模块121可存储有不同处理器工作频率与不同频率选择码之间的对应关系,所述需求转换配置模块121在所述频率控制单元12确定出与当前监听到的待运行任务的任务运行性能需求匹配的待输出处理器频率后,可基于所述不同处理器工作频率与不同频率选择码之间的对应关系,针对该待输出处理器频率生成匹配的频率选择码,而后将生成的频率选择码发送给所述频率选择输出模块122。
在本实施例中,所述频率选择输出模块122可以包括多个频率输出电路,其中每个频率输出电路单独对应一种频率选择码。由此,所述频率选择输出模块122在接收到来自所述需求转换配置模块121的与当前监听到的待运行任务匹配的频率选择码后,会相应调用与接收到的频率选择码匹配的频率输出电路产生对应的待输出处理器频率。
在本实施例中,所述频率输出控制模块123设置在所述频率选择输出模块122与所述目标中央处理器20之间,用于构建所述频率选择输出模块122与所述目标中央处理器20之间的频率供给通道,并对所述频率供给通道的通断状态进行控制。其中,若所述频率输出控制模块123控制所述频率供给通道从导通状态切换到断开状态,则所述目标中央处理器20当前运行状态将从工作状态变化为休眠状态;若所述频率输出控制模块123控制所述频率供给通道从断开状态切换到导通状态,则所述目标中央处理器20当前运行状态将从休眠状态变化为工作状态。
在此情况下,所述频率选择输出模块122得以在所述频率输出控制模块123导通所述频率供给通道的情况下,将自身产生的与当前监听到的待运行任务匹配的待输出处理器频率提供给所述目标中央处理器20,使所述目标中央处理器20得以工作在符合前述待运行任务的任务运行性能需求的工作频率下,并有效执行前述待运行任务,避免产生额外的运行功耗。
在本申请中,为确保上述处理器运行控制组件10能够有效实现对目标中央处理器20的工作频率控制功能,本申请实施例通过提供一种应用于上述处理器运行控制组件10的处理器运行控制方法实现前述目的。下面对本申请提供的处理器运行控制方法进行详细描述。
请参照图3,图3是本申请实施例提供的处理器运行控制方法的流程示意图之一。在本申请实施例中,所述处理器运行控制方法可以包括步骤S310~步骤S330。
步骤S310,监听到目标待运行任务的目标唤醒单元向频率控制单元发送处理器唤醒信号。
在本实施例中,所述处理器唤醒信号包括与所述目标待运行任务对应的目标频率需求码,所述目标频率需求码用于指示满足所述目标待运行任务的任务运行性能需求的处理器工作频率。
步骤S320,频率控制单元基于预存的频率需求码与处理器工作频率之间的数据关联关系,根据接收到的处理器唤醒信号所包括的目标频率需求码,确定与目标待运行任务匹配的目标处理器频率。
在本实施例中,所述频率控制单元12可基于自身存储的频率需求码与处理器工作频率之间的数据关联关系的具体记录内容,基于处理器唤醒信号所包括的目标频率需求码,查询得到与当前新产生的目标待运行任务匹配的目标处理器频率。
可选地,请参照图4,图4是图3中的步骤S320包括的子步骤的流程示意图之一。在本实施例的一种实施方式中,若所述处理器运行控制组件10涉及的每种频率需求码在所有唤醒单元11处仅对应一种处理器工作频率,则所述频率控制单元12处存储的数据关联关系可以仅记录有至少一种处理器工作频率各自对应的至少一个频率需求码,此时所述步骤S320可以包括子步骤S321~子步骤S322。
子步骤S321,按照数据关联关系直接查找与目标频率需求码对应的处理器工作频率。
子步骤S322,将查找到的处理器工作频率作为与目标待运行任务匹配的目标处理器频率。
由此,本申请可以通过执行上述子步骤S321~子步骤S322,在每种频率需求码在所述处理器运行控制组件10处仅对应一种处理器工作频率的情况下,快速确定出与目标待运行任务的任务运行性能需求匹配的目标处理器频率。
可选地,请参照图5,图5是图3中的步骤S320包括的子步骤的流程示意图之二。在本实施例的另一种实施方式中,所述处理器运行控制组件10涉及的每种频率需求码在不同唤醒单元11处分别对应不同处理器工作频率,以有效扩展所述频率控制单元12的可调频率范围,则所述频率控制单元12处存储的数据关联关系可以包括不同唤醒单元11的身份标识各自对应的至少一个频率需求码和至少一种处理器工作频率之间的数据映射关系,由监听到目标待运行任务的目标唤醒单元11发送的处理器唤醒信号还可以包括所述目标唤醒单元11的目标身份标识,此时所述步骤S320可以包括子步骤S323~子步骤S325。
子步骤S323,在数据关联关系中查找与目标唤醒单元的目标身份标识匹配的目标数据映射关系。
子步骤S324,按照目标数据映射关系直接查找与目标频率需求码对应的处理器工作频率。
子步骤S325,将查找到的处理器工作频率作为与目标待运行任务匹配的目标处理器频率。
由此,本申请可以通过执行上述子步骤S323~子步骤S325,在每种频率需求码在所述处理器运行控制组件10处对应多种处理器工作频率的情况下,快速确定出与目标待运行任务的任务运行性能需求匹配的目标处理器频率,并有效扩展所述频率控制单元12的可调频率范围。
步骤S330,频率控制单元在目标中央处理器当前运行状态为休眠状态的情况下按照目标处理器频率唤醒目标中央处理器,使唤醒后的目标中央处理器工作在目标处理器频率下并执行目标待运行任务。
由此,本申请可通过执行上述步骤S310~步骤S330,针对不同待运行任务直接选取符合对应任务运行性能需求的工作频率,来唤醒处于休眠状态的中央处理器执行任务,以有效改善功耗浪费问题及中央处理器响应不及时问题。
可选地,请参照图6,图6是本申请实施例提供的处理器运行控制方法的流程示意图之二。在本申请实施例中,与图5所示的处理器运行控制方法相比,图6所示的处理器运行控制方法还可以包括步骤S340。
步骤S340,频率控制单元在目标中央处理器当前运行状态为工作状态的情况下按照目标处理器频率切换目标中央处理器当前的实际工作频率,使目标中央处理器工作在目标处理器频率下并执行目标待运行任务。
本申请可通过执行上述步骤S340,在目标中央处理器20实时运行过程中根据任务执行性能需求动态采用匹配的期望工作频率切换该目标中央处理器20的实际工作频率,确保该目标中央处理器20能够在有效执行新产生的待运行任务的同时,避免产生非必要的功率浪费,提升中央处理器的工作功率切换及时性。
可选地,在本申请实施例中,图6所示的处理器运行控制方法还可以包括步骤S350。
步骤S350,频率控制单元在未接收到处理器唤醒信号且目标中央处理器当前未执行任务的情况下停止向目标中央处理器提供工作频率,使目标中央处理器当前运行状态从工作状态变更为休眠状态。
本申请可通过执行上述步骤S350,在目标中央处理器20空闲时及时控制该目标中央处理器20进行休眠,从而有效降低所述目标中央处理器20的运行功耗。
可选地,请参照图7,图7是本申请中的频率控制单元12向目标中央处理器20提供目标处理器频率的流程示意图。在本申请实施例中,所述频率控制单元12包括需求转换配置模块121、频率选择输出模块122及频率输出控制模块123,其中所述频率输出控制模块123用于导通或断开所述频率选择输出模块122与所述目标中央处理器20之间的频率供给通道,此时所述频率控制单元12向所述目标中央处理器20提供目标处理器频率的步骤可以包括步骤S410及步骤S420。
步骤S410,需求转换配置模块根据预存的不同处理器工作频率与不同频率选择码之间的对应关系,针对目标处理器频率生成匹配的目标频率选择码。
步骤S420,频率选择输出模块按照目标频率选择码产生目标处理器频率,并在频率输出控制模块导通频率供给通道的情况下将产生的目标处理器频率提供给目标中央处理器。
由此,本申请可通过执行上述步骤S410及步骤S420,使需求转换配置模块121、频率选择输出模块122与频率输出控制模块123相互配合地使所述目标中央处理器20工作在符合目标待运行任务的任务运行性能需求的工作频率下,并有效执行前述目标待运行任务,避免产生额外的运行功耗。
在本申请所提供的实施例中,应该理解到,所揭露的组件和方法,也可以通过其它的方式实现。以上所描述的组件实施例仅仅是示意性的,例如,附图中的流程图和框图显示了根据本申请的实施例的组件、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段或代码的一部分,所述模块、程序段或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在有些作为替换的实现方式中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个连续的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,框图和/或流程图中的每个方框、以及框图和/或流程图中的方框的组合,可以用执行规定的功能或动作的专用的基于硬件的系统来实现,或者可以用专用硬件与计算机指令的组合来实现。
另外,在本申请各个实施例中的各功能模块可以集成在一起形成一个独立的部分,也可以是各个模块单独存在,也可以两个或两个以上模块集成形成一个独立的部分。所述功能如果以软件功能模块的形式实现并作为独立的产品销售或使用时,可以存储在一个可读存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个可读存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的可读存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
综上所述,在本申请提供的处理器运行控制方法及组件和可读存储介质中,本申请通过多个唤醒单元各自负责监听至少一种待运行任务,由监听到目标待运行任务的目标唤醒单元向频率控制单元发送包括与该目标待运行任务对应的目标频率需求码的处理器唤醒信号,接着频率控制单元会基于预存的频率需求码与处理器工作频率之间的数据关联关系,根据目标需求码确定出符合目标待运行任务的任务运行性能需求的目标处理器频率,而后直接按照目标处理器频率对当前运行状态为休眠状态的目标中央处理器进行唤醒,使唤醒后的目标中央处理器得以直接在目标处理器频率下执行目标待运行任务,从而有效改善中央处理器从休眠状态被唤醒时的功耗浪费问题及响应不及时问题。
以上所述,仅为本申请的各种实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应当以权利要求的保护范围为准。

Claims (10)

1.一种处理器运行控制方法,其特征在于,应用于与目标中央处理器电性连接的处理器运行控制组件,所述处理器运行控制组件包括多个唤醒单元及与所述多个唤醒单元分别电性连接的频率控制单元,其中每个唤醒单元单独监听至少一种由所述目标中央处理器执行的待运行任务;所述控制方法包括:
监听到目标待运行任务的目标唤醒单元向所述频率控制单元发送处理器唤醒信号,其中所述处理器唤醒信号包括与所述目标待运行任务对应的目标频率需求码;
所述频率控制单元基于预存的频率需求码与处理器工作频率之间的数据关联关系,根据接收到的所述处理器唤醒信号所包括的目标频率需求码,确定与所述目标待运行任务匹配的目标处理器频率;
所述频率控制单元在所述目标中央处理器当前运行状态为休眠状态的情况下按照所述目标处理器频率唤醒所述目标中央处理器,使唤醒后的所述目标中央处理器工作在所述目标处理器频率下并执行所述目标待运行任务。
2.根据权利要求1所述的控制方法,其特征在于,所述数据关联关系包括不同唤醒单元的身份标识各自对应的至少一个频率需求码和至少一种处理器工作频率之间的数据映射关系,所述处理器唤醒信号还包括所述目标唤醒单元的目标身份标识,所述根据接收到的所述处理器唤醒信号所包括的目标频率需求码,确定与所述目标待运行任务匹配的目标处理器频率的步骤,包括:
在所述数据关联关系中查找与所述目标唤醒单元的目标身份标识匹配的目标数据映射关系;
按照所述目标数据映射关系直接查找与所述目标频率需求码对应的处理器工作频率;
将查找到的处理器工作频率作为与所述目标待运行任务匹配的目标处理器频率。
3.根据权利要求1所述的控制方法,其特征在于,所述控制方法还包括:
所述频率控制单元在所述目标中央处理器当前运行状态为工作状态的情况下按照所述目标处理器频率切换所述目标中央处理器当前的实际工作频率,使所述目标中央处理器工作在所述目标处理器频率下并执行所述目标待运行任务。
4.根据权利要求1-3中任意一项所述的控制方法,其特征在于,所述控制方法还包括:
所述频率控制单元在未接收到处理器唤醒信号且所述目标中央处理器当前未执行任务的情况下停止向所述目标中央处理器提供工作频率,使所述目标中央处理器当前运行状态从工作状态变更为休眠状态。
5.根据权利要求4所述的控制方法,其特征在于,所述频率控制单元包括需求转换配置模块、频率选择输出模块及频率输出控制模块,其中所述频率输出控制模块用于导通或断开所述频率选择输出模块与所述目标中央处理器之间的频率供给通道,所述频率控制单元向所述目标中央处理器提供目标处理器频率的步骤,包括:
所述需求转换配置模块根据预存的不同处理器工作频率与不同频率选择码之间的对应关系,针对所述目标处理器频率生成匹配的目标频率选择码;
所述频率选择输出模块按照所述目标频率选择码产生所述目标处理器频率,并在所述频率输出控制模块导通所述频率供给通道的情况下将产生的所述目标处理器频率提供给所述目标中央处理器。
6.一种处理器运行控制组件,其特征在于,所述处理器运行控制组件与目标中央处理器电性连接,所述处理器运行控制组件包括多个唤醒单元及与所述多个唤醒单元分别电性连接的频率控制单元;
每个唤醒单元,用于监听至少一种由所述目标中央处理器执行的待运行任务,并在监听到待运行任务时向所述频率控制单元发送处理器唤醒信号,其中所述处理器唤醒信号包括与监听到的待运行任务对应的频率需求码;
所述频率控制单元,用于基于预存的频率需求码与处理器工作频率之间的数据关联关系,根据接收到的处理器唤醒信号所包括的频率需求码,确定与所述监听到的待运行任务匹配的处理器工作频率;
所述频率控制单元,还用于在所述目标中央处理器当前运行状态为休眠状态的情况下按照确定出的处理器工作频率唤醒所述目标中央处理器,使唤醒后的所述目标中央处理器工作在所述确定出的处理器工作频率下并执行所述监听到的待运行任务。
7.根据权利要求6所述的控制组件,其特征在于,
所述频率控制单元,还用于在所述目标中央处理器当前运行状态为工作状态的情况下按照所述确定出的处理器工作频率切换所述目标中央处理器当前的实际工作频率,使所述目标中央处理器工作在所述确定出的处理器工作频率下并执行所述监听到的待运行任务。
8.根据权利要求6或7所述的控制组件,其特征在于,
所述频率控制单元,还用于在未接收到处理器唤醒信号且目标中央处理器当前未执行任务的情况下停止向所述目标中央处理器提供工作频率,使所述目标中央处理器当前运行状态从工作状态变更为休眠状态。
9.根据权利要求8所述的控制组件,其特征在于,所述频率控制单元包括需求转换配置模块、频率选择输出模块及频率输出控制模块,其中所述频率输出控制模块用于导通或断开所述频率选择输出模块与所述目标中央处理器之间的频率供给通道;
所述需求转换配置模块,用于根据预存的不同处理器工作频率与不同频率选择码之间的对应关系,针对待输出处理器频率生成匹配的频率选择码;
所述频率选择输出模块,用于按照生成的频率选择码产生所述待输出处理器频率,并在所述频率输出控制模块导通所述频率供给通道的情况下将产生的所述待输出处理器频率提供给所述目标中央处理器。
10.一种可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被所述可读存储介质所连接的权利要求6-9中任意一项所述的处理器运行控制组件执行时,针对目标中央处理器实现权利要求1-5中任意一项所述的处理器运行控制方法。
CN202211246670.2A 2022-10-12 2022-10-12 处理器运行控制方法及组件和可读存储介质 Pending CN115543063A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211246670.2A CN115543063A (zh) 2022-10-12 2022-10-12 处理器运行控制方法及组件和可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211246670.2A CN115543063A (zh) 2022-10-12 2022-10-12 处理器运行控制方法及组件和可读存储介质

Publications (1)

Publication Number Publication Date
CN115543063A true CN115543063A (zh) 2022-12-30

Family

ID=84733466

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211246670.2A Pending CN115543063A (zh) 2022-10-12 2022-10-12 处理器运行控制方法及组件和可读存储介质

Country Status (1)

Country Link
CN (1) CN115543063A (zh)

Similar Documents

Publication Publication Date Title
JP7192047B2 (ja) 車載コンピューティングプラットフォームの休眠制御方法、装置、機器及び読み取り可能な記憶媒体
KR100487543B1 (ko) 시피유 스케쥴링 방법
CN112530056B (zh) 降低智能门锁功耗的方法、智能门锁和存储介质
US6694442B2 (en) Method for saving power in a computer by idling system controller and reducing frequency of host clock signal used by system controller
EP2526466B1 (en) External device power control during low power sleep mode without central processing unit intervention
US20080215908A1 (en) Sleep Watchdog Circuit For Asynchronous Digital Circuits
US20130227583A1 (en) Method and System For Scheduling Requests In A Portable Computing Device
CN110568921B (zh) 一种降低芯片功耗的方法
KR102060431B1 (ko) 멀티 코어 시스템의 전력 관리 장치 및 방법
CN102099762A (zh) 用于功率管理的系统和方法
CN115826728A (zh) 一种芯片电源管理的方法及装置
CN112948312B (zh) 芯片控制方法、装置、智能终端及计算机可读存储介质
JP3600556B2 (ja) 情報処理装置
CN111225434A (zh) 一种应用程序响应方法、系统、存储介质及通信模块
CN109933419B (zh) 一种控制方法及装置
CN112399211B (zh) 一种操作方法及融合网关
JP2000112587A (ja) 電力を選択的に割当てるシステム
US11500445B2 (en) Method and apparatus for controlling hardware device, electronic device and storage medium
CN115543063A (zh) 处理器运行控制方法及组件和可读存储介质
CN113986000A (zh) 一种服务器上电方法、系统、装置及介质
JP7231535B2 (ja) スマートデバイスの制御方法、スマートデバイスの制御装置、電子機器及び記憶媒体
CN115639897B (zh) 一种实时电压控制模块
CN106708642A (zh) 一种用于mcu芯片的看门狗定时器
CN111246549A (zh) 一种节点休眠、唤醒时间提供的方法及装置
CN115964090A (zh) 一种基于芯片的休眠、唤醒方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination