CN115495392A - 多级启动中内存复用方法、装置、存储介质和处理器 - Google Patents
多级启动中内存复用方法、装置、存储介质和处理器 Download PDFInfo
- Publication number
- CN115495392A CN115495392A CN202211439231.3A CN202211439231A CN115495392A CN 115495392 A CN115495392 A CN 115495392A CN 202211439231 A CN202211439231 A CN 202211439231A CN 115495392 A CN115495392 A CN 115495392A
- Authority
- CN
- China
- Prior art keywords
- jump
- program
- code segment
- stage
- starting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0806—Multiuser, multiprocessor or multiprocessing cache systems
- G06F12/0811—Multiuser, multiprocessor or multiprocessing cache systems with multilevel cache hierarchies
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0806—Multiuser, multiprocessor or multiprocessing cache systems
- G06F12/084—Multiuser, multiprocessor or multiprocessing cache systems with a shared cache
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Stored Programmes (AREA)
Abstract
本申请实施例提供一种多级启动中内存复用方法、装置、存储介质和处理器,属于内存复用技术领域。本发明获取跳转代码段,包括实现跳转到相邻两级启动程序中的下一级启动程序的跳转代码;对相邻两级启动程序中的上一级启动程序进行设置,以使上一级启动程序运行结束后,执行第一次跳转,并跳转到跳转代码段的段首位置,跳转代码段配置在内存的起始位置;对相邻两级启动程序中的下一级启动程序进行设置,以使跳转代码段执行第二次跳转,并跳转到下一级启动程序。由于跳转代码段占用极小的内存空间,而跳转代码段又放在内存起始的位置,因而下一级启动程序执行时,几乎可以使用整个内存空间,从而达到复用上一级启动程序内存空间的目的。
Description
技术领域
本申请涉及内存复用技术领域,具体涉及一种多级启动中内存复用方法、一种多级启动中内存复用装置、一种机器可读存储介质及一种处理器。
背景技术
在内嵌CPU系统中,一般会优先考虑集成SRAM内存来存放CPU运行的程序和数据,但是SRAM内存成本是比较贵的,因而集成SRAM时,特别需要考虑集成SRAM的容量大小,在能够满足程序运行需求的情况下,SRAM越小越好;内嵌CPU系统启动,一般是多级启动的,常见的bootrom->SPL->uboot->linux的四级启动情况,而传统的程序设计使用内存时,两级启动之间(比如uboot->linux)使用的内存空间是独立、完全不重叠的,假如uboot运行需要使用512Kbyte的内存,linux运行也需要512Kbyte的内存,那么集成的SRAM就需要1024Kbyte才能使得cpu多级启动正常运行,从中就可以看出:运行到最后一级linux启动程序时,只使用了一半SRAM的空间,另一半SRAM空间就被浪费了。
因此,采用现有技术进行多级启动存在对内存空间的使用有极大浪费的问题。
发明内容
本申请实施例的目的是提供一种多级启动中内存复用方法、一种多级启动中内存复用装置、一种机器可读存储介质及一种处理器。
为了实现上述目的,本申请第一方面提供一种多级启动中内存复用方法,包括:
获取跳转代码段,所述跳转代码段包括实现跳转到相邻两级启动程序中的下一级启动程序的跳转代码;
对所述相邻两级启动程序中的上一级启动程序进行设置,以使所述上一级启动程序运行结束后,执行第一次跳转,并跳转到所述跳转代码段的段首位置,所述跳转代码段配置在内存的起始位置;
对所述相邻两级启动程序中的下一级启动程序进行设置,以使所述跳转代码段执行第二次跳转,并跳转到所述下一级启动程序。
在本申请实施例中,所述对所述相邻两级启动程序中的上一级启动程序进行设置,包括:
配置链接文件,以将所述跳转代码段设置为独立的代码段,并将所述跳转代码段设置在内存的起始位置。
在本申请实施例中,所述对所述相邻两级启动程序中的上一级启动程序进行设置,还包括:
对所述相邻两级启动程序中的上一级启动程序进行修改,以使所述上一级启动程序运行结束后,执行第一次跳转,并跳转到所述跳转代码段的段首位置。
在本申请实施例中,所述对所述相邻两级启动程序中的上一级启动程序结束时的跳转指令进行修改,以使所述上一级启动程序运行结束后,执行第一次跳转,并跳转到所述跳转代码段的段首位置,包括:
在所述相邻两级启动程序中的上一级启动程序中增加所述跳转代码段;
对所述相邻两级启动程序中的上一级启动程序中结束时的跳转指令进行修改,以使所述上一级启动程序运行结束后,执行第一次跳转,并跳转到所述跳转代码段的段首位置。
在本申请实施例中,所述对所述相邻两级启动程序中的下一级启动程序进行设置,包括:
配置链接文件,以将所述相邻两级启动程序中的下一级启动程序运行的起始地址设置于所述跳转代码段之后,并紧挨所述跳转代码段。
在本申请实施例中,所述以使所述跳转代码段执行第二次跳转,并跳转到所述下一级启动程序,包括:
所述上一级启动程序运行结束时,执行第一次跳转,跳转到所述跳转代码段的段首位置,并开始执行所述跳转代码段的程序;
在执行所述跳转代码段的程序过程中,执行第二次跳转,跳转到所述下一级启动程序的起始位置。
本申请第二方面提供一种多级启动中内存复用装置,所述多级启动中内存复用装置,包括:
跳转代码段获取模块,用于获取跳转代码段,所述跳转代码段包括实现跳转到相邻两级启动程序中的下一级启动程序的跳转代码;
上一级启动程序设置模块,用于对所述相邻两级启动程序中的上一级启动程序进行设置,以使所述上一级启动程序运行结束后,执行第一次跳转,并跳转到所述跳转代码段的段首位置,所述跳转代码段配置在内存的起始位置;
下一级启动程序设置模块,用于对所述相邻两级启动程序中的下一级启动程序进行设置,以使所述跳转代码段执行第二次跳转,并跳转到所述下一级启动程序。
在本申请实施例中,所述上一级启动程序设置模块,包括:
跳转代码段设置单元,用于配置链接文件,以将所述跳转代码段设置为独立的代码段,并将所述跳转代码段设置在内存的起始位置。
本申请第三方面提供一种处理器,被配置成执行上述的多级启动中内存复用方法。
本申请第四方面提供一种机器可读存储介质,该机器可读存储介质上存储有指令,该指令在被处理器执行时使得所述处理器被配置成执行上述的多级启动中内存复用方法。
通过上述技术方案,在多级启动过程中,通过在上一级启动程序中增加一个跳转代码段,跳转代码段中只有跳转到下一级启动程序的跳转代码,并将跳转代码段配置在内存的起始位置,使得在上一级启动程序运行结束后,执行第一次跳转,并跳转到跳转代码段中段首的位置;然后执行跳转代码段程序,在执行过程中进行第二次跳转,并跳转到下一级启动程序。由于跳转代码段只有几条跳转指令、占用极小的内存空间(<100byte级别),而跳转代码段又放在内存起始的位置,因而下一级启动程序紧挨着跳转代码段执行时,几乎可以使用整个内存空间,从而达到复用上一级启动程序内存空间的目的。
采用本发明的方法可以使得在CPU多级启动中,相邻两级启动程序可以复用内存空间,因此,在内嵌CPU系统中,确定内存大小时,只需考虑CPU多级启动中占用内存空间最多的那一级启动即可,从而节约了内存;当相邻两级启动程序需要的内存空间大小越接近时,内存的节约效果就越明显,比如相邻两级启动程序占用的内存空间大小基本相同时,就几乎节约了50%的内存空间。
本申请实施例的其它特征和优点将在随后的具体实施方式部分予以详细说明。
附图说明
附图是用来提供对本申请实施例的进一步理解,并且构成说明书的一部分,与下面的具体实施方式一起用于解释本申请实施例,但并不构成对本申请实施例的限制。在附图中:
图1示意性示出了根据本申请实施例的一种多级启动中内存复用方法的应用环境示意图;
图2示意性示出了根据本申请实施例的一种多级启动中内存复用方法的流程示意图;
图3示意性示出了根据本申请实施例的上一级启动程序的设置过程图;
图4示意性示出了根据本申请实施例的下一级启动程序的设置过程图;
图5示意性示出了根据本申请实施例的两级启动中复用内存的运行过程图;
图6示意性示出了根据本申请实施例的传统内存使用方法与内存复用方法的对比图;
图7示意性示出了根据本申请实施例的一种多级启动中内存复用装置的结构框图;
图8示意性示出了根据本申请实施例的计算机设备的内部结构图。
附图标记说明
102-终端;104-服务器;410-跳转代码段获取模块;420-上一级启动程序设置模块;430-下一级启动程序设置模块;A01-处理器;A02-网络接口;A03-内存储器;A04-显示屏;A05-输入装置;A06-非易失性存储介质;B01-操作系统;B02-计算机程序。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,应当理解的是,此处所描述的具体实施方式仅用于说明和解释本申请实施例,并不用于限制本申请实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。
需要说明,若本申请实施例中有涉及方向性指示(诸如上、下、左、右、前、后……),则该方向性指示仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。
另外,若本申请实施例中有涉及“第一”、“第二”等的描述,则该“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本申请要求的保护范围之内。
本申请提供的一种多级启动中内存复用方法,可以应用于如图1所示的应用环境中。其中,终端102通过网络与服务器104通过网络进行通信。服务器104通过从终端102中获取跳转代码段,所述跳转代码段包括实现跳转到相邻两级启动程序中的下一级启动程序的跳转代码;然后对所述相邻两级启动程序中的上一级启动程序进行设置,以使所述上一级启动程序运行结束后,执行第一次跳转,并跳转到所述跳转代码段的段首位置,所述跳转代码段配置在内存的起始位置;然后对所述相邻两级启动程序中的下一级启动程序进行设置,以使所述跳转代码段执行第二次跳转,并跳转到所述下一级启动程序。通过对上一级启动程序的设置和对下一级启动程序的设置,使得上一级启动程序运行结束时,执行第一次跳转,跳转到内存的起始位置,进而再执行第二次跳转,跳转到下一级启动程序,由于跳转代码段所占空间很小,因而下一级启动程序就基本上复用(除去跳转代码段外的)整个内存空间了;最后,下一级启动程序可以使用整个内存空间运行程序,从而达到了内存复用的效果,避免了内存的浪费。其中,终端102可以但不限于是各种个人计算机、笔记本电脑、智能手机、平板电脑和便携式可穿戴设备,服务器104可以用独立的服务器或者是多个服务器组成的服务器集群来实现。
图2示意性示出了根据本申请实施例的一种多级启动中内存复用方法的流程示意图。如图1所示,在本申请一实施例中,提供了一种多级启动中内存复用方法,本实施例主要以该方法应用于上述图1中的终端102(或服务器104)来举例说明,包括以下步骤:
步骤210:获取跳转代码段,所述跳转代码段包括实现跳转到相邻两级启动程序中的下一级启动程序的跳转代码;在本实施例中,所述跳转代码段可以是预先设计好的代码段,其主要是实现跳转到相邻两级启动程序中的下一级启动程序的功能,包括跳转处理实现代码。为了节约空间,使跳转代码段所占空间尽量的小,所述跳转代码段中可以是只包含跳转处理实现代码。上述跳转处理实现代码可以是根据实际使用需要采用不同的代码语言实现,本发明不做限定。
例如:
跳转代码段实现伪代码:
Begin 开始执行程序
Addr_run_start=下一级启动程序运行时起始地址
Addr_store_start =下一级启动程序存储时起始地址
Addr_run_end=下一级启动程序运行时结束地址
While Addr_run_start < Addr_run_end
do Addr_store_start地址中的数据搬移到Addr_run_start地址中
then do Addr_run_start=Addr_run_start+4,
Addr_store_start= Addr_store_start +4
endwhile
addr_jump_start=下一级启动程序运行时起始地址
jr addr_jump_start
End 程序执行结束
跳转代码段汇编实现代码示例:
.global jump_next_stage
jump_next_stage:
/*(1)进行初始化设置*/
la a1, 0x80000100 /*下一级启动程序运行时的起始地址*/
la a0, 0x90000000 /*下一级启动程序存储时的起始地址*/
la a2, 0x80008400 /*下一级启动程序运行时的结束地址*/
1:
/*(2)进行程序搬移,将下一级启动程序从存储地址搬移到程序运行地址*/
lw t0, (a0) /*读取a0寄存器对应地址中读取四个字节,存到t0寄存器中*/
sw t0, (a1) /*将t0寄存器中的值存储到a1寄存器中*/
addi a0, a0, 4
addi a1, a1, 4
bltu a1, a2, 1b /*a1<a2时,不断搬移下一级启动程序,直至程序搬移完成*/
/*(3)程序搬移完成后,执行跳转指令,跳转到下一级启动程序运行时的起始地址*/
lui a5,0x80000
addi a5,a5,256 # 80000100
jr a5
ret
步骤220:对所述相邻两级启动程序中的上一级启动程序进行设置,以使所述上一级启动程序运行结束后,执行第一次跳转,并跳转到所述跳转代码段的段首位置,所述跳转代码段配置在内存的起始位置;在本实施例中,由于常见的系统启动中,一般是多级启动的,比如:对于内嵌CPU系统启动,常见的bootrom->SPL->uboot->linux的四级启动情况。为描述方便,在多级启动过程中,相邻启动的两个程序中,先启动的程序作为上一级启动程序,后启动的程序作为下一级启动程序。
其中,上述对上一级启动程序进行设置的过程中,需要将所述跳转代码段配置在内存的起始位置,具体可以通过链接实现,具体包括以下步骤:
配置链接文件,以将所述跳转代码段设置为独立的段,并将所述跳转代码段设置在内存的起始位置。由于链接文件可用于文件之间创建链接及配置各文件在内存中的放置位置,配置链接文件是指:在链接文件中,可以将跳转代码段设置成一个独立的段、并将这个跳转代码独立的段设置放在内存的起始位置,从而使得上一级启动程序运行结束后,执行第一次跳转,并跳转到所述跳转代码段的段首位置。
为了使上述跳转代码段在配置链接文件过程中使用方便,在进行配置链接文件之前,还可以先对跳转代码段进行命名。比如:将只包含跳转处理实现代码的段命名为jump_text段,在这个jump_text段中实现了跳转指令、可以跳转到下一级启动程序的起始位置;jump_text中是真正跳转到下一级程序的跳转代码。
在将上述跳转代码段设置好后,可以对上一级启动程序进行设置,具体是可以对所述相邻两级启动程序中的上一级启动程序进行修改,以使所述上一级启动程序运行结束后,执行第一次跳转,并跳转到所述跳转代码段的段首位置。上述修改包括增加跳转代码段和修改跳转指令,具体包括以下步骤:
首先,在所述相邻两级启动程序中的上一级启动程序中增加所述跳转代码段;
然后,对所述相邻两级启动程序中的上一级启动程序中结束时的跳转指令进行修改,以使所述上一级启动程序运行结束后,执行第一次跳转,并跳转到所述跳转代码段的段首位置。在本实施例中,上述修改可以是修改上一级启动结束时的跳转指令,上一级启动程序运行结束后默认是跳转到下一级启动程序的,可以对其进行修改,具体修改为:上一级启动程序运行结束后,修改跳转指令让其跳转到跳转代码段。
例如:请参看图3,图3示意性示出了根据本申请实施例的上一级启动程序的设置过程图。在对上一级启动程序进行设置时,可以首先将只包含跳转处理实现代码的跳转代码段命名为jump_text段,在这个jump_text段中实现了跳转指令、可以跳转到下一级启动程序的起始位置;jump_text中是真正跳转到下一级程序的跳转代码。其次,由于链接文件可用于文件之间创建链接及配置各文件在内存中的放置位置,配置链接文件将jump_text段设置成一个独立的段、并将这个jump_text独立的段设置放在内存的起始位置;最后,修改上一级启动结束时的跳转指令,上一级启动程序运行结束后默认是跳转到下一级启动程序的,对其进行修改:上一级启动程序运行结束后,修改跳转指令让其跳转jump_text段。这样即完成了对上一级启动程序的设置。
步骤230:对所述相邻两级启动程序中的下一级启动程序进行设置,以使所述跳转代码段执行第二次跳转,并跳转到所述下一级启动程序。
在本实施例中,需要对下一级启动程序进行设置,以使得在执行完跳转代码段后可以立即跳转到所述下一级启动程序。具体包括配置链接文件:
配置链接文件,以将所述相邻两级启动程序中的下一级启动程序运行的起始地址设置于所述跳转代码段之后,并紧挨所述跳转代码段。由于链接文件可用于文件之间创建链接及配置各文件在内存中的放置位置,配置链接文件是指:可以将下一级启动程序运行的起始地址设置为跳转代码段之后、紧挨跳转代码段的位置,由于跳转代码段占用极小(<100byte)的空间,因而下一级启动程序几乎可以使用整个内存空间。
例如:请参看图4,图4示意性示出了根据本申请实施例的下一级启动程序的设置过程图。在上述例子中,跳转代码段命名为jump_text段,在对下一级启动程序进行设置时,配置链接文件将下一级启动程序运行的起始地址设置为jump_text段之后、紧挨jump_text段的位置。
其中,所述以使所述跳转代码段执行第二次跳转,并跳转到所述下一级启动程序,包括:
首先,所述上一级启动程序运行结束时,执行第一次跳转,跳转到所述跳转代码段的位置,并开始执行所述跳转代码段的程序;
然后,在执行所述跳转代码段的程序过程中,执行第二次跳转,跳转到所述下一级启动程序的起始位置。
在上一级启动程序运行结束时,执行第一次跳转,先跳转到跳转代码段的位置,然后开始执行跳转代码,由于执行跳转代码段程序时,上一级启动程序的运行过程已经结束了、其占用的内存空间已经释放了,此时,也就只有跳转代码段程序占用的内存最开始的空间,而跳转代码段程序也就几条跳转指令,占用的空间极小;其次,在跳转代码段程序中,执行第二次跳转,这次跳转才真正跳转到下一级启动程序的起始位置,由于跳转代码段程序占用极小,下一级启动程序的起始位置又紧挨跳转代码段,因而下一级启动程序就基本上复用(除去跳转代码段程序外的)整个内存空间了;最后,下一级启动程序可以使用整个内存空间运行程序,从而达到了内存复用的效果,避免了内存的浪费。
例如:请参看图5,图5示意性示出了根据本申请实施例的两级启动中复用内存的运行过程图。在上述例子中,上一级启动程序运行结束时,执行第一次跳转,跳转到jump_text段首位置,然后开始执行jump_text段程序,在执行jump_text段程序过程中,执行第二次跳转,第二次跳转为:jump_text段内的跳转指令跳转到下一级启动程序的起始位置,然后开始执行下一级启动程序。
上述实现过程中,通过获取跳转代码段,所述跳转代码段包括实现跳转到相邻两级启动程序中的下一级启动程序的跳转代码;然后对所述相邻两级启动程序中的上一级启动程序进行设置,以使所述上一级启动程序运行结束后,执行第一次跳转,并跳转到所述跳转代码段的段首位置,所述跳转代码段配置在内存的起始位置;最后对所述相邻两级启动程序中的下一级启动程序进行设置,以使所述跳转代码段执行第二次跳转,并跳转到所述下一级启动程序。通过在上一级启动程序中增加一个跳转代码段,跳转代码段中只有跳转到下一级启动程序的跳转代码,并将跳转代码段配置在内存的起始位置,使得在上一级启动程序运行结束后,执行第一次跳转,并跳转到跳转代码段中段首的位置;然后执行跳转代码段程序,在执行过程中进行第二次跳转,并跳转到下一级启动程序。由于跳转代码段只有几条跳转指令、占用极小的内存空间(<100byte级别),而跳转代码段又放在内存起始的位置,因而下一级启动程序紧挨着跳转代码段执行时,几乎可以使用整个内存空间,从而达到复用上一级启动程序内存空间的目的。
采用本发明的方法可以使得在CPU多级启动中,相邻两级启动程序可以复用内存空间,因此,在内嵌CPU系统中,确定内存大小时,只需考虑CPU多级启动中占用内存空间最多的那一级启动即可,从而节约了内存;当相邻两级启动程序需要的内存空间大小越接近时,内存的节约效果就越明显,比如相邻两级启动程序占用的内存空间大小基本相同时,就几乎节约了50%的内存空间。
为进一步说明本发明的内存使用情况,可以通过与采用传统内存使用方法的内存使用情况进行对比,具体可以参看图6,图6示意性示出了根据本申请实施例的传统内存使用方法与内存复用方法的对比图。
采用传统内存的使用方法,在上一级启动程序执行完成时,跳转到下一级启动程序,其中只发生了一次跳转,但是在启动到下一级启动程序时,上一级启动程序所占用的内存空间就被浪费了。而采用本发明的内存复用的方法时,上一级启动程序执行完成时,首先是执行了第一次跳转,跳转到了跳转代码段,由于跳转代码段是放置在内存的起始位置,也就是说第一次跳转就跳转到了内存的起始位置,然后执行跳转代码段过程中发生第二次跳转,第二次跳转就跳转到下一级启动程序,由于下一级启动程序紧挨着所述跳转代码段,而跳转代码段所占用的内存空间极小,因此,下一级启动程序几乎可以使用整个内存空间,从而避免了内存空间的浪费,节约了内存空间。
可以看到:传统的内存使用方法,上一级启动程序使用的内存空间,在下一级启动程序运行时完全无法被使用;而采用本发明的内存复用方法使用内存时,下一级启动程序运行时几乎复用上一级启动程序使用的所有内存空间。
需要说明的是,本发明采用的是相邻两级启动程序由一次跳转变成了两次跳转,从而实现了内存的复用;因而凡是使用两次跳转实现内存复用的方法均属于本发明方法的范畴。本发明主要应用场景是内嵌CPU的多级启动场景,但发明实用范围并不仅限内嵌CPU,其他CPU替代形式的多级启动中复用内存的方法也属于本发明方法的范畴。
图2为一个实施例中多级启动中内存复用方法的流程示意图。应该理解的是,虽然图2的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,图2中的至少一部分步骤可以包括多个子步骤或者多个阶段,这些子步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些子步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤的子步骤或者阶段的至少一部分轮流或者交替地执行。
在一个实施例中,如图7所示,图7示意性示出了根据本申请实施例的一种多级启动中内存复用装置的结构框图。提供了一种多级启动中内存复用装置,包括跳转代码段获取模块410、上一级启动程序设置模块420、下一级启动程序设置模块430,其中:
跳转代码段获取模块410,用于获取跳转代码段,所述跳转代码段包括实现跳转到相邻两级启动程序中的下一级启动程序的跳转代码;
上一级启动程序设置模块420,用于对所述相邻两级启动程序中的上一级启动程序进行设置,以使所述上一级启动程序运行结束后,执行第一次跳转,并跳转到所述跳转代码段的段首位置,所述跳转代码段配置在内存的起始位置;
下一级启动程序设置模块430,用于对所述相邻两级启动程序中的下一级启动程序进行设置,以使所述跳转代码段执行第二次跳转,并跳转到所述下一级启动程序。
其中,所述上一级启动程序设置模块420,包括:
跳转代码段设置单元,用于配置链接文件,以将所述跳转代码段设置为独立的段,并将所述跳转代码段设置在内存的起始位置。
所述多级启动中内存复用装置包括处理器和存储器,上述跳转代码段获取模块410、上一级启动程序设置模块420、下一级启动程序设置模块430等均作为程序单元存储在存储器中,由处理器执行存储在存储器中的上述程序模块中实现相应的功能。
处理器中包含内核,由内核去存储器中调取相应的程序单元。内核可以设置一个或以上,通过调整内核参数来实现对多级启动中内存复用方法。
存储器可能包括计算机可读介质中的非永久性存储器,随机存取存储器(RAM)和/或非易失性内存等形式,如只读存储器(ROM)或闪存(flash RAM),存储器包括至少一个存储芯片。
本申请实施例提供了一种存储介质,其上存储有程序,该程序被处理器执行时实现上述一种多级启动中内存复用方法。
在一个实施例中,提供了一种计算机设备,该计算机设备可以是终端,其内部结构图可以如图8所示。该计算机设备包括通过系统总线连接的处理器A01、网络接口A02、显示屏A04、输入装置A05和存储器(图中未示出)。其中,该计算机设备的处理器A01用于提供计算和控制能力。该计算机设备的存储器包括内存储器A03和非易失性存储介质A06。该非易失性存储介质A06存储有操作系统B01和计算机程序B02。该内存储器A03为非易失性存储介质A06中的操作系统B01和计算机程序B02的运行提供环境。该计算机设备的网络接口A02用于与外部的终端通过网络连接通信。该计算机程序被处理器A01执行时以实现一种多级启动中内存复用方法。该计算机设备的显示屏A04可以是液晶显示屏或者电子墨水显示屏,该计算机设备的输入装置A05可以是显示屏上覆盖的触摸层,也可以是计算机设备外壳上设置的按键、轨迹球或触控板,还可以是外接的键盘、触控板或鼠标等。
本领域技术人员可以理解,图8中示出的结构,仅仅是与本申请方案相关的部分结构的框图,并不构成对本申请方案所应用于其上的计算机设备的限定,具体的计算机设备可以包括比图中所示更多或更少的部件,或者组合某些部件,或者具有不同的部件布置。
在一个实施例中,本申请提供的多级启动中内存复用装置可以实现为一种计算机程序的形式,计算机程序可在如图8所示的计算机设备上运行。计算机设备的存储器中可存储组成该多级启动中内存复用装置的各个程序模块,比如,图7所示的跳转代码段获取模块410、上一级启动程序设置模块420、下一级启动程序设置模块430。各个程序模块构成的计算机程序使得处理器执行本说明书中描述的本申请各个实施例的多级启动中内存复用方法中的步骤。
图8所示的计算机设备可以通过如图7所示的多级启动中内存复用装置中的跳转代码段获取模块410执行步骤210。计算机设备可通过上一级启动程序设置模块420执行步骤220,通过下一级启动程序设置模块430执行步骤230。
本申请实施例提供了一种设备,设备包括处理器、存储器及存储在存储器上并可在处理器上运行的程序,处理器执行程序时实现以下步骤:
获取跳转代码段,所述跳转代码段包括实现跳转到相邻两级启动程序中的下一级启动程序的跳转代码;
对所述相邻两级启动程序中的上一级启动程序进行设置,以使所述上一级启动程序运行结束后,执行第一次跳转,并跳转到所述跳转代码段的段首位置,所述跳转代码段配置在内存的起始位置;
对所述相邻两级启动程序中的下一级启动程序进行设置,以使所述跳转代码段执行第二次跳转,并跳转到所述下一级启动程序。
在一个实施例中,所述对所述相邻两级启动程序中的上一级启动程序进行设置,包括:
配置链接文件,以将所述跳转代码段设置为独立的代码段,并将所述跳转代码段设置在内存的起始位置。
在一个实施例中,所述对所述相邻两级启动程序中的上一级启动程序进行设置,还包括:
对所述相邻两级启动程序中的上一级启动程序进行修改,以使所述上一级启动程序运行结束后,执行第一次跳转,并跳转到所述跳转代码段的段首位置。
在一个实施例中,所述对所述相邻两级启动程序中的上一级启动程序结束时的跳转指令进行修改,以使所述上一级启动程序运行结束后,执行第一次跳转,并跳转到所述跳转代码段的段首位置,包括:
在所述相邻两级启动程序中的上一级启动程序中增加所述跳转代码段;
对所述相邻两级启动程序中的上一级启动程序中结束时的跳转指令进行修改,以使所述上一级启动程序运行结束后,执行第一次跳转,并跳转到所述跳转代码段的段首位置。
在一个实施例中,所述对所述相邻两级启动程序中的下一级启动程序进行设置,包括:
配置链接文件,以将所述相邻两级启动程序中的下一级启动程序运行的起始地址设置于所述跳转代码段之后,并紧挨所述跳转代码段。
在一个实施例中,所述以使所述跳转代码段执行第二次跳转,并跳转到所述下一级启动程序,包括:
所述上一级启动程序运行结束时,执行第一次跳转,跳转到所述跳转代码段的段首位置,并开始执行所述跳转代码段的程序;
在执行所述跳转代码段的程序过程中,执行第二次跳转,跳转到所述下一级启动程序的起始位置。
本领域内的技术人员应明白,本申请的实施例可提供为方法、系统、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请是参照根据本申请实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
在一个典型的配置中,计算设备包括一个或多个处理器 (CPU)、输入/输出接口、网络接口和内存。
存储器可能包括计算机可读介质中的非永久性存储器,随机存取存储器(RAM)和/或非易失性内存等形式,如只读存储器(ROM)或闪存(flash RAM)。存储器是计算机可读介质的示例。
计算机可读介质包括永久性和非永久性、可移动和非可移动媒体,可以由任何方法或技术来实现信息存储。信息可以是计算机可读指令、数据结构、程序的模块或其他数据。计算机的存储介质的例子包括,但不限于相变内存 (PRAM)、静态随机存取存储器(SRAM)、动态随机存取存储器 (DRAM)、其他类型的随机存取存储器 (RAM)、只读存储器(ROM)、电可擦除可编程只读存储器 (EEPROM)、快闪记忆体或其他内存技术、只读光盘只读存储器 (CD-ROM)、数字多功能光盘 (DVD) 或其他光学存储、磁盒式磁带,磁带磁磁盘存储或其他磁性存储设备或任何其他非传输介质,可用于存储可以被计算设备访问的信息。按照本文中的界定,计算机可读介质不包括暂存电脑可读媒体 (transitory media),如调制的数据信号和载波。
还需要说明的是,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、商品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、商品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括要素的过程、方法、商品或者设备中还存在另外的相同要素。
以上仅为本申请的实施例而已,并不用于限制本申请。对于本领域技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本申请的权利要求范围之内。
Claims (10)
1.一种多级启动中内存复用方法,其特征在于,所述多级启动中内存复用方法包括:
获取跳转代码段,所述跳转代码段包括实现跳转到相邻两级启动程序中的下一级启动程序的跳转代码;
对所述相邻两级启动程序中的上一级启动程序进行设置,以使所述上一级启动程序运行结束后,执行第一次跳转,所述第一次跳转为跳转到所述跳转代码段的段首位置,所述跳转代码段配置在内存的起始位置;
对所述相邻两级启动程序中的下一级启动程序进行设置,以在执行所述跳转代码段的程序过程中,执行第二次跳转,所述第二次跳转为跳转到所述下一级启动程序。
2.根据权利要求1所述的方法,其特征在于,所述对所述相邻两级启动程序中的上一级启动程序进行设置,包括:
配置链接文件,以将所述跳转代码段设置为独立的代码段,并将所述跳转代码段设置在内存的起始位置。
3.根据权利要求2所述的方法,其特征在于,所述对所述相邻两级启动程序中的上一级启动程序进行设置,还包括:
对所述相邻两级启动程序中的上一级启动程序进行修改,以使所述上一级启动程序运行结束后,执行所述第一次跳转。
4.根据权利要求3所述的方法,其特征在于,所述对所述相邻两级启动程序中的上一级启动程序进行修改,以使所述上一级启动程序运行结束后,执行所述第一次跳转,包括:
在所述相邻两级启动程序中的上一级启动程序中增加所述跳转代码段;
对所述相邻两级启动程序中的上一级启动程序结束时的跳转指令进行修改,以使所述上一级启动程序运行结束后,执行所述第一次跳转。
5.根据权利要求1所述的方法,其特征在于,所述对所述相邻两级启动程序中的下一级启动程序进行设置,包括:
配置链接文件,以将所述相邻两级启动程序中的下一级启动程序运行的起始地址设置于所述跳转代码段之后,并紧挨所述跳转代码段。
6.根据权利要求5所述的方法,其特征在于,所述在执行所述跳转代码段的程序过程中,执行第二次跳转,所述第二次跳转为跳转到所述下一级启动程序,包括:
在执行所述跳转代码段的程序过程中,执行第二次跳转,所述第二次跳转为跳转到所述下一级启动程序的起始位置。
7.一种多级启动中内存复用装置,其特征在于,所述多级启动中内存复用装置,包括:
跳转代码段获取模块,用于获取跳转代码段,所述跳转代码段包括实现跳转到相邻两级启动程序中的下一级启动程序的跳转代码;
上一级启动程序设置模块,用于对所述相邻两级启动程序中的上一级启动程序进行设置,以使所述上一级启动程序运行结束后,执行第一次跳转,所述第一次跳转为跳转到所述跳转代码段的段首位置,所述跳转代码段配置在内存的起始位置;
下一级启动程序设置模块,用于对所述相邻两级启动程序中的下一级启动程序进行设置,以在执行所述跳转代码段的程序过程中,执行第二次跳转,所述第二次跳转为跳转到所述下一级启动程序。
8.根据权利要求7所述的装置,其特征在于,所述上一级启动程序设置模块,包括:
跳转代码段设置单元,用于配置链接文件,以将所述跳转代码段设置为独立的代码段,并将所述跳转代码段设置在内存的起始位置。
9.一种处理器,其特征在于,被配置成执行根据权利要求1至6中任一项所述的多级启动中内存复用方法。
10.一种机器可读存储介质,该机器可读存储介质上存储有指令,其特征在于,该指令在被处理器执行时使得所述处理器被配置成执行根据权利要求1至6中任一项所述的多级启动中内存复用方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211439231.3A CN115495392B (zh) | 2022-11-17 | 2022-11-17 | 多级启动中内存复用方法、装置、存储介质和处理器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211439231.3A CN115495392B (zh) | 2022-11-17 | 2022-11-17 | 多级启动中内存复用方法、装置、存储介质和处理器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN115495392A true CN115495392A (zh) | 2022-12-20 |
CN115495392B CN115495392B (zh) | 2023-03-24 |
Family
ID=85116019
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211439231.3A Active CN115495392B (zh) | 2022-11-17 | 2022-11-17 | 多级启动中内存复用方法、装置、存储介质和处理器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115495392B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4797814A (en) * | 1986-05-01 | 1989-01-10 | International Business Machines Corporation | Variable address mode cache |
CN108279935A (zh) * | 2016-12-30 | 2018-07-13 | 北京中科晶上科技股份有限公司 | 一种针对片上系统的操作系统启动引导方法 |
US10642538B1 (en) * | 2018-09-28 | 2020-05-05 | Cadence Design Systems, Inc. | Multi-channel memory interface |
CN112463058A (zh) * | 2020-11-27 | 2021-03-09 | 杭州海康威视系统技术有限公司 | 一种碎片数据整理方法、装置及存储节点 |
CN114138333A (zh) * | 2021-11-27 | 2022-03-04 | 深圳曦华科技有限公司 | 程序加载的方法及相关装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100514284C (zh) * | 2007-07-20 | 2009-07-15 | 浙江大学 | 内设集中式程序转移计算装置的微处理器 |
-
2022
- 2022-11-17 CN CN202211439231.3A patent/CN115495392B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4797814A (en) * | 1986-05-01 | 1989-01-10 | International Business Machines Corporation | Variable address mode cache |
CN108279935A (zh) * | 2016-12-30 | 2018-07-13 | 北京中科晶上科技股份有限公司 | 一种针对片上系统的操作系统启动引导方法 |
US10642538B1 (en) * | 2018-09-28 | 2020-05-05 | Cadence Design Systems, Inc. | Multi-channel memory interface |
CN112463058A (zh) * | 2020-11-27 | 2021-03-09 | 杭州海康威视系统技术有限公司 | 一种碎片数据整理方法、装置及存储节点 |
CN114138333A (zh) * | 2021-11-27 | 2022-03-04 | 深圳曦华科技有限公司 | 程序加载的方法及相关装置 |
Also Published As
Publication number | Publication date |
---|---|
CN115495392B (zh) | 2023-03-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109634883B (zh) | 主从式系统、指令执行方法与数据存取方法 | |
CN108763099B (zh) | 系统的启动方法、装置、电子设备和存储介质 | |
JP4815346B2 (ja) | コンピュータ装置のデータにアクセスする方法 | |
US5835760A (en) | Method and arrangement for providing BIOS to a host computer | |
CN107562483A (zh) | 一种挂载引导文件系统的方法及装置 | |
CN112667246B (zh) | 应用功能扩展的方法、装置及电子设备 | |
CN112882694A (zh) | 一种程序编译方法、装置、电子设备及可读存储介质 | |
JP5106147B2 (ja) | マルチプロセッサ処理システム | |
CN114579148A (zh) | 操作系统的安装方法及装置 | |
CN114185607A (zh) | Arm服务器中pci设备的启动控制方法、装置及设备 | |
CN111797390B (zh) | 程序运行方法、装置、电子设备及计算机可读存储介质 | |
KR20200117032A (ko) | 하이브리드 메모리 시스템 | |
CN111399780B (zh) | 一种数据的写入方法、装置以及设备 | |
CN105320543A (zh) | 加载软件模块的方法和装置 | |
CN115495392B (zh) | 多级启动中内存复用方法、装置、存储介质和处理器 | |
KR102388746B1 (ko) | 세이프 어드레스 매핑을 이용한 메모리 셀 액세스 제어 방법 | |
CN116541336A (zh) | 多核芯片、协处理器的软件运行方法 | |
CN111459573A (zh) | 一种智能合约执行环境的启动方法以及装置 | |
US7577814B1 (en) | Firmware memory management | |
CN115617419A (zh) | 物联网操作系统驱动智能加载方法、装置、设备和介质 | |
CN108108133A (zh) | 一种改变nvme SSD硬盘用户可使用容量的方法及设备 | |
US20160246619A1 (en) | Method for handling mode switching with less unnecessary register data access and related non-transitory machine readable medium | |
CN108804221B (zh) | 基于xip方式的嵌入式系统及其资源优化方法 | |
CN107480052B (zh) | 一种定位宕机时bios代码的方法及装置 | |
CN108292265B (zh) | 对高性能存储器的存储器管理 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |