CN115424391B - 一种基于fpga的随机小数发生器及其生成方法 - Google Patents

一种基于fpga的随机小数发生器及其生成方法 Download PDF

Info

Publication number
CN115424391B
CN115424391B CN202210850895.2A CN202210850895A CN115424391B CN 115424391 B CN115424391 B CN 115424391B CN 202210850895 A CN202210850895 A CN 202210850895A CN 115424391 B CN115424391 B CN 115424391B
Authority
CN
China
Prior art keywords
random
decimal
random number
bit
range
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210850895.2A
Other languages
English (en)
Other versions
CN115424391A (zh
Inventor
刘贵鹏
刘泽萍
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lanzhou University
Original Assignee
Lanzhou University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lanzhou University filed Critical Lanzhou University
Priority to CN202210850895.2A priority Critical patent/CN115424391B/zh
Publication of CN115424391A publication Critical patent/CN115424391A/zh
Application granted granted Critical
Publication of CN115424391B publication Critical patent/CN115424391B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07CTIME OR ATTENDANCE REGISTERS; REGISTERING OR INDICATING THE WORKING OF MACHINES; GENERATING RANDOM NUMBERS; VOTING OR LOTTERY APPARATUS; ARRANGEMENTS, SYSTEMS OR APPARATUS FOR CHECKING NOT PROVIDED FOR ELSEWHERE
    • G07C15/00Generating random numbers; Lottery apparatus
    • G07C15/006Generating random numbers; Lottery apparatus electronically

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

本发明公开一种基于FPGA的随机小数发生器及其生成方法。本发明所述随机小数发生器包括移位寄存器、门电路和时钟管理单元,占用FPGA的资源少,能够在高频下工作,由于只使用了FPGA,具有体积小,功耗小,可靠性高等优点;本发明所述随机小数的生成方法,在FPGA内利用线性反馈移位寄存器结构与定点小数乘法来实现生成任意特定范围均匀伪随机小数数发生器的方法;本方法结构简单,易于实现,而且所生成的伪随机序列具有周期长、随机特性好的特点。

Description

一种基于FPGA的随机小数发生器及其生成方法
技术领域
本发明属于扩频通信、信息加密和系统测试领域,涉及一种均匀的伪随机小数的生成方法,具体地说是一种基于FPGA的随机小数发生器及其生成方法。
背景技术
随着可编程逻辑器件在电子领域越来越广泛的应用,在很多高速设计和高速测试的场合下,我们希望能够在FPGA中直接实现伪随机序列发生器。在软件中一般都采用含有大数乘法的递推公式所计算出的一组数值来生成伪随机数列且支持生成随机小数,当数列足够长时,这组数值就是近似满足均匀分布的伪随机数列。传统的大数乘法生成伪随机数的方法不但时钟频率不能太高,并且需要消耗FPGA内大量的逻辑资源。设计性能良好的密钥序列始终是流密码学的一个研究热点。线性反馈移位寄存器因其实现简单、速度快、具有良好的统计学特性和较为成熟的理论等优点而成为生成Golomb伪随机序列的主要手段。
伪随机序列由于其随机特性和预先确定性以及可重复实现的优点,使它在许多领域中得到广泛应用,包括导弹、卫星、飞船等的轨道测量和跟踪、雷达、导航,一般通信和保密通信、通信系统性能的测量以及其他方面。例如,在集成电路的开发和生产过程中出现一些错误和缺陷是不可避免的,为保证产品的质量与可靠性需通过测试对产品的质量与可靠性加以监控,在集成电路中多采用插入伪随机序列生成器的方法来实现内建自测试。
发明内容
本发明的一个目的在于提出一种基于FPGA的随机小数发生器,其包括移位寄存器、门电路和时钟管理单元,占用FPGA的资源少,能够在高频下工作,由于只使用了FPGA,具有体积小,功耗小,可靠性高等优点;本发明的另一个目的在于提出一种基于FPGA的随机小数的生成方法,本方法在FPGA内利用线性反馈移位寄存器(Linear Feedback ShiftRegisters)结构与定点小数乘法来实现生成任意特定范围均匀伪随机小数数发生器的方法;本方法不仅结构简单,易于实现,而且所生成的伪随机序列具有周期长,随机特性好的特点。
为实现上述目的,本发明所述一种基于FPGA的随机小数发生器,所述的随机小数发生器包括随机种子模块、系统时钟、随机数发生器、乘法器、FIFO模块、FPGA模块;其中,
随机种子模块,用于生成随机小数生成器的随机初值;
系统时钟,用于调整随机种子模块生成随机初值的间隔时间;
随机数发生器,用于接收随机种子模块的随机初值后运用LFSR原理随机生成“1”或“0”的32位初级随机数;通过32位初级随机数生成0-1范围内随机小数;
乘法器,用于将随机数发生器生成的0-1范围内随机小数扩大特定倍数,生成特定范围内随机小数;
FIFO模块,用于确定顺序输入输出乘法器生成的特定范围内随机小数;
FPGA模块,用于接收FIFO模块输出的特定范围内随机小数生成最终生成的小数。
所述系统时钟为50MHZ,随机种子模块的工作时钟为1MHZ。
一种基于FPGA的发生器的随机小数生成方法,步骤如下:
(1)给随机数发生器赋随机初值;
(2)随机种子模块使随机初值每隔一段时间随机变化一次;
(3)运用LFSR原理随机生成“1”或“0”的32位初级随机数;
(4)所述32位初级随机数生成16位随机数,32位初级随机数取前16位随机数为X,取后16位随机数为Y,组成16位随机数的坐标X、Y;
所述16位随机数生成0-1范围内随机小数,16位随机数取前6位为整数部分,后10位为小数部分,整数部分置零,小数部分生成0-1范围内随机小数;
(5)运用乘法器与生成0-1范围内随机小数相乘,乘法器中的模拟信号为H,产生0-H范围内随机小数,其中,H为任意正整数;
(6)0-H范围内随机小数取其10-25位为最终生成的小数。
所述一种基于FPGA的随机小数生成方法,步骤如下:
(1)随机数发生器接收随机初值,
随机数发生器接收随机种子模块生成随机初值;
(2)随机数发生器生成0-1范围内随机小数,
运用LFSR原理随机生成“1”或“0”的32位初级随机数;
所述32位初级随机数生成16位随机数,32位初级随机数取前16位随机数为X,取后16位随机数为Y,组成16位随机数的坐标X、Y;
所述16位随机数生成0-1范围内随机小数,16位随机数取前6位为整数部分,后10位为小数部分,整数部分置零,小数部分生成0-1范围内随机小数;
运用乘法器与生成0-1范围内随机小数相乘,乘法器中的模拟信号为H,产生0-H范围内随机小数,其中,H为任意正整数;
所述0-H范围内随机小数取其10-25位为最终生成的小数。
所述运用LFSR原理中LFSR的m序列,是同样级数的线性移位寄存器所能产生的最长序列;所述m序列由特征多项式和初始状态组成;
所述特征多项式为:
其中,(c0,c1,c2,...,cn)是反馈系数,当反馈系数ci=1时,表示相应的第i根连线存在,而当ci=0时,表示相应的第i根连线不存在。
所述LFSR的抽头设置为32,22,2,1。
所述0-1范围内随机小数到0-H范围内随机小数采用定点小数乘法。
所述随机小数发生器对随机初值扩大了1024倍来以整数存储小数,最后生成小数要相应的除以1024,为实际产生的小数值;所述最终生成小数为X=M/1024;其中,X:最终生成小数,M:显示值。
本发明所述一种基于FPGA的随机小数发生器及其生成方法,其有益效果在于:
(1)完全依靠硬件实现的随机数发生器,不用借助软件,完全在硬件基础上实现生成随机小数功能,减少了元器件使用数量,提高了测量精度和可靠性;
(2)初始值可调,初值持续随机变化,状态更加均匀随机;
(3)因本随机数发生器初值一直变化,所以能生成无限种状态;
(4)它的工作稳定性和可靠性好;
(5)大部分采用左移右移实现功能,速度快;
(6)通过扩大倍数存取小数精度,精度高;
(7)随机数发生器同时生成两随机小数,延时小;
(8)与传统的由TTL或CMOS定制门电路构成的伪随机序列发生器相比具有体积小、功耗小、无干扰噪声等优点;
(9)LFSR和C语言中rand()函数生成的随机序列所进行的游程总数和自相关系数的统计和对比,LFSR方法所生成的随机序列不但周期很长,而且随机特性和统计独立性也非常好;
(10)通过定点小数乘法生成的随机小数,速度快,延迟小,资源占用少。
附图说明
图1为LFSR原理图;
图2为定点小数设定流程图;
图3为随机小数发生器流程图;
图4为随机小数发生器流程图;
图5为仿真验证。
具体实施方式
实施例1
如图1-3所示,本发明所述一种基于FPGA的随机小数发生器的生成方法,所述的随机小数发生器包括随机种子模块、系统时钟、随机数发生器、乘法器、FIFO模块、FPGA模块;其中,
随机种子模块,用于生成随机小数生成器的随机初值;
系统时钟,用于调整随机种子模块生成随机初值的间隔时间;
随机数发生器,用于接收随机种子模块的随机初值后运用LFSR原理随机生成“1”或“0”的32位初级随机数;通过32位初级随机数生成0-1范围内随机小数;
乘法器,用于将随机数发生器生成的0-1范围内随机小数扩大特定倍数,生成特定范围内随机小数;
FIFO模块,用于确定顺序输入输出乘法器生成的特定范围内随机小数;
FPGA模块,用于接收FIFO模块输出的特定范围内随机小数生成最终生成的小数;所述系统时钟为50MHZ,随机种子模块的工作时钟为1MHZ;
其随机小数生成方法,步骤如下:
(1)给随机数发生器赋随机初值;
(2)随机种子模块使随机初值每隔一段时间随机变化一次;
(3)运用LFSR原理随机生成“1”或“0”的32位初级随机数;
(4)所述32位初级随机数生成16位随机数,32位初级随机数取前16位随机数为X,取后16位随机数为Y,组成16位随机数的坐标X、Y;
所述16位随机数生成0-1范围内随机小数,16位随机数取前6位为整数部分,后10位为小数部分,整数部分置零,小数部分生成0-1范围内随机小数;
(5)运用乘法器与生成0-1范围内随机小数相乘,乘法器中的模拟信号为H,产生0-H范围内随机小数,其中,H为任意正整数;
(6)0-H范围内随机小数取其10-25位为最终生成的小数。
所述一种基于FPGA的随机小数生成方法,步骤如下:
(1)随机数发生器接收随机初值,
随机数发生器接收随机种子模块生成随机初值;
(2)随机数发生器生成0-1范围内随机小数,
运用LFSR原理随机生成“1”或“0”的32位初级随机数;
所述32位初级随机数生成16位随机数,32位初级随机数取前16位随机数为X,取后16位随机数为Y,组成16位随机数的坐标X、Y;
所述16位随机数生成0-1范围内随机小数,16位随机数取前6位为整数部分,后10位为小数部分,整数部分置零,小数部分生成0-1范围内随机小数;
运用乘法器与生成0-1范围内随机小数相乘,乘法器中的模拟信号为H,产生0-H范围内随机小数,其中,H为任意正整数;
所述0-H范围内随机小数取其10-25位为最终生成的小数。
所述运用LFSR原理中LFSR的m序列,是同样级数的线性移位寄存器所能产生的最长序列;所述m序列由特征多项式和初始状态组成;
所述特征多项式为:
其中,(c0,c1,c2,...,cn)是反馈系数,当反馈系数ci=1时,表示相应的第i根连线存在,而当ci=0时,表示相应的第i根连线不存在。
所述LFSR的抽头设置为32,22,2,1。
所述0-1范围内随机小数到0-H范围内随机小数采用定点小数乘法。
所述随机小数发生器对随机初值扩大了1024倍来以整数存储小数,最后生成小数要相应的除以1024,为实际产生的小数值;所述最终生成小数为X=M/1024;其中,X:最终生成小数,M:显示值。
实施例2
本发明所述一种基于FPGA的随机小数发生器方法,包括以下步骤:
1、用户在代码中给随机数发生器赋随机初值;
随机种子模块,采取每隔一段时间给随机数发生器赋一个随机初值,使得随机数发生器更加随机,系统时钟50MHZ,随机种子模块时钟为1MHZ;
2.随机数发生器运用LFSR原理随机产生“1”或“0”的32位随机数;
LFSR中m序列是同样级数的线性移位寄存器(LFSR)所能产生的最长序列;m序列由特征多项式和初始状态完全确定,如图1所示;
所述特征多项式具体为:
特征多项式确定了线性移位寄存器的级数和反馈逻辑;其中,(c0,c1,c2,...,cn)是反馈系数,当反馈系数ci=1时,表示相应的第i根连线存在,而当ci=0时,表示相应的第i根连线不存在;
3.32位随机数中取前16位为一个随机数,后16位为一个随机数,组成随机坐标;
4.产生的16位随机数:如图2所示,取前6位为整数部分,后10位为小数部分,精度为Q10,即数据扩大了210=1024倍;
5.先将16位随机数前6位置零:产生(0-1)范围内随机数;
6.随后与H相乘产生(0-H)的随机小数:最终产生的数据取其10-25位为最终生成的小数。
随机小数发生器初始赋值会处于一段很短时间的零状态,将零状态去除,随机数发生器真正开始工作。
随机小数发生器最开始对数据扩大了1024倍来以整数存储小数,最后生成小数要相应的除以1024,为实际产生的小数值。
最终生成小数为X=M/1024。
其中,X:最终生成小数,
M:显示值。
在随机小数生成的同时输出给所要测量或需要随机小数的模块进行数据处理,完成对迁移率或蒙特卡洛模拟等的需要随机数的相关测量。
实施例3
如图1-3所示,本发明所述一种基于FPGA的随机小数发生器的生成方法,实现步骤如下:
以Q12来计算2.1*2.2,先把2.12.2转换为Q12定点小数:
^
2.1*212=8601.6=8602
^
2.2*212=9011.2=9011
(8602*9011)>>12=18923
18923的实际值是18923/2^12=4.619873046875,实际的结果4.62相差0.000126953125,误差在精确范围内。
小数的定标精度、范围
采用定点数进行数值运算,其操作数一般采用整型数来表示。一个整型数的最大表示范围取决于DSP芯片所给定的字长,一般为16位或24位。显然,字长越长,所能表示的数的范围越大,精度也越高。
对于FPGA而言,FPGA对小数是无能为力的,一种解决方法是采用定标,就是将运算的浮点数扩大很多倍,然后取整,再用这个数进行运算,运算结束后再缩小相应的倍数。
通过设定小数点在16位数中的不同位置,就可以表示不同大小和不同精度的小数了。不同的Q所表示的数不仅范围不同,而且精度也不相同。Q越大,数值范围越小,但精度越高;相反,Q越小,数值范围越大,但精度就越低。因此,对定点数而言,数值范围与精度是一对矛盾,一个变量要想能够表示比较大的数值范围,必须以牺牲精度为代价;而想精度提高,则数的表示范围就相应地减小。在实际的定点算法中,为了达到最佳的性能,须充分考虑。
本次实现功能:用FPGA生成(0-1)的随机定点小数,然后再用乘法器生成任意范围的随机均匀的随机小数。
本次生成的是(0-50)的随机小数。
设定生成的随机数前六位为整数部分,后十位为小数部分,即生成Q10,精度为10位的小数。
因为要生成(0-1)的小数,所以整数部分全部置零,满足随机产生(0-1)范围的随机小数。再乘以50,即产生(0-50)范围内的小数,得到的结果再取中间的16位,得出最终生成小数。
代码
随机种子
乘法器
仿真
如图5所示;其中,
194×51200=9932800 (9700)
197/210=0.189453125
197/210×50=9.47265625(9700/210=9.47265625)
917×51200=46950400
0.8955078125×50=44.775390625≈45850
LFSR随机数发生器生成32位随机数,取前16位为随机坐标x,后16位为随机坐标y,组合成一点坐标,实现随机打点。
随机数发生器生成32位随机rand_num,前16位生成rand_num_x,后16位生成rand_num_y,实现随机打点;rand_num_x_out,rand_num_y_out前6位置0,生成0-1随机小数;rand_num_x_out,rand_num_y_out同时*W(W=16'b1100100000000000,即50),产生0-50范围随机小数yout_x_o,yout_y_o。
产生60000个随机小数计算π值为3.1431474144,存在一定误差,但已经非常接近真实值,随机数发生器足够均匀。

Claims (7)

1.一种基于FPGA的随机小数发生器,其特征在于:所述的随机小数发生器包括随机种子模块、系统时钟、随机数发生器、乘法器、FIFO模块、FPGA模块;其中,
随机种子模块,用于生成随机小数生成器的随机初值;
系统时钟,用于调整随机种子模块生成随机初值的间隔时间;
随机数发生器,用于接收随机种子模块的随机初值后运用LFSR原理随机生成“1”或“0”的32位初级随机数;通过32位初级随机数生成0-1范围内随机小数;
乘法器,用于将随机数发生器生成的0-1范围内随机小数扩大特定倍数,生成特定范围内随机小数;
FIFO模块,用于确定顺序输入输出乘法器生成的特定范围内随机小数;
FPGA模块,用于接收FIFO模块输出的特定范围内随机小数生成最终生成的小数;
所述32位初级随机数生成16位随机数,32位初级随机数取前16位随机数为X,取后16位随机数为Y,组成16位随机数的坐标X、Y;
所述16位随机数生成0-1范围内随机小数,16位随机数取前6位为整数部分,后10位为小数部分,整数部分置零,小数部分生成0-1范围内随机小数。
2.如权利要求1所述的随机小数发生器,其特征在于:所述系统时钟为50MHZ,随机种子模块的工作时钟为1MHZ。
3.一种如权利要求1所述基于FPGA的随机小数发生器的随机小数生成方法,其特征在于:步骤如下:
(1)给随机数发生器赋随机初值;
(2)随机种子模块使随机初值每隔一段时间随机变化一次;
(3)运用LFSR原理随机生成“1”或“0”的32位初级随机数;
(4)所述32位初级随机数生成16位随机数,32位初级随机数取前16位随机数为X,取后16位随机数为Y,组成16位随机数的坐标X、Y;
所述16位随机数生成0-1范围内随机小数,16位随机数取前6位为整数部分,后10位为小数部分,整数部分置零,小数部分生成0-1范围内随机小数;
(5)运用乘法器与生成0-1范围内随机小数相乘,乘法器中的模拟信号为H,产生0-H范围内随机小数,其中,H为任意正整数;
(6)0-H范围内随机小数取其10-25位为最终生成的小数。
4.如权利要求3所述的随机小数生成方法,其特征在于:所述运用LFSR原理中LFSR的m序列,是同样级数的线性移位寄存器所能产生的最长序列;所述m序列由特征多项式和初始状态组成;
所述特征多项式为:
其中,(c0,c1,c2,...,cn)是反馈系数,当反馈系数ci=1时,表示相应的第i根连线存在,而当ci=0时,表示相应的第i根连线不存在。
5.如权利要求4所述的随机小数生成方法,其特征在于:所述LFSR的抽头设置为32,22,2,1。
6.如权利要求5所述的随机小数生成方法,其特征在于:所述0-1范围内随机小数到0-H范围内随机小数采用定点小数乘法。
7.如权利要求6所述的随机小数生成方法,其特征在于:所述随机小数发生器对随机初值扩大了1024倍来以整数存储小数,最终生成小数要相应的除以1024,为实际产生的小数值;所述最终生成小数为X=M/1024;其中,X:最终生成小数,M:显示值。
CN202210850895.2A 2022-07-20 2022-07-20 一种基于fpga的随机小数发生器及其生成方法 Active CN115424391B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210850895.2A CN115424391B (zh) 2022-07-20 2022-07-20 一种基于fpga的随机小数发生器及其生成方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210850895.2A CN115424391B (zh) 2022-07-20 2022-07-20 一种基于fpga的随机小数发生器及其生成方法

Publications (2)

Publication Number Publication Date
CN115424391A CN115424391A (zh) 2022-12-02
CN115424391B true CN115424391B (zh) 2024-05-07

Family

ID=84197073

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210850895.2A Active CN115424391B (zh) 2022-07-20 2022-07-20 一种基于fpga的随机小数发生器及其生成方法

Country Status (1)

Country Link
CN (1) CN115424391B (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1914590A (zh) * 2004-01-30 2007-02-14 日本胜利株式会社 伪随机数生成装置以及伪随机数生成程序
EP2101257A1 (en) * 2008-03-13 2009-09-16 Panasonic Corporation Configurable pseudo-random sequence generator
CN102736891A (zh) * 2011-12-22 2012-10-17 云南大学 一种并行可调节的伪随机序列发生器设计
CN103399726A (zh) * 2013-07-15 2013-11-20 哈尔滨工程大学 一种流水线化的组合式伪随机数发生器
CN103870238A (zh) * 2012-12-10 2014-06-18 北京普源精电科技有限公司 基于fpga的伪随机序列发生器及其生成方法
CN104038770A (zh) * 2014-06-05 2014-09-10 中国科学技术大学 一种基于随机计算的离散余弦变换实现方法及系统
CN204856461U (zh) * 2015-08-12 2015-12-09 中国电子科技集团公司第四十一研究所 一种数据位数可选的伪随机信号发生器
CN107678729A (zh) * 2017-08-30 2018-02-09 东南大学 一种基于m序列的Lorenz混沌伪随机序列发生器
CN111078191A (zh) * 2019-11-12 2020-04-28 郑州大学 一种基于fpga硬件实现的伪随机数的生成方法
CN111478707A (zh) * 2020-04-14 2020-07-31 广东工业大学 一种随机置乱的确定性压缩感知测量装置及方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1914590A (zh) * 2004-01-30 2007-02-14 日本胜利株式会社 伪随机数生成装置以及伪随机数生成程序
EP2101257A1 (en) * 2008-03-13 2009-09-16 Panasonic Corporation Configurable pseudo-random sequence generator
CN102736891A (zh) * 2011-12-22 2012-10-17 云南大学 一种并行可调节的伪随机序列发生器设计
CN103870238A (zh) * 2012-12-10 2014-06-18 北京普源精电科技有限公司 基于fpga的伪随机序列发生器及其生成方法
CN103399726A (zh) * 2013-07-15 2013-11-20 哈尔滨工程大学 一种流水线化的组合式伪随机数发生器
CN104038770A (zh) * 2014-06-05 2014-09-10 中国科学技术大学 一种基于随机计算的离散余弦变换实现方法及系统
CN204856461U (zh) * 2015-08-12 2015-12-09 中国电子科技集团公司第四十一研究所 一种数据位数可选的伪随机信号发生器
CN107678729A (zh) * 2017-08-30 2018-02-09 东南大学 一种基于m序列的Lorenz混沌伪随机序列发生器
CN111078191A (zh) * 2019-11-12 2020-04-28 郑州大学 一种基于fpga硬件实现的伪随机数的生成方法
CN111478707A (zh) * 2020-04-14 2020-07-31 广东工业大学 一种随机置乱的确定性压缩感知测量装置及方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
伪随机序列的均匀性评价;黄东辉 等;汕头大学学报(自然科学版);第17卷(第03期);第48-52页 *
基于FPGA 的LFSR结构伪随机数发生器的实现;彭雅岚 等;数字技术与应用;第36卷(第03期);第91-92页 *

Also Published As

Publication number Publication date
CN115424391A (zh) 2022-12-02

Similar Documents

Publication Publication Date Title
Koyuncu et al. The design and realization of a new high speed FPGA-based chaotic true random number generator
Panda et al. FPGA implementation of 8, 16 and 32 bit LFSR with maximum length feedback polynomial using VHDL
Cheung et al. Hardware generation of arbitrary random number distributions from uniform distributions via the inversion method
Datta et al. Design and implementation of multibit LFSR on FPGA to generate pseudorandom sequence number
Panda et al. Design of Multi Bit LFSR PNRG and Performance comparison on FPGA using VHDL
Sewak et al. FPGA implementation of 16 bit BBS and LFSR PN sequence generator: A comparative study
Ajane et al. Comparison of binary and LFSR counters and efficient LFSR decoding algorithm
Gutierrez et al. Hardware architecture of a Gaussian noise generator based on the inversion method
Zuev et al. Practical implementation of a pseudo-random signal generator based on the Lorenz system realized on FPGA
Mukherjee et al. Ring generator: An ultimate linear feedback shift register
Panda et al. Design and FPGA prototype of 1024-bit Blum-Blum-Shub PRBG architecture
CN115424391B (zh) 一种基于fpga的随机小数发生器及其生成方法
Kang FPGA implementation of Gaussian-distributed pseudo-random number generator
Li et al. A chaos-based pseudo random number generator using timing-based reseeding method
Bhaskar et al. A survey on implementation of random number generator in FPGA
Dornbusch et al. Chaotic generation of PN sequences: A VLSI implementation
Cui et al. VLSI implementation of universal random number generator
Sunandha et al. Implementation of modified Dual-CLCG method for pseudorandom bit generation
Miljković et al. Generation and application of pseudorandom binary sequences using virtual instrumentation
Khalique et al. A Novel Unpredictable Temporal based Pseudo Random Number Generator
TWI387921B (zh) 利用中央極限定理之常態分佈亂數產生器及其亂數產生方法
Barash Applying dissipative dynamical systems to pseudorandom number generation: Equidistribution property and statistical independence of bits at distances up to logarithm of mesh size
CN107911208B (zh) 一种混沌序列产生方法及产生器
CN112162946A (zh) 一种100Gbps伪随机图形发生装置
Singh et al. FPGA Implementation of Chaos based Pseudo Random Number Generator

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant