CN115422099A - 一种通信信息发送方法、装置、电子设备及存储介质 - Google Patents
一种通信信息发送方法、装置、电子设备及存储介质 Download PDFInfo
- Publication number
- CN115422099A CN115422099A CN202211045797.8A CN202211045797A CN115422099A CN 115422099 A CN115422099 A CN 115422099A CN 202211045797 A CN202211045797 A CN 202211045797A CN 115422099 A CN115422099 A CN 115422099A
- Authority
- CN
- China
- Prior art keywords
- operation code
- communication information
- instruction
- pointer
- control state
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Communication Control (AREA)
Abstract
本申请实施例适用于通信技术领域,提供了一种通信信息发送方法、装置、电子设备及存储介质,所述方法包括:构建消息序列,所述消息序列包括总线控制器指令列表和消息控制状态块,所述总线控制器指令列表用于存储多个指令操作码,所述消息控制状态块用于存储通信信息;确定所述总线控制器指令列表的起始指针;访问所述起始指针指向的所述指令操作码,并获取消息控制状态块指针;根据所述消息控制状态块指针确定待发送的通信信息;传输所述待发送的通信信息。采用上述方法可以提高通信效率。
Description
技术领域
本申请实施例属于通信技术领域,特别是涉及一种通信信息发送方法、装置、电子设备及存储介质。
背景技术
1553B总线协议,也称MIL-STD-1553B总线接口协议,是一种国际公认的数据总线标准。由于1553B数据总线具有双向输出性、实时性和可靠性等特性,因此被广泛应用于航空、地面车辆等平台系统中。1553B总线系统多通过专用的1553B总线接口芯片来实现总线通信,1553B总线接口芯片包括总线控制器、远程终端和总线监视器三种类型。在现有技术中,使用总线控制器作为接口芯片传输大量通信信息时,由于上位机只能预先配置装载一组数据信息,常导致通信效率较低,从而影响信息应用平台的信息处理性能。
发明内容
有鉴于此,本申请实施例提供了一种通信信息发送方法,用以解决现有技术中通信效率较低的问题。
第一方面,本申请实施例提供了一种通信信息发送方法,所述方法包括:
构建消息序列,所述消息序列包括总线控制器指令列表和消息控制状态块,所述总线控制器指令列表用于存储多个指令操作码,所述消息控制状态块用于存储通信信息;
确定所述总线控制器指令列表的起始指针;
访问所述起始指针指向的所述指令操作码,并获取消息控制状态块指针;
根据所述消息控制状态块指针确定待发送的通信信息;
传输所述待发送的通信信息。
本申请实施例的第二方面提供了一种通信信息发送装置,包括:
消息序列构建模块,用于构建消息序列,所述消息序列包括总线控制器指令列表和消息控制状态块,所述总线控制器指令列表用于存储多个指令操作码,所述消息控制状态块用于存储通信信息;
起始指针确定模块,用于确定所述总线控制器指令列表的起始指针;
访问模块,用于访问所述起始指针指向的所述指令操作码,并获取消息控制状态块指针;
通信信息确定模块,用于根据所述消息控制状态块指针确定待发送的通信信息;
通信信息传输模块,用于传输所述待发送的通信信息。
本申请实施例的第三方面提供了一种电子设备,包括存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现如上述第一方面所述的通信信息发送方法。
本申请实施例的第四方面提供了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时实现如上述第一方面所述的通信信息发送方法。
本申请实施例的第五方面提供了一种计算机程序产品,当所述计算机程序产品在计算机上运行时,使得所述计算机执行上述第一方面所述的通信信息发送方法。
与现有技术相比,本申请实施例具有以下优点:
在本申请实施例中,通过构建消息序列,并逐一访问消息序列中的总线控制器指令列表、消息控制状态列表和数据存储块单元,可以获得多个预先配置好的通信信息,最后可以通过1553B总线逐一发送多个通信信息,以完成一系列的通信操作。由于上位机将多个指令操作码及其相应的操作码参数预先写入总线控制器指令列表中,使得上位机可以将多个通信信息一次性配置到消息序列中,因此本申请实施例可以大大减少上位机的处理时间,从而提高通信效率。由于消息序列中存储了多个指令操作码和与指令操作码一一对应的操作码参数,因此总线控制器可以自主传输一系列的通信信息,可以大大减少通信过程中需要的上位机的数量和总线控制器的数量。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例提供的一种1553B总线系统的通信网络拓扑图;
图2是本申请实施例提供的一种通信信息发送方法的示意图;
图3是本申请实施例提供的一种消息序列的结构示意图;
图4是本申请实施例提供的一种通信信息发送方法中S203的一种实现方式的示意图;
图5是本申请实施例提供的一种指令操作码的结构示意图;
图6是本申请实施例提供的一种自动化执行总线控制器指令列表的流程示意图;
图7是本申请实施例提供的一种通信信息发送装置的示意图;
图8是本申请实施例提供的一种电子设备的示意图。
具体实施方式
以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、技术之类的具体细节,以便透彻理解本申请实施例。然而,本领域技术人员应当清楚,在没有这些具体细节的其他实施例中也可以实现本申请。在其他情况中,省略对众所周知的系统、装置、电路以及方法的详细说明,以免不必要的细节妨碍本申请的描述。
1553B总线协议,也称MIL-STD-1553B总线接口协议,是一种国际公认的数据总线标准。由于1553B数据总线具有双向输出性、实时性和可靠性等特性,因此被广泛应用于航空、地面车辆等平台系统中。1553B总线系统的传输速率为1Mbps,传输协议的方式为命令/响应方式,传输媒介为屏蔽双绞线,故障容错机制为典型的双冗余方式。1553B总线系统可以通过专用的1553B总线接口芯片实现总线通信。1553B总线系统在使用1553B总线接口芯片来实现总线通信时,1553B总线接口芯片的一端连接上位机,另一端通过连隔离变压器及耦合器组件与1553B总线网络的实体屏蔽双绞线连接。在现有技术中,挂载在1553B总线系统上的1553B总线接口芯片可以被为电子设备。在1553B总线系统中用于实现总线通信的电子设备可以有三种类型,分别为:总线控制器(Bus Controller,后文简称BC),在总线通信过程中,可以作为总线系统的控制者和管理者;远程终端(Remote Terminal,后文简称RT),在总线通信过程中,用于从总线系统上获取从上位机发送的有效命令并对该命令作出响应,以完成相应的通信行为动作;总线监控器(Monitor Terminal,后文简称MT),在总线通信过程中,可以监视和记录总线系统上的各种数据。
图1为1553B总线系统的通信网络拓扑图,如图1所示,在现有技术中,1553B总线系统的通信网络可以由1个总线控制器、若干个远程终端RT和总线监控器MT来组成。根据MIL-STD-1553B总线协议规定,每次1553B总线通信的发起者只能为总线控制器,即每次使用1553B总线传输通信信息时,均由总线控制器发送通信信息到总线网络。总线控制器发送的通信信息可以分为广播类型和非广播类型。其中,广播类型的通信信息下发到总线网络后,所有RT终端都能够接收到总线控制器发送的该通信信息并对该通信信息进行信息处理,但所有RT终端都不往1553总线通信网络上发送响应信息。而总线控制器发送的非广播类型的通信信息中则包含了唯一的终端RT地址,因此,当总线控制器发送的通信信息为非广播类型的通信信息时,1553B总线通信网络上的每个终端RT都会收到总线控制器发送到1553B总线通信网络上的该通信信息,每个终端RT可以对通信信息中包含的终端RT地址进行解析,只有自己本身的终端RT地址与通信信息中包含的终端RT地址相匹配的终端RT才会保存该通信信息的内容并对该通信信息作出相应的响应行为。其余地址不匹配的终端RT则丢弃此通信信息。并且,由于1553B总线协议规定了挂载在1553总线通信网络上的每个终端RT的地址都是唯一的。因此,当总线控制器发送非广播类型的通信信息时,只会有1个终端RT的地址与该通信信息中包含的终端RT地址相匹配,并对该通信信息作出相应的响应行为。因此可以避免多个RT同时往1553总线进行信息发送的错误通信冲突行为。
在现有技术中,使用总线控制器作为接口芯片传输大量通信信息时,由于上位机只能预先配置装载一组数据信息,因此总线控制器在接收到上位机发送的启动指令时,只能进行一次单一的、预先设定的通信消息的传输。单次通信信息传输完成后,上位机需要重新装载下一帧通信信息到总线控制器,才能继续对下一帧通信信息进行传输。因此,在进行大数据量的1553总线数据通信时,此种只能对单个的通信信息进行装载并发送的通信行为就会占用大量的上位机处理时间,导致整个通信效率下降,从而影响整个信息应用平台的信息处理性能。
下面通过具体实施例来说明本申请的技术方案。
参照图2,示出了本申请实施例提供的一种通信信息发送方法的示意图,具体可以包括如下步骤:
S201、构建消息序列,所述消息序列包括总线控制器指令列表和消息控制状态块,所述总线控制器指令列表用于存储多个指令操作码,所述消息控制状态块用于存储通信信息。
在本申请实施例中,创建后的消息序列可以应用于1553B总线系统使用总线控制器作为接口芯片传输通信信息的场景,使得总线控制器能一次性传输一系列的通信信息。
在本申请实施例中,如图3所示,消息序列可以包括总线控制器指令列表和消息控制状态块。总线控制器指令列表可以包括两种单元结构,两种单元结构分别是操作码参数单元和指令操作码单元。其中指令操作码单元可以用于存储多个指令操作码,操作码参数单元可以用于存储多个指令操作码相对应的操作码参数。需要说明的是,在本申请实施例中,每个指令操作码对应一个消息控制状态块,每个消息控制状态块包括控制字单元、命令字单元、数据块指针单元、时间间隔单元、时间信息单元、块状态字单元、回环字单元、RT-RT格式第二个命令字单元和RT-RT格式第二个状态字单元。其中控制字单元可以用于控制通信信息的发送状态以及存储相应的通信信息发送条件。例如,对通信信息进行群发、控制通信信息的发送通道、中断通信信息的发送等操作。命令字单元可以用于存储1553总线的命令字,命令字单元在接收到指令列表的指针后可以向总线控制器发送其存储的命令字。时间间隔单元可以用于存储时间间隔信息,该时间间隔信息可以用于控制发送当前通信信息和发送下一通信信息之间的间隔时间。例如,某一时间间隔单元中存储的时间间隔信息为1小时,那么发送完当前通信信息一小时后,总线控制器才向远程终端发送下一通信信息。时间信息单元可以用于存储当前发送的通信信息的时间信息。块状态字单元可以用于存储状态信息,该状态信息可以用于反映当前发送的通信信息的状态,例如通信信息的结束状态(EOM:End Of Message)、通信信息的开始状态(SOM:Start Of Message)、通信信息的重发状态,此外块状态字存储的状态信息可以用于表征通信信息的传输总线、远程终端的响应状态字错误、当前的通信信息传输是否正确、总线通信中的字计数错误等各种传输过程中的状态信息。其中,远程终端的响应状态字错误可以包括帧格式错误、响应超时错误、回环错误等各种远程终端的响应错误。回环字单元可以用于存储当前发送的通信信息中最后一个字符串,该字符串可以用于表征1553总线内部的编解码电路是否正常。RT状态字可以用于存储远程终端发送过来的状态响应字符串。RT-RT格式第二个命令字单元和RT-RT格式第二个状态字单元中分别存储了RT-RT通信格式中的第二个命令字和存储RT-RT格式的第二个命令字对应的远程终端相应的状态字,二者仅用于RT-RT格式下的通信信息的传输。
在本申请实施例的另一种可能实现方式中,如图3所示,消息序列还可以包括总线控制器指令列表指针寄存器和数据存储块。其中,总线控制器指令列表指针寄存器可以用于存储总线控制器指令列表的起始指针。数据存储块可以用于存储1553B总线上待发送和/或待接收的通信信息。
在本申请实施例中,通过创建消息序列,可以在总线控制器指令列表中写入完成一系列通信操作所需的全部指令操作码和操作码参数。使得上位机可以一次性装载完需要传输的全部通信信息,可以大大减少上位机的处理时间从而提升通信效率。
S202、确定所述总线控制器指令列表的起始指针。
在本申请实施例中,1553B总线系统可以通过上位机将一系列待传输的通信信息写入消息序列中,写入完成后上位机可以发送启动指令到总线控制器以控制总线控制器对通信信息进行传输。总线控制器在接收到上位机发送的启动指令后,可以首先确定总线控制器指令列表的起始指针。总线控制器指令列表的起始指针可以通过获取指令列表指针寄存器中存储的起始指针值来确定。
S203、访问所述起始指针指向的所述指令操作码,并获取消息控制状态块指针。
在本申请实施例中,获取到的起始指针可以用于指向总线控制器指令列表。由于总线控制器指令列表中存储这多个指令操作码及与指令操作码相对应的操作码参数,因此通过起始指针可以确定总线控制器指令列表中待执行的第一个指令操作码。确定待执行的指令操作码后可以对该指令操作码进行校验,校验通过后可以获取该指令操作码相应的操作码参数,将操作码和其对应的参数值结合起来分析,便可以确定当前通信信息的具体执行方式。在执行完相应的指令操作码后,可以在操作码参数单元中获取消息控制状态块指针。
需要说明的是,在本申请实施例中,不同的操作码其参数值具有不同的含义,可以根据不同的操作码分析器对应的参数值的具体含义。将操作码和其对应的参数值结合起来分析,便可以确定当前通信信息的具体执行方式。不同操作码及其对应参数值的具体执行方式可以如表1所示:
在本申请实施例的另一种可能的实现方式中,如图4所示,S203中,访问所述起始指针指向的所述指令操作码,具体可以包括如下步骤S2031-S2033:
S2031、对所述起始指针指向的所述指令操作码进行校验。
在本申请实施例的一种实现方式中,指令操作码的结构可以如图5所示。指令操作码可以包括多个地址单元,每个地址单元可以有其相应的的单元序号,根据单元序号由低至高指令操作码中的多个地址单元可以依次为条件码域、固定码域、操作码域和校验位。其中条件码域可以用于存储指令操作码执行时相应的条件码,固定码域可以用于存储固定的二进制数,该二进制数可以用于对操作码进行校验,操作码域可以用于存储具体的操作码,校验位可以用于存储校验数,该校验数可以用于对操作码进行校验。
在本申请实施例的一种可能实现方式中,条件码可以决定当前指令操作码能否被执行。即总线控制器在执行当前指令操作码之前,可以先通过条件码判断当前的通信状态是否满足相应的条件码规定的通信条件。根据条件码的不同,相应的通信条件亦不相同。具体的每一条件码及其通信条件的关系可以如表2所示:
需要说明的是,表2中的条件码中的BIT3~BIT0可以定义16种通信条件。例如,BIT4=“0”,可以表示条件的逻辑执行操作码,BIT4=“1”,可以表示条件的逻辑反执行操作码。
需要说明的是,在本申请实施例中,并非所有指令操作码都有通信条件约束,指令操作码可以没有通信条件约束也可以有通信条件约束,本申请实施例并不对此进行限制。
在本申请实施例的一种可能实现方式中,可以获取指令操作码中的条件码对通信状态进行判断,若条件码不成立,即表示当前的通信状态无法满足条件码规定的通信条件,则可以判定当前的指令操作码未通过校验;若条件码成立,即表示当前的通信状态可以满足条件码规定的通信条件。那么,则可以对指令操作码进行校验以判断操作码是否正确。指令操作码的校验可以通过操作码、校验位和固定位域来进行。校验位可以采用奇校验算法进行验算,即当校验位为奇校验时,操作码正确;当校验位不是奇校验时,操作码错误,判定当前指令操作码未通过校验。例如,当指令操作码中除校验位外的多个地址单元中“1”的个数为奇数个时,若此时校验位中的校验数为“0”,则操作码正确;若此时校验位中的校验数为“1”时,则操作码错误。当指令操作码中除校验位外的多个地址单元中“1”的个数为偶数个时,若此时校验位中的校验数为“0”,则操作码错误;若此时校验位中的校验数为“1”时,则操作码正确。固定位域中可以为固定的二进制数,如将固定位域设定为01010,那么当读取到的当前的指令操作码中的固定位域为01010时,操作码正确;当读取到的当前的指令操作码中的固定位域为01010以外的其他任何值时,操作码错误,判定当前指令操作码未通过校验。操作码可以为预先定义的多种操作码中的任意一种,若当前指令操作码中获取到的操作码为已定义操作码,则操作码正确;若当前指令操作码中获取到的操作码为未定义操作码,则操作码错误,判定当前指令操作码未通过校验。可以理解,在本申请实施例中,在条件码成立的前提下,只有同时满足操作码为已定义操作码、校验位为奇校验、固定位域为预设值三种条件时,操作码可以被判定为正确,可以判定当前指令操作码通过校验。若操作码为已定义操作码、校验位为奇校验、固定位域为预设值这三种条件任意一个或多个条件无法满足,则操作码可以被判定为错误,可以判定当前指令操作码未通过校验。
S2032、若所述指令操作码通过校验,则在读取当前所述指令操作码对应的操作码参数后,将所述起始指针指向下一所述指令操作码。
在本申请实施例中,指令操作码通过校验后,可以读取当前指令操作码对应的操作码参数单元并更新起始指针使其指向总线控制器指令列表中的下一指令操作码。操作码参数单元中可以包括当前指令操作码对应的参数值和消息控制状态块指针。
S2033、若所述指令操作码未通过校验,则直接将所述起始指针指向下一所述指令操作码。
在本申请实施例中,若指令操作码未通过校验,则直接可以更新起始指针使其指向总线控制器指令列表中的下一指令操作码。
在本申请实施例的一种可能实现方式中,若根据起始指针读取到的指令操作码为停止操作码,如HLT停止操作码,则停止更新起始指针并停止访问总线控制器指令列表。
如图6所示,为总线控制器通过消息序列进行自动化命令执行的流程。在接收到上位机发送的启动指令后,通过读取消息序列中的总线控制器指令列表指针寄存器,确定指令列表的指针值p。根据指针值的指向,访问指令列表中的第一个指令操作码。获取第一个指令操作码中的条件码,判断该条件码是否成立。若该条件码成立,则指针值加1,即指针p=p+1,读取当前指令操作码对应的操作码参数单元,并根据操作码和操作码参数确定通信信息的具体操作方式。而后执行当前指令操作码对应的通信信息的处理工作,并且指针值再加1,即指针p=p+1。若条件码不成立,则指针值加2,即指针p=p+2。根据更新后的指针值访问指令列表中的下一个指令操作码,并重复上述操作,直至访问到指令操作列表中的HLT停止操作码,则停止更新起始指针并停止访问总线控制器指令列表,总线控制器可以停止通信。
例如,当前访问的指令操作码为XEQ,即执行消息处理指令操作码,并且总线控制器判断XEQ操作码中的条件码在当前通信状态下是成立的,那么总线控制器可以读取XEQ参数单元,通过XEQ参数单元确定XEQ参数值并从XEQ参数单元中获取消息控制状态块指针。根据消息控制状态块指针可以确定XEQ操作码对应的消息控制状态块,并读取消息控制状态块从中获取如命令字、数据存储单元指针等信息,以实现1553B总线上通信信息的发送。当前XEQ操作码执行完后,更新总线控制器指令列表指针值,继续访问总线控制器指令列表中的下一操作码,直至检测到指令列表中的HLT停止操作码后,则停止更新起始指针并停止访问总线控制器指令列表,总线控制器通知发送通信信息。
S204、根据所述消息控制状态块指针确定待发送的通信信息。
在本申请实施例中,从操作码参数单元中获取到的消息控制状态块指针会指向与该指令操作码相对应的消息控制状态块。根据消息控制状态块指针可以获得相应的消息控制状态块中存储的数据块单元指针。根据获得的数据块单元指针可以确定相应的数据存储块,并获得相应的待发送的通信信息。
在本申请实施例的另一种可能实现方式中,获取到消息控制状态块指针后,可以根据消息控制状态块指针的指向,访问与当前指令操作码相对应的消息控制状态块,并从该消息控制状态块中获取控制字单元、命令字单元、数据块指针单元、时间间隔单元、时间信息单元、块状态字单元、回环字单元、RT-RT格式第二个命令字单元和RT-RT格式第二个状态字单元等信息。根据消息控制状态块中获得的数据存储块指针可以确定当前指令操作码对应的数据存储块单元。通过访问相应的数据存储块单元,可以获取当前待发送的通信信息。
S205、传输所述待发送的通信信息。
在本申请实施例中,通过访问总线控制器指令列表可以确定待发送的通信信息的具体操作行为方式。通过访问消息控制状态块和数据存储块可以分别确定通信信息的控制状态信息和具体的待发送通信信息后。通信信息的具体操作行为方式、控制状态信息和具体的待发送通信信息都确定后便可以通过1553B总线传输待发送的通信信息。
需要说明的是,上述实施例中各步骤的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本申请实施例的实施过程构成任何限定。
在本申请实施例中,通过构建消息序列,并逐一访问消息序列中的总线控制器指令列表、消息控制状态列表和数据存储块单元,可以获得多个预先配置好的通信信息,最后可以通过1553B总线逐一发送多个通信信息,以完成一系列的通信操作。由于上位机将多个指令操作码及其相应的操作码参数预先写入总线控制器指令列表中,使得上位机可以将多个通信信息一次性配置到消息序列中,因此本申请实施例可以大大减少上位机的处理时间,从而提高通信效率。由于消息序列中存储了多个指令操作码和与指令操作码一一对应的操作码参数,因此总线控制器可以自主传输一系列的通信信息,可以大大减少通信过程中需要的上位机的数量和总线控制器的数量。
此外,由于消息控制状态块中包括了如控制字单元、命令字单元、数据块指针单元、时间间隔单元、时间信息单元、块状态字单元、回环字单元、RT-RT格式第二个命令字单元和RT-RT格式第二个状态字单元等各种用于存储控制状态信息的单元,且指令操作码中设计了校验位、固定位域、条件码等多种用于对指令操作码进行校验地址单元,因此,在总线控制器自动传输预先配置好的通信信息的过程中,可以自动检测通信信息传输过程中是否存在传输错误,其中包括RT响应时间、曼彻斯特II编码、同步类型、位计数、字奇偶校验、字计数、相应RT地址,以及在总线控制器(BC)操作过程中遇到的所有可能的错误条件。
在本申请实施例中,由于指令操作码中的各种操作码参数可以由用户自行设定并配置,因此通过创建好的消息序列,总线控制器可以自动传输所有MIL-STD-1553B消息格式的通信信息。由于每种消息格式都可以由用户对消息序列逐个配置,并且配置的每个消息格式都是可以单独编程的命令类型,因此通过编程可以使得每种通信信息在满足其相应的通信状态条件后,自动重发或中断输出。
参照图7,示出了本申请实施例提供的一种通信信息发送装置的示意图,具体可以包括消息序列构建模块701、起始指针确定模块702、访问模块703、通信信息确定模块704和通信信息传输模块705,其中:
消息序列构建模块701,用于构建消息序列,所述消息序列包括总线控制器指令列表和消息控制状态块,所述总线控制器指令列表用于存储多个指令操作码,所述消息控制状态块用于存储通信信息;
起始指针确定模块702,用于确定所述总线控制器指令列表的起始指针;
访问模块703,用于访问所述起始指针指向的所述指令操作码,并获取消息控制状态块指针;
通信信息确定模块704,用于根据所述消息控制状态块指针确定待发送的通信信息;
通信信息传输模块705,用于传输所述待发送的通信信息。
在本申请实施例的一种可能实现方式中,访问模块703具体可以用于:对所述起始指针指向的所述指令操作码进行校验;若所述指令操作码通过校验,则在读取当前所述指令操作码对应的操作码参数后,将所述起始指针指向下一所述指令操作码;若所述指令操作码未通过校验,则直接将所述起始指针指向下一所述指令操作码。
在本申请实施例的另一种可能实现方式中,访问模块703还可以用于:获取所述指令操作码中的条件码,判断所述条件码是否成立;若所述条件码成立,则判断所述指令操作码中的操作码是否正确;如果所述操作码正确,则判定所述指令操作码通过校验,如果所述操作码错误,则判定所述指令操作码未通过校验;若所述条件码不成立,则判定所述指令操作码未通过校验。
在本申请实施例的另一种可能实现方式中,访问模块703还可以用于:获取所述操作码以及所述指令操作码中的校验位和固定位域;若所述操作码为已定义操作码、所述校验位为奇校验、且所述固定位域为预设值,则判定所述操作码正确;否则,判定所述操作码错误。
在本申请实施例的另一种可能实现方式中,访问模块703还可以用于:若所述指令操作码为停止操作码,则结束当前的通信信息发送流程。
在本申请实施例的另一种可能实现方式中,通信信息确定模块704具体可以用于:根据所述消息控制状态块指针从所述消息控制状态块中获取数据存储块指针;确定所述数据存储块指针指向的数据存储块单元;从所述数据存储块单元中获取所述待发送的通信信息。
对于装置实施例而言,由于其与方法实施例基本相似,所以描述得比较简单,相关之处参见方法实施例部分的说明即可。
参照图8,示出了本申请实施例提供的一种电子设备的示意图。如图8所示,本申请实施例中的电子设备800包括:处理器810、存储器820以及存储在所述存储器820中并可在所述处理器810上运行的计算机程序821。所述处理器710执行所述计算机程序821时实现上述通信信息发送方法各个实施例中的步骤,例如图2所示的步骤S201至S205。或者,所述处理器810执行所述计算机程序821时实现上述各装置实施例中各模块/单元的功能,例如图7所示模块701至705的功能。
示例性的,所述计算机程序821可以被分割成一个或多个模块/单元,所述一个或者多个模块/单元被存储在所述存储器820中,并由所述处理器810执行,以完成本申请。所述一个或多个模块/单元可以是能够完成特定功能的一系列计算机程序指令段,该指令段可以用于描述所述计算机程序821在所述电子设备800中的执行过程。例如,所述计算机程序821可以被分割成消息序列构建模块、起始指针确定模块、访问模块、通信信息确定模块和通信信息传输模块,各模块具体功能如下:
消息序列构建模块,用于构建消息序列,所述消息序列包括总线控制器指令列表和消息控制状态块,所述总线控制器指令列表用于存储多个指令操作码,所述消息控制状态块用于存储通信信息;
起始指针确定模块,用于确定所述总线控制器指令列表的起始指针;
访问模块,用于访问所述起始指针指向的所述指令操作码,并获取消息控制状态块指针;
通信信息确定模块,用于根据所述消息控制状态块指针确定待发送的通信信息;
通信信息传输模块,用于传输所述待发送的通信信息。
所述电子设备800可以是前述各个实施例中的总线控制器。所述电子设备800可包括,但不仅限于,处理器810、存储器820。本领域技术人员可以理解,图8仅仅是电子设备800的一种示例,并不构成对电子设备800的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件,例如所述电子设备800还可以包括输入输出设备、网络接入设备、总线等。
所述处理器810可以是中央处理单元(Central Processing Unit,CPU),还可以是其他通用处理器、数字信号处理器(Digital Signal Processor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现成可编程门阵列(Field-Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
所述存储器820可以是所述电子设备800的内部存储单元,例如电子设备800的硬盘或内存。所述存储器820也可以是所述电子设备800的外部存储设备,例如所述电子设备800上配备的插接式硬盘,智能存储卡(Smart Media Card,SMC),安全数字(SecureDigital,SD)卡,闪存卡(Flash Card)等等。进一步地,所述存储器820还可以既包括所述电子设备800的内部存储单元也包括外部存储设备。所述存储器820用于存储所述计算机程序821以及所述电子设备800所需的其他程序和数据。所述存储器820还可以用于暂时地存储已经输出或者将要输出的数据。
本申请实施例还公开了一种电子设备,包括存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现如前述各个实施例所述的通信信息发送方法。
本申请实施例还公开了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时实现如前述各个实施例所述的通信信息发送方法。
本申请实施例还公开了一种计算机程序产品,当所述计算机程序产品在计算机上运行时,使得所述计算机执行前述各个实施例所述的通信信息发送方法。
以上所述实施例仅用以说明本申请的技术方案,而非对其限制。尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围,均应包含在本申请的保护范围之内。
Claims (10)
1.一种通信信息发送方法,其特征在于,包括:
构建消息序列,所述消息序列包括总线控制器指令列表和消息控制状态块,所述总线控制器指令列表用于存储多个指令操作码,所述消息控制状态块用于存储通信信息;
确定所述总线控制器指令列表的起始指针;
访问所述起始指针指向的所述指令操作码,并获取消息控制状态块指针;
根据所述消息控制状态块指针确定待发送的通信信息;
传输所述待发送的通信信息。
2.根据权利要求1所述的方法,其特征在于,所述访问所述起始指针指向的所述指令操作码,包括:
对所述起始指针指向的所述指令操作码进行校验;
若所述指令操作码通过校验,则在读取当前所述指令操作码对应的操作码参数后,将所述起始指针指向下一所述指令操作码;
若所述指令操作码未通过校验,则直接将所述起始指针指向下一所述指令操作码。
3.根据权利要求2所述的方法,其特征在于,所述对所述起始指针指向的所述指令操作码进行校验,包括:
获取所述指令操作码中的条件码,判断所述条件码是否成立;
若所述条件码成立,则判断所述指令操作码中的操作码是否正确;如果所述操作码正确,则判定所述指令操作码通过校验,如果所述操作码错误,则判定所述指令操作码未通过校验;
若所述条件码不成立,则判定所述指令操作码未通过校验。
4.根据权利要求3所述的方法,其特征在于,所述判断所述指令操作码中的操作码是否正确,包括:
获取所述操作码以及所述指令操作码中的校验位和固定位域;
若所述操作码为已定义操作码、所述校验位为奇校验、且所述固定位域为预设值,则判定所述操作码正确;否则,判定所述操作码错误。
5.根据权利要求4所述的方法,其特征在于,所述指令操作码包括多个地址单元,多个所述地址单元分别具有相应的单元序号,所述单元序号由低至高的各个所述地址单元依次为所述条件码域、所述固定码域、所述操作码域和所述校验位。
6.根据权利要求1-5任一项所述的方法,其特征在于,在访问所述起始指针指向的所述指令操作码之后,所述方法还包括:
若所述指令操作码为停止操作码,则结束当前的通信信息发送流程。
7.根据权利要求1所述的方法,其特征在于,所述消息序列还包括数据存储块,所述数据存储块用于存储待发送的通信信息,所述根据所述消息控制状态块指针确定待发送的通信信息,包括:
根据所述消息控制状态块指针从所述消息控制状态块中获取数据存储块指针;
确定所述数据存储块指针指向的数据存储块单元;
从所述数据存储块单元中获取所述待发送的通信信息。
8.一种通信信息发送装置,其特征在于,包括:
消息序列构建模块,用于构建消息序列,所述消息序列包括总线控制器指令列表和消息控制状态块,所述总线控制器指令列表用于存储多个指令操作码,所述消息控制状态块用于存储通信信息;
起始指针确定模块,用于确定所述总线控制器指令列表的起始指针;
访问模块,用于访问所述起始指针指向的所述指令操作码,并获取消息控制状态块指针;
通信信息确定模块,用于根据所述消息控制状态块指针确定待发送的通信信息;
通信信息传输模块,用于传输所述待发送的通信信息。
9.一种电子设备,包括存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现如权利要求1-7任一项所述的通信信息发送方法。
10.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求1-7任一项所述的通信信息发送方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211045797.8A CN115422099A (zh) | 2022-08-30 | 2022-08-30 | 一种通信信息发送方法、装置、电子设备及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211045797.8A CN115422099A (zh) | 2022-08-30 | 2022-08-30 | 一种通信信息发送方法、装置、电子设备及存储介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115422099A true CN115422099A (zh) | 2022-12-02 |
Family
ID=84200597
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211045797.8A Pending CN115422099A (zh) | 2022-08-30 | 2022-08-30 | 一种通信信息发送方法、装置、电子设备及存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115422099A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116627877A (zh) * | 2023-07-21 | 2023-08-22 | 武汉凌久微电子有限公司 | 一种片上总线状态记录系统和记录方法 |
-
2022
- 2022-08-30 CN CN202211045797.8A patent/CN115422099A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116627877A (zh) * | 2023-07-21 | 2023-08-22 | 武汉凌久微电子有限公司 | 一种片上总线状态记录系统和记录方法 |
CN116627877B (zh) * | 2023-07-21 | 2023-09-29 | 武汉凌久微电子有限公司 | 一种片上总线状态记录系统和记录方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100365994C (zh) | 用于调试以太网的方法和装置 | |
CN104699576B (zh) | 串行通信测试装置、包括该装置的系统及其方法 | |
US20140068134A1 (en) | Data transmission apparatus, system, and method | |
CN107534592B (zh) | 用于保护数据总线收发器的配置数据的方法、数据总线收发器和数据总线系统 | |
CN110061896B (zh) | 一种modbus-rtu总线地址冲突检测方法 | |
CN108363640B (zh) | 数据校验方法及装置、计算机可读存储介质 | |
DE102019129275A1 (de) | Verfahren, Schaltung und integrierte Schaltung zum Transferieren von Daten und eines Datenprüffeldes | |
US9552279B2 (en) | Data bus network interface module and method therefor | |
US20220159018A1 (en) | Apparatus for security of vehicle can communication and method thereof | |
US20140143588A1 (en) | Instant Communication Error Indication From Slave | |
US20030226065A1 (en) | Controller area network controller for making a self-diagnosis of a function | |
CN115422099A (zh) | 一种通信信息发送方法、装置、电子设备及存储介质 | |
CN109074294A (zh) | 通信装置和通信系统 | |
CN104484260B (zh) | 一种基于GJB289总线接口SoC的仿真监控电路 | |
CN107748704A (zh) | 基于fpga的内存镜像实现的方法及装置 | |
KR20170117326A (ko) | 랜덤 액세스 메모리를 포함하는 하나 이상의 처리 유닛을 위한 직접 메모리 액세스 제어 장치 | |
US11928019B2 (en) | Serial management interface with improved reliability | |
CN116631490A (zh) | 一种eMMC芯片的命令识别异常处理方法及装置 | |
US20030154288A1 (en) | Server-client system and data transfer method used in the same system | |
CN116125853A (zh) | 集成电路的安全控制方法、装置、存储介质及电子设备 | |
CN114337915A (zh) | 基于串行通讯的私有协议容错处理方法、装置及存储介质 | |
CN110188054B (zh) | 1553总线网络产品 | |
CN108037942B (zh) | 一种嵌入式设备的自适应数据恢复与更新方法及装置 | |
WO2014027223A1 (en) | Data bus network interface module and method therefor | |
US11327908B2 (en) | Method and system for facilitating communication between interconnect and system memory on system-on-chip |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |