CN115379135A - 一种基于fpga的视频切换与拼接系统实现电路及方法 - Google Patents

一种基于fpga的视频切换与拼接系统实现电路及方法 Download PDF

Info

Publication number
CN115379135A
CN115379135A CN202210848050.XA CN202210848050A CN115379135A CN 115379135 A CN115379135 A CN 115379135A CN 202210848050 A CN202210848050 A CN 202210848050A CN 115379135 A CN115379135 A CN 115379135A
Authority
CN
China
Prior art keywords
display
read
video
unit
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210848050.XA
Other languages
English (en)
Inventor
李雷
张伟
蒋乃波
何春
彭杰
贺永亮
余志勇
陈国际
金学彬
刘俊晖
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Clp Kesiyi Technology Anhui Co ltd
Original Assignee
Clp Kesiyi Technology Anhui Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Clp Kesiyi Technology Anhui Co ltd filed Critical Clp Kesiyi Technology Anhui Co ltd
Priority to CN202210848050.XA priority Critical patent/CN115379135A/zh
Publication of CN115379135A publication Critical patent/CN115379135A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/265Mixing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/268Signal distribution or switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/18Closed-circuit television [CCTV] systems, i.e. systems in which the video signal is not broadcast

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种基于FPGA的视频切换与拼接系统实现电路及方法,属于光纤熔接机领域。光纤熔接机通过两套互相垂直的摄像系统同时观测待熔接的光纤,可以获得光纤的三维图像信息,视频切换与拼接系统实现电路主要由CPU、FPGA、按键控制模块和两套视频采集CMOS模块组成,可实现光纤熔接机两套摄像系统采集视频图像的切换与拼接控制。本发明具有X向CMOS采集视频单独显示、Y向CMOS采集视频单独显示、XY双向CMOS采集视频上下同时显示、XY双向CMOS采集视频左右同时显示4种显示模式;视频切换与拼接全部在FPGA中实现,速度快、可移植性高。

Description

一种基于FPGA的视频切换与拼接系统实现电路及方法
技术领域
本发明属于光纤熔接机领域,具体涉及一种基于FPGA的视频切换与拼接系统实现电路及方法。
背景技术
随着国家“网络强国”、“宽带中国”和“互联网+”等一系列发展政策乃至财税支持下,我国光通信发展持续而强劲。4K/8K、VR/AR、物联网、云计算的广泛应用都将会带动光通信的又一波发展。5G通信将更加依赖光网络的支撑,网络架构扁平化导致回传、前传带宽几十倍上百倍大幅度攀升,高频段决定了小基站特征和2~5倍的基站数量、密度,对光纤资源和带宽有极大需求。未来,在这些新网络、新终端和新应用的带宽驱动下,移动网络将会越来越依赖光网络,对光纤资源和带宽产生极大需求。
随着5G光纤承载网络建设的启动以及光纤到户的持续推进,故而在网络工程施工过程中需要完成大量的光纤接续工作,其中必备工具是光纤熔接机,其结合光学、电子技术以及精密机械技术于一体,在光纤通信系统的建设和维护过程中,发挥着极其重要的作用。
光纤熔接机通过两套互相垂直的摄像系统同时观测待熔接的光纤,可以获得光纤的三维信息。两套摄像系统可具有X向CMOS采集视频单独显示、Y向CMOS采集视频单独显示、XY双向CMOS采集视频上下同时显示、XY双向CMOS采集视频左右同时显示4种显示模式。其中XY双向CMOS采集视频上下同时显示模式可以方便CPU系统判断待熔接的光纤位置,快速准确的控制位置驱动马达将待熔接光纤对准;XY双向CMOS采集视频上下同时显示模式可以方便CPU系统判断待熔接的光纤两端距离,并控制推进马达将光纤推进到最适宜熔接的距离;X/Y向CMOS采集视频单独显示模式可以方便操作人员更全面的观测光纤图像与信息,每种显示模式各有优缺点,因此根据操作人员需求在4种显示模式中快速切换,需要另辟蹊径,采用新的视频切换与拼接方法。
发明内容
针对现有技术中存在的上述技术问题,本发明提出了一种基于FPGA的视频切换与拼接系统实现电路及方法,设计合理,克服了现有技术的不足,具有良好的效果。
为了实现上述目的,本发明采用如下技术方案:
一种基于FPGA的视频切换与拼接系统实现电路,包括按键、CPU系统、LCD显示器、FPGA、存储器、CMOSX和CMOSY;
按键,被配置用于用户设置视频显示模式;
CPU系统,被配置为将用户设置的显示模式控制命令发送给FPGA,同时接收FPGA发送的用于显示的视频信号,将显示缓存内缓存的图像传送至LCD显示器;
LCD显示器,被配置用于显示拼接重组好的CMOSX和CMOSY图像;
FPGA,被配置为用于接收CPU系统发送的显示模式控制命令,将接收到的CMOSX和CMOSY采集的视频信号传送至存储器缓存,根据显示模式从存储器读取视频信号进行切换与拼接,同时生成显示字符与分割线,将视频信号、显示字符和分割线重组后传送至CPU系统;
存储器,被配置用于缓存CMOSX和CMOSY采集的视频信号;
CMOSX和CMOSY,被配置为用于采集X方向和Y方向光纤视频,同时将采集的视频信号传送至FPGA。
优选地,CPU系统,包括按键接口单元和显示缓存单元;
按键接口单元,被配置为用于接收用户通过按键设置的视频显示模式,生成显示模式控制命令,发送给FPGA;
显示缓存单元,被配置为接收FPGA发送的用于显示的视频信号,并将接收到的视频信号发送给LCD显示器。
优选地,FPGA,包括FIFOX单元、X向读写控制单元、FIFOY单元、Y向读写控制单元、显示模式选择单元、图像重组控制单元、X/Y图像重组单元、显示字符生成单元、分割线生成单元和显示图像生成单元;
FIFOX单元,被配置为用于接收并暂时存储摄像系统CMOSX采集的光纤视频信号,首先,当存储的视频信号达到预设值时,产生X方向视频读取触发信号,发送给X向读写控制单元;其次,接收X向读写控制单元FIFO读控制信号,在读控制信号控制下将暂存的视频信号发送给存储器;
X向读写控制单元,被配置为用于进行FIFOX读控制和存储器读写控制,首先根据FIFOX单元发送的读取触发信号产生FIFOX读控制信号,发送给FIFOX单元以读取FIFOX暂存的光纤视频信号;其次产生存储器写控制信号与存储器写地址;最后将产生的存储器写控制信号、存储器写地址和读取的FIFOX暂存的光纤视频信号同步发送到存储器;当接收到图像重组单元发送的存储器读控制命令后,产生存储器读控制信号与存储器读地址,发送给存储器;
FIFOY单元,被配置为用于接收并暂时存储摄像系统CMOSY采集的光纤视频信号,首先,当存储的视频信号达到预设值时,产生Y方向视频读取触发信号,发送给Y向读写控制单元;其次,接收Y向读写控制单元FIFO读控制信号,在读控制信号控制下将暂存的视频信号发送给存储器;
Y向读写控制单元,被配置为用于进行FIFOY读控制和存储器读写控制,首先根据FIFOY单元发送的读取触发信号产生FIFOY读控制信号,发送给FIFOY单元以读取FIFOY暂存的光纤视频信号;其次产生存储器写控制信号与存储器写地址;最后将产生的存储器写控制信号、存储器写地址和读取的FIFOY暂存的光纤视频信号同步发送到存储器;当接收到图像重组单元发送的存储器读控制命令后,产生存储器读控制信号与存储器读地址,发送给存储器;
显示模式选择单元,被配置为接收CPU系统发送的显示模式控制命令,产生显示模式选择信号,发送给图像重组控制单元;
图像重组控制单元,被配置为用于接收显示模式选择单元发送的显示模式选择信号;生成X向读写控制信号发送到X向读写控制单元;生成Y向读写控制信号发送到Y向读写控制单元;生成图像重组控制信号发送到X/Y图像重组单元;生成显示字符产生控制信号发送到显示字符生成单元;生成分割线生成控制信号发送到分割线生成单元;
X/Y图像重组单元,被配置为用于接收存储器发送来的X向光纤视频信号和Y向光纤视频信号,接收图像重组控制单元发送来的图像重组控制命令,根据控制命令重组X向和Y向光纤视频信号,并将重组的光纤视频信号发送到显示图像生成单元;
显示字符生成单元,被配置为用于接收图像重组控制单元发送来的字符生成控制命令,根据控制命令生成显示字符,并将生成的显示字符发送到显示图像生成单元;
分割线生成单元,被配置为用于接收图像重组控制单元发送来的分割线生成控制命令,根据控制命令生成分割线,并将生成的分割线发送到显示图像生成单元;
显示图像生成单元,被配置为用于接收X/Y图像重组单元发送来的光纤视频信号,接收显示字符生成单元发送来的显示字符,接收分割线生成单元发送来的分割线;将接收到的光纤视频信号、显示字符和分割线重新组合生成显示图像,并将生产的显示图像发送到CPU系统的显示缓存单元。
此外,本发明还提到一种基于FPGA的视频切换与拼接系统实现方法,该方法采用如上所述的基于FPGA的视频切换与拼接系统实现电路,能够实现光纤熔接机的视频切换与拼接功能;该实现方法具有4种显示模式,包括X向CMOS采集视频单独显示、Y向CMOS采集视频单独显示、XY双向CMOS采集视频上下同时显示、XY双向CMOS采集视频左右同时显示4种显示模式;用户能够随时通过按键切换显示模式。
优选地,显示模式,包括系统默认初始化显示模式和用户设置初始化显示模式;对于系统默认初始化显示模式,开机显示模式为XY双向CMOS采集视频上下同时显示;对于用户设置初始化显示模式,用户能够通过按键设置X向CMOS采集视频单独显示、Y向CMOS采集视频单独显示、XY双向CMOS采集视频上下同时显示、XY双向CMOS采集视频左右同时显示4种显示模式任何一种显示模式为初始化显示模式。
优选地,该实现方法以FPGA为控制核心,具体包括如下步骤:
步骤1:执行初始化相关操作,系统初始化为XY双向CMOS采集视频上下同时显示模式;
步骤2:由CPU系统将用户设置的显示模式发送给FPGA,包括:X向CMOS采集视频单独显示、Y向CMOS采集视频单独显示、XY双向CMOS采集视频上下同时显示、XY双向CMOS采集视频左右同时显示4种显示模式;
步骤3:在显示模式选择单元中,根据显示模式选择信号,生成显示模式控制信号;
若:选择XY双向CMOS采集视频上下同时显示,开始执行步骤4;
若:选择XY双向CMOS采集视频左右同时显示,开始执行步骤5;
若:选择X向CMOS采集视频单独显示,开始执行步骤6;
若:选择Y向CMOS采集视频单独显示,开始执行步骤7;
步骤4:按X/Y上下双显控制模式读取存储器单元缓存CMOSX和CMOSY采集的视频信号;
步骤5:按X/Y左右双显控制模式读取存储器单元缓存CMOSX和CMOSY采集的视频信号;
步骤6:按X向单独显示控制模式读取存储器单元缓存CMOSX采集的视频信号;
步骤7:按Y向单独显示控制模式读取存储器单元缓存CMOSY采集的视频信号;
步骤8:将接收到的CMOSX和CMOSY视频信号按LCD显示格式重组后发送到显示图像生成单元;
步骤9:按显示模式要求生成显示字符并将生成的显示字符发送到显示图像生成单元;
步骤10:按显示模式要求生成分割线并将生成的分割线发送到显示图像生成单元;
步骤11:将接收到的重组后的CMOSX和CMOSY视频信号、显示字符和分割线组合,生成显示图像,将生产的显示图像发送到CPU系统的显示缓存单元;
步骤12:将显示缓存接收到的显示图像发送到LCD显示,返回执行步骤3。
优选地,步骤4中,具体包括如下步骤:
步骤4.1:从第一行开始读存储器内缓存的X向奇数行视频信号,读完一行视频信号后执行步骤4.2;
步骤4.2:判断是否读完最后一行CMOSX视频信号;
若:判断已读完最后一行CMOSX视频信号,开始执行步骤4.3;
或判断未读完最后一行CMOSX视频信号,则读CMOSX视频信号行计数器+2,返回执行步骤4.1;
步骤4.3:从第一行开始读存储器内缓存的Y向奇数行视频信号,读完一行视频信号后执行步骤4.4;
步骤4.4:判断是否读完最后一行CMOSY视频信号;
若:判断已读完最后一行CMOSY视频信号,开始执行步骤4.5;
或判断未读完最后一行CMOSY视频信号,则读CMOSY视频信号行计数器+2,返回执行步骤4.3;
步骤4.5:将读取的CMOSX和CMOSY采集的视频信号发送至X/Y图像重组单元。
优选地,步骤5中,具体包括如下步骤:
步骤5.1:读存储器内缓存的X向奇数列视频信号,读完一行视频信号后执行步骤5.2;
步骤5.2:读存储器内缓存的Y向奇数列视频信号,读完一行视频信号后执行步骤5.3;
步骤5.3:判断是否读完最后一行CMOSX和CMOSY视频信号;
若:判断已读完最后一行CMOSX和CMOSY视频信号,开始执行步骤5.4;
或判断未读完最后一行CMOSX和CMOSY视频信号,则读视频信号行计数器+1,返回执行步骤5.1;
步骤5.4:将读取的CMOSX和CMOSY采集的视频信号发送至X/Y图像重组单元。
优选地,步骤6中,具体包括如下步骤:
步骤6.1:从第一行开始读存储器内缓存的X向行视频信号,读完一行视频信号后执行步骤6.2;
步骤6.2:判断是否读完最后一行CMOSX视频信号;
若:判断已读完最后一行CMOSX视频信号,开始执行步骤6.3;
或判断未读完最后一行CMOSX视频信号,则读视频信号行计数器+1,返回执行步骤6.1;
步骤6.3:将读取的CMOSX采集的视频信号发送至X/Y图像重组单元。
优选地,步骤7中,具体包括如下步骤:
步骤7.1:从第一行开始读存储器内缓存的Y向行视频信号,读完一行视频信号后执行步骤7.2;
步骤7.2:判断是否读完最后一行CMOSY视频信号;
若:判断已读完最后一行CMOSY视频信号,开始执行步骤7.3;
或判断未读完最后一行CMOSY视频信号,则读视频信号行计数器+1,返回执行步骤7.1;
步骤7.3:将读取的CMOSY采集的视频信号发送至X/Y图像重组单元。
本发明所带来的有益技术效果:
与现有技术相比,本发明提出的一种基于FPGA的视频切换与拼接系统实现电路及方法,实现电路主要由CPU、FPGA、按键控制模块和两套视频采集CMOS模块组成,可实现光纤熔接机两套摄像视频切换与拼接控制;本发明具有X向CMOS采集视频单独显示、Y向CMOS采集视频单独显示、XY双向CMOS采集视频上下同时显示、XY双向CMOS采集视频左右同时显示4种显示模式;XY双向CMOS采集视频上下同时显示模式可以方便CPU系统判断待熔接的光纤位置,快速准确的控制位置驱动马达将待熔接光纤对准;XY双向CMOS采集视频上下同时显示模式可以方便CPU系统判断待熔接的光纤两端距离,并控制推进马达将光纤推进到最适宜熔接的距离;X/Y向CMOS采集视频单独显示模式可以方便操作人员更全面的观测光纤图像与信息;视频切换与拼接全部在FPGA中实现,速度快、可移植性高。
附图说明
图1是视频切换与拼接系统电路框图。
图2是视频切换与拼接系统四种显示模式数据拼接示意图。
图3是视频切换与拼接系统设计方法流程图。
具体实施方式
下面结合附图以及具体实施方式对本发明作进一步详细说明:
实施例1:
如图1所示,一种基于FPGA的视频切换与拼接系统实现电路,包括按键、CPU系统、LCD显示屏、FPGA、存储器、CMOSX和CMOSY。
在CPU系统设计中,包括按键接口单元和显示缓存单元。按键接口单元,用于接收用户通过按键设置的视频显示模式,生成显示模式控制命令,发送给FPGA;显示缓存单元,用于接收FPGA发送的用于显示的视频信号,并将接收到的视频信号发送给LCD显示器。
在FPGA设计中,包括FIFOX单元、X向读写控制单元、FIFOY单元、Y向读写控制单元、显示模式选择单元、图像重组控制单元、X/Y图像重组单元、显示字符生成单元、分割线生成单元和显示图像生成单元。FIFOX单元,接收并暂时存储摄像系统CMOSX采集的光纤视频信号,首先,当存储的视频信号达到预设值时,产生X方向视频读取触发信号,发送给X向读写控制单元;其次,接收X向读写控制单元FIFO读控制信号,在读控制信号控制下将暂存的视频信号发送给存储器;X向读写控制单元控制FIFOX读操作和存储器读写操作,首先根据FIFOX单元发送的读取触发信号产生FIFOX读控制信号,发送给FIFOX单元以读取FIFOX暂存的光纤视频信号;其次产生存储器写控制信号与存储器写地址;最后将产生的存储器写控制信号、存储器写地址和读取的FIFOX暂存的光纤视频信号同步发送到存储器;当接收到图像重组单元发送的存储器读控制命令后,产生存储器读控制信号与存储器读地址,发送给存储器;FIFOY单元,接收并暂时存储摄像系统CMOSY采集的光纤视频信号,首先,当存储的视频信号达到预设值时,产生Y方向视频读取触发信号,发送给Y向读写控制单元;其次,接收Y向读写控制单元FIFO读控制信号,在读控制信号控制下将暂存的视频信号发送给存储器;Y向读写控制单元,控制FIFOY读操作和存储器读写操作,首先根据FIFOY单元发送的读取触发信号产生FIFOY读控制信号,发送给FIFOY单元以读取FIFOY暂存的光纤视频信号;其次产生存储器写控制信号与存储器写地址;最后将产生的存储器写控制信号、存储器写地址和读取的FIFOY暂存的光纤视频信号同步发送到存储器;当接收到图像重组单元发送的存储器读控制命令后,产生存储器读控制信号与存储器读地址,发送给存储器;显示模式选择单元,接收CPU系统发送的显示模式控制命令,产生显示模式选择信号,发送给图像重组控制单元;图像重组控制单元,接收显示模式选择单元发送的显示模式选择信号;生成X向读写控制信号发送到X向读写控制单元;生成Y向读写控制信号发送到Y向读写控制单元;生成图像重组控制信号发送到X/Y图像重组单元;生成显示字符产生控制信号发送到显示字符生成单元;生成分割线生成控制信号发送到分割线生成单元;X/Y图像重组单元,接收存储器发送来的X向光纤视频信号和Y向光纤视频信号,接收图像重组控制单元发送来的图像重组控制命令,根据控制命令重组X向和Y向光纤视频信号,并将重组的光纤视频信号发送到显示图像生成单元;显示字符生成单元,接收图像重组控制单元发送来的字符生成控制命令,根据控制命令生成显示字符,并将生成的显示字符发送到显示图像生成单元;分割线生成单元,接收图像重组控制单元发送来的分割线生成控制命令,根据控制命令生成分割线,并将生成的分割线发送到显示图像生成单元;显示图像生成单元,接收X/Y图像重组单元发送来的光纤视频信号,接收显示字符生成单元发送来的显示字符,接收分割线生成单元发送来的分割线;将接收到的光纤视频信号、显示字符和分割线重新组合生成显示图像,并将生产的显示图像发送到CPU系统的显示缓存单元。
通过以上的基于FPGA的视频切换与拼接系统实现电路,可实现光纤熔接机四种显示模式的视频切换与拼接功能,如图2所示。
实施例2:
在上述实施例1的基础上,本发明提供一种基于FPGA的视频切换与拼接系统实现方法。在基于FPGA的视频切换与拼接系统实现方法设计中,如图3所示,以FPGA为控制核心,具有非常高的运行效率,具体包括步骤如下:
步骤1:执行初始化相关操作,系统初始化为XY双向CMOS采集视频上下同时显示模式;
步骤2:由CPU系统将用户设置的显示模式发送给FPGA,包括:X向CMOS采集视频单独显示、Y向CMOS采集视频单独显示、XY双向CMOS采集视频上下同时显示、XY双向CMOS采集视频左右同时显示4种显示模式;
步骤3:在显示模式选择单元中,根据显示模式选择信号,生成显示模式控制信号;
若:选择XY双向CMOS采集视频上下同时显示,开始执行步骤4;
若:选择XY双向CMOS采集视频左右同时显示,开始执行步骤5;
若:选择X向CMOS采集视频单独显示,开始执行步骤6;
若:选择Y向CMOS采集视频单独显示,开始执行步骤7;
步骤4:按X/Y上下双显控制模式读取存储器单元缓存CMOSX和CMOSY采集的视频信号;
步骤4.1:从第一行开始读存储器内缓存的X向奇数行视频信号,读完一行视频信号后执行步骤4.2;
步骤4.2:判断是否读完最后一行CMOSX视频信号;
若:判断已读完最后一行CMOSX视频信号,开始执行步骤4.3;
或判断未读完最后一行CMOSX视频信号,则读CMOSX视频信号行计数器+2,返回执行步骤4.1;
步骤4.3:从第一行开始读存储器内缓存的Y向奇数行视频信号,读完一行视频信号后执行步骤4.4;
步骤4.4:判断是否读完最后一行CMOSY视频信号;
若:判断已读完最后一行CMOSY视频信号,开始执行步骤4.5;
或判断未读完最后一行CMOSY视频信号,则读CMOSY视频信号行计数器+2,返回执行步骤4.3;
步骤4.5:将读取的CMOSX和CMOSY采集的视频信号发送至X/Y图像重组单元;
步骤5:按X/Y左右双显控制模式读取存储器单元缓存CMOSX和CMOSY采集的视频信号;
步骤5.1:读存储器内缓存的X向奇数列视频信号,读完一行视频信号后执行步骤5.2;
步骤5.2:读存储器内缓存的Y向奇数列视频信号,读完一行视频信号后执行步骤5.3;
步骤5.3:判断是否读完最后一行CMOSX和CMOSY视频信号;
若:判断已读完最后一行CMOSX和CMOSY视频信号,开始执行步骤5.4;
或判断未读完最后一行CMOSX和CMOSY视频信号,则读视频信号行计数器+1,返回执行步骤5.1;
步骤5.4:将读取的CMOSX和CMOSY采集的视频信号发送至X/Y图像重组单元;
步骤6:按X向单独显示控制模式读取存储器单元缓存CMOSX采集的视频信号;
步骤6.1:从第一行开始读存储器内缓存的X向行视频信号,读完一行视频信号后执行步骤6.2;
步骤6.2:判断是否读完最后一行CMOSX视频信号;
若:判断已读完最后一行CMOSX视频信号,开始执行步骤6.3;
或判断未读完最后一行CMOSX视频信号,则读视频信号行计数器+1,返回执行步骤6.1;
步骤6.3:将读取的CMOSX采集的视频信号发送至X/Y图像重组单元;
步骤7:按Y向单独显示控制模式读取存储器单元缓存CMOSY采集的视频信号;
步骤7.1:从第一行开始读存储器内缓存的Y向行视频信号,读完一行视频信号后执行步骤7.2;
步骤7.2:判断是否读完最后一行CMOSY视频信号;
若:判断已读完最后一行CMOSY视频信号,开始执行步骤7.3;
或判断未读完最后一行CMOSY视频信号,则读视频信号行计数器+1,返回执行步骤7.1;
步骤7.3:将读取的CMOSY采集的视频信号发送至X/Y图像重组单元;
步骤8:将接收到的CMOSX和CMOSY视频信号按LCD显示格式重组后发送到显示图像生成单元;
步骤9:按显示模式要求生成显示字符并将生成的显示字符发送到显示图像生成单元;
步骤10:按显示模式要求生成分割线并将生成的分割线发送到显示图像生成单元;
步骤11:将接收到的重组后的CMOSX和CMOSY视频信号、显示字符和分割线组合,生成显示图像,将生产的显示图像发送到CPU系统的显示缓存单元;
步骤12:将显示缓存接收到的显示图像发送到LCD显示,返回执行步骤3;
本发明公开了一种基于FPGA的视频切换与拼接系统实现电路及方法,属于光纤熔接机领域。视频切换与拼接系统实现电路主要由按键、CPU系统、LCD显示屏、FPGA、存储器、CMOSX和CMOSY组成,可实现光纤熔接机的视频切换与拼接。本发明视频切换与拼接具有X向CMOS采集视频单独显示、Y向CMOS采集视频单独显示、XY双向CMOS采集视频上下同时显示、XY双向CMOS采集视频左右同时显示4种显示模式;XY双向CMOS采集视频上下同时显示模式可以方便CPU系统判断待熔接的光纤位置,快速准确的控制位置驱动马达将待熔接光纤对准;XY双向CMOS采集视频上下同时显示模式可以方便CPU系统判断待熔接的光纤两端距离,并控制推进马达将光纤推进到最适宜熔接的距离;X/Y向CMOS采集视频单独显示模式可以方便操作人员更全面的观测光纤图像与信息;视频切换与拼接全部在FPGA中实现,速度快、可移植性高。
当然,上述说明并非是对本发明的限制,本发明也并不仅限于上述举例,本技术领域的技术人员在本发明的实质范围内所做出的变化、改型、添加或替换,也应属于本发明的保护范围。

Claims (10)

1.一种基于FPGA的视频切换与拼接系统实现电路,其特征在于:包括按键、CPU系统、LCD显示器、FPGA、存储器、CMOSX和CMOSY;
按键,被配置用于用户设置视频显示模式;
CPU系统,被配置为将用户设置的显示模式控制命令发送给FPGA,同时接收FPGA发送的用于显示的视频信号,将显示缓存内缓存的图像传送至LCD显示器;
LCD显示器,被配置用于显示拼接重组好的CMOSX和CMOSY图像;
FPGA,被配置为用于接收CPU系统发送的显示模式控制命令,将接收到的CMOSX和CMOSY采集的视频信号传送至存储器缓存,根据显示模式从存储器读取视频信号进行切换与拼接,同时生成显示字符与分割线,将视频信号、显示字符和分割线重组后传送至CPU系统;
存储器,被配置用于缓存CMOSX和CMOSY采集的视频信号;
CMOSX和CMOSY,被配置为用于采集X方向和Y方向光纤视频,同时将采集的视频信号传送至FPGA。
2.根据权利要求1所述的基于FPGA的视频切换与拼接系统实现电路,其特征在于:CPU系统,包括按键接口单元和显示缓存单元;
按键接口单元,被配置为用于接收用户通过按键设置的视频显示模式,生成显示模式控制命令,发送给FPGA;
显示缓存单元,被配置为接收FPGA发送的用于显示的视频信号,并将接收到的视频信号发送给LCD显示器。
3.根据权利要求2所述的基于FPGA的视频切换与拼接系统实现电路,其特征在于:FPGA,包括FIFOX单元、X向读写控制单元、FIFOY单元、Y向读写控制单元、显示模式选择单元、图像重组控制单元、X/Y图像重组单元、显示字符生成单元、分割线生成单元和显示图像生成单元;
FIFOX单元,被配置为用于接收并暂时存储摄像系统CMOSX采集的光纤视频信号,首先,当存储的视频信号达到预设值时,产生X方向视频读取触发信号,发送给X向读写控制单元;其次,接收X向读写控制单元FIFO读控制信号,在读控制信号控制下将暂存的视频信号发送给存储器;
X向读写控制单元,被配置为用于进行FIFOX读控制和存储器读写控制,首先根据FIFOX单元发送的读取触发信号产生FIFOX读控制信号,发送给FIFOX单元以读取FIFOX暂存的光纤视频信号;其次产生存储器写控制信号与存储器写地址;最后将产生的存储器写控制信号、存储器写地址和读取的FIFOX暂存的光纤视频信号同步发送到存储器;当接收到图像重组单元发送的存储器读控制命令后,产生存储器读控制信号与存储器读地址,发送给存储器;
FIFOY单元,被配置为用于接收并暂时存储摄像系统CMOSY采集的光纤视频信号,首先,当存储的视频信号达到预设值时,产生Y方向视频读取触发信号,发送给Y向读写控制单元;其次,接收Y向读写控制单元FIFO读控制信号,在读控制信号控制下将暂存的视频信号发送给存储器;
Y向读写控制单元,被配置为用于进行FIFOY读控制和存储器读写控制,首先根据FIFOY单元发送的读取触发信号产生FIFOY读控制信号,发送给FIFOY单元以读取FIFOY暂存的光纤视频信号;其次产生存储器写控制信号与存储器写地址;最后将产生的存储器写控制信号、存储器写地址和读取的FIFOY暂存的光纤视频信号同步发送到存储器;当接收到图像重组单元发送的存储器读控制命令后,产生存储器读控制信号与存储器读地址,发送给存储器;
显示模式选择单元,被配置为接收CPU系统发送的显示模式控制命令,产生显示模式选择信号,发送给图像重组控制单元;
图像重组控制单元,被配置为用于接收显示模式选择单元发送的显示模式选择信号;生成X向读写控制信号发送到X向读写控制单元;生成Y向读写控制信号发送到Y向读写控制单元;生成图像重组控制信号发送到X/Y图像重组单元;生成显示字符产生控制信号发送到显示字符生成单元;生成分割线生成控制信号发送到分割线生成单元;
X/Y图像重组单元,被配置为用于接收存储器发送来的X向光纤视频信号和Y向光纤视频信号,接收图像重组控制单元发送来的图像重组控制命令,根据控制命令重组X向和Y向光纤视频信号,并将重组的光纤视频信号发送到显示图像生成单元;
显示字符生成单元,被配置为用于接收图像重组控制单元发送来的字符生成控制命令,根据控制命令生成显示字符,并将生成的显示字符发送到显示图像生成单元;
分割线生成单元,被配置为用于接收图像重组控制单元发送来的分割线生成控制命令,根据控制命令生成分割线,并将生成的分割线发送到显示图像生成单元;
显示图像生成单元,被配置为用于接收X/Y图像重组单元发送来的光纤视频信号,接收显示字符生成单元发送来的显示字符,接收分割线生成单元发送来的分割线;将接收到的光纤视频信号、显示字符和分割线重新组合生成显示图像,并将生产的显示图像发送到CPU系统的显示缓存单元。
4.一种基于FPGA的视频切换与拼接系统实现方法,其特征在于:采用如权利要求3所述的基于FPGA的视频切换与拼接系统实现电路,能够实现光纤熔接机的视频切换与拼接功能;该实现方法具有4种显示模式,包括X向CMOS采集视频单独显示、Y向CMOS采集视频单独显示、XY双向CMOS采集视频上下同时显示、XY双向CMOS采集视频左右同时显示4种显示模式;用户能够随时通过按键切换显示模式。
5.根据权利要求4所述的基于FPGA的视频切换与拼接系统实现方法,其特征在于:显示模式,包括系统默认初始化显示模式和用户设置初始化显示模式;对于系统默认初始化显示模式,开机显示模式为XY双向CMOS采集视频上下同时显示;对于用户设置初始化显示模式,用户能够通过按键设置X向CMOS采集视频单独显示、Y向CMOS采集视频单独显示、XY双向CMOS采集视频上下同时显示、XY双向CMOS采集视频左右同时显示4种显示模式任何一种显示模式为初始化显示模式。
6.根据权利要求5所述的基于FPGA的视频切换与拼接系统实现方法,其特征在于:该实现方法以FPGA为控制核心,具体包括如下步骤:
步骤1:执行初始化相关操作,系统初始化为XY双向CMOS采集视频上下同时显示模式;
步骤2:由CPU系统将用户设置的显示模式发送给FPGA,包括:X向CMOS采集视频单独显示、Y向CMOS采集视频单独显示、XY双向CMOS采集视频上下同时显示、XY双向CMOS采集视频左右同时显示4种显示模式;
步骤3:在显示模式选择单元中,根据显示模式选择信号,生成显示模式控制信号;
若:选择XY双向CMOS采集视频上下同时显示,开始执行步骤4;
若:选择XY双向CMOS采集视频左右同时显示,开始执行步骤5;
若:选择X向CMOS采集视频单独显示,开始执行步骤6;
若:选择Y向CMOS采集视频单独显示,开始执行步骤7;
步骤4:按X/Y上下双显控制模式读取存储器单元缓存CMOSX和CMOSY采集的视频信号;
步骤5:按X/Y左右双显控制模式读取存储器单元缓存CMOSX和CMOSY采集的视频信号;
步骤6:按X向单独显示控制模式读取存储器单元缓存CMOSX采集的视频信号;
步骤7:按Y向单独显示控制模式读取存储器单元缓存CMOSY采集的视频信号;
步骤8:将接收到的CMOSX和CMOSY视频信号按LCD显示格式重组后发送到显示图像生成单元;
步骤9:按显示模式要求生成显示字符并将生成的显示字符发送到显示图像生成单元;
步骤10:按显示模式要求生成分割线并将生成的分割线发送到显示图像生成单元;
步骤11:将接收到的重组后的CMOSX和CMOSY视频信号、显示字符和分割线组合,生成显示图像,将生产的显示图像发送到CPU系统的显示缓存单元;
步骤12:将显示缓存接收到的显示图像发送到LCD显示,返回执行步骤3。
7.根据权利要求6所述的基于FPGA的视频切换与拼接系统实现方法,其特征在于:步骤4中,具体包括如下步骤:
步骤4.1:从第一行开始读存储器内缓存的X向奇数行视频信号,读完一行视频信号后执行步骤4.2;
步骤4.2:判断是否读完最后一行CMOSX视频信号;
若:判断已读完最后一行CMOSX视频信号,开始执行步骤4.3;
或判断未读完最后一行CMOSX视频信号,则读CMOSX视频信号行计数器+2,返回执行步骤4.1;
步骤4.3:从第一行开始读存储器内缓存的Y向奇数行视频信号,读完一行视频信号后执行步骤4.4;
步骤4.4:判断是否读完最后一行CMOSY视频信号;
若:判断已读完最后一行CMOSY视频信号,开始执行步骤4.5;
或判断未读完最后一行CMOSY视频信号,则读CMOSY视频信号行计数器+2,返回执行步骤4.3;
步骤4.5:将读取的CMOSX和CMOSY采集的视频信号发送至X/Y图像重组单元。
8.根据权利要求6所述的基于FPGA的视频切换与拼接系统实现方法,其特征在于:步骤5中,具体包括如下步骤:
步骤5.1:读存储器内缓存的X向奇数列视频信号,读完一行视频信号后执行步骤5.2;
步骤5.2:读存储器内缓存的Y向奇数列视频信号,读完一行视频信号后执行步骤5.3;
步骤5.3:判断是否读完最后一行CMOSX和CMOSY视频信号;
若:判断已读完最后一行CMOSX和CMOSY视频信号,开始执行步骤5.4;
或判断未读完最后一行CMOSX和CMOSY视频信号,则读视频信号行计数器+1,返回执行步骤5.1;
步骤5.4:将读取的CMOSX和CMOSY采集的视频信号发送至X/Y图像重组单元。
9.根据权利要求6所述的基于FPGA的视频切换与拼接系统实现方法,其特征在于:步骤6中,具体包括如下步骤:
步骤6.1:从第一行开始读存储器内缓存的X向行视频信号,读完一行视频信号后执行步骤6.2;
步骤6.2:判断是否读完最后一行CMOSX视频信号;
若:判断已读完最后一行CMOSX视频信号,开始执行步骤6.3;
或判断未读完最后一行CMOSX视频信号,则读视频信号行计数器+1,返回执行步骤6.1;
步骤6.3:将读取的CMOSX采集的视频信号发送至X/Y图像重组单元。
10.根据权利要求6所述的基于FPGA的视频切换与拼接系统实现方法,其特征在于:步骤7中,具体包括如下步骤:
步骤7.1:从第一行开始读存储器内缓存的Y向行视频信号,读完一行视频信号后执行步骤7.2;
步骤7.2:判断是否读完最后一行CMOSY视频信号;
若:判断已读完最后一行CMOSY视频信号,开始执行步骤7.3;
或判断未读完最后一行CMOSY视频信号,则读视频信号行计数器+1,返回执行步骤7.1;
步骤7.3:将读取的CMOSY采集的视频信号发送至X/Y图像重组单元。
CN202210848050.XA 2022-07-19 2022-07-19 一种基于fpga的视频切换与拼接系统实现电路及方法 Pending CN115379135A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210848050.XA CN115379135A (zh) 2022-07-19 2022-07-19 一种基于fpga的视频切换与拼接系统实现电路及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210848050.XA CN115379135A (zh) 2022-07-19 2022-07-19 一种基于fpga的视频切换与拼接系统实现电路及方法

Publications (1)

Publication Number Publication Date
CN115379135A true CN115379135A (zh) 2022-11-22

Family

ID=84061846

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210848050.XA Pending CN115379135A (zh) 2022-07-19 2022-07-19 一种基于fpga的视频切换与拼接系统实现电路及方法

Country Status (1)

Country Link
CN (1) CN115379135A (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030012225A (ko) * 2001-07-31 2003-02-12 주식회사 윈포넷 시분할 영상처리기능을 가지는 디지털영상저장장치 및 그영상처리방법
JP2008005413A (ja) * 2006-06-26 2008-01-10 Sharp Corp 映像表示システムおよび映像表示装置
CN101516015A (zh) * 2008-12-31 2009-08-26 广东威创视讯科技股份有限公司 多路视频数据采集处理和传输的装置及其方法
CN201523431U (zh) * 2009-09-03 2010-07-07 中国电子科技集团公司第四十一研究所 一种视频拼接器
JP2010283518A (ja) * 2009-06-03 2010-12-16 Sony Corp 画像処理装置及び画像処理方法
CN102945291A (zh) * 2012-08-03 2013-02-27 南京理工大学 基于pci-e的高速图像采集存储卡
CN203313295U (zh) * 2013-06-07 2013-11-27 大豪信息技术(威海)有限公司 光纤熔接机图像采集存储装置
CN104702860A (zh) * 2015-03-19 2015-06-10 深圳市载德光电技术开发有限公司 基于fpga的视频图像切换系统
CN110855910A (zh) * 2019-11-18 2020-02-28 天津津航计算技术研究所 一种基于fc-av协议的多屏拼接系统
CN114363485A (zh) * 2021-12-10 2022-04-15 中电科思仪科技(安徽)有限公司 一种基于fpga的双目摄像头图像拼接处理装置及方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030012225A (ko) * 2001-07-31 2003-02-12 주식회사 윈포넷 시분할 영상처리기능을 가지는 디지털영상저장장치 및 그영상처리방법
JP2008005413A (ja) * 2006-06-26 2008-01-10 Sharp Corp 映像表示システムおよび映像表示装置
CN101516015A (zh) * 2008-12-31 2009-08-26 广东威创视讯科技股份有限公司 多路视频数据采集处理和传输的装置及其方法
JP2010283518A (ja) * 2009-06-03 2010-12-16 Sony Corp 画像処理装置及び画像処理方法
CN201523431U (zh) * 2009-09-03 2010-07-07 中国电子科技集团公司第四十一研究所 一种视频拼接器
CN102945291A (zh) * 2012-08-03 2013-02-27 南京理工大学 基于pci-e的高速图像采集存储卡
CN203313295U (zh) * 2013-06-07 2013-11-27 大豪信息技术(威海)有限公司 光纤熔接机图像采集存储装置
CN104702860A (zh) * 2015-03-19 2015-06-10 深圳市载德光电技术开发有限公司 基于fpga的视频图像切换系统
CN110855910A (zh) * 2019-11-18 2020-02-28 天津津航计算技术研究所 一种基于fc-av协议的多屏拼接系统
CN114363485A (zh) * 2021-12-10 2022-04-15 中电科思仪科技(安徽)有限公司 一种基于fpga的双目摄像头图像拼接处理装置及方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
叶飞;方毅;李广辉;: "4路视频合成系统的FPGA设计", 微型机与应用, no. 14, 25 July 2013 (2013-07-25) *
盛磊;徐科军;: "基于DSP和FPGA的实时视频处理平台的设计与实现", 中国科学技术大学学报, no. 03, 28 March 2006 (2006-03-28) *

Similar Documents

Publication Publication Date Title
CN107817216B (zh) 一种基于cpu+gpu+fpga架构的自动光学检测系统
CN101902652B (zh) 图像显示系统、图像显示装置及图像显示方法
CN101615108B (zh) 多屏拼接装置及其多屏拼接方法
US11106421B2 (en) Display method and system for wireless intelligent multi-screen display
CN108282677A (zh) 通过客户端实现内容投屏的方法、投屏装置及系统
CN101937325A (zh) 一种拼接墙控制方法和一种拼接墙控制系统
CN105446686A (zh) 一种多屏拼接系统、多屏拼接显示方法及装置
CN110519531B (zh) 多路高清视频分布式处理设备
US20220375186A1 (en) Method and apparatus for generating bounding box, device and storage medium
CN104836964A (zh) 分布式视频融合系统中视频融合设备控制装置
CN110989952A (zh) 一种基于多屏幕的鼠标共享实现方法、装置及系统
CN115379135A (zh) 一种基于fpga的视频切换与拼接系统实现电路及方法
CN105183269A (zh) 自动辨识游标所在屏幕的方法
CN107065441A (zh) 一种激光直写数据处理系统及处理方法
CN101355777A (zh) 基于总线截取及视频采集的远程手机测试系统及方法
CN113507602A (zh) 一种高速视频测量系统中的软硬件同步控制方法
CN107147890A (zh) 一种兼容不同分辨率和宽长比的多视频缩放模块及并行工作方法
CN115052209A (zh) 一种5g远程接管及操控系统
CN102147697A (zh) 影像效果显示方法及电子装置
CN108566522A (zh) 一种多路视频导播系统及方法
EP3826289B1 (en) Image capture method and image capture device
CN105245820A (zh) 一种多视频流切换显示方法、装置及视频会议管理系统
CN104580812B (zh) 扫描仪及其控制方法
CN111787315A (zh) 一种基于fpga的嵌入式高速运算网卡装置
CN215601335U (zh) 一种基于服务器的节目管理系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination