CN115373503A - 片上系统、控制方法和电子设备 - Google Patents

片上系统、控制方法和电子设备 Download PDF

Info

Publication number
CN115373503A
CN115373503A CN202211111173.1A CN202211111173A CN115373503A CN 115373503 A CN115373503 A CN 115373503A CN 202211111173 A CN202211111173 A CN 202211111173A CN 115373503 A CN115373503 A CN 115373503A
Authority
CN
China
Prior art keywords
module
signal
clock
working
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211111173.1A
Other languages
English (en)
Inventor
刘志强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zeku Technology Shanghai Corp Ltd
Original Assignee
Zeku Technology Shanghai Corp Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zeku Technology Shanghai Corp Ltd filed Critical Zeku Technology Shanghai Corp Ltd
Priority to CN202211111173.1A priority Critical patent/CN115373503A/zh
Publication of CN115373503A publication Critical patent/CN115373503A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3237Power saving characterised by the action undertaken by disabling clock generation or distribution
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4418Suspend and resume; Hibernate and awake
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Power Sources (AREA)

Abstract

本申请涉及一种片上系统、控制方法和电子设备,属于芯片技术领域。该片上系统包括:工作模块、控制模块和时钟模块;所述时钟模块,配置成为所述工作模块提供时钟信号;所述控制模块,配置成在确定所述工作模块进入休眠状态的情况下,控制所述时钟模块停止向所述工作模块提供所述时钟信号。通过上述方案,在片上系统上添加控制模块,使得工作模块进入休眠状态后,通过控制模块向时钟模块发送信号,以使时钟模块中,该工作模块对应的一路时钟停转,从而不再向该工作模块提供时钟信号,进而节省了发送时钟信号造成的功耗。

Description

片上系统、控制方法和电子设备
技术领域
本申请实施例涉及芯片技术领域,特别涉及一种片上系统、控制方法和电子设备。
背景技术
可穿戴设备凭借自身丰富的功能、良好的效果和性能等优点,被广泛使用。但是,由于可穿戴设备一般体型较小,导致其电源也较小,而续航能力是可穿戴设备的一项重要指标,因此,可穿戴设备的功耗对产品质量起着至关重要的作用。
相关技术中,一般通过软件配置来降低功耗。例如,通过软件对系统中的工作模块进行配置,使得工作模块在任务结束时,自动进入休眠状态,从而减少工作模块造成的功耗。
上述相关技术仍无法满足省电需求。
发明内容
本申请实施例提供了一种片上系统、控制方法和电子设备,能够节省片上系统的功耗。所述技术方案如下:
一方面,提供了一种片上系统,所述片上系统包括:工作模块、控制模块和时钟模块;
所述时钟模块,配置成用于为所述工作模块提供时钟信号;
所述控制模块,配置成在确定所述工作模块进入休眠状态的情况下,控制所述时钟模块停止向所述工作模块提供所述时钟信号。
另一方面,提供了一种信号控制方法,
获取工作模块的工作状态;
基于确定工作模块进入第一状态,停止向所述工作模块提供第一时钟信号;
响应于确定所述工作模块接收到第一外部信号,向所述工作模块提供第二时钟信号。
另一方面,提供了一种电子设备,所述电子设备设置有如上述方面所述的片上系统。
另一方面,提供了一种芯片,所述芯片包括如上述方面所述的片上系统。
在本申请实施例中,通过片上系统上添加控制模块,使得工作模块进入休眠状态后,通过控制模块向时钟模块发送信号,以使时钟模块中,该工作模块对应的一路时钟停转,从而不再向该工作模块提供时钟信号,进而节省了发送时钟信号造成的功耗。
附图说明
图1示出了本申请一个示例性实施例示出的一种片上系统的结构示意图;
图2示出了本申请一个示例性实施例示出的一种片上系统的工作场景的切换方式的示意图;
图3示出了本申请一个示例性实施例示出的一种控制模块的结构示意图;
图4示出了本申请一个示例性实施例示出的一种第一逻辑电路的示意图;
图5示出了本申请一个示例性实施例示出的一种第一逻辑电路的示意图;
图6示出了本申请一个示例性实施例示出的一种第二逻辑电路的示意图;
图7示出了本申请一个示例性实施例示出的一种片上系统的示意图;
图8示出了本申请一个示例性实施例示出的一种第三逻辑电路的示意图;
图9示出了本申请一个示例性实施例示出的一种第三逻辑电路的示意图;
图10示出了本申请一个示例性实施例示出的一种控制方法的流程图;
图11示出了本申请一个示例性实施例示出的一种电子设备的示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请实施方式作进一步地详细描述。
在本文中提及的“多个”是指两个或两个以上。“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。字符“/”一般表示前后关联对象是一种“或”的关系。另外,本申请所涉及的相关数据可以为经用户授权或者经各方充分授权的数据。
请参考图1,其示出了一个示例性实施例提供的片上系统的示意图。该片上系统包括:工作模块11、控制模块12和时钟模块13。
该工作模块11为片上系统中用于处理业务的模块。例如,该工作模块11为数字信号处理器(Digital Signal Processing,DSP)、网络处理器(Neural-network ProcessingUnit,NPU)、中央处理器(Central Processing Unit,CPU)或芯片上的内外设备等。该工作模块11在处理完任务后或空闲状态下可以进入休眠状态,以节省系统功耗。
在一些实施例中,片上系统包括多个工作模块11,在片上系统运行的过程中,各工作模块11之间相互切换,且工作模块11在激活状态与休眠状态之间相互切换。例如,参见图2,该片上系统为真正无线立体声(True Wireless Stereo,TWS)无线耳机中应用的芯片,该片上系统运行时有如图2所示的几种工作场景,包括:播放、录音、电话、关键字唤醒(KeyWords Sporting,KWS)、主动降噪(Active Noise Control,ANC)模式、休眠模式和断电模式等。无线耳机在运行的过程中,在这些工作场景之间切换,则无线耳机中的工作模块11也基于这些模式进行切换。例如,在播放暂停时,从播放切换到休眠模式;在录音完成后,从录音模式切换到断电模式等。
在一些实施例中,片上系统从任一工作场景切换到休眠模式的过程,可以通过软件配置实现。即通过软件配置检测片上系统的工作场景,响应于检测到当前工作场景下的任务执行完毕,则将该工作场景对应的工作模块11设置为休眠状态,从而降低片上系统中工作模块11的功耗。
该时钟模块13配置成为该工作模块11提供时钟信号。在一些实施例中,时钟模块13包括多路时钟源,每个时钟源用于为片上系统中的一个工作模块11发送时钟信号,以保证工作模块11能够正常运行。该控制模块12,配置成在确定该工作模块11进入休眠状态的情况下,控制该时钟模块13停止向该工作模块11提供该时钟信号。
在本申请实施例中,通过片上系统上添加控制模块12,使得工作模块11进入休眠状态后,通过控制模块12向时钟模块13发送信号,以使时钟模块13中,该工作模块11对应的一路时钟停转,从而不再向该工作模块11提供时钟信号,进而节省了发送时钟信号造成的功耗。
在一些实施例中,该控制模块12,还配置成在该工作模块11处于休眠状态和/或该时钟模块13停止向该工作模块11提供该时钟信号的情况下,响应于针对该工作模块11的第一外部信号,控制时钟模块13向该工作模块11提供该时钟信号;该工作模块11,配置成响应于该时钟信号,由休眠状态切换为激活状态。
该第一外部信号可以为基于外部数据或控制流生成的信号。相应地,控制模块12判断该工作模块11是否被外部触发或是否受到外部激励。例如,该控制模块12可以接收定时器(Timer)中断、音频设备中断、电源管理模块(Power Management Module,PMM)的唤醒中断、看门狗(Watch Dog Timer,WDT)中断、通信(Mailbox)中断、语音唤醒中断、神经网络中断或中央处理器中断等触发的信号。相应地,控制模块12检测上述的各种中断产生的信号,响应于检测到对应的终端,则将该工作模块11对应的时钟源唤醒,以便通过时钟源向该工作模块11发送时钟信号,从而唤醒该工作模块11,使该工作模块11正常工作。
在本申请实施例中,在时钟模块13停止向工作模块11发送时钟信号的情况下,通过控制模块12检测工作模块11的第一外部信号,从而使工作模块11需要工作时,即使该工作模块11对应的时钟源暂停服务,也能够及时唤醒该工作模块11,保证系统正常运行。
在一些实施例中,该控制模块12包括第一逻辑电路121和第二逻辑电路122。参见图3,该控制模块12为逻辑电路模块,第一逻辑电路121的输出端与第二逻辑电路122的输入端连接。
在一些实施例中,该第一逻辑电路121,还配置成在接收到第一外部信号的情况下,将第二指示信号输出至该第二逻辑电路122;该第二逻辑电路122,配置成基于该第二指示信号生成并输出第二控制信号以指示该时钟模块13向该工作模块11提供该时钟信号。
其中,该第一逻辑电路121,配置成在接收到第一状态信号的情况下,将第一指示信号输出至该第二逻辑电路122,该第一状态信号表示该工作模块11进入休眠状态。
参见图4,该第一逻辑电路121包括或门电路1211、第一信号输入端1212和外部信号输入端1213,该第一信号输入端1212用于输入表示该工作模块11的激活状态的信号;该第一信号输入端1212与该或门电路1211的第一输入端连接;该外部信号输入端1213与该或门电路1211的第二输入端连接;该或门电路1211的输出端与该第二逻辑电路122连接。
其中,该或门电路1211(OR)可以为任一能够实现或运算的逻辑电路,在本申请实施例中,对该或门电路1211不作具体限定。另外,第一信号输入端1212(pwaitmode)输入的信号用于表示工作模块11的激活状态。例如,若工作模块11进行休眠状态时,则此信号自动拉高,电平为1;若工作模块11正常运行,则该第一信号输入端1212输入的信号为0。该外部信号输入端1213用于输入外部中断源。如果工作模块11处于休眠状态,则该工作模块11对应的时钟源已停转,不向该工作模块11发送时钟信号,当任一外部终端源提供第一外部信号时,该第一外部信号激活该工作模块11的时钟源。
在一些实施例中,该第一逻辑电路121还包括一些使能信号的输入端。相应地,参见图5,该第一逻辑电路121包括或门电路1211、第一信号输入端1212、外部信号输入端1213、外部信号整合器1214、第一使能信号输入端1215、非门电路1216和与非门电路1217。
该第一使能信号输入端1215与非门电路1216的输入端连接,该非门电路1216的输出端与与非门电路1217的第一输入端连接,该第一信号输入端1212与与非门电路1217的第二输入端连接,该与非门的输出端与该或门电路1211的第一输入端连接,该外部信号输入端1213包括多种外部信号的输入接口,均接入该外部信号整合器1214,该外部信号整合器1214的输出端与或门电路1211的第二输入段连接,或门电路1211的输出端与第二逻辑电路122连接。
该第一使能信号输入端1215(Pos_sw_en_dsp)一般配置为0,表示该工作模块11的时钟源可为被停转。或门电路1211的输出端(Audio_dsp_clken)用于输出指示时钟源停转或者继续运转的信号。在第一使能信号输入端1215(Pos_sw_en_dsp)配置为0的情况下,如果工作模块11进入休眠状态,在没有外部终端的情况下,此信号为0,该工作模块11的时钟源将被停转。该第一逻辑电路121的控制逻辑的逻辑表参见表1。
表1
Figure BDA0003843220750000061
参见表1,第一使能信号输入端1215输入为0的情况下,若第一信号输入端1212为高电平信号1,且无外部信号输入(外部信号为0)的情况下(情况1),基于图5所示的逻辑电路可以确定该输出信号为0,即该时钟模块13将停止向该工作模块11发送时钟信号。而在第一信号输入端1212为高电平信号1,但有外部信号输入(外部信号为1)的情况下(情况2),基于图5所示的逻辑电路可以确定该输出信号为1,即该时钟模块13将向该工作模块11发送时钟信号。若第一信号输入端1212为低电平信号0的情况下,无论是否有无外部信号输入(外部信号为0或1)的情况下(情况3),基于图5所示的逻辑电路可以确定该输出信号为1,即该时钟模块13将向该工作模块11发送时钟信号。在第一使能信号输入端1215输入为1的情况下,无论第一信号和外部信号的输入信号为那种信号,时钟模块13始终保持向工作模块11输出时钟信号。
在本申请实施例中,通过控制模块12中的逻辑电路对各个输入信号进行判断,实现了通过控制模块12控制时钟模块13,从而能够及时使时钟停转和发送时钟信号,节省了发送时钟信号产生的耗能,并且,能够及时唤醒时钟模块13,向工作模块11发送信号,保证了系统的正常运行。
该第二逻辑电路122,配置成基于该第一指示信号生成并输出第一控制信号,以指示该时钟模块13停止向该工作模块11提供该时钟信号。
该第二逻辑电路122与第一逻辑电路121的输出电连接,配置成控制时钟模块13。响应于第一指示信号,将该第一指示信号对应的第一控制信号装发给时钟模块13,控制时钟模块13停止向该工作模块11提供时钟信号。
在一些实施例中,参见图6,该第二逻辑电路122包括开关信号输入端1221和与门电路1222;该与门电路1222的第一输入端与该第一逻辑电路121的或门电路1211的输出端连接;该与门电路1222的第二输入端与该开关信号输入端1221连接;该与门电路1222的输出端与该时钟模块13连接。
该开关信号输入端1221(Pd_clk_en_audio)用于表示时钟模块13的总开关,默认为1。该第一逻辑电路121的或门电路1211的输出端(Audio_dsp_clken)与该与门电路1222的一路连接,该与门电路1222的输出端(Clk_dsp),用于给时钟模块13输送用于控制时钟信号的信号。在一些实施例中,请继续参见图6,该第二逻辑电路122还包括工作模块11使能控制信号,表示允许控制该工作模块11的时钟源。第二逻辑电路122的控制逻辑的逻辑表参见表2。
表2
Figure BDA0003843220750000071
参见表2,第一使能信号输入端1215输入为1的情况下,若第一逻辑电路121的或门电路1211的输出端为高电平信号1,且工作模块11使能控制信号为高电平1的情况下(情况1),基于图6所示的逻辑电路可以确定该输出信号为1,即该时钟模块13将向该工作模块11发送时钟信号。而在开关信号输入端1221为高电平信号1,工作模块11使能控制信号为低电平0的情况下(情况2),基于图6所示的逻辑电路可以确定该输出信号为0,即该时钟模块13将停止向该工作模块11发送时钟信号。若开关信号输入端1221为低电平信号0的情况下,时钟模块13关闭,停止向该工作模块11发送时钟信号。
在本申请实施例中,通过控制模块12中的逻辑电路对各个输入信号进行判断,实现了通过控制模块12控制时钟模块13,从而能够及时使时钟停转和发送时钟信号,节省了发送时钟信号产生的耗能,并且,能够及时唤醒时钟模块13,向工作模块11发送信号,保证了系统的正常运行。
在一些实施例中,参见图7,该片上系统还包括子系统10和电源管理模块20,该子系统10包括一个或多个该工作模块11。该子系统10为片上系统中的任一子系统10,例如可以为音频子系统(Audio SS)、通信子系统(Communication SS)、图像处理子系统、调制解调子系统等。
该电源管理模块20,配置成为该子系统10供电;该控制模块12,配置成在该子系统10的多个工作模块11均进入休眠状态的情况下,控制该电源管理模块20停止为该子系统10供电。
控制模块12可判断子系统10中的各个工作模块11是否处于休眠状态,进而确定该子系统10是否为休眠状态(idle),从而自适应切断供电,进一步减少子系统10的功耗。
在一些实施例中,控制模块12接收来自子系统10各个工作模块11的运行状态、时钟使能状态,如NPU、DMA、I2S、SPI、I2C、Timer时钟信号,以及其他子系统10部分模块过来的访问信号,CPU睡眠状态信号等,判断本系统是否处于空闲状态,并将此状态输出给系统电源管理模块20。电源模块可以据此判断是否此子系统10供电。
例如,子系统10的CPU已经休眠,且NPU、直接存储器访问(Direct Memory Access,DMA)、集成电路内置音频总线(Inter—IC Sound,I2S)、串行外设接口(Serial PeripheralInterface,SPI)、两线式串行总线(Inter-Integrated Circuit,I2C)、定时器(Timer)等已经停止工作,控制模块12对这些状态进行逻辑分析输出子系统10的是否处于休眠状态的信号,此信号触发至片上系统的电源管理模块20,从而关闭该子系统10电源。
在本申请实施例中,在子系统10的所有的工作模块11都不需要工作的情况下,通过状态检测模块通知电源管理模块20,使得电源管理模块20能够及时断电,进一步节省了功耗。
在一些实施例中,该控制模块12还在判断该子系统10进行休眠状态后,启动计时,响应于计时时长达到预设时长才触发电源管理模块20停止供电,这样防止了贸然断点造成的子系统10无法完成后续任务。
在一些实施例中,该控制模块12,还配置成在该子系统10处于下电状态的情况下,在接收到针对该工作模块11的第二外部信号,控制该电源管理模块20为该子系统10供电;并控制该时钟模块13,向该工作模块11提供该时钟信号。
通过控制模块12控制电源管理模块20为该子系统10供电的原理与控制模块12控制时钟模块13为工作模块11提供时钟信号的原理相同,在此不再赘述。
在本申请实施例中,通过控制模块12检测子系统10的外部信号,使得子系统10在下电状态下,能够被及时唤醒,从而及时进行业务处理,降低了片上系统的功耗的同时,保证了片上系统能够正常运行。
在一些实施例中,该控制模块12还包括第三逻辑电路;该第三逻辑电路,配置成在接收到第二状态信号的情况下,基于第二状态信号生成并输出第三控制信号,以指示该电源管理模块20停止向该子系统10供电,该第二状态信号表示该子系统10的工作模块11均进入休眠状态。
在一些实施例中,该第三逻辑电路,还配置成在接收到第二外部信号的情况下,基于该第二外部信号生成并输出第四控制信号,以指示该电源管理模块20为该子系统10供电,以及向该子系统10中的工作模块11提供该时钟信号。
在一些实施例中,参见图8,该第三逻辑电路包括第二信号输入端1231、第三信号输入端1232和与门电路1233,该第二信号输入端1231用于输入表示该子系统10的工作模块11的激活状态的信号,该第三信号输入端1232用于输入表示该时钟模块13的激活状态的信号;该工作模块11的状态信号输入端与该与门电路1233的第一输入端连接;该时钟状态信号输入端与该与门电路1233的第二输入端连接;该与门电路1233的输出端与该电源管理模块20连接。
第二信号输入端1231(pwaitmode)输入的信号用于表示多个工作模块11的激活状态。例如,若工作模块11进行休眠状态时,则此信号自动拉高,电平为1;若工作模块11正常运行,则该第一信号输入端1212输入的信号为0。第三信号输入端1232(IP enable signal)用于接收多个模块使能信号,一般是时钟相关的使能信号,输入给控制模块12,表明此模块是有时钟送达,模块是否能运行。该与门电路12331222的输出端(Audio_sys_idle)用于输出信号,在输入的信号满足第三电路的逻辑条件时,此信号为高电平,电平为1,表明子系统10可以进入休眠状态,子系统10内工作模块11都停止工作,或者休眠了。
在一些实施例中,参见图9,该第三逻辑电路还包括选择信号输入端1234、通路选择器1235和配置信号输入端1236;该配置信号输入端1236与该通路选择器1235的第一输入端连接;该与门电路1233的输出端与该通路选择器1235的第二输入端连接;选择信号输入端1234与该通路选择器1235的第三输入端连接;该通路选择器1235的输出端与该电源管理模块20连接。
其中,该选择信号输入端1234(Audio_sys_idle_mode_sel)用于选择通过硬件或软件控制子系统10进入休眠状态。配置信号输入端1236用于输入软件配置的信号,当软件配置信号为1时,可允许子系统10进入休眠状态。在一些实施例中,该第三逻辑电路还包括使能信号输入端(Dsp_idle_en)常配置信号为1,表明可允许子系统10进入休眠状态。该第三逻辑电路的控制逻辑的逻辑表参见表3。
表3
Figure BDA0003843220750000101
参见表3,在选择信号输入端1234输入高电平信号1的情况下,通路选择器1235选择通过控制模块12来控制电源管理模块20,在选择信号输入端1234输入低电平信号0的情况下,通路选择器1235选择通过软件配置的方式来控制电源管理模块20。
在选择信号输入端1234输入高电平信号1的情况下,且允许子系统10进行休眠状态的情况下,若第二信号输入端1231输入的信号为高电平信号1,而第三信号输入端1232为低电平信号0的情况下,即工作模块11进行休眠状态,且多个模块均没有时钟信号送达的情况下(情况1),基于图7所示的逻辑电路可以确定该输出信号为1,即控制电源管理模块20停止向子系统10供电。
在本申请实施例中,在子系统10的所有的工作模块11都不需要工作的情况下,通过状态检测模块通知电源管理模块20,使得电源管理模块20能够及时断电,进一步节省了功耗。
在本申请实施例中,通过片上系统上添加控制模块,使得工作模块进入休眠状态后,通过控制模块向时钟模块发送信号,以使时钟模块中,该工作模块对应的一路时钟停转,从而不再向该工作模块提供时钟信号,进而节省了发送时钟信号造成的功耗。
参见图10,其示出了本申请一个示例性实施例示出的控制方法的流程图。
该方法包括:
步骤S1001:电子设备获取工作模块的工作状态。
该工作状态包括第一状态和第二状态。其中,工作模块在第一状态下进行工作,在第二状态下停止工作。例如,第一状态为工作状态,第二状态为休眠状态。
步骤S1002:电子设备基于确定工作模块进入第一状态,停止向该工作模块提供第一时钟信号。
该第一状态包括休眠状态、断电状态、异常状态。在第一状态下工作模块停止工作,相应地,电子设备不向该工作模块提供第一时钟信号。
步骤S1003:响应于确定该工作模块接收到第一外部信号,电子设备向该工作模块提供第二时钟信号。
该第一外部信号可以为任一终端源提供的刺激信号,用于指示工作模块进行激活。该第二时钟信号用于激活工作模块。
在一些实施例中,该方法还包括:
基于确定该工作模块进入第一状态,电子设备减少对关联于该工作模块的至少一个子系统的功率供给。
在一些实施例中,在工作模块进入第一状态的情况下,电子设备停止对该工作模块供电,从而减少关联于该工作模块的至少一个子系统的功率供给。在一些实施例中,电子设备停止对该工作模块关联的至少一个子系统供电,从而减少关联于该工作模块的至少一个子系统的功率供给。
在本申请实施例中,通过降低进入第一状态的工作模块关联的至少一个子系统的功率供给,从而降低电子设备的耗电,进而提高电子设备的续航时间。
在本申请实施例中,通过获取工作模块的工作状态,使得工作模块进入第一状态后,停止向该工作模块提供第一时钟信号,在接收到第一外部信号的情况下,通过第二时钟信号唤醒该工作模块,使其能够正常工作,这样实现了基于工作模块的工作状态,及时调整是否向该工作模块的提供时钟信号,在保证工作模块正常运行的情况下,能够及时减少提供时钟信号的耗电,进而节省了电子设备的功耗。
参见图11,其示出了一个示例性实施例提供的电子设备的示意图。该电子设备1100可以为可穿戴设备,例如,蓝牙耳机、手表、眼镜等。或者,电子设备1100可以是智能手机、平板电脑等的终端。本申请中的电子设备1100可以包括一个或多个如下部件:处理器1110、存储器1120、片上系统1130130。
处理器1110可以包括一个或者多个处理核心。处理器1110利用各种接口和线路连接整个电子设备1100内的各个部分,通过运行或执行存储在存储器1120内的指令、程序、代码集或指令集,以及调用存储在存储器1120内的数据,执行电子设备1100的各种功能和处理数据。可选地,处理器1110可以采用数字信号处理(Digital Signal Processing,DSP)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)、可编程逻辑阵列(Programmable Logic Array,PLA)中的至少一种硬件形式来实现。处理器1110可集成中央处理器(Central Processing Unit,CPU)、图像处理器(Graphics Processing Unit,GPU)、神经网络处理器(Neural-network Processing Unit,NPU)和调制解调器等中的一种或几种的组合。其中,CPU主要处理操作系统、用户界面和应用程序等;GPU用于负责显示屏所需要显示的内容的渲染和绘制;NPU用于实现人工智能(Artificial Intelligence,AI)功能;调制解调器用于处理无线通信。可以理解的是,上述调制解调器也可以不集成到处理器1110中,单独通过一块芯片进行实现。
存储器1120可以包括随机存储器(Random Access Memory,RAM),也可以包括只读存储器(Read-Only Memory)。可选地,该存储器1120包括非瞬时性计算机可读介质(non-transitory computer-readable storage medium)。存储器1120可用于存储指令、程序、代码、代码集或指令集。存储器1120可包括存储程序区和存储数据区,其中,存储程序区可存储用于实现操作系统的指令、用于至少一个功能的指令(比如触控功能、声音播放功能、图像播放功能等)、用于实现下述各个方法实施例的指令等;存储数据区可存储根据电子设备1100的使用所创建的数据(比如音频数据、电话本)等。
该片上系统1130与该电子设备1100中的其他元件电性连接。
该电子设备1100还可以包括显示屏,显示屏是用于显示用户界面的显示组件。可选的,该显示屏为具有触控功能的显示屏,通过触控功能,用户可以使用手指、触摸笔等任何适合的物体在显示屏上进行触控操作。显示屏通常设置在电子设备1100的前面板。显示屏可被设计成为全面屏、曲面屏、异型屏、双面屏或折叠屏。显示屏还可被设计成为全面屏与曲面屏的结合,异型屏与曲面屏的结合等,本实施例对此不加以限定。
除此之外,本领域技术人员可以理解,上述附图所示出的电子设备1100的结构并不构成对电子设备1100的限定,电子设备1100可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。比如,电子设备1100中还包括麦克风、扬声器、射频电路、输入单元、传感器、音频电路、电源、蓝牙模块等部件,在此不再赘述。
本领域技术人员应该可以意识到,在上述一个或多个示例中,本申请实施例所描述的功能可以用硬件、软件、固件或它们的任意组合来实现。当使用软件实现时,可以将这些功能存储在计算机可读介质中或者作为计算机可读介质上的一个或多个指令或代码进行传输。计算机可读介质包括计算机存储介质和通信介质,其中通信介质包括便于从一个地方向另一个地方传送计算机程序的任何介质。存储介质可以是通用或专用计算机能够存取的任何可用介质。
以上所述仅为本申请的可选实施例,并不用以限制本申请,凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。

Claims (16)

1.一种片上系统,其特征在于,所述片上系统包括:工作模块、控制模块和时钟模块;
所述时钟模块,配置成为所述工作模块提供时钟信号;
所述控制模块,配置成在确定所述工作模块进入休眠状态的情况下,控制所述时钟模块停止向所述工作模块提供所述时钟信号。
2.根据权利要求1所述的片上系统,其特征在于,所述控制模块,还配置成在所述工作模块处于休眠状态和/或所述时钟模块停止向所述工作模块提供所述时钟信号的情况下,响应于针对所述工作模块的第一外部信号,控制时钟模块向所述工作模块提供所述时钟信号;
所述工作模块,用于响应于所述时钟信号,由休眠状态切换为激活状态。
3.根据权利要求1所述的片上系统,其特征在于,所述控制模块包括:
第一逻辑电路,配置成在接收到第一状态信号的情况下,将第一指示信号输出至第二逻辑电路,所述第一状态信号表示所述工作模块进入休眠状态;
所述第二逻辑电路,配置成基于所述第一指示信号生成并输出第一控制信号,以指示所述时钟模块停止向所述工作模块提供所述时钟信号。
4.根据权利要求3所述的片上系统,其特征在于,所述第一逻辑电路,还配置成在接收到第一外部信号的情况下,将第二指示信号输出至所述第二逻辑电路;
所述第二逻辑电路,配置成基于所述第二指示信号生成并输出第二控制信号,以指示所述时钟模块向所述工作模块提供所述时钟信号。
5.根据权利要求3所述的片上系统,其特征在于,所述第一逻辑电路包括或门电路、第一信号输入端和外部信号输入端,所述第一信号输入端用于输入表示所述工作模块的激活状态的信号;
所述第一信号输入端与所述或门电路的第一输入端连接;
所述外部信号输入端与所述或门电路的第二输入端连接;
所述或门电路的输出端与所述第二逻辑电路连接。
6.根据权利要求5所述的片上系统,其特征在于,所述第二逻辑电路包括开关信号输入端和与门电路;
所述与门电路的第一输入端与所述第一逻辑电路的或门电路的输出端连接;
所述与门电路的第二输入端与所述开关信号输入端连接;
所述与门电路的输出端与所述时钟模块连接。
7.根据权利要求1所述的片上系统,其特征在于,所述片上系统还包括子系统和电源管理模块,所述子系统包括一个或多个所述工作模块;
所述电源管理模块,配置成为所述子系统供电;
所述控制模块,配置成在所述子系统的多个工作模块均进入休眠状态的情况下,控制所述电源管理模块停止为所述子系统供电。
8.根据权利要求7所述的片上系统,其特征在于,所述控制模块,还配置成在所述子系统处于下电状态的情况下,基于针对所述工作模块的第二外部信号,控制所述电源管理模块为所述子系统供电;并控制所述时钟模块,向所述工作模块提供所述时钟信号。
9.根据权利要求7所述的片上系统,其特征在于,所述控制模块还包括第三逻辑电路;
所述第三逻辑电路,配置成在接收到第二状态信号的情况下,基于所述第二状态信号生成并输出第三控制信号,以指示所述电源管理模块停止向所述子系统供电,所述第二状态信号表示所述子系统的工作模块均进入休眠状态。
10.根据权利要求9所述的片上系统,其特征在于,所述第三逻辑电路,还配置成在接收到第二外部信号的情况下,基于所述第二外部信号生成并输出第四控制信号,以指示所述电源管理模块为所述子系统供电,以及向所述子系统中的工作模块提供所述时钟信号。
11.根据权利要求9所述的片上系统,其特征在于,所述第三逻辑电路包括第二信号输入端、第三信号输入端和与门电路,所述第二信号输入端用于输入表示所述子系统的工作模块的激活状态的信号,所述第三信号输入端用于输入表示所述时钟模块的激活状态的信号;
所述工作模块的状态信号输入端与所述与门电路的第一输入端连接;
所述时钟状态信号输入端与所述与门电路的第二输入端连接;
所述与门电路的输出端与所述电源管理模块连接。
12.根据权利要求11所述的片上系统,其特征在于,所述第三逻辑电路还包括选择信号输入端、通路选择器和配置信号输入端;
所述配置信号输入端与所述通路选择器的第一输入端连接;
所述与门电路的输出端与所述通路选择器的第二输入端连接;
选择信号输入端与所述通路选择器的第三输入端连接;
所述通路选择器的输出端与所述电源管理模块连接。
13.一种信号控制方法,其特征在于,所述方法包括:
获取工作模块的工作状态;
基于确定工作模块进入第一状态,停止向所述工作模块提供第一时钟信号;
响应于确定所述工作模块接收到第一外部信号,向所述工作模块提供第二时钟信号。
14.根据权利要求13所述的方法,特征在于,所述方法还包括:
基于确定所述工作模块进入第一状态,减少对关联于所述工作模块的至少一个子系统的功率供给。
15.一种电子设备,其特征在于,所述电子设备设置有如权利要求1-12所述的片上系统。
16.一种芯片,其特征在于,所述芯片包括如权利要求1-12所述的片上系统。
CN202211111173.1A 2022-09-13 2022-09-13 片上系统、控制方法和电子设备 Pending CN115373503A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211111173.1A CN115373503A (zh) 2022-09-13 2022-09-13 片上系统、控制方法和电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211111173.1A CN115373503A (zh) 2022-09-13 2022-09-13 片上系统、控制方法和电子设备

Publications (1)

Publication Number Publication Date
CN115373503A true CN115373503A (zh) 2022-11-22

Family

ID=84071470

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211111173.1A Pending CN115373503A (zh) 2022-09-13 2022-09-13 片上系统、控制方法和电子设备

Country Status (1)

Country Link
CN (1) CN115373503A (zh)

Similar Documents

Publication Publication Date Title
JP6742465B2 (ja) ブルートゥーススピーカーにおける連続ウェイクアップ遅延低減の方法、装置及びブルートゥーススピーカー
US20090204834A1 (en) System and method for using inputs as wake signals
US20210044952A1 (en) Bluetooth-based playback method and electronic device
CN110703944B (zh) 触控数据处理方法、装置、终端及存储介质
CN110853644B (zh) 语音唤醒方法、装置、设备及存储介质
US20210201894A1 (en) N/a
JP2019185771A (ja) ブルートゥーススピーカーデータ処理の方法、装置及びブルートゥーススピーカー
CN110602772A (zh) WiFi模块控制方法、控制装置、电子装置及存储介质
US20080253357A1 (en) Computer system with internet phone functionality
CN113672071A (zh) 操作系统运行方法、装置、存储介质及终端
CN113031749A (zh) 电子设备
CN115373503A (zh) 片上系统、控制方法和电子设备
JP3558404B2 (ja) データバッファ
CN114598770B (zh) 耳机、电子设备及其控制方法和装置
EP4293508A1 (en) Application interface display method and apparatus, device, and storage medium
CN111831100B (zh) 电子设备的控制方法、装置、存储介质及电子设备
CN109831714B (zh) 识别耳机按键的方法、装置及电子设备
CN115167954A (zh) 用户界面的显示方法、装置、设备及存储介质
CN112992135A (zh) 电子设备及语音控制的显示方法
WO2024109290A1 (zh) 应用启动方法、装置、设备及存储介质
CN114924639B (zh) 电子设备以及唤醒微控制单元的方法
WO2023124658A1 (zh) 共用硬件的调用方法、装置、电子设备以及存储介质
CN111385416B (zh) 电子设备和闹钟处理方法
WO2024032140A1 (zh) 息屏显示方法、装置、设备及存储介质
CN115079808B (zh) 事件提醒方法、装置、可穿戴设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination