CN115357541A - 一种请求数据转换方法和装置 - Google Patents
一种请求数据转换方法和装置 Download PDFInfo
- Publication number
- CN115357541A CN115357541A CN202211264963.3A CN202211264963A CN115357541A CN 115357541 A CN115357541 A CN 115357541A CN 202211264963 A CN202211264963 A CN 202211264963A CN 115357541 A CN115357541 A CN 115357541A
- Authority
- CN
- China
- Prior art keywords
- request data
- data
- read
- cache
- protocol interface
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/385—Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/08—Protocols for interworking; Protocol conversion
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0026—PCI express
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/38—Universal adapter
- G06F2213/3852—Converter between protocols
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Security & Cryptography (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Communication Control (AREA)
Abstract
本申请公开了一种请求数据转换方法和装置,该方法包括:接收RapidIO协议接口发送的第一请求数据;根据第一请求数据的类型对应的转换规则,对所述第一请求数据进行格式转换,得到符合PCIe协议接口对应的数据格式的第二请求数据。该方法能够实现RapidIO到PCIe的读写请求数据的格式转换。
Description
技术领域
本申请涉及电子技术领域,尤其涉及一种请求数据转换方法和装置。
背景技术
RapidIO协议是针对高性能嵌入式系统需求而设计的一种包交换互连协议。
目前,x86、龙芯和飞腾CPU均不支持RapidIO接口,只有通过PCIe转RapidIO桥片或FPGA连接到RapidIO交换网络。无法实现RapidIO到PCIe的请求数据转换。
发明内容
基于上述问题,本申请提供了一种请求数据转换方法和装置,能够实现RapidIO到PCIe的请求数据转换。
本申请公开了如下技术方案:
本申请第一方面提供一种请求数据转换方法,包括:
接收RapidIO协议接口发送的第一请求数据;
根据所述第一请求数据的类型对应的转换规则,对所述第一请求数据进行格式转换,得到第二请求数据;所述第二请求数据的数据格式符合PCIE协议接口对应的数据格式。
在一个可能的实现方式中,所述第一请求数据包括:第一写请求数据;
所述根据所述第一请求数据的类型对应的转换规则,对所述第一请求数据进行格式转换,得到第二写请求数据,包括:
将所述第一写请求数据的有效负载部分存入第一块缓存;
将所述第一写请求数据的报文头和有效负载的缓存地址存入第一缓存队列;
在PCIe协议接口空闲时,从所述第一缓存队列中读取第一写请求数据的报文头,并进行格式转换,得到第二报文头;
将所述第二报文头与所述有效负载按预设规则组成第二写请求数据。
在一个可能的实现方式中,在第一写请求数据的报文头和有效负载的缓存地址存入第一缓存队列后,所述方法还包括:
在RapidIO协议接口空闲时,向RapidIO协议接口发送回复报文;所述回复报文包括:第一写请求数据的报文头和回复数据。
在一个可能的实现方式中,所述第一请求数据包括:第一读请求数据;
所述根据所述第一请求数据的类型,对所述第一请求数据进行格式转换,得到第二请求数据,包括:
将所述第一读请求数据和对应的标识存入第二缓存队列;
在PCIe协议接口空闲时,从所述第二缓存队列中读取第一读请求数据,并进行格式转换,得到第二读请求数据。
在一个可能的实现方式中,所述根据所述第一请求数据的类型,对所述第一请求数据进行格式转换,得到第二请求数据,还包括:更新第一读请求数据和对应的标识的关系映射表;
所述方法还包括:
接收PCIe协议接口响应于第二读请求数据发送的读回复数据;
将所述回复数据存入第二块缓存,并标记第二读请求数据对应的标识为接收成功的标识;
根据接收成功的标识和第一读请求数据的映射关系表获取接收成功的标识对应的第一读请求数据;
根据所述接收成功的标识及对应的第一读请求数据得到读回复报文。
在一个可能的实现方式中,所述根据所述接收成功的标识及对应的第一读请求数据得到读回复报文,包括:
若回复数据类型错误或回复超时,根据所述接收成功的标识及对应的第一读请求数据得到标记错误的读回复报文;否则,
获取所述第二块缓存中的回复数据,根据所述接收成功的标识对应的第一读请求数据、所述回复数据得到正常的读回复报文。
本申请第二方面提供一种请求数据转换装置,所述装置包括:
请求数据接收单元,用于接收RapidIO协议接口发送的第一请求数据;
数据转换单元,用于根据所述第一请求数据的类型对应的转换规则,对所述第一请求数据进行格式转换,得到第二请求数据;所述第二请求数据的数据格式符合PCIe协议接口对应的数据格式。
在一个可能的实现方式中,所述第一请求数据包括:第一写请求数据;
所述数据转换单元,具体用于:将所述第一写请求数据的有效负载部分存入第一块缓存;将所述第一写请求数据的报文头和有效负载的缓存地址存入第一缓存队列;在PCIe协议接口空闲时,从所述第一缓存队列中读取第一写请求数据的报文头,并进行格式转换,得到第二报文头;将所述第二报文头与所述有效负载按预设规则组成第二写请求数据。
在一个可能的实现方式中,所述第一请求数据包括:第一读请求数据;
所述数据转换单元,具体用于:将所述第一读请求数据和对应的标识存入第二缓存队列;在PCIe协议接口空闲时,从所述第二缓存队列中读取第一读请求数据,并进行格式转换,得到第二读请求数据。
在一个可能的实现方式中,所述数据转换单元还用于更新并存储第一读请求数据和对应的标识的关系映射表;
所述装置还包括:
读回复数据接收和控制单元,用于接收PCIe协议接口响应于第二读请求数据发送的读回复数据;将所述回复数据存入第二块缓存,并标记第二读请求数据对应的标识为接收成功的标识;根据接收成功的标识和第一读请求数据的映射关系表获取接收成功的标识对应的第一读请求数据;根据所述接收成功的标识及对应的第一读请求数据得到读回复报文。
相较于现有技术,本申请具有以下有益效果:
本申请提供的一种请求数据转换方法,通过接收RapidIO协议接口发送的第一请求数据;根据第一请求数据的类型对应的转换规则,对所述第一请求数据进行格式转换,得到符合PCIe协议接口对应的数据格式的第二请求数据。该方法能够实现RapidIO到PCIe的读写请求数据的格式转换。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种请求数据转换方法的应用场景示意图;
图2为本申请实施例提供的一种请求数据转换方法流程图;
图3为本申请实施例提供的写请求数据转换过程的示意图;
图4为本申请实施例提供的读请求数据转换过程的示意图;
图5为本申请实施例提供的一种请求数据转换系统的结构图。
具体实施方式
为使本申请的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本申请实施例作进一步详细的说明。
正如前文所述,RapidIO协议是针对高性能嵌入式系统需求而设计的一种包交换互连协议。目前,x86、龙芯和飞腾CPU均不支持RapidIO接口,只有通过PCIe转RapidIO桥片或FPGA连接到RapidIO交换网络。无法实现RapidIO到PCIe的请求数据转换。
有鉴于此,本申请实施例提供一种请求数据转换方法和装置,为了便于理解本申请实施例提供的数据转换方法,下面将结合图1所示的场景示例进行说明。其中,图1为本申请实施例提供的一种场景示例的示意图。该方法可以应用于芯片101中。
在实际应用中,芯片101接收RapidIO协议接口发送的第一请求数据;根据所述第一请求数据的类型对应的转换规则,对所述第一请求数据进行格式转换,得到第二请求数据;所述第二请求数据的数据格式符合PCIe协议接口对应的数据格式。
本领域技术人员可以理解,图1所示的框架示意图仅是本申请的实施方式可以在其中得以实现的一个示例。本申请实施方式的适用范围不受到该框架任何方面的限制。
参见图2,图2为本申请实施例提供的一种请求数据转换方法流程图。如图2所示,该方法包括:
S210、接收RapidIO协议接口发送的第一请求数据。
本申请实施例中,RapidIO到PCIe的请求数据类型包括:读请求类型和写请求类型。
S220、根据所述第一请求数据的类型对应的转换规则,对所述第一请求数据进行格式转换,得到第二请求数据;所述第二请求数据的数据格式符合PCIe协议接口对应的数据格式。
本申请实施例提供的请求数据转换方法,通过接收RapidIO协议接口发送的第一请求数据;根据第一请求数据的类型对应的转换规则,对第一请求数据进行格式转换,得到符合PCIe协议接口对应的数据格式的第二请求数据。该方法能够实现RapidIO到PCIe的读写请求数据的格式转换。
在一些实施例中,所述第一请求数据包括:第一写请求数据;
S220、根据所述第一请求数据的类型对应的转换规则,对所述第一请求数据进行格式转换,得到第二请求数据,包括:
S221、将所述第一写请求数据的有效负载部分存入第一块缓存。
在接收到写请求数据后,先申请块缓存第一预设个数块。
S222、将所述第一写请求数据的报文头和有效负载的缓存地址存入第一缓存队列。
将报文头和有效负载部分分别缓存,等待PCIe协议接口空闲的时刻。
S223、在PCIe协议接口空闲时,从所述第一缓存队列中读取第一写请求数据的报文头,并进行格式转换,得到第二报文头。
仅需转换报文头的格式,
S224、将所述第二报文头与所述有效负载按预设规则组成第二写请求数据。从块缓存读取有效负载与转换后的报文头按照PCIe所要求的格式组成PCIe MWr类型数据。
在一些实施例中,在第一写请求数据的报文头和有效负载的缓存地址存入第一缓存队列后,所述方法还包括:
在RapidIO协议接口空闲时,向RapidIO协议接口发送回复报文;所述回复报文包括:第一写请求数据的报文头和回复数据。
在将有效负载部分与报文头分别缓存后,向RapidIO协议接口发送回复数据,告知请求发送端,请求数据接收成功。
在一个示例中,RapidIO到PCIe的写请求数据包括:
写请求:NWRITE/NWRITE_R/SWRITE;写回复:RESP。
RapidIO向PCIe请求数据转换处理内部写类型数据设置块缓存N块(每块可以缓存RapidIO最大包256B)和深度为N的缓存队列,N为大于0的整数。
参见图3,图3为本申请实施例提供的写请求数据转换方法的示意图。如图3所示,写请求NWRITE/SWRITE转换过程为:
1.RapidIO侧通过RapidIO协议接口主动发起NWRITE/SWRITE输。
2.接收数据并申请一块写数据块缓存,缓存空间可用则进行后续传输动作,缓存空间满则进行反压。
3.缓存空间可用,数据payload部分(有效负载部分)写入块缓存内,报文头和payload缓存地址一同存入缓存队列中用于RapidIO到PCIe报文头的格式转换(对应框图中①)。
4.在PCIe协议接口空闲时,从缓存队列中读取头数据进行报文头转换,将对应块缓存中的payload与转换后的报文头按照PCIe所要求的格式组成PCIE MWr类型数据传输(对应框图中②)。
相比于写请求NWRITE/SWRITE转换过程,写请求NWRITE_R转换的过程中,会向RapidIO协议接口发送写回复RESP,写请求NWRITE_R转换过程为:
1.RapidIO侧通过RapidIO协议接口主动发起NWRITE_R传输。
2. 接收数据申请一块写数据块缓存,缓存空间可用则进行后续传输动作,缓存空间满则进行反压。
3.缓存空间可用,数据payload部分写入块缓存内,报文头和payload缓存地址一同存入缓存队列中用于RapidIO到PCIe报文头的格式转换(对应图3中①)。
4.数据成功存入缓存内后等待RapidIO接口空闲时向RapidIO方向回复RESP,表明正确收到写请求数据;(对应图3中③)
5.在PCIe协议接口空闲时,从缓存队列中读取头数据进行报文头转换,将对应缓存中的payload与包头按照PCIe所要求的格式组成PCIe MWr类型数据传输。(对应图3中②)。
在一些实施例中,所述第一请求数据包括:第一读请求数据;
S220、根据所述第一请求数据的类型,对所述第一请求数据进行格式转换,得到第二请求数据,包括:
S310、将所述第一读请求数据和对应的标识存入第二缓存队列,同时更新第一读请求数据和对应的标识的关系映射表。
在一个示例中,标识tag对应PCIe报文头(第二读请求数据)中的字段,用于标识报文的唯一性。
S320、在PCIe协议接口空闲时,从所述第二缓存队列中读取第一读请求数据,并进行格式转换,得到第二读请求数据。
按缓存队列的顺序依次读取读请求数据。
S330、接收PCIe协议接口响应于第二读请求数据发送的读回复数据;
S340、将所述回复数据存入第二块缓存,并标记第二读请求数据对应的标识为接收成功的标识。第二块缓存是在接收到读请求数据时申请的。
接收到正确的读回复数据、错误的读回复数据或者度回复超时的信号,都将标识tag标记为接收成功。但是将错误的读回复数据或者度回复超时的信号的类型标记为错误类型。
S350、根据接收成功的标识和第一读请求数据的映射关系表获取接收成功的标识对应的第一读请求数据。
接收成功的标识即PCIe报文头的标识tag,根据映射关系表获取第一读请求数据即RapidIO报文头。
S360、根据所述接收成功的标识及对应的第一读请求数据得到读回复报文。根据标识tag获取第二块缓存中的回复数据,将tag对应的第一读请求数据和回复数据组合为符合RapidIO格式的回复报文发送给RapidIO接口。
在一些实施例中,S360包括:
若回复数据类型错误或回复超时,根据所述接收成功的标识及对应的第一读请求数据得到标记错误的读回复报文。回复数据类型错误或回复超时便仅反馈表征读取失败的标记错误的读回复报文。
否则,获取所述第二块缓存中的回复数据,根据所述接收成功的标识对应的第一读请求数据、所述回复数据得到正常的读回复报文。正常的回复数据作为正常的读回复报文的有效负载部分,第一读请求数据(RapidIO报文头)作为正常的读回复报文的报文头。
在一个示例中,RapidIO到PCIe的读请求数据包括:
读请求:NREAD;读回复:RESP。
RapidIO向PCIe请求数据转换处理内部读类型数据设置块缓存M块(用于存储返回的RESP,每块可以缓存RapidIO最大包256B)和深度为M的缓存队列;并设置M个tag(PCIe报文头中的字段,标识报文的唯一性)和报文头的映射关系表,M为大于0的整数。
参见图4,图4为本申请实施例提供的读请求数据转换方法的示意图。如图4所示,读请求NREAD转换过程:
1.RapidIO侧通过RapidIO协议接口主动发起NREAD传输。
2.接收读请求数据,申请块缓存用于返回的数据缓存,块缓存的缓存空间可用则进行读数据转换,缓存空间满则进行反压。
3.缓存空间可用,读请求数据和tag存入深度为M的缓存队列中(对应图4中①)。
4.同时,tag和读请求数据的映射关系表更新(对应图4中②),待RESP发送后清除。
5.在PCIe协议接口空闲时,从缓存队列中依次读取读请求数据进行报文头转换,按照PCIe所要求的格式组成PCIe MRd类型数据传输给PCIe协议接口(对应图4中③)。
6.针对PCIe MRd类型报文会得到大于或等于一个CPLD报文携带读取的数据;在得到CPLD回复时首先查看tag信息,并将payload存入tag对应的块缓存中(对应图4中④)。
7.对应该块缓存的读请求得到全部的CPLD回复后将此tag标志为全部接收成功(对应图4中⑤)。
8.若得到的CPLD为错误类型或CPLD回复超时则也会将对应tag标志为全部接收成功;并标记此tag回复resp类型为error。
9.在RapidIO接口空闲时,访问标志位全部接收成功的tag和报文头的映射关系表,将报文头取出,若对应tag回复resp类型标志非error则将对应缓存的数据取出,按照RapidIO所要求的格式组成RapidIO RESP类型数据传输(error类型RESP不携带payload,所以不需要从缓存中取出payload组包)(对应图4中⑥)。
本申请实施例实现RapidIO空间和PCIe的空间以请求数据转换装置内部缓存为中转的数据搬移操作,将RapidIO空间和PCIe空间通过中间缓存隔离。
参见图5,图5位本申请第二方面提供一种请求数据转换装置的结构图。如图5所示,该装置500包括:
请求数据接收单元501,用于接收RapidIO协议接口发送的第一请求数据;
数据转换单元502,用于根据所述第一请求数据的类型对应的转换规则,对所述第一请求数据进行格式转换,得到第二请求数据;所述第二请求数据的数据格式符合PCIe协议接口对应的数据格式。
在一些实施例中,所述第一请求数据包括:第一写请求数据;
所述数据转换单元,具体用于:将所述第一写请求数据的有效负载部分存入第一块缓存;将所述第一写请求数据的报文头和有效负载的缓存地址存入第一缓存队列;在PCIe协议接口空闲时,从所述第一缓存队列中读取第一写请求数据的报文头,并进行格式转换,得到第二报文头;将所述第二报文头与所述有效负载按预设规则组成第二写请求数据。
在一些实施例中,所述数据转换单元,在第一写请求数据的报文头和有效负载的缓存地址存入第一缓存队列后,还用于:
在RapidIO协议接口空闲时,向RapidIO协议接口发送回复报文;所述回复报文包括:第一写请求数据的报文头和回复数据。
在一些实施例中,所述第一请求数据包括:第一读请求数据;
所述数据转换单元,具体用于:将所述第一读请求数据和对应的标识存入第二缓存队列;在PCIe协议接口空闲时,从所述第二缓存队列中读取第一读请求数据,并进行格式转换,得到第二读请求数据。
在一些实施例中,所述数据转换单元还用于更新并存储第一读请求数据和对应的标识的关系映射表;
所述装置还包括:
读回复数据接收和控制单元,用于接收PCIe协议接口响应于第二读请求数据发送的读回复数据;将所述回复数据存入第二块缓存,并标记第二读请求数据对应的标识为接收成功的标识;根据接收成功的标识和第一读请求数据的映射关系表获取接收成功的标识对应的第一读请求数据;根据所述接收成功的标识及对应的第一读请求数据得到读回复报文。
在一些实施例中,所述根据所述接收成功的标识及对应的第一读请求数据得到读回复报文的读回复数据接收和控制单元,具体用于:
若回复数据类型错误或回复超时,根据所述接收成功的标识及对应的第一读请求数据得到标记错误的读回复报文;否则,
获取所述第二块缓存中的回复数据,根据所述接收成功的标识对应的第一读请求数据、所述回复数据得到正常的读回复报文。
需要注意,本文使用的术语“包括”及其变形是开放性包括,即“包括但不限于”。术语“基于”是“至少部分地基于”。术语“一个实施例”表示“至少一个实施例”;术语“另一实施例”表示“至少一个另外的实施例”;术语“一些实施例”表示“至少一些实施例”。其他术语的相关定义将在下文描述中给出。
需要注意,本申请中提及的“第一”、“第二”等概念仅用于对不同的装置、模块或单元进行区分,并非用于限定这些装置、模块或单元所执行的功能的顺序或者相互依存关系。
需要说明的是,尽管已经采用特定于结构特征和/或方法逻辑动作的语言描述了本主题,但是应当理解所附权利要求书中所限定的主题未必局限于上面描述的特定特征或动作。相反,上面所描述的特定特征和动作仅仅是实现权利要求书的示例形式。
虽然在上面论述中包含了若干具体实现细节,但是这些不应当被解释为对本申请的范围的限制。在单独的实施例的上下文中描述的某些特征还可以组合地实现在单个实施例中。相反地,在单个实施例的上下文中描述的各种特征也可以单独地或以任何合适的子组合的方式实现在多个实施例中。
以上描述仅为本申请的较佳实施例以及对所运用技术原理的说明。本领域技术人员应当理解,本申请中所涉及的公开范围,并不限于上述技术特征的特定组合而成的技术方案,同时也应涵盖在不脱离上述公开构思的情况下,由上述技术特征或其等同特征进行任意组合而形成的其它技术方案。例如上述特征与本申请中公开的(但不限于)具有类似功能的技术特征进行互相替换而形成的技术方案。
Claims (10)
1.一种请求数据转换方法,其特征在于,包括:
接收RapidIO协议接口发送的第一请求数据;
根据所述第一请求数据的类型,对所述第一请求数据进行格式转换,得到第二请求数据;所述第二请求数据的数据格式符合PCIe协议接口对应的数据格式。
2.根据权利要求1所述的方法,其特征在于,所述第一请求数据包括:第一写请求数据;
所述根据所述第一请求数据的类型,对所述第一请求数据进行格式转换,得到第二写请求数据,包括:
将所述第一写请求数据的有效负载部分存入第一块缓存;
将所述第一写请求数据的报文头和有效负载的缓存地址存入第一缓存队列;
在PCIe协议接口空闲时,从所述第一缓存队列中读取第一写请求数据的报文头,并进行格式转换,得到第二报文头;
将所述第二报文头与所述有效负载按预设规则组成第二写请求数据。
3.根据权利要求2所述的方法,其特征在于,在第一写请求数据的报文头和有效负载的缓存地址存入第一缓存队列后,所述方法还包括:
在RapidIO协议接口空闲时,向RapidIO协议接口发送回复报文;所述回复报文包括:第一写请求数据的报文头和回复数据。
4.根据权利要求1所述的方法,其特征在于,所述第一请求数据包括:第一读请求数据;
所述根据所述第一请求数据的类型,对所述第一请求数据进行格式转换,得到第二请求数据,包括:
将所述第一读请求数据和对应的标识存入第二缓存队列;
在PCIe协议接口空闲时,从所述第二缓存队列中读取第一读请求数据,并进行格式转换,得到第二读请求数据。
5.根据权利要求4所述的方法,其特征在于,所述根据所述第一请求数据的类型,对所述第一请求数据进行格式转换,得到第二请求数据,还包括:更新第一读请求数据和对应的标识的关系映射表;
所述方法还包括:
接收PCIe协议接口响应于第二读请求数据发送的读回复数据;
将所述回复数据存入第二块缓存,并标记第二读请求数据对应的标识为接收成功的标识;
根据接收成功的标识和第一读请求数据的映射关系表获取接收成功的标识对应的第一读请求数据;
根据所述接收成功的标识及对应的第一读请求数据得到读回复报文。
6.根据权利要求5所述的方法,其特征在于,所述根据所述接收成功的标识及对应的第一读请求数据得到读回复报文,包括:
若回复数据类型错误或回复超时,根据所述接收成功的标识及对应的第一读请求数据得到标记错误的读回复报文;否则,
获取所述第二块缓存中的回复数据,根据所述接收成功的标识对应的第一读请求数据、所述回复数据得到正常的读回复报文。
7.一种请求数据转换装置,其特征在于,
请求数据接收单元,用于接收RapidIO协议接口发送的第一请求数据;
数据转换单元,用于根据所述第一请求数据的类型,对所述第一请求数据进行格式转换,得到第二请求数据;所述第二请求数据的数据格式符合PCIe协议接口对应的数据格式。
8.根据权利要求7所述的装置,其特征在于,所述第一请求数据包括:第一写请求数据;
所述数据转换单元,具体用于:将所述第一写请求数据的有效负载部分存入第一块缓存;将所述第一写请求数据的报文头和有效负载的缓存地址存入第一缓存队列;在PCIe协议接口空闲时,从所述第一缓存队列中读取第一写请求数据的报文头,并进行格式转换,得到第二报文头;将所述第二报文头与所述有效负载按预设规则组成第二写请求数据。
9.根据权利要求7所述的装置,其特征在于,所述第一请求数据包括:第一读请求数据;
所述数据转换单元,具体用于:将所述第一读请求数据和对应的标识存入第二缓存队列;在PCIe协议接口空闲时,从所述第二缓存队列中读取第一读请求数据,并进行格式转换,得到第二读请求数据。
10.根据权利要求9所述的装置,其特征在于,所述数据转换单元还用于更新并存储第一读请求数据和对应的标识的关系映射表;
所述装置还包括:
读回复数据接收和控制单元,用于接收PCIe协议接口响应于第二读请求数据发送的读回复数据;将所述回复数据存入第二块缓存,并标记第二读请求数据对应的标识为接收成功的标识;根据接收成功的标识和第一读请求数据的映射关系表获取接收成功的标识对应的第一读请求数据;根据所述接收成功的标识及对应的第一读请求数据得到读回复报文。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211264963.3A CN115357541B (zh) | 2022-10-17 | 2022-10-17 | 一种请求数据转换方法和装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211264963.3A CN115357541B (zh) | 2022-10-17 | 2022-10-17 | 一种请求数据转换方法和装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN115357541A true CN115357541A (zh) | 2022-11-18 |
CN115357541B CN115357541B (zh) | 2022-12-30 |
Family
ID=84008032
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211264963.3A Active CN115357541B (zh) | 2022-10-17 | 2022-10-17 | 一种请求数据转换方法和装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115357541B (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105868134A (zh) * | 2016-04-14 | 2016-08-17 | 烽火通信科技股份有限公司 | 高性能多口ddr控制器及其实现方法 |
CN208207795U (zh) * | 2018-06-12 | 2018-12-07 | 济南浪潮高新科技投资发展有限公司 | 一种实现Rapid IO和PCIE数据转换的系统 |
CN110297797A (zh) * | 2019-07-04 | 2019-10-01 | 天津芯海创科技有限公司 | 异构协议转换装置和方法 |
CN111949568A (zh) * | 2020-07-31 | 2020-11-17 | 新华三半导体技术有限公司 | 一种报文处理方法、装置及网络芯片 |
CN111984562A (zh) * | 2020-09-07 | 2020-11-24 | 盛科网络(苏州)有限公司 | 寄存器突发访问控制的方法、电子设备及存储介质 |
CN214474972U (zh) * | 2021-03-18 | 2021-10-22 | 中国电子科技集团公司第五十二研究所 | 一种PCIE和RapidIO数据转换装置 |
-
2022
- 2022-10-17 CN CN202211264963.3A patent/CN115357541B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105868134A (zh) * | 2016-04-14 | 2016-08-17 | 烽火通信科技股份有限公司 | 高性能多口ddr控制器及其实现方法 |
CN208207795U (zh) * | 2018-06-12 | 2018-12-07 | 济南浪潮高新科技投资发展有限公司 | 一种实现Rapid IO和PCIE数据转换的系统 |
CN110297797A (zh) * | 2019-07-04 | 2019-10-01 | 天津芯海创科技有限公司 | 异构协议转换装置和方法 |
CN111949568A (zh) * | 2020-07-31 | 2020-11-17 | 新华三半导体技术有限公司 | 一种报文处理方法、装置及网络芯片 |
CN111984562A (zh) * | 2020-09-07 | 2020-11-24 | 盛科网络(苏州)有限公司 | 寄存器突发访问控制的方法、电子设备及存储介质 |
CN214474972U (zh) * | 2021-03-18 | 2021-10-22 | 中国电子科技集团公司第五十二研究所 | 一种PCIE和RapidIO数据转换装置 |
Non-Patent Citations (1)
Title |
---|
汪精华等: "基于FPGA实现的高速串行交换模块实现方法研究", 《电子技术应用》 * |
Also Published As
Publication number | Publication date |
---|---|
CN115357541B (zh) | 2022-12-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6594722B1 (en) | Mechanism for managing multiple out-of-order packet streams in a PCI host bridge | |
US6804673B2 (en) | Access assurance for remote memory access over network | |
EP3214550B1 (en) | Control of persistent memory via a computer bus | |
CN1608255B (zh) | 使用包括扩展类型/扩展长度字段的分组头部的计算机系统中的代理之间的通信事务类型 | |
CN109564545B (zh) | 用于压缩地址的方法和设备 | |
US20030051076A1 (en) | Methods and system for pre-fetching descriptors | |
JP2006510996A5 (zh) | ||
CN102098212B (zh) | 用于处理外围组件互连快速协议的设备 | |
CN1288544A (zh) | 信源同步及公共时钟协议中的数据传输 | |
CN110941578B (zh) | 一种具有dma功能的lio的设计方法及装置 | |
JPH08116348A (ja) | 高速通信装置 | |
CN111373382A (zh) | 高速外围组件互连(PCI)(PCIe)地址转译服务(ATS)中的快速失效 | |
US20040221075A1 (en) | Method and interface for improved efficiency in performing bus-to-bus read data transfers | |
CN109983749B (zh) | 计算设备和提高数据传递速度的方法 | |
CN115357541B (zh) | 一种请求数据转换方法和装置 | |
CN107710172A (zh) | 存储器的访问系统及方法 | |
CN116257479B (zh) | 重排序缓冲器、系统、装置、设备及传输方法 | |
US7822040B2 (en) | Method for increasing network transmission efficiency by increasing a data updating rate of a memory | |
CN107783927B (zh) | 用于连接axi接口和dma接口的电路转换系统及方法 | |
CN112256624A (zh) | 用于高速互连网络接口芯片的dma通信装置、芯片、设备及方法 | |
CN114143295B (zh) | 传输交换机、fc-ae设备和以太网设备通信方法 | |
US7010614B2 (en) | System for computing cumulative amount of data received by all RDMA to determine when a complete data transfer has arrived at receiving device | |
CN112954068B (zh) | 一种基于rdma的数据传输方法及装置 | |
CN114817082A (zh) | 大包数据的乱序重组及精准重传请求方法、系统及终端 | |
CN112486874A (zh) | 宽端口场景下i/o指令的保序管理方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |