CN115237836A - 一种视频转码卡连接方法、装置、设备及介质 - Google Patents

一种视频转码卡连接方法、装置、设备及介质 Download PDF

Info

Publication number
CN115237836A
CN115237836A CN202210854529.4A CN202210854529A CN115237836A CN 115237836 A CN115237836 A CN 115237836A CN 202210854529 A CN202210854529 A CN 202210854529A CN 115237836 A CN115237836 A CN 115237836A
Authority
CN
China
Prior art keywords
video transcoding
transcoding card
card
abnormal
management controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210854529.4A
Other languages
English (en)
Inventor
杜聪聪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202210854529.4A priority Critical patent/CN115237836A/zh
Publication of CN115237836A publication Critical patent/CN115237836A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/40Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using video transcoding, i.e. partial or full decoding of a coded input stream followed by re-encoding of the decoded output stream
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/42Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

本申请公开了一种视频转码卡连接方法、装置、设备及介质,涉及计算机技术领域,包括:判断在预设周期内是否获取到视频转码卡发送的数据包;若未获取到视频转码卡发送的数据包,则将视频转码卡确定为异常视频转码卡,生成报错信息;基于报错信息确定出异常视频转码卡的I2C总线编号,并将I2C总线编号发送至本地的基板管理控制器,以便基板管理控制器基于I2C总线编号将冷启动处理请求发送至异常视频转码卡;通过基板管理控制器获取到处理后的异常视频转码卡发送的电源信号信息之后,重新建立与处理后的异常视频转码卡之间的连接。通过本申请上述技术方案,避免出现因CPU报错引发系统宕机从而造成业务数据丢失的情况,提高服务器中视频转码卡运行稳定性。

Description

一种视频转码卡连接方法、装置、设备及介质
技术领域
本发明涉及计算机技术领域,特别涉及一种视频转码卡连接方法、装置、设备及介质。
背景技术
目前,随着高性能服务器的不断发展,人工智能、人脸识别、秀场直播、电商直播等行业在近几年快速更新,人们在视觉方面的体现得到了极大的满足,而这些技术的快速更新都与视频转码卡的不断发展密切相关。考虑到通用性和适配范围,视频转码卡通常为半高半长形态的PCIE(PEriphEral ComponEnt IntErconnEct ExprEss,高速串行计算机扩展总线标准)标卡,目前的高性能服务器普遍采用4路加速卡甚至6路,8路加速卡的设计。视频转码卡基于PCIE链路同服务器CPU进行海量的数据交互,若服务器内多张视频转码卡同时进行长时间业务运转,则视频转码卡有一定的概率无法在规定时间内向CPU回传CPL(ConvErsE Position Logical,逻辑运算指令)数据包,造成PCIE链路CPL报错,PCIE CPL报错后CPU继续访问视频转码卡会引起CPU端报错,诱发系统宕机,对实际业务,对公司造成不可估量的信誉损失和经济损失。
由上可见,在视频转码卡连接的过程中,如何避免出现因CPU报错引发系统宕机从而造成业务数据丢失的情况,提高服务器中视频转码卡运行的稳定性是本领域有待解决的问题。
发明内容
有鉴于此,本发明的目的在于提供一种视频转码卡连接方法、装置、设备及介质,能够有效避免出现因CPU报错引发系统宕机从而造成业务数据丢失的情况,提高服务器中视频转码卡运行的稳定性。其具体方案如下:
第一方面,本申请公开了一种视频转码卡连接方法,包括:
判断在预设周期内是否获取到视频转码卡发送的数据包;
若在预设周期内未获取到视频转码卡发送的数据包,则将所述视频转码卡确定为异常视频转码卡,生成报错信息;
基于所述报错信息确定出所述异常视频转码卡的I2C总线编号,并将所述I2C总线编号发送至本地的基板管理控制器,以便所述基板管理控制器基于所述I2C总线编号将冷启动处理请求发送至所述异常视频转码卡;
通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源信号信息之后,重新建立与处理后的所述异常视频转码卡之间的连接。
可选的,所述判断在预设周期内是否获取到视频转码卡发送的数据包之前,还包括:
将所述服务器的预设PCIE Slot标槽与所述视频转码卡进行连接;
建立与所述视频转码卡中的系统级芯片之间的PCIE链路,并建立本地的所述基板管理控制器与所述视频转码卡中的可编程芯片之间的I2C链路。
可选的,所述视频转码卡连接方法,还包括:
基于所述报错信息确定出所述异常视频转码卡的PCIE总线编号;
基于所述PCIE总线编号将与所述视频转码卡中的系统级芯片之间的PCIE链路置为停用状态。
可选的,所述基板管理控制器基于所述I2C总线编号将冷启动处理请求发送至所述异常视频转码卡,包括:
所述基板管理控制器利用所述I2C链路,并基于所述I2C总线编号将视频转码卡重启请求发送至所述异常视频转码卡中的可编程芯片,以便所述可编程芯片通过控制所述异常视频转码卡中虚拟现实芯片的电源状态对所述异常视频转码卡进行重启操作。
可选的,所述通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源信号信息之前,还包括:
处理后的所述异常视频转码卡中的所述虚拟现实芯片将自身的电源正常信号置为高电平,并生成电源信号信息,将所述电源信息号信息发送至所述可编程芯片,以便所述可编程芯片将所述电源信息号信息发送至所述基板管理控制器。
可选的,所述重新建立与处理后的所述异常视频转码卡之间的连接之前,还包括:
将所述电源正常信号置为低电平;
通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源低电平信号信息之后,将低电平的电源正常信号置为高电平。
可选的,所述重新建立与处理后的所述异常视频转码卡之间的连接之后,还包括:
确定出与所述视频转码卡中的系统级芯片之间的新PCIE链路,以便利用所述新PCIE链路进行PCIE数据交互和业务脚本执行。
第二方面,本申请公开了一种视频转码卡连接装置,包括:
判断模块,用于判断在预设周期内是否获取到视频转码卡发送的数据包;
报错信息生成模块,用于若在预设周期内未获取到视频转码卡发送的数据包,则将所述视频转码卡确定为异常视频转码卡,生成报错信息;
冷启动模块,用于基于所述报错信息确定出所述异常视频转码卡的I2C总线编号,并将所述I2C总线编号发送至本地的基板管理控制器,以便所述基板管理控制器基于所述I2C总线编号将冷启动处理请求发送至所述异常视频转码卡;
视频转码卡连接模块,用于通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源信号信息之后,重新建立与处理后的所述异常视频转码卡之间的连接。
第三方面,本申请公开了一种电子设备,包括:
存储器,用于保存计算机程序;
处理器,用于执行所述计算机程序,以实现前述的视频转码卡连接方法。
第四方面,本申请公开了一种计算机存储介质,用于保存计算机程序;其中,所述计算机程序被处理器执行时实现前述公开的视频转码卡连接方法的步骤。
可见,本申请提供了一种视频转码卡连接方法,包括判断在预设周期内是否获取到视频转码卡发送的数据包;若在预设周期内未获取到视频转码卡发送的数据包,则将所述视频转码卡确定为异常视频转码卡,生成报错信息;基于所述报错信息确定出所述异常视频转码卡的I2C总线编号,并将所述I2C总线编号发送至本地的基板管理控制器,以便所述基板管理控制器基于所述I2C总线编号将冷启动处理请求发送至所述异常视频转码卡;通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源信号信息之后,重新建立与处理后的所述异常视频转码卡之间的连接。本申请判断在预设周期内是否获取到视频转码卡发送的数据包,如果没有收到,则生成报错信息,以便进行冷启动处理,并重新建立与处理后的所述异常视频转码卡之间的连接,能够有效避免出现因CPU报错引发系统宕机从而造成业务数据丢失的情况,并且提高服务器中视频转码卡运行的稳定性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本申请公开的一种视频转码卡连接方法流程图;
图2为本申请公开的一种视频转码卡连接方法流程图;
图3为本申请公开的一种视频转码卡的连接示意图;
图4为本申请公开的一种视频转码卡连接方法的具体流程图;
图5为本申请公开的一种视频转码卡连接装置结构示意图;
图6为本申请提供的一种电子设备结构图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
目前,随着高性能服务器的不断发展,人工智能、人脸识别、秀场直播、电商直播等行业在近几年快速更新,人们在视觉方面的体现得到了极大的满足,而这些技术的快速更新都与视频转码卡的不断发展密切相关。考虑到通用性和适配范围,视频转码卡通常为半高半长形态的PCIE(PEriphEral ComponEnt IntErconnEct ExprEss,高速串行计算机扩展总线标准)标卡,目前的高性能服务器普遍采用4路加速卡甚至6路,8路加速卡的设计。视频转码卡基于PCIE链路同服务器CPU进行海量的数据交互,若服务器内多张视频转码卡同时进行长时间业务运转,则视频转码卡有一定的概率无法在规定时间内向CPU回传CPL(ConvErsE Position Logical,逻辑运算指令)数据包,造成PCIE链路CPL报错,PCIE CPL报错后CPU继续访问视频转码卡会引起CPU端报错,诱发系统宕机,对实际业务,对公司造成不可估量的信誉损失和经济损失。由上可见,在视频转码卡连接的过程中,如何避免出现因CPU报错引发系统宕机从而造成业务数据丢失的情况,提高服务器中视频转码卡运行的稳定性是本领域有待解决的问题。
目前,现有技术中未加入处理逻辑,主板CPU在视频转码卡CTO报错后,继续基于PCIe链路对视频转码卡进行读写操作,引发CPU端TOR Timeout报错,进而引发CPU IERR报错,进一步引起系统宕机,整个服务器系统不够健壮,宕机后造成业务数据丢失等一系列严重损失。本申请提出的一种高性能服务器内视频转码卡稳定运行的系统和方法得以实现,避免了服务器系统宕机,提高了高性能服务器的系统健壮性,本发明在现有方案的基础上,增加了视频转码卡CPL报错后的优化措施,通过对问题视频转码卡的定位和复位操作,既避免了系统宕机,又不影响实际业务的运行。
参见图1所示,本发明实施例公开了一种视频转码卡连接方法,具体可以包括:
步骤S11:判断在预设周期内是否获取到视频转码卡发送的数据包。
本实施例中,在判断在预设周期内是否获取到视频转码卡发送的数据包之前,还包括:将所述服务器的预设PCIE Slot标槽与所述视频转码卡进行连接;建立与所述视频转码卡中的系统级芯片之间的PCIE链路,并建立本地的所述基板管理控制器与所述视频转码卡中的可编程芯片之间的I2C链路。
步骤S12:若在预设周期内未获取到视频转码卡发送的数据包,则将所述视频转码卡确定为异常视频转码卡,生成报错信息。
步骤S13:基于所述报错信息确定出所述异常视频转码卡的I2C总线编号,并将所述I2C总线编号发送至本地的基板管理控制器,以便所述基板管理控制器基于所述I2C总线编号将冷启动处理请求发送至所述异常视频转码卡。
本实施例中,在将所述I2C总线编号发送至本地的基板管理控制器之后,所述基板管理控制器利用所述I2C链路,并基于所述I2C总线编号将视频转码卡重启请求发送至所述异常视频转码卡中的可编程芯片,以便所述可编程芯片通过控制所述异常视频转码卡中虚拟现实芯片的电源状态对所述异常视频转码卡进行重启操作。
步骤S14:通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源信号信息之后,重新建立与处理后的所述异常视频转码卡之间的连接。
本实施例中,在通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源信号信息之前,还包括:处理后的所述异常视频转码卡中的所述虚拟现实芯片将自身的电源正常信号置为高电平,并生成电源信号信息,将所述电源信息号信息发送至所述可编程芯片,以便所述可编程芯片将所述电源信息号信息发送至所述基板管理控制器。
本实施例中,通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源信号信息,然后将所述电源正常信号置为低电平,通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源低电平信号信息之后,将低电平的电源正常信号置为高电平,然后确定出与所述视频转码卡中的系统级芯片之间的新PCIE链路,以便利用所述新PCIE链路进行PCIE数据交互和业务脚本执行。
本申请应用于服务器中CPU,通过CPU判断在预设周期内是否获取到视频转码卡发送的数据包,若在预设周期内未获取到视频转码卡发送的数据包,则将所述视频转码卡确定为异常视频转码卡,然后生成报错信息,基于所述报错信息确定出所述异常视频转码卡的I2C Bus NumbEr,然后CPU停止同异常槽位视频转码卡的PCIE读写操作,避免问题恶化诱发系统宕机,并将所述I2C Bus NumbEr发送至本地的BMC(BasEboard ManagEmEntControllEr,基板管理控制器),BMC利用所述I2C链路,并基于所述I2C总线编号将视频转码卡重启请求发送至所述异常视频转码卡中的可编程芯片,以便所述可编程芯片通过控制所述异常视频转码卡中虚拟现实芯片的电源状态对所述异常视频转码卡进行重启操作,然后重启后的所述异常视频转码卡中的所述虚拟现实芯片将自身的电源正常信号置为高电平,所述可编程芯片生成电源信号信息,并经由I2C链路将信息传递给主板基板管理控制器,然后将所述电源信息号信息发送至所述可编程芯片,以便所述可编程芯片将所述电源信息号信息发送至所述基板管理控制器。CPU将异常视频转码卡槽位的PERST信号拉低一段时间,然后通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源低电平信号信息之后,再将低电平的电源正常信号置为高电平,然后确定出与所述视频转码卡中的系统级芯片之间的新PCIE链路,以便利用所述新PCIE链路进行PCIE数据交互和业务脚本执行。
本实施例中,判断在预设周期内是否获取到视频转码卡发送的数据包;若在预设周期内未获取到视频转码卡发送的数据包,则将所述视频转码卡确定为异常视频转码卡,生成报错信息;基于所述报错信息确定出所述异常视频转码卡的I2C总线编号,并将所述I2C总线编号发送至本地的基板管理控制器,以便所述基板管理控制器基于所述I2C总线编号将冷启动处理请求发送至所述异常视频转码卡;通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源信号信息之后,重新建立与处理后的所述异常视频转码卡之间的连接。本申请判断在预设周期内是否获取到视频转码卡发送的数据包,如果没有收到,则生成报错信息,以便进行冷启动处理,并重新建立与处理后的所述异常视频转码卡之间的连接,能够有效避免出现因CPU报错引发系统宕机从而造成业务数据丢失的情况,并且提高服务器中视频转码卡运行的稳定性。
参见图2所示,本发明实施例公开了一种视频转码卡连接方法,具体可以包括:
步骤S21:判断在预设周期内是否获取到视频转码卡发送的数据包。
步骤S22:若在预设周期内未获取到视频转码卡发送的数据包,则将所述视频转码卡确定为异常视频转码卡,生成报错信息。
步骤S23:基于所述报错信息确定出所述异常视频转码卡的PCIE总线编号,然后基于所述PCIE总线编号将与所述视频转码卡中的系统级芯片之间的PCIE链路置为停用状态。
步骤S24:基于所述报错信息确定出所述异常视频转码卡的I2C总线编号,并将所述I2C总线编号发送至本地的基板管理控制器,以便所述基板管理控制器基于所述I2C总线编号将冷启动处理请求发送至所述异常视频转码卡。
步骤S25:通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源信号信息之后,重新建立与处理后的所述异常视频转码卡之间的连接。
例如,如图3所示,本申请的各视频转码卡同服务器主板的连接示意图,各转码卡经金手指插接在服务器主板的PCIE Slot(PCIE标槽)上,从服务器主板获取P12V电源,视频转码卡经由PCIE Slot同服务器主板连接,例如PCIE Slot0通过PCIE链路与视频转码卡0进行数据交互,单个视频转码卡对接的PCIE Slot在服务器中是固定的。
例如,如图4所示,本申请的视频转码卡经由PCIE Slot同服务器主板连接,由于单个视频转码卡对接的PCIE Slot在服务器中是固定的,进一步,单个视频转码卡对应的PCIEBus NumbEr(PCIE总线编号)和I2C Bus NumbEr(I2C总线编号)是固定的,即单个视频转码卡的PCIE Bus NumbEr和I2C Bus NumbEr具有一一对应的关系,视频转码卡内包含SOC(系统级芯片)、VR(虚拟现实芯片)、CPLD(可编程芯片)等芯片,主芯片为SOC。服务器主板的PSU(PC PowEr Supply Unit,电源)提供的P12V经视频转码卡内VR转换后,给SOC提供正常工作所需的电源,服务器主板BMC经由I2C链路对视频转码卡内CPLD写寄存器,控制VR的开断,进而控制SOC各个电源。进一步的,服务器主板BMC经由I2C链路对视频转码卡内CPLD读寄存器,获取视频转码卡的电源状态,当视频转码卡内PWRGD(电源正常)信号为高时,表示视频转码卡SOC正常工作所需的各个电源均正常,当PWRGD为低时,表示视频转码卡内SOC掉电,视频转码卡SOC基于PCIE链路同服务器主板CPU进行数据交互,进而执行业务脚本,服务器CPU经由PERST信号对视频转码卡进行复位操作,进而完成PCIE链路的重新握手建立,视频转码卡SOC基于PCIE链路同服务器主板CPU进行数据交互,进而执行业务脚本,服务器CPU经由PERST信号对视频转码卡进行复位操作,进而完成PCIE链路的重新握手建立。本发明规避了高性能服务器搭配视频转码卡时系统宕机的风险,解决高性能服务器搭配多张视频转码卡运行业务,因视频转码卡端CPL报错,引发系统宕机造成业务数据丢失的问题。
本申请应用于服务器中CPU,通过CPU判断在预设周期内是否获取到视频转码卡发送的数据包,若在预设周期内未获取到视频转码卡发送的数据包,则将所述视频转码卡确定为异常视频转码卡,然后生成报错信息,基于所述报错信息确定出所述异常视频转码卡的I2C Bus NumbEr,然后CPU停止同异常槽位视频转码卡的PCIE读写操作,避免问题恶化诱发系统宕机,并将所述I2C Bus NumbEr发送至本地的BMC(BasEboard ManagEmEntControllEr,基板管理控制器),BMC利用所述I2C链路,并基于所述I2C总线编号将视频转码卡重启请求发送至所述异常视频转码卡中的可编程芯片,以便所述可编程芯片通过控制所述异常视频转码卡中虚拟现实芯片的电源状态对所述异常视频转码卡进行重启操作,然后重启后的所述异常视频转码卡中的所述虚拟现实芯片将自身的电源正常信号置为高电平,所述可编程芯片生成电源信号信息,并经由I2C链路将信息传递给主板基板管理控制器,然后将所述电源信息号信息发送至所述可编程芯片,以便所述可编程芯片将所述电源信息号信息发送至所述基板管理控制器。CPU将异常视频转码卡槽位的PERST信号拉低一段时间,然后通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源低电平信号信息之后,再将低电平的电源正常信号置为高电平,然后确定出与所述视频转码卡中的系统级芯片之间的新PCIE链路,以便利用所述新PCIE链路进行PCIE数据交互和业务脚本执行。
本实施例中,判断在预设周期内是否获取到视频转码卡发送的数据包;若在预设周期内未获取到视频转码卡发送的数据包,则将所述视频转码卡确定为异常视频转码卡,生成报错信息;基于所述报错信息确定出所述异常视频转码卡的PCIE总线编号,然后基于所述PCIE总线编号将与所述视频转码卡中的系统级芯片之间的PCIE链路置为停用状态;基于所述报错信息确定出所述异常视频转码卡的I2C总线编号,并将所述I2C总线编号发送至本地的基板管理控制器,以便所述基板管理控制器基于所述I2C总线编号将冷启动处理请求发送至所述异常视频转码卡;通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源信号信息之后,重新建立与处理后的所述异常视频转码卡之间的连接。本申请判断在预设周期内是否获取到视频转码卡发送的数据包,如果没有收到,则生成报错信息,以便进行冷启动处理,并重新建立与处理后的所述异常视频转码卡之间的连接,能够有效避免出现因CPU报错引发系统宕机从而造成业务数据丢失的情况,并且提高服务器中视频转码卡运行的稳定性。
参见图5所示,本发明实施例公开了一种视频转码卡连接装置,具体可以包括:
判断模块11,用于判断在预设周期内是否获取到视频转码卡发送的数据包;
报错信息生成模块12,用于若在预设周期内未获取到视频转码卡发送的数据包,则将所述视频转码卡确定为异常视频转码卡,生成报错信息;
冷启动模块13,用于基于所述报错信息确定出所述异常视频转码卡的I2C总线编号,并将所述I2C总线编号发送至本地的基板管理控制器,以便所述基板管理控制器基于所述I2C总线编号将冷启动处理请求发送至所述异常视频转码卡;
视频转码卡连接模块14,用于通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源信号信息之后,重新建立与处理后的所述异常视频转码卡之间的连接。
本实施例中,判断在预设周期内是否获取到视频转码卡发送的数据包;若在预设周期内未获取到视频转码卡发送的数据包,则将所述视频转码卡确定为异常视频转码卡,生成报错信息;基于所述报错信息确定出所述异常视频转码卡的I2C总线编号,并将所述I2C总线编号发送至本地的基板管理控制器,以便所述基板管理控制器基于所述I2C总线编号将冷启动处理请求发送至所述异常视频转码卡;通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源信号信息之后,重新建立与处理后的所述异常视频转码卡之间的连接。本申请判断在预设周期内是否获取到视频转码卡发送的数据包,如果没有收到,则生成报错信息,以便进行冷启动处理,并重新建立与处理后的所述异常视频转码卡之间的连接,能够有效避免出现因CPU报错引发系统宕机从而造成业务数据丢失的情况,并且提高服务器中视频转码卡运行的稳定性。
本申请应用于服务器中CPU,通过CPU判断在预设周期内是否获取到视频转码卡发送的数据包,若在预设周期内未获取到视频转码卡发送的数据包,则将所述视频转码卡确定为异常视频转码卡,然后生成报错信息,基于所述报错信息确定出所述异常视频转码卡的I2C Bus NumbEr,然后CPU停止同异常槽位视频转码卡的PCIE读写操作,避免问题恶化诱发系统宕机,并将所述I2C Bus NumbEr发送至本地的BMC(BasEboard ManagEmEntControllEr,基板管理控制器),BMC利用所述I2C链路,并基于所述I2C总线编号将视频转码卡重启请求发送至所述异常视频转码卡中的可编程芯片,以便所述可编程芯片通过控制所述异常视频转码卡中虚拟现实芯片的电源状态对所述异常视频转码卡进行重启操作,然后重启后的所述异常视频转码卡中的所述虚拟现实芯片将自身的电源正常信号置为高电平,所述可编程芯片生成电源信号信息,并经由I2C链路将信息传递给主板基板管理控制器,然后将所述电源信息号信息发送至所述可编程芯片,以便所述可编程芯片将所述电源信息号信息发送至所述基板管理控制器。CPU将异常视频转码卡槽位的PERST信号拉低一段时间,然后通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源低电平信号信息之后,再将低电平的电源正常信号置为高电平,然后确定出与所述视频转码卡中的系统级芯片之间的新PCIE链路,以便利用所述新PCIE链路进行PCIE数据交互和业务脚本执行。
在一些具体实施例中,所述判断模块11,具体可以包括:
连接模块,用于将所述服务器的预设PCIE Slot标槽与所述视频转码卡进行连接;
链路建立模块,用于建立与所述视频转码卡中的系统级芯片之间的PCIE链路,并建立本地的所述基板管理控制器与所述视频转码卡中的可编程芯片之间的I2C链路。
在一些具体实施例中,所述判断模块11,具体可以包括:
总线编号确定模块,用于基于所述报错信息确定出所述异常视频转码卡的PCIE总线编号;
链路状态设置模块,用于基于所述PCIE总线编号将与所述视频转码卡中的系统级芯片之间的PCIE链路置为停用状态。
在一些具体实施例中,所述冷启动模块13,具体可以包括:
冷启动模块,用于所述基板管理控制器利用所述I2C链路,并基于所述I2C总线编号将视频转码卡重启请求发送至所述异常视频转码卡中的可编程芯片,以便所述可编程芯片通过控制所述异常视频转码卡中虚拟现实芯片的电源状态对所述异常视频转码卡进行重启操作。
在一些具体实施例中,所述视频转码卡连接模块14,具体可以包括:
电源信号信息生成模块,用于处理后的所述异常视频转码卡中的所述虚拟现实芯片将自身的电源正常信号置为高电平,并生成电源信号信息,将所述电源信息号信息发送至所述可编程芯片,以便所述可编程芯片将所述电源信息号信息发送至所述基板管理控制器。
在一些具体实施例中,所述视频转码卡连接模块14,具体可以包括:
低电平设置模块,用于将所述电源正常信号置为低电平;
高电平设置模块,用于通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源低电平信号信息之后,将低电平的电源正常信号置为高电平。
在一些具体实施例中,所述视频转码卡连接模块14,具体可以包括:
PCIE数据交互模块,用于确定出与所述视频转码卡中的系统级芯片之间的新PCIE链路,以便利用所述新PCIE链路进行PCIE数据交互和业务脚本执行。
图6为本申请实施例提供的一种电子设备的结构示意图。该电子设备20,具体可以包括:至少一个处理器21、至少一个存储器22、电源23、通信接口24、输入输出接口25和通信总线26。其中,所述存储器22用于存储计算机程序,所述计算机程序由所述处理器21加载并执行,以实现前述任一实施例公开的由电子设备执行的视频转码卡连接方法中的相关步骤。
本实施例中,电源23用于为电子设备20上的各硬件设备提供工作电压;通信接口24能够为电子设备20创建与外界设备之间的数据传输通道,其所遵循的通信协议是能够适用于本申请技术方案的任意通信协议,在此不对其进行具体限定;输入输出接口25,用于获取外界输入数据或向外界输出数据,其具体的接口类型可以根据具体应用需要进行选取,在此不进行具体限定。
另外,存储器22作为资源存储的载体,可以是只读存储器、随机存储器、磁盘或者光盘等,其上所存储的资源包括操作系统221、计算机程序222及数据223等,存储方式可以是短暂存储或者永久存储。
其中,操作系统221用于管理与控制电子设备20上的各硬件设备以及计算机程序222,以实现处理器21对存储器22中数据223的运算与处理,其可以是Windows、Unix、Linux等。计算机程序222除了包括能够用于完成前述任一实施例公开的由电子设备20执行的视频转码卡连接方法的计算机程序之外,还可以进一步包括能够用于完成其他特定工作的计算机程序。数据223除了可以包括视频转码卡连接设备接收到的由外部设备传输进来的数据,也可以包括由自身输入输出接口25采集到的数据等。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
进一步的,本申请实施例还公开了一种计算机可读存储介质,所述存储介质中存储有计算机程序,所述计算机程序被处理器加载并执行时,实现前述任一实施例公开的视频转码卡连接方法步骤。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本发明所提供的一种视频转码卡连接方法、装置、设备及存储介质进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种视频转码卡连接方法,其特征在于,应用于服务器中CPU,包括:
判断在预设周期内是否获取到视频转码卡发送的数据包;
若在预设周期内未获取到视频转码卡发送的数据包,则将所述视频转码卡确定为异常视频转码卡,生成报错信息;
基于所述报错信息确定出所述异常视频转码卡的I2C总线编号,并将所述I2C总线编号发送至本地的基板管理控制器,以便所述基板管理控制器基于所述I2C总线编号将冷启动处理请求发送至所述异常视频转码卡;
通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源信号信息之后,重新建立与处理后的所述异常视频转码卡之间的连接。
2.根据权利要求1所述的视频转码卡连接方法,其特征在于,所述判断在预设周期内是否获取到视频转码卡发送的数据包之前,还包括:
将所述服务器的预设PCIE Slot标槽与所述视频转码卡进行连接;
建立与所述视频转码卡中的系统级芯片之间的PCIE链路,并建立本地的所述基板管理控制器与所述视频转码卡中的可编程芯片之间的I2C链路。
3.根据权利要求2所述的视频转码卡连接方法,其特征在于,还包括:
基于所述报错信息确定出所述异常视频转码卡的PCIE总线编号;
基于所述PCIE总线编号将与所述视频转码卡中的系统级芯片之间的PCIE链路置为停用状态。
4.根据权利要求2所述的视频转码卡连接方法,其特征在于,所述基板管理控制器基于所述I2C总线编号将冷启动处理请求发送至所述异常视频转码卡,包括:
所述基板管理控制器利用所述I2C链路,并基于所述I2C总线编号将视频转码卡重启请求发送至所述异常视频转码卡中的可编程芯片,以便所述可编程芯片通过控制所述异常视频转码卡中虚拟现实芯片的电源状态对所述异常视频转码卡进行重启操作。
5.根据权利要求4所述的视频转码卡连接方法,其特征在于,所述通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源信号信息之前,还包括:
处理后的所述异常视频转码卡中的所述虚拟现实芯片将自身的电源正常信号置为高电平,并生成电源信号信息,将所述电源信息号信息发送至所述可编程芯片,以便所述可编程芯片将所述电源信息号信息发送至所述基板管理控制器。
6.根据权利要求5所述的视频转码卡连接方法,其特征在于,所述重新建立与处理后的所述异常视频转码卡之间的连接之前,还包括:
将所述电源正常信号置为低电平;
通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源低电平信号信息之后,将低电平的电源正常信号置为高电平。
7.根据权利要求1至6任一项所述的视频转码卡连接方法,其特征在于,所述重新建立与处理后的所述异常视频转码卡之间的连接之后,还包括:
确定出与所述视频转码卡中的系统级芯片之间的新PCIE链路,以便利用所述新PCIE链路进行PCIE数据交互和业务脚本执行。
8.一种视频转码卡连接装置,其特征在于,包括:
判断模块,用于判断在预设周期内是否获取到视频转码卡发送的数据包;
报错信息生成模块,用于若在预设周期内未获取到视频转码卡发送的数据包,则将所述视频转码卡确定为异常视频转码卡,生成报错信息;
冷启动模块,用于基于所述报错信息确定出所述异常视频转码卡的I2C总线编号,并将所述I2C总线编号发送至本地的基板管理控制器,以便所述基板管理控制器基于所述I2C总线编号将冷启动处理请求发送至所述异常视频转码卡;
视频转码卡连接模块,用于通过所述基板管理控制器获取到处理后的所述异常视频转码卡发送的电源信号信息之后,重新建立与处理后的所述异常视频转码卡之间的连接。
9.一种电子设备,其特征在于,包括:
存储器,用于保存计算机程序;
处理器,用于执行所述计算机程序,以实现如权利要求1至7任一项所述的视频转码卡连接方法。
10.一种计算机可读存储介质,其特征在于,用于保存计算机程序;其中,所述计算机程序被处理器执行时实现如权利要求1至7任一项所述的视频转码卡连接方法。
CN202210854529.4A 2022-07-15 2022-07-15 一种视频转码卡连接方法、装置、设备及介质 Pending CN115237836A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210854529.4A CN115237836A (zh) 2022-07-15 2022-07-15 一种视频转码卡连接方法、装置、设备及介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210854529.4A CN115237836A (zh) 2022-07-15 2022-07-15 一种视频转码卡连接方法、装置、设备及介质

Publications (1)

Publication Number Publication Date
CN115237836A true CN115237836A (zh) 2022-10-25

Family

ID=83673309

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210854529.4A Pending CN115237836A (zh) 2022-07-15 2022-07-15 一种视频转码卡连接方法、装置、设备及介质

Country Status (1)

Country Link
CN (1) CN115237836A (zh)

Similar Documents

Publication Publication Date Title
RU2614569C2 (ru) Стойка с функцией автоматического восстановления и способ автоматического восстановления для этой стойки
US6654843B1 (en) Hot swapping
WO2021077742A1 (zh) 一种业务处理方法、系统、装置及可读存储介质
CN114116378A (zh) 获取PCIe设备温度的方法、系统、终端及存储介质
US20050066022A1 (en) Quiet resume on LAN
US5379437A (en) Reset of peripheral printing devices after a hot plug state
CN116644011B (zh) 一种i2c设备的快速识别方法、装置、设备及存储介质
KR0182632B1 (ko) 클라이언트 서버 시스템 및 그 제어 방법
WO2014000299A1 (zh) 串口重定向处理方法、设备和系统
US6904546B2 (en) System and method for interface isolation and operating system notification during bus errors
CN111813596A (zh) 芯片重启方法、装置及计算设备
CN115237836A (zh) 一种视频转码卡连接方法、装置、设备及介质
CN112564924B (zh) 计算机扩展卡及区块链终端设备
CN115952129A (zh) 一种刀片服务器设置方法、装置及可读存储介质
CN112579507A (zh) 宿主机与bmc通信的方法、bios、操作系统、bmc和服务器
US11070654B2 (en) Sockets for shared link applications
CN111694587A (zh) 服务器pnor固件升级方法、装置、设备及存储介质
CN113900718A (zh) 一种bmc与bios资产信息的解耦方法、系统及装置
CN113419884B (zh) 防止bmc镜像文件损坏的方法、装置、终端及存储介质
CN100518077C (zh) 在客户计算机系统中远程禁止网络活动的数据处理系统和方法
CN115599191B (zh) 智能网卡的上电方法及上电装置
US20070050666A1 (en) Computer Network System and Related Method for Monitoring a Server
CN112311560B (zh) 远端唤醒方法以及远端唤醒系统
WO2024066857A1 (zh) 一种电子设备、处理器、数据传输方法及装置
CN117806721B (zh) 故障诊断驱动加载方法、装置、电子设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination