CN115167597A - 一种pjvs系统中偏置驱动器的自校准方法及装置 - Google Patents

一种pjvs系统中偏置驱动器的自校准方法及装置 Download PDF

Info

Publication number
CN115167597A
CN115167597A CN202210882794.3A CN202210882794A CN115167597A CN 115167597 A CN115167597 A CN 115167597A CN 202210882794 A CN202210882794 A CN 202210882794A CN 115167597 A CN115167597 A CN 115167597A
Authority
CN
China
Prior art keywords
pjvs
calibration
voltage
driving
sequence
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210882794.3A
Other languages
English (en)
Other versions
CN115167597B (zh
Inventor
梁潘
宋晓林
崔超奕
赵建亭
钱璐帅
富雅琼
张文昊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
State Grid Shaanxi Electric Power Co ltd Marketing Service Center Measuring Center
Original Assignee
State Grid Shaanxi Electric Power Co ltd Marketing Service Center Measuring Center
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by State Grid Shaanxi Electric Power Co ltd Marketing Service Center Measuring Center filed Critical State Grid Shaanxi Electric Power Co ltd Marketing Service Center Measuring Center
Priority to CN202210882794.3A priority Critical patent/CN115167597B/zh
Publication of CN115167597A publication Critical patent/CN115167597A/zh
Application granted granted Critical
Publication of CN115167597B publication Critical patent/CN115167597B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/561Voltage to current converters

Abstract

本发明公开了一种PJVS系统中偏置驱动器的自校准方法及装置,一种PJVS系统中偏置驱动器的自校准装置,偏置驱动器包括n个驱动通道,驱动通道用于驱动PJVS芯片的n‑1个子结阵,还包括:上位机控制模块,基于测得的各驱动通道电压误差数据对各驱动通道进行误差补偿;指零仪,用于测量各驱动通道在不同校准点电压时的电压误差数据;开关模块,所述开关模块包括用于切换当前待校准通道的第一开关模块和用于切换PJVS结阵工作模式的第二开关模块。本发明利用PJVS结阵自身输出量子电压精度高、可编程的优点,在只引入开关模块的基础上,实现了对偏置驱动器各驱动通道的单独校准,明显提高了偏置驱动器的校准精度。

Description

一种PJVS系统中偏置驱动器的自校准方法及装置
技术领域
本发明涉及偏置驱动器领域,尤其涉及一种PJVS结阵偏置驱动器的自校 准方法及装置。
背景技术
在可编程约瑟夫森量子电压基准中,PJVS结阵偏置驱动器(以下缩写为偏 置驱动器)被用于向PJVS结阵提供偏置电流。基于V-I转换型驱动原理的偏置 驱动器,由多路DAC输出驱动电压,所述驱动电压由运算放大器组成的跟随 器电路进行缓冲,相邻两路驱动电压、匹配电阻、约瑟夫森子结阵共同串联形 成电通路,从而在子结阵中形成偏置电流。实际工况条件下,各驱动通道中DAC 和运算放大器的输出、匹配电阻阻值等均会随着时间发生未知漂移,会导致各 通道输出偏置电流精度下降从而无法精准控制PJVS结阵。
偏置驱动器各驱动通道的误差,主要来源于DAC、运算放大器以及匹配电 阻;在传统的偏置驱动器校准方法中,多采用从外部引入参考电压及采样设备 的方法,然而外部参考电压在数量及成本上具有一定限制,且校准结果的准确 性取决于外部参考电压的准确性,明显降低了校准精度;因此,需要一种校准 精度较高、硬件复杂度低的校准装置对偏置驱动器各驱动通道进行校准。
发明内容
本发明的目的在于提供一种PJVS系统中偏置驱动器自校准方法及装置, 用于解决偏置驱动器校准过程中校准精度较低的问题。
为实现上述发明目的,本发明提供了一种PJVS系统中偏置驱动器的自校 准方法,所述偏置驱动器包括n个驱动通道,所述驱动通道用于驱动PJVS芯 片的n-1个子结阵,所述自校准方法包括:
S1:设置总校准点数N,根据各驱动通道中DAC可输出的最大电压值Vmax计算各校准点电压,并形成校准点电压序列V=[V1、V2、…、Vi、…VN];
S2:读取当前各驱动通道增益系数序列K=[k1、k2、…、km、…、kn]和偏置 参数序列B=[b1、b2、…、bm、…、bn];
S3:待校准驱动通道m、指零仪、PJVS结阵与参考地电位组成校准回路m;
S4:更新PJVS结阵中各子结阵配置,对PJVS结阵中子结阵进行偏置组合 计算并得到PJVS结阵输出的量子电压序列V'=[V'1、V'2、…、V'i、…V'N];
S5:根据量子电压序列点V'i计算各驱动通道的理论驱动电压输出序列 Ui=[Ui1、Ui2、…、Uij、…Uin],其中Uij表示第i个校准点对应第j个驱动通道 输出电压值;
S6:根据各驱动通道的理论驱动电压输出序列Ui、增益系数序列K、偏置 参数序列B计算各驱动通道的实际驱动电压输出序列U'i=[U'i1、U'i2、…、 U'ij、…U'in];
S7:根据各驱动通道的实际驱动电压输出序列U'i,计算各驱动通道DAC 输入码值序列Di=[Di1、Di2、…、Dij、…Din];
S8:将各驱动通道DAC输入码值序列Di中的DAC输入码值输入到对应 的各驱动通道中,使各驱动通道同时输出驱动电压U'ij
S9:读取指零仪输出电压差Δuim,并存储到电压差序列Δum=[Δu1m、Δu2m、…、Δuim、…、ΔuNm]中,其中Δuim表示驱动通道m在第i个校准点的电压误差;
S10:重复执行步骤S5-S9,获取所有校准点处的电压差Δuim,得到完整的 电压差序列Δum
S11:将电压差序列Δum和量子电压序列V'中数据对应相加,得到待校准 驱动通道输出电压实测序列um=[u1m、u2m、…、uim、…、uNm],其中uim为待校 准驱动通道m在第i个校准点的输出电压实测值,uim=V'i+Δuim
S12:将待校准驱动通道实际输出电压序列um和量子电压序列V'中的数据 进行线性拟合,得到误差曲线uim=k'm·V'i+b'm,k'm和b'm分别为驱动通道m校准 后的增益系数和偏置参数;
S13:将当前待校准驱动通道m的增益系数k'm和偏置参数b'm更新到增益 参数序列K和偏置参数序列B中,km=k'm,bm=b'm
S14:重复执行步骤S2-S13,将偏置驱动器中所有的驱动通道均进行一次 校准。
进一步的,步骤S1所述的校准点电压Vi的计算方法如式(1)所示:
Figure RE-GDA0003837453440000031
式中Vi代表第i个校准点的电压值,1≤i≤N。
进一步的,步骤S6中所述的实际驱动电压输出序列U'i中的实际驱动电压 U'ij的计算方法如式(2)所示:
Figure BDA0003763205920000032
式中kj和bj为第j个驱动通道的当前增益系数和偏置参数。
进一步的,步骤S12中所述的驱动通道m校准后的增益系数k'm和偏置参 数b'm的计算方法如式(3)所示:
Figure RE-GDA0003837453440000042
进一步的,步骤S4中所述的更新PJVS结阵中各子结阵配置的方法包括: 若待校准通道m=1或n时,1号子结阵或n-1号子结阵上无偏置电流流过,此 时1号子结阵或n-1号子结阵输出量子电压为0;当待校准通道1<m<n时, 将m-1号子结阵和m号子结阵合并为一个新的子结阵,其所需偏置电流由驱动 通道m-1和驱动通道m+1提供。
基于上述发明目的,本发明还提供了一种PJVS系统中偏置驱动器的自校 准装置,所述偏置驱动器包括n个驱动通道,所述驱动通道用于驱动PJVS芯 片的n-1个子结阵,还包括:
上位机控制模块,用于控制校准装置执行如权利要求1-5中任一项所述的 校准方法,并基于测得的各驱动通道电压误差数据对各驱动通道进行误差补偿;
指零仪,用于测量各驱动通道在不同校准点电压时的电压误差数据;
开关模块,所述开关模块包括用于切换当前待校准通道的第一开关模块和 用于切换PJVS结阵工作模式的第二开关模块。
进一步的,所述上位机控制模块包括:
DAC输出控制模块,用于控制所述驱动通道中DAC的输出电压值;
校准控制模块,用于将指零仪测得的各驱动通道的电压误差数据进行处理, 并将生成的校准参数传输到所述DAC输出控制模块;
数字控制模块,用于控制所述开关模块的工作状态;
其中,所述DAC输出控制模块的输入端电连接所述校准控制模块的输出 端,所述DAC输出控制模块的输出端电连接所述偏置驱动器的各驱动通道中 的DAC模块,所述校准控制模块的输入端连接所述指零仪的输出端。
进一步的,所述第一开关模块包括n个单刀双掷开关S1、S2、...、Sn
进一步的,所述第二开关模块包括两个单刀双掷开关Sn+1和Sn+2,所述工 作模式输出正端和输出负端用于PJVS结阵在非校准状态时连接负载正常工作。
进一步的,所述指零仪为PJVS系统中的数字多用表。
与现有技术相比,本发明的有益效果在于:通过将PJVS结阵输出量子电 压信号作为参考电压输出,在多个校准点对单个驱动通道进行误差采集,进而 对误差数据进行处理得到各驱动通道的校准参数,最终将单个驱动通道中来源 于DAC、运算放大器和电阻的误差整体消除。在不引入大量外设的基础上,利 用量子电压信号精度高且可编程的优点,明显提高了校准精度;因此,本发明 的校准装置和校准方法可以适用于输出通道可拓展的偏置驱动器。
附图说明
图1是本发明实施例的一种PJVS系统中偏置驱动器的自校准装置电路结 构框图。
图2是本发明实施例的单个校准回路的结构示意图。
图3是本发明实施例的一种PJVS系统中偏置驱动器的自校准方法流程图。
图4是本发明实施例的单刀双掷开关结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明 的附图对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的 实施例是发明一部分实施例,而不是全部的实施例。下面结合附图描述本发明 的实施例。
如图1-2所示,一种PJVS系统中偏置驱动器的自校准装置,包括:
PJVS结阵,用于输出量子电压,并且为自校准提供参考电压;PJVS结阵 在本实施例中选用10V约瑟夫森芯片。
上位机控制模块,用于控制校准流程,并基于所述指零仪测得各驱动通道 的电压误差数据,对各驱动通道进行误差补偿;所述上位机控制模块包括:
DAC输出控制模块,用于控制所述驱动通道中DAC的输出电压值;
校准控制模块,用于对所述指零仪测得各通道的电压误差数据进行处理, 并将生成的校准参数传输到所述DAC输出控制模块;
数字控制模块,用于控制所述开关模块的工作状态;
其中,所述DAC输出控制模块的输入端电连接所述校准控制模块的输出 端,所述DAC输出控制模块的输出端电连接所述偏置驱动器的24个驱动通道, 所述校准控制模块的输入端连接所述指零仪的输出端。
指零仪,用于测量各驱动通道在各校准点电压的电压误差;指零仪优选为KEYSIGHT 3458A数字多用表。
开关模块,用于切换所述自校准装置的工作状态;所述开关模块包括:
第一开关模块,用于选择当前待校准通道;所述第一开关模块包括多个单 刀双掷开关S1、S2、…、Sn,所述单刀双掷开关包括控制端、动端、第一不动 端及第二不动端;单刀双掷开关优选为模拟开关RS2058XN。
第二开关模块,用于切换PJVS结阵的工作模式;所述第二开关模块包括 两个单刀双掷开关Sn+1和Sn+2,所述单刀双掷开关包括控制端、动端、第一不 动端及第二不动端;单刀双掷开关优选为模拟开关RS2058XN。
其中,所述单刀双掷开关S1、S2、…、Sn的动端分别电连接所述偏置驱动 器24个驱动通道,所述单刀双掷开关S1、S2、…、Sn的第一不动端电连接所述 PJVS结阵的24个驱动控制端,所述单刀双掷开关S1、S2、…、Sn的第二不动 端相互短接后电连接到所述指零仪的输入负端,所述单刀双掷开关Sn+1的第一 不动端电连接指零仪的输入正端,所述单刀双掷开关Sn+1的第二不动端电连接 工作模式输出的正端,所述单刀双掷开关Sn+1的动端电连接PJVS结阵的量子 电压输出正端,所述单刀双掷开关Sn+2的第一不动端电连接参考地电位,所述 单刀双掷开关Sn+2的第二不动端电连接工作模式输出的负端,所述单刀双掷开 关Sn+2的动端电连接PJVS结阵的量子电压输出负端。
如图3所示,一种PJVS系统中偏置驱动器的自校准方法,所述偏置驱动 器包括n个驱动通道,所述驱动通道用于驱动PJVS芯片的n-1子结阵,所述自 校准方法包括:
S1:设置总校准点数N,根据各驱动通道中DAC可输出的最大电压值Vmax计算各校准点电压,并形成校准点电压序列V=[V1、V2、…、Vi、…VN];
S2:读取当前各驱动通道增益系数序列K=[k1、k2、…、km、…、kn]和偏置 参数序列B=[b1、b2、…、bm、…、bn];
S3:待校准驱动通道m、指零仪、PJVS结阵与参考地电位组成校准回路m;
S4:更新PJVS结阵中各子结阵配置,对PJVS结阵中子结阵进行偏置组合 计算并得到PJVS结阵输出的量子电压序列V'=[V'1、V'2、…、V'i、…V'N];
S5:根据量子电压序列点V'i计算各驱动通道的理论驱动电压输出序列 Ui=[Ui1、Ui2、…、Uij、…Uin],其中Uij表示第i个校准点对应第j个驱动通道 输出电压值;
S6:根据各驱动通道的理论驱动电压输出序列Ui、增益系数序列K、偏置 参数序列B计算各驱动通道的实际驱动电压输出序列U'i=[U'i1、U'i2、…、 U'ij、…U'in];
S7:根据各驱动通道的实际驱动电压输出序列U'i,计算各驱动通道DAC 输入码值序列Di=[Di1、Di2、…、Dij、…Din];
S8:将各驱动通道DAC输入码值序列Di中的DAC输入码值输入到对应 的各驱动通道中,使各驱动通道同时输出驱动电压U'ij
S9:读取指零仪输出电压差Δuim,并存储到电压差序列Δum=[Δu1m、Δu2m、…、Δuim、…、ΔuNm]中,其中Δuim表示驱动通道m在第i个校准点的电压误差;
S10:重复执行步骤S5-S9,获取所有校准点处的电压差Δuim,得到完整的 电压差序列Δum
S11:将电压差序列Δum和量子电压序列V'中数据对应相加,得到待校准 驱动通道输出电压实测序列um=[u1m、u2m、…、uim、…、uNm],其中uim为待校 准驱动通道m在第i个校准点的输出电压实测值,uim=V'i+Δuim
S12:将待校准驱动通道实际输出电压序列um和量子电压序列V'中的数据 进行线性拟合,得到误差曲线uim=k'm·V'i+b'm,k'm和b'm分别为驱动通道m校准 后的增益系数和偏置参数;
S13:将当前待校准驱动通道m的增益系数k'm和偏置参数b'm更新到增益 参数序列K和偏置参数序列B中,km=k'm,bm=b'm
S14:重复执行步骤S2-S13,将偏置驱动器中所有的驱动通道均进行一次 校准。
作为一种实现方式,步骤S1所述的校准点电压Vi的计算方法如式(1)所示:
Figure RE-GDA0003837453440000091
式中Vi代表第i个校准点电压值,1≤i≤N。
作为一种实现方式,步骤S6中所述的实际驱动电压输出序列U'i中的实际 驱动电压U'ij的计算方法如式(2)所示:
Figure BDA0003763205920000072
式中kj和bj为第j个驱动通道的当前增益系数和偏置参数。
作为一种实现方式,步骤S12中所述的驱动通道m校准后的增益系数k'm和偏置参数b'm的计算方法如式(3)所示:
Figure RE-GDA0003837453440000101
作为一种实现方式,步骤S4中所述的更新PJVS结阵中各子结阵配置的方 法包括:若待校准通道m=1或n时,1号子结阵或n-1号子结阵上无偏置电流 流过,此时1号子结阵或n-1号子结阵输出量子电压为0;当待校准通道1<m <n时,将m-1号子结阵和m号子结阵合并为一个新的子结阵,其所需偏置电 流由驱动通道m-1和驱动通道m+1提供。
作为一种实现方式,所述约瑟夫森子结阵偏置组合计算方法是:
计算所需的约瑟夫森结的总结数n;
针对芯片所包含的约瑟夫森子结阵按照结数进行分组,包括升序三进制T 组、三进制冗余R组、量化误差补偿S组和剩余有效子结阵O组;
将总结数n分解为nTj和nOj两项之和,其中,分解方式为p种,nTj是小于 T组子结阵结数之和的非负整数,nOj是用O组子结阵的偏置组合表示的非负整 数;
分别将p种分解方式中的nTj转换为通过T组和R组子结阵表示的p种偏 置组合形式;
通过S组的量化误差补偿数值分别补偿p种偏置组合形式产生的量化误差, 获得补偿后剩余误差最小的偏置组合方式;
将得到的偏置组合方式按照原子结阵顺序进行排列。
为说明本发明提出的一种PJVS系统中偏置驱动器的自校准方法,以下举 例偏置驱动器的具体自校准过程,其中PJVS结阵为NIST 10V结阵,偏置驱 动器的驱动通道总数为24个;该示例只是为了便于理解本发明的方法,但是不 作为对本发明方法保护范围、应用领域等各种领域的限制。
步骤1:设置校准点数5,根据各通道DAC可输出最大电压值10V,计算 校准点电压序列V=[-10、-5、0、5、10];
步骤2:接收上位机使能信号,进入自校准模式。读取当前各通道增益系 数序列K=[1、1、…、1]和偏置参数序列B=[0、0、…、0](以首次校准为例);
步骤3:数字控制模块控制第一开关模块和第二开关模块,将校准回路1 导通,校准回路1由依次电连接的驱动通道1、指零仪、PJVS结阵与参考地电 位组成;
步骤4:更新当前子结阵配置,将1号子结阵输出量子电压设置为0;
步骤5:根据校准点电压序列V,对剩余通道进行偏置组合计算,得到量 子电压序列V'=[-9.974664902、-5.000071340、0、5.000071340、9.974664902];
步骤6:根据量子电压序列V'中量子电压校准点,计算各驱动通道的理论 驱动电压输出序列,以第5个校准点为例,U5=[9.974664902、-2、-0.970944、 -0.951232、-0.932715、…、7.0367、7.67602、8.2963、9.99066];
步骤7:根据各驱动通道的理论驱动电压输出序列,计算各驱动通道的实 际驱动电压输出序列,以第5个校准点为例,U'5=[9.974664902、-2、-0.970944、 -0.951232、-0.932715、…、7.0367、7.67602、8.2963、9.99066];
步骤8:根据各驱动通道的实际驱动电压输出序列U'i,计算各驱动通道 DAC输入码值序列Di,以第5个校准点为例,D5=[1111111110101101、 110011001100111、111001110010011、…、1110001001000001、1110101000110010、 1111111111100010];
步骤9:DAC输出控制模块按照各驱动通道DAC输入码值序列Di,依次 向各驱动通道中DAC发送输入码值,各驱动通道同时输出驱动电压。
步骤10:读取指零仪输出电压差Δu51,并存储到电压差序列Δu1=[Δu11、Δu21、Δu31、Δu41、Δu51]。
步骤11:若当前校准点i≠N,则继续对驱动通道1在下一个校准点进行误 差采集,i=i+1,并进入步骤6;否则,进入步骤12。
步骤12:将电压差序列Δu1及量子电压序列V'中数据对应相加,得到待校 准驱动通道1的输出电压实测序列u1=[u11、u21、u31、u41、u51],其中ui1为待校 准驱动通道1在第i个校准点的输出电压实测值,ui1=Δu1+V'i
步骤13:对待校准驱动通道1的实际输出电压序列u1及量子电压序列V' 中数据进行线性拟合,得到误差曲线ui1=k'1V'i+b'1,k'1和b'1分别为驱动通道1 更新后的增益系数和偏置参数,k'1和b'1可由式(3)计算的到:
Figure RE-GDA0003837453440000131
步骤14:将当前驱动通道1的增益系数和偏置参数更新到增益参数序列K 和偏置参数序列B中,k1=k'1,b1=b'1;若当前待校准通道m≠n,则继续对下个 驱动通道进行误差数据采集,m=m+1,进入步骤3;否则,自校准结束,所有 驱动通道校准完成。
综上所述,本申请的一种PJVS系统中偏置驱动器的校准方法和装置通过 将PJVS结阵输出量子电压信号作为参考电压输出,在多个校准点对单个驱动 通道进行误差采集,进而对误差数据进行处理得到各驱动通道的校准参数,最 终将单个驱动通道中来源于DAC、运算放大器和电阻的误差整体消除。在不引 入大量外设的基础上,利用量子电压信号精度高且可编程的优点,明显提高了 校准精度;因此,本发明的校准装置和校准方法可以适用于输出通道可拓展的 偏置驱动器。
以上结合具体实施方式描述了本发明的技术方案,但需要说明的是,上述 的这些描述只是为了解释本发明的方案,而不能以任何方式解释为对发明保护 范围的具体限制。基于此处的解释,本领域的技术人员在不付出创造性劳动即 可联想到本发明的其他具体实施方式或等同替换,都将落入本发明的保护范围。

Claims (10)

1.一种PJVS系统中偏置驱动器的自校准方法,所述偏置驱动器包括n个驱动通道,所述驱动通道用于驱动PJVS芯片的n-1个子结阵,其特征在于,所述自校准方法包括:
S1:设置总校准点数N,根据各驱动通道中DAC可输出的最大电压值Vmax计算各校准点电压,并形成校准点电压序列V=[V1、V2、…、Vi、…VN];
S2:读取当前各驱动通道增益系数序列K=[k1、k2、…、km、…、kn]和偏置参数序列B=[b1、b2、…、bm、…、bn];
S3:待校准驱动通道m、指零仪、PJVS结阵与参考地电位组成校准回路m;
S4:更新PJVS结阵中各子结阵配置,对PJVS结阵中子结阵进行偏置组合计算并得到PJVS结阵输出的量子电压序列V'=[V'1、V'2、…、V'i、…V'N];
S5:根据量子电压序列点V'i计算各驱动通道的理论驱动电压输出序列Ui=[Ui1、Ui2、…、Uij、…Uin],其中Uij表示第i个校准点对应第j个驱动通道输出电压值;
S6:根据各驱动通道的理论驱动电压输出序列Ui、增益系数序列K、偏置参数序列B计算各驱动通道的实际驱动电压输出序列U'i=[U'i1、U'i2、…、U'ij、…U'in];
S7:根据各驱动通道的实际驱动电压输出序列U'i,计算各驱动通道DAC输入码值序列Di=[Di1、Di2、…、Dij、…Din];
S8:将各驱动通道DAC输入码值序列Di中的DAC输入码值输入到对应的各驱动通道中,使各驱动通道同时输出驱动电压U'ij
S9:读取指零仪输出电压差Δuim,并存储到电压差序列Δum=[Δu1m、Δu2m、…、Δuim、…、ΔuNm]中,其中Δuim表示驱动通道m在第i个校准点的电压误差;
S10:重复执行步骤S5-S9,获取所有校准点处的电压差Δuim,得到完整的电压差序列Δum
S11:将电压差序列Δum和量子电压序列V'中数据对应相加,得到待校准驱动通道输出电压实测序列um=[u1m、u2m、…、uim、…、uNm],其中uim为待校准驱动通道m在第i个校准点的输出电压实测值,uim=V'i+Δuim
S12:将待校准驱动通道实际输出电压序列um和量子电压序列V'中的数据进行线性拟合,得到误差曲线uim=k'm·V'i+b'm,k'm和b'm分别为驱动通道m校准后的增益系数和偏置参数;
S13:将当前待校准驱动通道m的增益系数k'm和偏置参数b'm更新到增益参数序列K和偏置参数序列B中,km=k'm,bm=b'm
S14:重复执行步骤S2-S13,将偏置驱动器中所有的驱动通道均进行一次校准。
2.根据权利要求1所述的一种PJVS系统中偏置驱动器的自校准方法,其特征在于:步骤S1所述的校准点电压Vi的计算方法如式(1)所示:
Figure RE-FDA0003837453430000021
式中Vi代表第i个校准点电压值,1≤i≤N。
3.根据权利要求1所述的一种PJVS系统中偏置驱动器的自校准方法,其特征在于:步骤S6中所述的实际驱动电压输出序列U'i中的实际驱动电压U'ij的计算方法如式(2)所示:
Figure RE-FDA0003837453430000031
式中kj和bj为第j个驱动通道的当前增益系数和偏置参数。
4.根据权利要求1所述的一种PJVS系统中偏置驱动器的自校准方法,其特征在于:步骤S12中所述的驱动通道m校准后的增益系数k'm和偏置参数b'm的计算方法如式(3)所示:
Figure RE-FDA0003837453430000032
5.根据权利要求1所述的一种PJVS系统中偏置驱动器的自校准方法,其特征在于,步骤S4中所述的更新PJVS结阵中各子结阵配置的方法包括:若待校准通道m=1或n时,1号子结阵或n-1号子结阵上无偏置电流流过,此时1号子结阵或n-1号子结阵输出量子电压为0;当待校准通道1<m<n时,将m-1号子结阵和m号子结阵合并成一个新的子结阵,其所需偏置电流由驱动通道m-1和驱动通道m+1提供。
6.一种PJVS系统中偏置驱动器的自校准装置,所述偏置驱动器包括n个驱动通道,所述驱动通道用于驱动PJVS芯片的n-1个子结阵,其特征在于,还包括:
上位机控制模块,用于控制校准装置执行如权利要求1-5中任一项所述的校准方法,并基于测得的各驱动通道电压误差数据对各驱动通道进行误差补偿;
指零仪,用于测量各驱动通道在不同校准点电压时的电压误差数据;
开关模块,所述开关模块包括用于切换当前待校准通道的第一开关模块和用于切换PJVS结阵工作模式的第二开关模块。
7.根据权利要求6所述的一种PJVS系统中偏置驱动器的自校准装置,其特征在于,所述上位机控制模块包括:
DAC输出控制模块,用于控制所述驱动通道中DAC的输出电压值;
校准控制模块,用于将指零仪测得的各驱动通道的电压误差数据进行处理,并将生成的校准参数传输到所述DAC输出控制模块;
数字控制模块,用于控制所述开关模块的工作状态;
其中,所述DAC输出控制模块的输入端电连接所述校准控制模块的输出端,所述DAC输出控制模块的输出端电连接所述偏置驱动器的各驱动通道中的DAC模块,所述校准控制模块的输入端连接所述指零仪的输出端。
8.根据权利要求6所述的一种PJVS系统中偏置驱动器的自校准装置,其特征在于,所述第一开关模块包括n个单刀双掷开关S1、S2、...、Sn,n个单刀双掷开关的动端分别连接n个驱动通道,n个单刀双掷开关的第一不动端分别连接PJVS结阵的n个驱动控制端,n个单刀双掷开关的第二不动端相互短接后连接到指零仪输入负端。
9.根据权利要求6所述的一种PJVS系统中偏置驱动器的自校准装置,其特征在于,所述第二开关模块包括两个单刀双掷开关Sn+1和Sn+2,单刀双掷开关Sn+1的动端连接PJVS结阵量子电压输出正端,单刀双掷开关Sn+1的第一不动端连接工作模式输出的正端,单刀双掷开关Sn+1的第二不动端连接指零仪输入正端;单刀双掷开关Sn+2的动端连接PJVS结阵量子电压输出负端,单刀双掷开关Sn+2的第一不动端连接工作模式输出的负端,单刀双掷开关Sn+2的第二不动端连接参考地电位,所述工作模式输出正端和输出负端用于PJVS结阵在非校准状态时连接负载正常工作。
10.根据权利要求6所述的一种PJVS系统中偏置驱动器的自校准装置,其特征在于,所述指零仪为PJVS系统中的数字多用表。
CN202210882794.3A 2022-07-25 2022-07-25 一种pjvs系统中偏置驱动器的自校准方法及装置 Active CN115167597B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210882794.3A CN115167597B (zh) 2022-07-25 2022-07-25 一种pjvs系统中偏置驱动器的自校准方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210882794.3A CN115167597B (zh) 2022-07-25 2022-07-25 一种pjvs系统中偏置驱动器的自校准方法及装置

Publications (2)

Publication Number Publication Date
CN115167597A true CN115167597A (zh) 2022-10-11
CN115167597B CN115167597B (zh) 2023-10-13

Family

ID=83497806

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210882794.3A Active CN115167597B (zh) 2022-07-25 2022-07-25 一种pjvs系统中偏置驱动器的自校准方法及装置

Country Status (1)

Country Link
CN (1) CN115167597B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117686961A (zh) * 2024-02-01 2024-03-12 深圳曦华科技有限公司 误差校准系统、校准方法、计算机设备和存储介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2720063A1 (en) * 2012-10-12 2014-04-16 ALSTOM Transport SA Automatic calibration of energy meter central unit
CN112162231A (zh) * 2020-09-30 2021-01-01 中国电力科学研究院有限公司 一种用于电子式互感器校验仪的校准系统及方法
CN213365348U (zh) * 2020-11-10 2021-06-04 明峰医疗系统股份有限公司 一种多通道pet电源自动校准电路
CN114019339A (zh) * 2021-10-29 2022-02-08 中国计量大学 可编程约瑟夫森结阵偏置驱动器的校准方法及校准装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2720063A1 (en) * 2012-10-12 2014-04-16 ALSTOM Transport SA Automatic calibration of energy meter central unit
CN112162231A (zh) * 2020-09-30 2021-01-01 中国电力科学研究院有限公司 一种用于电子式互感器校验仪的校准系统及方法
CN213365348U (zh) * 2020-11-10 2021-06-04 明峰医疗系统股份有限公司 一种多通道pet电源自动校准电路
CN114019339A (zh) * 2021-10-29 2022-02-08 中国计量大学 可编程约瑟夫森结阵偏置驱动器的校准方法及校准装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
吕蕾;刘尉悦;梁福田;: "超导量子计算任意波形发生器输出一致性校准的设计与实现", 无线通信技术, no. 02 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117686961A (zh) * 2024-02-01 2024-03-12 深圳曦华科技有限公司 误差校准系统、校准方法、计算机设备和存储介质

Also Published As

Publication number Publication date
CN115167597B (zh) 2023-10-13

Similar Documents

Publication Publication Date Title
US4222107A (en) Method and apparatus for automatically calibrating a digital to analog converter
JP3224808B2 (ja) 冗長性a‐dおよびd‐a変換器の較正方法
CN112202448B (zh) 逐次逼近型模数转换器及其校准方法、电子设备
US4272760A (en) Self-calibrating digital to analog conversion system and method
EP0064147A2 (en) Self-calibration of analog-to-digital converters
US9300312B2 (en) Analog-digital converter
US5822225A (en) Self-calibrating data processors and methods for calibrating same
EP2955492A1 (en) Sensor system with a full bridge configuration of four resistive sensing elements
US5870042A (en) Method of and apparatus for testing A-D converter with a source current measurement and reduced external test terminals
EP2933925B1 (en) Method of calibrating a thermometer-code sar a/d converter and thermometer-code sar-a/d converter implementing said method
EP3026818B1 (en) Method of self-calibrating a sar a/d converter and sar-a/d converter implementing said method
CN115167597A (zh) 一种pjvs系统中偏置驱动器的自校准方法及装置
CN113904632A (zh) 一种运算放大电路失调电压的校准方法、装置及系统
CN104467857B (zh) 逐次逼近模数转换器系统
EP3139186A1 (en) Sensor circuit
US4721944A (en) Analog-to-digital conversion method and an analog-to-digital converter utilizing the same
US4599604A (en) A/D Self-testing circuit
US20200373938A1 (en) Ratiometric Gain Error Calibration Schemes for Delta-Sigma ADCs with Capacitive Gain Input Stages
CN102594276A (zh) 仪表放大器的增益校准系统及增益校准方法
CN113517891B (zh) 一种应用于数模转换器的线性校准系统和方法
CN114019339B (zh) 可编程约瑟夫森结阵偏置驱动器的校准方法及校准装置
US4127811A (en) Auto-calibrating voltmeter
CN112557988A (zh) 一种电压测量校准系统及方法
US11757463B2 (en) Self-calibration of reference voltage drop in digital to analog converter
CN113328748B (zh) 模数转换电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant