CN115102665A - 一种信息处理方法及装置 - Google Patents
一种信息处理方法及装置 Download PDFInfo
- Publication number
- CN115102665A CN115102665A CN202210623589.5A CN202210623589A CN115102665A CN 115102665 A CN115102665 A CN 115102665A CN 202210623589 A CN202210623589 A CN 202210623589A CN 115102665 A CN115102665 A CN 115102665A
- Authority
- CN
- China
- Prior art keywords
- error correction
- service data
- error
- unit
- correction information
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/21—Non-linear codes, e.g. m-bit data word to n-bit code word [mBnB] conversion with error detection or error correction
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/61—Aspects and characteristics of methods and arrangements for error correction or error detection, not provided for otherwise
- H03M13/613—Use of the dual code
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/16—Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
- H04J3/1605—Fixed allocated frame structures
- H04J3/1652—Optical Transport Network [OTN]
- H04J3/1664—Optical Transport Network [OTN] carrying hybrid payloads, e.g. different types of packets or carrying frames and packets in the paylaod
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0045—Arrangements at the receiver end
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0057—Block codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/20—Arrangements for detecting or preventing errors in the information received using signal quality detector
- H04L1/203—Details of error rate determination, e.g. BER, FER or WER
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Theoretical Computer Science (AREA)
- Nonlinear Science (AREA)
- Quality & Reliability (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
本申请实施例公开了一种信息处理方法及装置,包括:译码模块,用于接收来自至少一个对端设备的M个第一码字,每个所述第一码字包括K个单位长度的第一业务数据和R个单位长度的纠错码;译码模块,还用于对所述M个第一码字进行译码得到M个第二码字,每个所述第二码字的长度为K个单位长度与R个单位长度之和,每个所述第二码字包括K个单位长度的第二业务数据和纠错信息,所述第二业务数据为纠错后的所述第一业务数据,所述纠错信息为根据所述R个单位长度的纠错码对所述K个单位长度的第一业务数据进行纠错后得到的错误统计信息;分类统计模块用于根据所述纠错信息,确定第一业务数据的误码率。采用本申请实施例,可以提高数据处理效率。
Description
本申请是分案申请,原申请的申请号是202010161558.3,原申请日是2020年03月10日,原申请的全部内容通过引用结合在本申请中。
技术领域
本申请涉及通信技术领域,尤其涉及一种信息处理方法及装置。
背景技术
数字通信系统中,由于传输信道中引入的噪声、串扰等因素,接收设备接收到的信号产生畸变,进而导致系统误码。为了避免或者减少系统误码,前向纠错(forward errorcorrection,FEC)广泛应用于数字传输系统中。但是,由于尺寸、功耗或成本限制等原因,在FEC译码模块和分类识别模块分别属于两个不同部件的情况下,接收设备无法确定每个对端设备的业务数据所对应的纠错信息,影响纠错信息的传输效率,导致数据处理效率低。
发明内容
本申请实施例提供一种信息处理方法及装置,可以提高纠错信息的传输效率,提高数据的处理效率。
第一方面,本申请实施例提供了一种信息处理装置,所述装置包括译码模块和分类统计模块,其中:译码模块,用于接收来自至少一个对端设备的M个第一码字,每个第一码字包括K个单位长度的第一业务数据和R个单位长度的纠错码,M、K、R均为大于等于1的整数;译码模块,还用于对M个第一码字进行译码得到M个第二码字,每个第二码字的长度为K个单位长度与R个单位长度之和,每个第二码字包括K个单位长度的第二业务数据和纠错信息,第二业务数据为纠错后的第一业务数据,纠错信息为根据R个单位长度的纠错码对K个单位长度的第一业务数据进行纠错后得到的错误统计信息。分类统计模块,用于根据纠错信息,确定第一业务数据的误码率。
在本实施例中,当译码模块与分类统计模块分别属于两个相互独立的部件时,译码模块通过将译码后的业务数据和纠错信息组合成第二码字传输给分类统计模块,以便分类统计模块可以对纠错信息和与纠错信息相对应的业务数据进行分类统计,因此在传输过程中不需要对纠错信息进行任何处理,不仅提高了纠错信息的传输效率,而且提高了数据的处理效率。
在一种可能的设计中,所述纠错信息的有效长度小于等于R个单位长度。在保持码字长度不变的情况下,保障纠错信息能够全部写入码字。
在另一种可能的设计中,当所述纠错信息的有效长度小于R个单位长度时,每个所述第二码字中除所述K个单位长度的第二业务数据和所述纠错信息之外的其他部分为无效填充码,保障码字的完整性。
在另一种可能的设计中,分类统计模块,还用于根据每个第二码字所对应的对端设备,统计M个第二码字中属于同一个对端设备的第二码字。通过分类统计每个对端设备所属的第二码字,以便对每个对端设备业务数据的分类计算,保障每个对端设备传输的业务数据的效率。
在另一种可能的设计中,分类统计模块,还用于对每个第二码字进行分类处理分别得到K个单位长度的第二业务数据和纠错信息。通过对第二业务数据和纠错信息进行分类统计,进而通过纠错信息确定业务数据的传输情况,保障业务数据的传输效率。
在另一种可能的设计中,纠错信息包括每个第一码字中K个单位长度的第一业务数据中的错误数据的第一数量;分类统计模块,还用于根据第一数量和K个单位长度,确定K个单位长度的第一业务数据的误码率。通过计算每个码字的误码率,确定码字的传输情况,保障业务数据的传输效率。
在另一种可能的设计中,纠错信息包括每个第一码字中K个单位长度的第一业务数据中的错误数据的第一数量;分类统计模块,还用于根据每个第一码字中错误数据的第一数量,统计M个第一码字中错误数据的第二数量;根据第二数量、K个单位长度和M,确定M个第一码字中所有业务数据的误码率。通过计算所有码字的误码率,确定所有码字的传输情况,保障业务数据的传输效率。
第二方面,本申请实施例提供了一种信息处理方法,该信息处理方法由上述译码模块完成,执行上述第一方面中译码模块所执行的方法和功能。
第三方面,本申请实施例提供了一种信息处理方法,该信息处理方法由上述分类统计模块完成,执行上述第一方面中分类统计模块所执行的方法和功能。
第四方面,本申请实施例提供了一种信息处理装置,该信息处理装置被配置为实现上述第二方面中译码模块所执行的方法和功能,由硬件/软件实现,其硬件/软件包括与上述功能相应的单元。
第五方面,本申请实施例提供了一种信息处理装置,该信息处理装置被配置为实现上述第三方面中分类统计模块所执行的方法和功能,由硬件/软件实现,其硬件/软件包括与上述功能相应的单元。
第六方面,本申请实施例提供了一种接收设备,包括:处理器和通信接口。可选的,该接收设备还可以包括存储器。其中,通信接口用于实现处理器和存储器之间连接通信,处理器执行存储器中存储的程序用于实现上述第一方面中业务处理装置所执行的步骤。
在一个可能的设计中,本申请提供的接收设备可以包含用于执行上述方法设计中接收设备的行为相对应的模块。模块可以是软件和/或是硬件。
第七方面,本申请提供了一种计算机可读存储介质,计算机可读存储介质中存储有指令,当其在计算机上运行时,使得计算机执行上述各方面的方法。
第八方面,本申请提供了一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行上述各方面的方法。
第九方面,本申请实施例提供一种芯片,所述芯片包括处理器和通信接口,所述处理器与所述通信接口耦合,用于实现上述各方面所提供的方法。
可选的,所述芯片还可以包括存储器,例如,所述处理器可以读取并执行所述存储器所存储的软件程序,以实现上述各方面所提供的方法。或者,所述存储器也可以不包括在所述芯片内,而是位于所述芯片外部,相当于,所述处理器可以读取并执行外部存储器所存储的软件程序,以实现上述各方面所提供的方法。
附图说明
为了更清楚地说明本申请实施例或背景技术中的技术方案,下面将对本申请实施例或背景技术中所需要使用的附图进行说明。
图1是本申请实施例提供的一种通信系统模型的示意图;
图2是本申请实施例提供的一种EFC编解码前后的数据流的示意图;
图3是本申请实施例提供的一种TDM PON传输系统的示意图;
图4是本申请实施例提供的一种OLT硬件系统的示意图;
图5是本申请实施例提供的一种信息处理方法的流程示意图;
图6是本申请实施例提供的另一种EFC编解码前后的数据流的示意图;
图7是本申请实施例提供的一种接收设备的结构示意图;
图8是本申请实施例提供的一种信息处理装置的结构示意图;
图9是本申请实施例提供的另一种信息处理装置的结构示意图;
图10是本申请实施例提供的另一种信息处理装置的结构示意图;
图11是本申请实施例提出的另一种接收设备的结构示意图。
具体实施方式
下面结合本申请实施例中的附图对本申请实施例进行描述。
请参见图1,图1是本申请实施例提供的一种通信系统模型的示意图,该通信系统模型包括:首先对端设备对信号源进行FEC编码、扰码等,然后通过信道传输将编码数据发送到接收设备,接收设备经过解扰、译码得到译码数据。该译码数据包括纠错信息和业务数据,分别进行错误统计和业务处理。
如图2所示,图2是本申请实施例提供的一种EFC编解码前后的数据流的示意图。在对业务数据进行FEC编码之前,业务数据包括业务数据1、业务数据2、业务数据3、……、和业务数据m,每个业务数据的长度为k个字节。在对每个业务数据进行FEC编码之后,在每个业务数据后增加一个纠错码,纠错码也可以称为冗余码或者校验码,每个纠错码的长度为r个字节,从而形成以k+r个字节长度的数据,该k+r字节长度的数据可以作为一个码字,得到m个码字。其中,k、r长度与具体的FEC编码有关,例如RS(255,239),k=239字节,r=16字节。
由于m个码字经过信道传输后,可能存在误码或数据内容发生变化,因此在m个码字经过FEC译码器时,使用纠错码对业务数据进行校验,如果确定业务数据中存在错误,则对业务数据中的错误数据进行纠正,并且去掉纠错码,恢复成k个字节长度的业务数据。在一些情况下,最后一个码字中的业务数据可能没有k个字节长度,恢复的业务数据的长度可能小于k个字节。如果业务数据中的错误数据超过预设阈值,则超出了纠错能力,则不需要进行纠错,分离r个字节的纠错码,保持k个字节的业务数据不变。
在上述过程中,接收设备接收到对端设备发送的m个码字之后,需要分别经过FEC译码模块和分类统计模块。FEC译码模块用于对m个码字进行译码,译码完成得到m个码字中每个码字的纠错信息,该纠错信息可以包括每个码字中的业务数据中错误数据的个数或纠正的错误数据的个数。分类统计模块可以用于根据纠错信息进行错误数据的个数累加,例如多个码字或多个码流中的错误数据,或者根据不同业务来统计业务数据。
在点到点连续系统中,例如一个连续的码流,纠错信息统计比较简单,可以持续累加。但是,对于时分多路复用(time division multiplexing,TDM)无源光纤网络(passiveoptical network,PON)系统,纠错信息的统计相对比较复杂。其中,TDM PON可以包括G比特无源光网络(gigabit-capable passive optical network,GPON)、以太无源光网络(ethernet passive optical networks,EPON)、10G比特无源光网络(10-gigabit-capablepassive optical networks,XG-PON)、10G对称无源光网络(10-gigabit-capablesymmetric passive optical network,XGS-PON)、以太无源光网络(10gbit/s ethernetpassive optical network 10G,10GEPON)等。
例如,如图3所示,图3是本申请实施例提供的一种TDM PON传输系统的示意图。该系统包括多个光网络终端(optical network terminal,ONT)、一个光线路终端(opticalline termination,OLT)和一个分光器。其中,ONT也可以是光网络单元(optical networkunit,ONU)。在上行方向,多个ONT(例如ONT1、ONT2、ONT3、……、ONTn)在不同的时隙上通过分光器向OLT发送数据,在下行方向,OLT通过分光器向多个ONT发送数据,每个ONT接收OLT发送的数据,并提取属于自己的数据。对于每个时隙上发送的多个码字,OLT需要根据不同的ONT分别统计纠错信息。对于同一个ONT,可能在不同的时隙上发送多个码字,因此需要将不同时隙上的多个码字中的纠错信息进行累加统计。
如图4所示,图4是本申请实施例提供的一种OLT硬件系统的示意图。OLT内部包括FEC译码模块、分类统计模块和业务处理模块。其中,FEC译码模块用于对接收到得多个码字进行译码,分类统计模块用于根据不同的ONT分别统计纠错信息,业务处理模块用于对接收到得多个码字中的业务数据进行处理。如果FEC译码模块、分类统计模块和业务处理模块都在一个芯片内,属于芯片内信息传递,分类统计模块统计的纠错信息与业务处理模块处理的业务数据存在对应关系,可以相对简单的针对每个码字中的业务数据进行纠错信息的统计。如果FEC译码模块和分类统计模块分别属于两个不同的部件(可以理解为一个设备内的不同单板或者不同模块,也可以理解为不同设备),由于纠错信息是基于码字的,FEC译码模块无法确定每个码字属于哪一个ONT的,经过FEC译码模块译码得到的纠错信息与业务数据没有对应关系。如果需要统计各个ONT的纠错信息,则需要对纠错信息进行处理,相对比较复杂,影响纠错信息的传递效率,导致数据处理效率低。为了解决上述技术问题,本申请实施例提供了如下解决方案。
请参见图5,图5是本申请实施例提供的一种信息处理方法的流程示意图。其中,接收设备包译码模块和分类统计模块,该方法包括但不限于如下步骤:
S501,译码模块接收来自至少一个对端设备的M个第一码字,每个所述第一码字包括K个单位长度的第一业务数据和R个单位长度的纠错码,所述M、所述K、所述R均为大于等于1的整数。其中,单位长度可以为字节、比特等。
具体实现中,每个对端设备可以首先业务数据进行编码。例如,如图6所示,对端设备编码前的业务数据包括业务数据1、业务数据2、业务数据3、……、和业务数据M,每个业务数据的长度为K个字节。对业务数据进行编码后得到M个码字,如码字1包括业务数据1和纠错码1,码字2包括业务数据2和纠错码2、……、码字M包括业务数据M和纠错码M。其中,每个码字包括K个字节的业务数据和R个字节的纠错码,纠错码也可以称为冗余码或者校验码。
然后,对端设备向接收设备发送编码后的M个码字。由于编码后的M个码字经过信道传输后,可能存在误码或数据内容发生变化,因此接收设备接收到的M个第一码字与对端设备发送的M个码字不相同。如图6所示,在接收设备侧,译码前的第一个第一码字包括业务数据1b和校验码1b,第二个第一码字包括业务数据2b和校验码2b,……,最后一个第一码字包括业务数据Mb和校验码Mb,与对端设备发送的M个码字不相同。
S502,译码模块对所述M个第一码字进行译码得到M个第二码字,每个所述第二码字的长度为K个单位长度与R个单位长度之和,每个所述第二码字包括K个单位长度的第二业务数据、和纠错信息,所述第二业务数据为纠错后的所述第一业务数据,所述纠错信息为根据所述R个单位长度的纠错码对所述K个单位长度的第一业务数据进行纠错后得到的错误统计信息。
具体实现中,译码模块在译码过程中,使用每个第一码字中的纠错码对该第一码字中的第一业务数据进行纠错得到第二业务数据,并且统计该第一码字中第一业务数据中的错误数据的数量或者第一业务数据中已纠正数据的数量,生成纠错信息,该纠错信息包括错误数据的数量和已纠正数据的数量中的至少一项。如果第一码字中的第一业务数据中的错误数据的数量超过预设阈值,则超出译码模块的纠错能力,此时保持每个第一码字中的第一业务数据不变,纠错信息可以是标识信息,该标识信息用于指示超过纠错能力。
在对每个第一码字进行译码得到纠错信息和第二业务数据之后,并没有对纠错信息和第二业务数据进行分离,而是将纠错信息和第二业务数据组合在一起形成第二码字。第二码字的长度与第二码字的长度相同,均为K+R个单位长度,第二码字中的第二业务数据与第一码字中的第一业务数据的长度相同,均为K个单位长度。纠错信息的有效长度小于等于R个单位长度。
进一步的,如果所述纠错信息的有效长度等于R个单位长度,则第二码字中剩余的R个字节的空间位置全部写入纠错信息。如果所述纠错信息的有效长度小于R个单位长度,纠错信息只需占用第二码字中剩余的R个单位长度的一部分空间位置。因此,可以在剩余的R个单位长度的另外一部分空间位置处写入无效填充码,每个所述第二码字中除所述K个单位长度的第二业务数据和所述纠错信息之外的其他部分为无效填充码。其中,无效填充码可以为0、1、1010或其它约定的无效码流。
可选的,第二业务数据、纠错信息和无效填充码在第二码字的位置并不固定。例如,第二码字可以依次包括第二业务数据、纠错信息和无效填充码,也可以依次包括第二业务数据、无效填充码和纠错信息。其他类似,此处不再赘述。
如图6所示,在满足译码模块的译码能力的情况下,接收设备对M个第一码字译码后得到M个第二码字,译码后的第一个第二码字包括K个字节的业务数据1和纠错信息,译码后的第一个第二码字包括K个字节的业务数据2和纠错信息,……,译码后的最后一个第二码字包括K个字节的业务数据M和纠错信息。在超出译码模块的译码能力的情况下,则保持每个第一码字中的业务数据不变,译码后第二码字中的业务数据仍然是业务数据1b、业务数据2b、……、业务数据Mb,与第一码字中的业务数据相同,纠错信息可以是标识信息,用于标识错误太多。
需要说明的是,M个第一码字中的最后一个码字中的业务数据可能没有K个单位长度,因此译码得到的M个第二码字中的最后一个码字中的业务数据的长度小于等于K个单位长度。
S503,译码模块向分类统计模块发送M个第二码字。
如图7所示,图7是本申请实施例提供的一种接收设备的结构示意图。该接收设备包括译码模块和分类统计模块。译码模块和分类统计模块分别属于两个独立的部件。译码模块对M个第一码字进行译码后得到M个第二码字,然后将M个第二码字传输至与译码模块相互独立的分类统计模块。分类统计模块接收到M个第二码字之后,对每个所述第二码字进行分类处理分别得到K个单位长度的第二业务数据和纠错信息。如果第二码字包括K个单位长度的第二业务数据和R个单位长度的纠错信息,则经过分类处理之后可以分别得到K个单位长度的第二业务数据和R个单位长度的纠错信息。由于第二码字中的K个单位长度的第二业务数据和R个单位长度的纠错信息是在同一个部件内部进行的分类处理,因此K个单位长度的第二业务数据与R个单位长度的纠错信息使用不同的通道传输后存在对应关系,基于该对应关系进行纠错信息的累积计算。
S504,分类统计模块根据所述纠错信息,确定所述第一业务数据的误码率。
在一种可选方式中,针对每一个第一码字确定业务数据的误码率。所述纠错信息包括每个所述第一码字中所述K个单位长度的第一业务数据中的错误数据的第一数量;分类统计模块可以根据所述第一数量和所述K个单位长度,确定所述K个单位长度的第一业务数据的误码率。进一步的,将第一数量除以K个单位长度得到误码率。
在另一种可选方式中,针对所有M个第一码字确定业务数据的误码率。所述纠错信息包括每个所述第一码字中所述K个单位长度的第一业务数据中的错误数据的第一数量;分类统计模块根据每个所述第一码字中所述错误数据的第一数量,统计所述M个第一码字中所述错误数据的第二数量;然后根据所述第二数量、所述K个单位长度和所述M,确定所述M个第一码字中所有业务数据的误码率。进一步的,可以计算K个单位长度和所述M的乘积,然后将第二数据除以所述乘积得到M个第一码字中所有业务数据的误码率。
在另一种可选方式中,针对同一个对端设备发送的第一码字确定业务数据的误码率。M个第一码字中包括N个目标对端设备发送的第一码字,分类统计模块根据该N个第一码字中每个第一码字中错误数据的第一数量,统计该N个第一码字中所述错误数据的第二数量,然后根据所述第二数量、所述K个单位长度和所述N,确定所述N个第一码字中所有业务数据的误码率。进一步的,可以计算K个单位长度和所述N的乘积,然后将第二数据除以所述乘积得到N个第一码字中所有业务数据的误码率。
需要说明的是,统计误码率的方式包括但不限于上述几种方式,还可以采用其他方式统计业务数据的误码率。
可选的,分类统计模块可以根据每个所述第二码字所对应的对端设备,统计所述M个第二码字中属于同一个所述对端设备的第二码字。例如,M个第二码字包括码字1、码字2、……、码字6,对端设备包括设备1和设备2。其中,码字1、码字2、码字6属于设备1,码字3、码字4、码字5属于设备2。
如图3所示,对于GPON系统,下行帧包括负载(payload)部分,payload部分包括多个通用封装方法(general encapsulation methods,GEM)帧,每个GEM帧包括GEM头(GEMheader)。其中,GEM header包括端口标识(port ID),该port ID与每个ONT的业务流对应。上行帧包括物理控制帧头(PLOu)字段和payload字段,PLOu字段包括ONU ID,ONU ID用于指示第一码字所属的ONT。payload字段也包括GEM header,GEM header包括端口标识(portID),该port ID与每个ONT的业务流对应。因此可以根据port ID或ONU ID,统计所述M个第二码字中属于同一个所述对端设备的第二码字。
可选的,可以根据数据流中的其他信息例如介质访问控制(media accesscontrol,MAC)地址、或者序列号(serial number,SN)、或虚拟局域网(virtual local areanetwork,VLAN)标识(ID),统计所述M个第二码字中属于同一个所述对端设备的第二码字。与上述方法相同,此处不再赘述。
需要说明的是,本申请实施例不仅可以应用于PON系统,还可以应用于其他系统。该方法不仅应用于上行传输,也应用于下行传输。
在本申请实施例中,当译码模块与分类统计模块分别属于两个相互独立的部件时,译码模块通过将译码后的业务数据和纠错信息组合成第二码字传输给分类统计模块,以便分类统计模块可以对纠错信息和与纠错信息对应的业务数据进行分类统计,因此在传输过程中不需要对纠错信息进行任何处理,不仅提高纠错信息的传输效率,而且提高数据的处理效率。
请参见图8,图8是本申请实施例提供的一种信息处理装置的结构示意图,该信息处理装置可以包括译码模块801和分类统计模块802,其中,各个模块的详细描述如下。
译码模块801,用于接收来自至少一个对端设备的M个第一码字,每个所述第一码字包括K个单位长度的第一业务数据和R个单位长度的纠错码,所述M、所述K、所述R均为大于等于1的整数;
译码模块801,还用于对所述M个第一码字进行译码得到M个第二码字,每个所述第二码字的长度为K个单位长度与R个单位长度之和,每个所述第二码字包括K个单位长度的第二业务数据和纠错信息,所述第二业务数据为纠错后的所述第一业务数据,所述纠错信息为根据所述R个单位长度的纠错码对所述K个单位长度的第一业务数据进行纠错后得到的错误统计信息;
分类统计模块802,用于根据所述纠错信息,确定所述第一业务数据的误码率。
可选的,所述纠错信息的有效长度小于等于R个单位长度。
可选的,当所述纠错信息的有效长度小于R个单位长度时,每个所述第二码字中除所述K个单位长度的第二业务数据和所述纠错信息之外的其他部分为无效填充码。
可选的,分类统计模块802,还用于根据每个所述第二码字所对应的对端设备,统计所述M个第二码字中属于同一个所述对端设备的第二码字。
可选的,分类统计模块802,还用于对每个所述第二码字进行分类处理分别得到所述K个单位长度的第二业务数据和所述纠错信息。
可选的,所述纠错信息包括每个所述第一码字中所述K个单位长度的第一业务数据中的错误数据的第一数量;分类统计模块802,还用于根据所述第一数量和所述K个单位长度,确定所述K个单位长度的第一业务数据的误码率。
可选的,所述纠错信息包括每个所述第一码字中所述K个单位长度的第一业务数据中的错误数据的第一数量;分类统计模块802,还用于根据每个所述第一码字中所述错误数据的第一数量,统计所述M个第一码字中所述错误数据的第二数量;根据所述第二数量、所述K个单位长度和所述M,确定所述M个第一码字中所有业务数据的误码率。
需要说明的是,各个模块的实现还可以对应参照图5所示的方法实施例的相应描述,执行上述实施例中接收设备所执行的方法和功能。
请参见图9,图9是本申请实施例提供的另一种信息处理装置的结构示意图。该信息处理装置例如为上述译码模块,该译码模块可以包括接收单元901、处理单元902和发送单元903。其中,各个单元的详细描述如下。
接收单元901,用于接收来自至少一个对端设备的M个第一码字,每个所述第一码字包括K个单位长度的第一业务数据和R个单位长度的纠错码,所述M、所述K、所述R均为大于等于1的整数;
处理单元902,用于对所述M个第一码字进行译码得到M个第二码字,每个所述第二码字的长度为K个单位长度与R个单位长度之和,每个所述第二码字包括K个单位长度的第二业务数据和纠错信息,所述第二业务数据为纠错后的所述第一业务数据,所述纠错信息为根据所述R个单位长度的纠错码对所述K个单位长度的第一业务数据进行纠错后得到的错误统计信息。
其中,所述纠错信息的有效长度小于等于R个单位长度。
其中,当所述纠错信息的有效长度小于R个单位长度时,每个所述第二码字中除所述K个单位长度的第二业务数据和所述纠错信息之外的其他部分为无效填充码。
可选的,发送单元903,用于向第二信息处理装置发送所述M个第二码字。
需要说明的是,各个模块的实现还可以对应参照图5所示的方法实施例的相应描述,执行上述实施例中译码模块所执行的方法和功能。
请参见图10,图10是本申请实施例提供的另一种信息处理装置的结构示意图。该信息处理装置例如为上述分类统计模块,该分类统计模块可以包括接收单元1001和处理单元1002。其中,各个单元的详细描述如下。
接收单元1001,用于接收第一信息处理装置发送的M个第二码字,每个所述第二码字的长度为K个单位长度与R个单位长度之和,每个所述第二码字包括K个单位长度的第二业务数据和纠错信息,所述第二业务数据为纠错后的第一业务数据,所述纠错信息为根据M个第一码字中每个第一码字中的R个单位长度的纠错码对K个单位长度的所述第一业务数据进行纠错后得到的错误统计信息,所述M、所述K、所述R均为大于等于1的整数;
处理单元1002,用于根据所述纠错信息,确定所述第一业务数据的误码率。
可选的,处理单元1002,还用于对每个所述第二码字进行分类处理分别得到所述K个单位长度的第二业务数据和所述纠错信息。
可选的,所述纠错信息包括所述每个第一码字中所述K个单位长度的第一业务数据中的错误数据的第一数量;处理单元1002根据所述第一数量和所述K个单位长度,确定所述K个单位长度的第一业务数据的误码率。
可选的,所述纠错信息包括所述每个第一码字中所述K个单位长度的第一业务数据中的错误数据的第一数量;处理单元1002,还用于根据所述每个第一码字中所述错误数据的第一数量,统计所述M个第一码字中所述错误数据的第二数量;根据所述第二数量、所述K个单位长度和所述M,确定所述M个第一码字中所有业务数据的误码率。
可选的,处理单元1002,还用于根据每个所述第二码字所对应的对端设备,统计所述M个第二码字中属于同一个所述对端设备的第二码字。
需要说明的是,各个模块的实现还可以对应参照图5所示的方法实施例的相应描述,执行上述实施例中分类统计模块所执行的方法和功能。
请继续参考图11,图11是本申请实施例提出的另一种接收设备的结构示意图。如图11所示,该接收设备可以包括:至少一个处理器1101和至少一个通信接口1102。可选的,该信息处理装置还可以包括至少一个存储器1103和至少一个通信总线1104。例如该处理器1101可以包括如上所述的译码模块和分类统计模块,分别执行上述实施例中译码模块和分类统计模块所执行的方法和功能。
其中,处理器1101可以是中央处理器单元,通用处理器,数字信号处理器,专用集成电路,现场可编程门阵列或者其他可编程逻辑器件、晶体管逻辑器件、硬件部件或者其任意组合。其可以实现或执行结合本申请公开内容所描述的各种示例性的逻辑方框,模块和电路。所述处理器也可以是实现计算功能的组合,例如包含一个或多个微处理器组合,数字信号处理器和微处理器的组合等等。通信总线1104可以是外设部件互连标准PCI总线或扩展工业标准结构EISA总线等。所述总线可以分为地址总线、数据总线、控制总线等。为便于表示,图11中仅用一条粗线表示,但并不表示仅有一根总线或一种类型的总线。通信总线1104用于实现这些组件之间的连接通信。其中,本申请实施例中设备的通信接口1102用于与其他节点设备进行信令或数据的通信。存储器1103可以包括易失性存储器,例如非挥发性动态随机存取内存(nonvolatile random access memory,NVRAM)、相变化随机存取内存(phase change RAM,PRAM)、磁阻式随机存取内存(magetoresistive RAM,MRAM)等,还可以包括非易失性存储器,例如至少一个磁盘存储器件、电子可擦除可编程只读存储器(electrically erasable programmable read-only memory,EEPROM)、闪存器件,例如反或闪存(NOR flash memory)或是反及闪存(NAND flash memory)、半导体器件,例如固态硬盘(solid state disk,SSD)等。存储器1103可选的还可以是至少一个位于远离前述处理器1101的存储装置。存储器1103中可选的还可以存储一组程序代码,且处理器1101可选的还可以执行存储器1103中所执行的程序。
接收来自至少一个对端设备的M个第一码字,每个所述第一码字包括K个单位长度的第一业务数据和R个单位长度的纠错码,所述M、所述K、所述R均为大于等于1的整数;
对所述M个第一码字进行译码得到M个第二码字,每个所述第二码字的长度为K个单位长度与R个单位长度之和,每个所述第二码字包括K个单位长度的第二业务数据和纠错信息,所述第二业务数据为纠错后的所述第一业务数据,所述纠错信息为根据所述R个单位长度的纠错码对所述K个单位长度的第一业务数据进行纠错后得到的错误统计信息;
根据所述纠错信息,确定所述第一业务数据的误码率。
其中,所述纠错信息的有效长度小于等于R个单位长度。
其中,当所述纠错信息的有效长度小于R个单位长度时,每个所述第二码字中除所述K个单位长度的第二业务数据和所述纠错信息之外的其他部分为无效填充码。
可选的,根据每个所述第二码字所对应的对端设备,统计所述M个第二码字中属于同一个所述对端设备的第二码字。
可选的,对每个所述第二码字进行分类处理分别得到所述K个单位长度的第二业务数据和所述纠错信息。
可选的,所述纠错信息包括每个所述第一码字中所述K个单位长度的第一业务数据中的错误数据的第一数量;根据所述第一数量和所述K个单位长度,确定所述K个单位长度的第一业务数据的误码率。
可选的,所述纠错信息包括每个所述第一码字中所述K个单位长度的第一业务数据中的错误数据的第一数量;根据每个所述第一码字中所述错误数据的第一数量,统计所述M个第一码字中所述错误数据的第二数量;根据所述第二数量、所述K个单位长度和所述M,确定所述M个第一码字中所有业务数据的误码率。
进一步的,处理器还可以与存储器和通信接口相配合,执行上述申请实施例中接收设备的操作。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。所述计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行所述计算机程序指令时,全部或部分地产生按照本申请实施例所述的流程或功能。所述计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。所述计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一个计算机可读存储介质传输,例如,所述计算机指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线(DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。所述计算机可读存储介质可以是计算机能够存取的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。所述可用介质可以是磁性介质,(例如,软盘、硬盘、磁带)、光介质(例如,DVD)、或者半导体介质(例如固态硬盘solid state disk(SSD))等。
以上所述的具体实施方式,对本申请的目的、技术方案和有益效果进行了进一步详细说明。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。
Claims (25)
1.一种信息处理装置,其特征在于,所述装置包括译码模块和分类统计模块,其中:
所述译码模块,用于接收来自至少一个对端设备的M个第一码字,每个所述第一码字包括K个单位长度的第一业务数据和R个单位长度的纠错码,所述M、所述K、所述R均为大于等于1的整数;
所述译码模块,还用于对所述M个第一码字进行译码得到M个第二码字,每个所述第二码字的长度为K个单位长度与R个单位长度之和,每个所述第二码字包括纠错信息和K个单位长度的第二业务数据,所述第二业务数据为纠错后的所述第一业务数据,所述纠错信息为根据所述R个单位长度的纠错码对所述K个单位长度的第一业务数据进行纠错后得到的错误统计信息;
所述分类统计模块,用于根据所述纠错信息,确定所述第一业务数据的误码率。
2.如权利要求1所述的装置,其特征在于,所述纠错信息的有效长度小于等于R个单位长度。
3.如权利要求2所述的装置,其特征在于,当所述纠错信息的有效长度小于R个单位长度时,每个所述第二码字中除所述K个单位长度的第二业务数据和所述纠错信息之外的其他部分为无效填充码。
4.如权利要求1-3任一项所述的装置,其特征在于,
所述分类统计模块,还用于根据每个所述第二码字所对应的对端设备,统计所述M个第二码字中属于同一个所述对端设备的第二码字。
5.如权利要求1-4任一项所述的装置,其特征在于,
所述分类统计模块,还用于对每个所述第二码字进行分类处理分别得到所述K个单位长度的第二业务数据和所述纠错信息。
6.如权利要求1-5任一项所述的装置,其特征在于,所述纠错信息包括每个所述第一码字中所述K个单位长度的第一业务数据中的错误数据的第一数量;
所述分类统计模块,还用于根据所述第一数量和所述K个单位长度,确定所述K个单位长度的第一业务数据的误码率。
7.如权利要求1-5任一项所述的装置,其特征在于,所述纠错信息包括每个所述第一码字中所述K个单位长度的第一业务数据中的错误数据的第一数量;
所述分类统计模块,还用于根据每个所述第一码字中所述错误数据的第一数量,统计所述M个第一码字中所述错误数据的第二数量;根据所述第二数量、所述K个单位长度和所述M,确定所述M个第一码字中所有业务数据的误码率。
8.一种信息处理方法,其特征在于,所述方法包括:
接收来自至少一个对端设备的M个第一码字,每个所述第一码字包括K个单位长度的第一业务数据和R个单位长度的纠错码,所述M、所述K、所述R均为大于等于1的整数;
对所述M个第一码字进行译码得到M个第二码字,每个所述第二码字的长度为K个单位长度与R个单位长度之和,每个所述第二码字包括纠错信息和K个单位长度的第二业务数据,所述第二业务数据为纠错后的所述第一业务数据,所述纠错信息为根据所述R个单位长度的纠错码对所述K个单位长度的第一业务数据进行纠错后得到的错误统计信息。
9.如权利要求8所述的方法,其特征在于,所述纠错信息的有效长度小于等于R个单位长度。
10.如权利要求8所述的方法,其特征在于,当所述纠错信息的有效长度小于R个单位长度时,每个所述第二码字中除所述K个单位长度的第二业务数据和所述纠错信息之外的其他部分为无效填充码。
11.如权利要求8-10任一项所述的方法,其特征在于,所述方法还包括:
向分类统计模块发送所述M个第二码字。
12.一种信息处理方法,其特征在于,所述方法包括:
接收译码模块发送的M个第二码字,每个所述第二码字的长度为K个单位长度与R个单位长度之和,每个所述第二码字包括纠错信息和K个单位长度的第二业务数据,所述第二业务数据为纠错后的第一业务数据,所述纠错信息为根据M个第一码字中每个第一码字中的R个单位长度的纠错码对K个单位长度的所述第一业务数据进行纠错后得到的错误统计信息,所述M、所述K、所述R均为大于等于1的整数;
根据所述纠错信息,确定所述第一业务数据的误码率。
13.如权利要求12所述的方法,其特征在于,所述方法还包括:
对每个所述第二码字进行分类处理分别得到所述K个单位长度的第二业务数据和所述纠错信息。
14.如权利要求12或13所述的方法,其特征在于,所述纠错信息包括所述每个第一码字中所述K个单位长度的第一业务数据中的错误数据的第一数量;
所述根据所述纠错信息,确定所述业务数据的误码率包括:
根据所述第一数量和所述K个单位长度,确定所述K个单位长度的第一业务数据的误码率。
15.如权利要求12或13所述的方法,其特征在于,所述纠错信息包括所述每个第一码字中所述K个单位长度的第一业务数据中的错误数据的第一数量;
所述根据所述纠错信息,确定所述业务数据的误码率包括:
根据所述每个第一码字中所述错误数据的第一数量,统计所述M个第一码字中所述错误数据的第二数量;
根据所述第二数量、所述K个单位长度和所述M,确定所述M个第一码字中所有业务数据的误码率。
16.如权利要求12-15任一项所述的方法,其特征在于,所述方法还包括
根据每个所述第二码字所对应的对端设备,统计所述M个第二码字中属于同一个所述对端设备的第二码字。
17.一种信息处理装置,其特征在于,所述装置包括:
接收单元,用于接收来自至少一个对端设备的M个第一码字,每个所述第一码字包括K个单位长度的第一业务数据和R个单位长度的纠错码,所述M、所述K、所述R均为大于等于1的整数;
处理单元,用于对所述M个第一码字进行译码得到M个第二码字,每个所述第二码字的长度为K个单位长度与R个单位长度之和,每个所述第二码字包括纠错信息和K个单位长度的第二业务数据,所述第二业务数据为纠错后的所述第一业务数据,所述纠错信息为根据所述R个单位长度的纠错码对所述K个单位长度的第一业务数据进行纠错后得到的错误统计信息。
18.如权利要求17所述的装置,其特征在于,所述纠错信息的有效长度小于等于R个单位长度。
19.如权利要求18所述的装置,其特征在于,当所述纠错信息的有效长度小于R个单位长度时,每个所述第二码字中除所述K个单位长度的第二业务数据和所述纠错信息之外的其他部分为无效填充码。
20.如权利要求17-19任一项所述的装置,其特征在于,
发送单元,用于向第二信息处理装置发送所述M个第二码字。
21.一种信息处理装置,其特征在于,所述装置包括:
接收单元,用于接收第一信息处理装置发送的M个第二码字,每个所述第二码字的长度为K个单位长度与R个单位长度之和,每个所述第二码字包括纠错信息和K个单位长度的第二业务数据,所述第二业务数据为纠错后的第一业务数据,所述纠错信息为根据M个第一码字中每个第一码字中的R个单位长度的纠错码对K个单位长度的所述第一业务数据进行纠错后得到的错误统计信息,所述M、所述K、所述R均为大于等于1的整数;
处理单元,用于根据所述纠错信息,确定所述第一业务数据的误码率。
22.如权利要求21所述的装置,其特征在于,
所述处理单元,还用于对每个所述第二码字进行分类处理分别得到所述K个单位长度的第二业务数据和所述纠错信息。
23.如权利要求21或22所述的装置,其特征在于,所述纠错信息包括所述每个第一码字中所述K个单位长度的第一业务数据中的错误数据的第一数量;
所述处理单元,还用于根据所述第一数量和所述K个单位长度,确定所述K个单位长度的第一业务数据的误码率。
24.如权利要求21或22所述的装置,其特征在于,所述纠错信息包括所述每个第一码字中所述K个单位长度的第一业务数据中的错误数据的第一数量;
所述处理单元,还用于根据所述每个第一码字中所述错误数据的第一数量,统计所述M个第一码字中所述错误数据的第二数量;根据所述第二数量、所述K个单位长度和所述M,确定所述M个第一码字中所有业务数据的误码率。
25.如权利要求21-24任一项所述的装置,其特征在于,
所述处理单元,还用于根据每个所述第二码字所对应的对端设备,统计所述M个第二码字中属于同一个所述对端设备的第二码字。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210623589.5A CN115102665A (zh) | 2020-03-10 | 2020-03-10 | 一种信息处理方法及装置 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010161558.3A CN113381840B (zh) | 2020-03-10 | 2020-03-10 | 一种信息处理方法及装置 |
CN202210623589.5A CN115102665A (zh) | 2020-03-10 | 2020-03-10 | 一种信息处理方法及装置 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010161558.3A Division CN113381840B (zh) | 2020-03-10 | 2020-03-10 | 一种信息处理方法及装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115102665A true CN115102665A (zh) | 2022-09-23 |
Family
ID=77568710
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010161558.3A Active CN113381840B (zh) | 2020-03-10 | 2020-03-10 | 一种信息处理方法及装置 |
CN202210623589.5A Pending CN115102665A (zh) | 2020-03-10 | 2020-03-10 | 一种信息处理方法及装置 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010161558.3A Active CN113381840B (zh) | 2020-03-10 | 2020-03-10 | 一种信息处理方法及装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11764809B2 (zh) |
EP (1) | EP4089940B1 (zh) |
CN (2) | CN113381840B (zh) |
WO (1) | WO2021179909A1 (zh) |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7818648B2 (en) * | 2005-12-18 | 2010-10-19 | Pmc-Sierra Israel Ltd. | GPON rogue-ONU detection based on error counts |
US8381047B2 (en) * | 2005-11-30 | 2013-02-19 | Microsoft Corporation | Predicting degradation of a communication channel below a threshold based on data transmission errors |
CN101183913B (zh) * | 2007-11-21 | 2010-12-08 | 烽火通信科技股份有限公司 | 一种波分复用光传输系统中精确调整色散补偿的方法 |
JP2010028629A (ja) * | 2008-07-23 | 2010-02-04 | Nec Corp | 局側終端装置、加入者側終端装置、光通信システム、通信方法、装置のプログラム |
US8442398B2 (en) * | 2008-10-21 | 2013-05-14 | Broadcom Corporation | Performance monitoring in passive optical networks |
US8442021B2 (en) * | 2008-11-07 | 2013-05-14 | Motorola Mobility Llc | Radio link performance prediction in wireless communication terminal |
CN101739306A (zh) * | 2008-11-12 | 2010-06-16 | 成都市华为赛门铁克科技有限公司 | 数据错误处理方法、数据错误检查和纠正装置及系统 |
WO2011022886A1 (zh) * | 2009-08-27 | 2011-03-03 | 华为技术有限公司 | 一种改善信号质量的方法、装置及设备 |
JP5696604B2 (ja) * | 2011-06-30 | 2015-04-08 | 富士通株式会社 | 誤り訂正符号の復号装置、誤り訂正符号の復号方法及び基地局装置ならびに移動局装置 |
US8806295B2 (en) * | 2012-05-24 | 2014-08-12 | International Business Machines Corporation | Mis-correction and no-correction rates for error control |
JP5835108B2 (ja) * | 2012-05-31 | 2015-12-24 | ソニー株式会社 | 受信装置および受信方法 |
US20160299844A1 (en) * | 2015-04-08 | 2016-10-13 | Sandisk Enterprise Ip Llc | Mapping Logical Groups of Data to Physical Locations In Memory |
US11515897B2 (en) * | 2015-05-29 | 2022-11-29 | SK Hynix Inc. | Data storage device |
KR102621627B1 (ko) * | 2016-06-01 | 2024-01-08 | 삼성전자주식회사 | 순환 중복 검사와 극 부호를 이용하는 부호화를 위한 장치 및 방법 |
WO2018108247A1 (en) * | 2016-12-13 | 2018-06-21 | Nokia Technologies Oy | Polar codes for downlink control channels for wireless networks |
US10547332B2 (en) * | 2017-02-01 | 2020-01-28 | Tsofun Algorithm Ltd. | Device, system and method of implementing product error correction codes for fast encoding and decoding |
US10312945B2 (en) * | 2017-02-13 | 2019-06-04 | Lg Electronics Inc. | Channel coding method using concatenated code structure and apparatus therefor |
US10756846B2 (en) * | 2017-03-16 | 2020-08-25 | Qualcomm Incorporated | Distributed feedback architecture for polar decoding |
US10153785B1 (en) * | 2017-05-26 | 2018-12-11 | SK Hynix Inc. | Generalized low-density parity-check (GLDPC) code with variable length constituents |
US10417088B2 (en) * | 2017-11-09 | 2019-09-17 | International Business Machines Corporation | Data protection techniques for a non-volatile memory array |
WO2019133039A1 (en) * | 2017-12-29 | 2019-07-04 | Intel Corporation | Polar encoding and polar decoding systems and methods |
-
2020
- 2020-03-10 CN CN202010161558.3A patent/CN113381840B/zh active Active
- 2020-03-10 CN CN202210623589.5A patent/CN115102665A/zh active Pending
-
2021
- 2021-02-25 EP EP21768665.8A patent/EP4089940B1/en active Active
- 2021-02-25 WO PCT/CN2021/077772 patent/WO2021179909A1/zh unknown
-
2022
- 2022-09-08 US US17/930,523 patent/US11764809B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
EP4089940B1 (en) | 2024-06-12 |
WO2021179909A1 (zh) | 2021-09-16 |
US11764809B2 (en) | 2023-09-19 |
CN113381840B (zh) | 2022-06-10 |
CN113381840A (zh) | 2021-09-10 |
US20230006698A1 (en) | 2023-01-05 |
EP4089940C0 (en) | 2024-06-12 |
EP4089940A4 (en) | 2023-07-26 |
EP4089940A1 (en) | 2022-11-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20220077875A1 (en) | Data Transmission Method, Encoding Method, Decoding Method, Apparatus, Device, and Storage Medium | |
CN106937134B (zh) | 一种数据传输的编码方法、编码发送装置及系统 | |
EP0675620B1 (en) | Parallel data transmission unit using byte error correcting code | |
CN101662335B (zh) | 前向纠错编码方法、前向纠错译码方法及其装置 | |
US20080040643A1 (en) | Forward Error Correction for 64b66b Coded Systems | |
US11936475B2 (en) | Method, apparatus, and system for improving reliability of data transmission involving an ethernet device | |
CN113541856A (zh) | 数据恢复方法及装置 | |
US11539461B2 (en) | Encoding method and related device | |
US20230291502A1 (en) | Data Processing Method and Related Apparatus | |
KR20200024319A (ko) | 미디어 콘텐츠 기반의 자가 적응 시스템 코드 fec의 코딩 및 디코딩 방법, 장치, 시스템 및 매체 | |
CN113381840B (zh) | 一种信息处理方法及装置 | |
US20230403098A1 (en) | Data encoding method, data decoding method, and related device | |
KR20220160102A (ko) | 코드워드 동기화 방법, 수신기, 네트워크 디바이스, 및 네트워크 시스템 | |
CN108347292A (zh) | 一种物理编码子层的数据编解码方法和装置 | |
CN112769436A (zh) | 编码器、译码器、编码方法及译码方法 | |
US20130198582A1 (en) | Supercharged codes | |
WO2021017726A1 (zh) | 改善传输速率的方法、处理器、网络设备和网络系统 | |
US7945838B2 (en) | Parity check decoder architecture | |
CN110034847B (zh) | 级联编码方法及装置 | |
US20100138711A1 (en) | Equipment protection method and apparatus | |
CN118041488A (zh) | 数据传输方法、装置、系统及计算机可读存储介质 | |
CN115276897A (zh) | 数据生成方法、数据解读方法以及相关设备 | |
CN118353575A (zh) | 传输数据的方法、装置、设备、系统及存储介质 | |
CN117650870A (zh) | 一种基于纵向编码纠错的通信方法、系统、设备及介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |