CN115048236A - 一种信号处理方法及处理装置 - Google Patents

一种信号处理方法及处理装置 Download PDF

Info

Publication number
CN115048236A
CN115048236A CN202210736433.8A CN202210736433A CN115048236A CN 115048236 A CN115048236 A CN 115048236A CN 202210736433 A CN202210736433 A CN 202210736433A CN 115048236 A CN115048236 A CN 115048236A
Authority
CN
China
Prior art keywords
target
signal
target signal
data
management controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210736433.8A
Other languages
English (en)
Inventor
姜开永
刘宜龙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lenovo Beijing Information Technology Ltd
Original Assignee
Lenovo Beijing Information Technology Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lenovo Beijing Information Technology Ltd filed Critical Lenovo Beijing Information Technology Ltd
Priority to CN202210736433.8A priority Critical patent/CN115048236A/zh
Publication of CN115048236A publication Critical patent/CN115048236A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0709Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a distributed system consisting of a plurality of standalone computer nodes, e.g. clusters, client-server systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0793Remedial or corrective actions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3006Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system is distributed, e.g. networked systems, clusters, multiprocessor systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3058Monitoring arrangements for monitoring environmental properties or parameters of the computing system or of the computing system component, e.g. monitoring of power, currents, temperature, humidity, position, vibrations
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Quality & Reliability (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Power Sources (AREA)

Abstract

本申请公开了一种信号处理方法及处理装置,处理装置包括处理单元、目标存储部件以及对处理装置进行持续供电的供电单元,供电单元还用于若处理装置异常掉电时,为处理装置中的每一部件进行供电,处理单元监测目标信号,若目标信号的信号状态发生改变,基于与目标信号对应的时钟信息,生成与目标信号对应的存储数据;将存储数据存储至目标存储部件,以使得通过基板管理控制器对目标存储部件中的存储数据进行读取。实现了在信号监测过程中能够保证处理装置的不断电,使得其有效记录信号的变化情况,能够对发生变化的信号进行记载,提升了相关问题复现的效率。

Description

一种信号处理方法及处理装置
技术领域
本申请涉及计算机技术领域,更具体的说是涉及一种信号处理方法及处理装置。
背景技术
由于服务器系统的复杂性以及受工作环境的影响,服务器在工作或测试过程中会出现各种问题,例如,系统异常掉电、重启、关机或者温度异常等,通常上述问题出现的概率较低,很难实现问题的复现。若通过手机各种日志信息进行问题的定位和解析,需要较长的时间以及较大的人力成本,影响了问题排除的效率。
发明内容
有鉴于此,本申请提供如下技术方案:
一种信号处理方法,应用于处理装置,所述处理装置包括能够对所述处理装置进行持续供电的供电单元,所述处理方法包括:
监测目标信号,所述目标信号包括至少一子信号;
若所述目标信号的信号状态发生改变,基于所述目标信号对应的时钟信息,生成与所述目标信号对应的存储数据;
将所述存储数据存储至目标存储部件,以使得通过基板管理控制器对所述目标存储部件中的存储数据进行读取。
可选地,所述若所述目标信号的信号状态发生改变,基于所述目标信号对应的时钟信息,生成与所述目标信号对应的存储数据,包括:
检测所述目标信号的电平状态;
若所述电平状态发生改变,基于所述目标信号对应的时钟信息,生成与所述目标信号对应的存储数据。
其中,所述电平状态发生改变包括:
所述目标信号的电平由高电平变为低电平,所述目标信号的电平由低电平变为高电平,或者目标时间段内出现电平变化的次数不满足目标条件的状态中的一种或多种。
可选地,所述基于所述目标信号对应的时钟信息,生成与目标信号对应的存储数据,包括:
获取于所述目标信号对应的时钟信息;
基于所述时钟信息,生成所述目标信号的时间戳;
将设置有所述时间戳的目标信号确定为存储数据。
可选地,所述方法还包括:
响应于接收到基板管理控制器发送的数据读取信号,对所述数据读取信号进行解析,得到解析结果;
基于所述解析结果对目标存储部件进行数据查询,获得与所述数据读取信号相匹配的读取数据;
将所述读取数据发送至所述基板管理控制器;
或者,
若所述目标存储部件包括与所述基板管理控制器进行数据交互的第一接口,通过所述第一接口对所述目标存储部件进行数据读取,得到读取数据。
可选地,所述基于所述目标信号对应的时钟信息,生成与所述目标信号对应的存储数据,包括:
确定与目标信号对应的处理模式;
基于所述处理模式以及与目标信号对应的时钟信息,生成与所述目标信号对应的存储数据。
一种处理装置,包括:处理单元、目标存储部件以及对所述处理装置进行持续供电的供电单元,所述供电单元还用于若所述处理装置异常掉电时,为所述处理装置中的每一部件进行供电;其中,
所述处理单元,用于监测目标信号,所述目标信号包括至少一子信号;若所述目标信号的信号状态发生改变,基于与所述目标信号对应的时钟信息,生成与所述目标信号对应的存储数据;
所述目标存储部件,用于对所述存储数据进行存储,以使得通过基板管理控制器对所述目标存储部件中的存储数据进行读取。
可选地,所述装置还包括:
时钟部件,用于生成与所述目标信号对应的时钟信息,以使得通过所述时钟信息,生成所述目标信号的时间戳;
所述处理单元,还用于将设置有所述时间戳的目标信号确定为存储数据。
可选地,所述目标存储部件包括第一接口,所述第一接口用于与所述基板管理控制器进行连接,以使得所述目标存储部件通过所述第一接口接收所述基板管理控制器发送的数据读取信号,并通过所述第一接口发送与所述数据读取信号相匹配的读取数据至所述基板管理控制器。
可选地,所述处理单元包括第二接口,所述第二接口用于与所述基板管理控制器进行连接,以使得所述处理单元通过所述第二接口接收所述基板管理控制器发送的数据读取信号,基于所述数据读取信号获取所述目标存储器部件中的读取数据,并通过所述第二接口发送与所述读取数据至所述基板管理控制器。
经由上述的技术方案可知,本申请公开了一种信号处理方法及处理装置,处理装置包括处理单元、目标存储部件以及对处理装置进行持续供电的供电单元,供电单元还用于若处理装置异常掉电时,为处理装置中的每一部件进行供电,处理单元监测目标信号,若目标信号的信号状态发生改变,基于与目标信号对应的时钟信息,生成与目标信号对应的存储数据;将存储数据存储至目标存储部件,以使得通过基板管理控制器对目标存储部件中的存储数据进行读取。实现了在信号监测过程中能够保证处理装置的不断电,使得其有效记录信号的变化情况,能够对发生变化的信号进行记载,提升了相关问题复现的效率。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本申请实施例提供的一种信号处理方法的流程示意图;
图2为本申请实施例提供的一种处理装置的结构示意图;
图3为本申请实施例提供的一种应用场景的示意图;
图4为本申请实施例提供的一种电子设备的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请实施例提供了一种信号处理方法,应用于处理装置,该处理装置包括处理单元、目标存储部件以及对所述处理装置进行持续供电的供电单元,所述供电单元还用于若所述处理装置异常掉电时,为所述处理装置中的每一部件进行供电。对应的,该处理装置可以应用于对信号进行监测和记录的场景中,例如,应用于服务器上,可以对服务器在工作或测试过程中的目标信号进行监测,以便于后续对记录的目标信号进行分析,具体的,可以是对出现问题的信号进行记录,后续基于记录的信号进行问题的复现和修复。
具体的,参见图1,为本申请实施例提供的一种信号处理方法的流程示意图,该方法可以包括以下步骤:
S101、监测目标信号。
可以基于应用场景的特征信息来确定目标信号,即通过监测需求来确定需要被监测的目标信号。也可以是将满足监测条件的信号确定为目标信号,如监测条件包括温度监测条件,即目标信号为能够影响设备运行温度的信号。其中,目标信号包括至少一子信号,即可以对不同部件产生的信号进行监测,也可以是同时对多路信号进行监测。以在对服务器进行测试时,对可能出现bug(系统发生错误或者有缺陷漏洞)的信号进行监测,具体的,目标信号可以是系统重要信号,如SLP_S4#,SLP_S3#,RSMRST#,CPUPWRGOOD,PLTRST#等;目标信号还可以是电源信号,如,PVCCIN_PWRGOOD,PVDDQ_PWRGOOD,P12V_PWRGOOD,P3V3_PWRGOOD,P3V3_AUX_PWRGOOD等;目标信号还可以是重要芯片的心跳信号,如,BMC的Heartbeat,FPGA的Heartbeat,PCH的Heartbeat等。
S102、若目标信号的信号状态发生改变,基于与目标信号对应的时钟信息,生成与目标信号对应的存储数据。
对目标信号进行监测时,正常运行的目标信号不会进行记录,只有当目标信号的信号状态发生改变时,才会对发生改变的目标信号进行记录,以保证后续能基于记录的信息进行问题的筛查,以及确认问题产生的原因等操作。时钟信息是基于实时时钟获取的信息,通过时钟信息可以对目标信号增加时间标签,以使得后续能够基于时间标签查找对应的目标信号。
在一种实施方式中,可以根据信号电平状态来确定目标信号的信号状态是否发生了改变。对应的,所述若目标信号的信号状态发生改变,基于与目标信号对应的时钟信息,生成与目标信号对应的存储数据,包括:检测目标信号的电平状态;若电平状态发生改变,基于目标信号对应的时钟信息,生成与目标信号对应的存储数据。
其中,电平状态发生改变包括:目标信号的电平由高电平变为低电平,目标信号的电平由低电平变为高电平,或者目标时间段内出现电平变化的次数不满足目标条件的状态中的一种或多种。
例如,目标信号一直处于高电平时,突然变化为低电平时会对目标信号对应的存储数据进行存储。又例如,目标信号一直处于高电平变为低电平的循环中,但是在某个时间段内,该目标信号没有电平的变化,则会对此时对应的目标信号的存储数据进行存储。
存储数据是指对在目标信号的信号状态发生改变时,为目标信号增加时间戳的数据,以便后续能够基于时间戳查找到对应的目标信号进行分析。在一种实施方式中,所述基于与目标信号对应的时钟信息,生成与目标信号对应的存储数据,包括:获取与目标信号对应的时钟信息;基于时钟信息,生成目标信号的时间戳;将设置有时间戳的目标信号确定为存储数据。
时钟信息可以来自与处理装置连接的实时时钟组件,基于该实时时钟确定目标信号的监测采集时间,从而生成与目标信号对应的时间戳信息,以得到存储数据进行存储。
S103、将存储数据存储至目标存储部件,以是的通过基板管理控制器对目标存储部件中的存储数据进行读取。
目标存储部件可以是非易失性存储芯片,即当目标存储部件所在的设备在关闭或者意外关闭、故障时数据均不会丢失。并且该目标存储部件可以通过基板管理控制器(Baseboard Management Controller,BMC)直接访问获取数据。基板管理控制器BMC可以在机器未开机的状态下,对机器进行固件升级、查看机器设备等一些操作。因此,可以通过BMC直接访问目标存储部件,获取其中记录的存储数据,便于问题数据的定位和查询,可以提升问题处理的效率。
本申请实施例公开了一种信号处理方法,应用于处理装置,该处理装置包括能够对处理装置进行持续供电的供电单元,通过监测目标信号,若目标信号的信号状态发生改变,基于与目标信号对应的时钟信息,生成与目标信号对应的存储数据;将存储数据存储至目标存储部件,以使得通过基板管理控制器对目标存储部件中的存储数据进行读取。实现了在信号监测过程中能够保证处理装置的不断电,使得其有效记录信号的变化情况,能够对发生变化的信号进行记载,提升了相关问题复现的效率。
当基板管理控制器BMC需要通过目标存储部件读取数据时,可以是基板管理控制器发送至处理装置中的处理单元,通过处理单元获取存储数据,也可以是基板管理控制器直接访问目标存储部件获取存储数据,以保证基板管理控制器能够准确获得存储数据。在一种实施方式中,响应于接收到基板管理控制器发送的数据读取信号,对数据读取信号进行解析,得到解析结果;基于解析结果对目标存储部件进行数据查询,获得与数据读取信号相匹配的读取数据;将读取数据发送至基板管理控制器。在该实施方式中,是通过处理装置的处理单元响应基板管理控制器的数据读取信号,即处理单元分别与目标存储部件以及基板管理控制器进行连接,当处理单元接收到数据读取信号后进行解析,以获得与数据读取信号对应的读取数据,然后处理单元在目标存储部件中进行数据查询获得该读取数据,并将其发送至基板管理控制器。
在另一种实施方式中,若目标存储部件包括与基板管理控制器进行数据交互的第一接口,通过第一接口对目标存储部件进行数据读取,得到读取数据。在该实施方式中,目标存储部件可以与基板管理控制器进行直接连接,可以通过处理单元将二者连接的第一接口的相关配置信息发送至基板管理控制器,以使得基板管理控制器能够基于该配置信息和第一接口建立与目标存储部件的连接,从而实现通过第一接口对目标存储部件中的数据进行读取。
本申请实施例提供的信号处理方法,应用于处理装置中,具体的是应用在处理装置的处理单元中,该处理单元可以是逻辑处理芯片,由于在实际的应用场景中逻辑处理芯片的种类或者格式不同,因此,需要在生成对应的存储数据时与逻辑处理芯片的格式相同,保证数据的正常存储与解析。具体的,在一种实施方式中,所述基于与目标信号对应的时钟信息,生成与目标信号对应的存储数据,包括:确定与目标信号对应的处理模式;基于处理模式以及目标信号对应的时钟信息,生成与目标信号对应的存储数据。其中,可以通过确定处理单元的特征信息,基于该特征信息确定处理模式,该处理模式主要包括存储数据的编译模式,对应的,处理单元对应的逻辑处理芯片可以是PSOC(可编程化系统单芯片)或者MicoCPU,或是FPGA(现场可编程逻辑门阵列),基于这些芯片的数据编译模式,确定目标信号的处理模式,生成对应的存储数据,以保证后续数据的正确读取和解析。
在基板管理控制器基于实际的需求,在目标存储部件中获取了相关的读取数据后,可以对读取数据进行分析,以确定目标信号产生信号状态改变的原因,从而实现问题或者故障的定位,进一步可以基于该问题进行相关数据或者信号的修复,解决了反复进行问题定位时带来的人力和物力的浪费的问题。
在本申请实施例提供了一种处理装置,参见图2,其示出了该处理装置的结构示意图,该处理装置20可以包括:处理单元201、目标存储部件202和供电单元203。
其中,供电单元203可以为处理装置20进行持续供电,其可以为处理装置20中需要供电的各个部件在正常状态下进行供电,也可以是在原有供电模式异常时进行供电,即供电单元203还用于若处理装置20异常掉电时,为处理装置中的每一部件进行供电。
处理单元201可以执行上述实施例中的信号处理方法,具体的,处理单元201用于监测目标信号,所述目标信号包括至少一子信号;若所述目标信号的信号状态发生改变,基于与所述目标信号对应的时钟信息,生成与所述目标信号对应的存储数据。在实际的应用场景中,处理单元可以是逻辑处理芯片,例如,逻辑处理芯片可以是PSOC(可编程化系统单芯片)或者MicoCPU,或是FPGA(现场可编程逻辑门阵列)。
在一些实施例中,处理装置还包括:
时钟部件,用于生成与所述目标信号对应的时钟信息,以使得通过所述时钟信息,生成所述目标信号的时间戳;
所述处理单元,还用于将设置有所述时间戳的目标信号确定为存储数据。
具体的,可以是时钟部件将时钟信息发送给处理单元,然后处理单元生成与之对应的时间戳,再将时间戳设置在目标信号上,得到存储数据,将存储数据发送给目标存储部件,使得目标存储部件对存储数据进行存储。
在一种实施方式中,目标存储部件包括第一接口,所述第一接口用于与所述基板管理控制器进行连接,以使得所述目标存储部件通过所述第一接口接收所述基板管理控制发送的数据读取信号,并通过所述第一接口发送与所述数据读取信号相匹配的读取数据至所述基板管理控制器。
在另一种实施方式中,所述处理单元包括第二接口,所述第二接口用于与所述基板管理控制器进行连接,以使得所述处理单元通过所述第二接口接收所述基板管理控制器发送的数据读取信号,基于所述数据读取信号获取所述目标存储部件中的读取数据,并通过所述第二接口发送与所述读取数据至所述基板管理控制器。
当处理单元生成与目标信号对应的存储数据时,其具体用于:检测所述目标信号的电平状态;若所述电平状态发生改变,基于所述目标信号对应的时钟信息,生成与所述目标信号对应的存储数据。
进一步,处理单元还用于:
确定与目标信号对应的处理模式;
基于所述处理模式以及与目标信号对应的时钟信息,生成与所述目标信号对应的存储数据。
对应的,所述电平状态发生改变包括:目标信号的电平由高电平变为低电平,所述目标信号的电平由低电平变为高电平,或者目标时间段内出现电平变化的次数不满足目标条件的状态中的一种或多种。
本申请公开了一种处理装置,该处理装置包括处理单元、目标存储部件以及对处理装置进行持续供电的供电单元,供电单元还用于若处理装置异常掉电时,为处理装置中的每一部件进行供电,处理单元监测目标信号,若目标信号的信号状态发生改变,基于与目标信号对应的时钟信息,生成与目标信号对应的存储数据;将存储数据存储至目标存储部件,以使得通过基板管理控制器对目标存储部件中的存储数据进行读取。实现了在信号监测过程中能够保证处理装置的不断电,使得其有效记录信号的变化情况,能够对发生变化的信号进行记载,提升了相关问题复现的效率。
下面以应用于服务器的debug(消除故障)的应用场景为例,对本申请实施例中的处理装置进行说明。其中,处理装置的处理单元为逻辑处理芯片,目标存储部件为一颗非易失存储芯片,电池单元为RTC(Real-time clock,实时时钟)电池,时钟部件为RTC时钟,通过BMC(基板管理控制器)读取非易失存储芯片中的数据。可以通过逻辑处理芯片对目标信号进行监测,如影响服务器系统工作状态的各种关键信号和电源的相关信息、重要芯片的心跳信号灯。当系统异常掉电,重启,关机,系统过热,电源故障,关键芯片工作异常等,可通过BMC读取记录到的非易失存储芯片上的日志数据,确认问题发生原因,以对问题进行消除,从而在服务器系统发生问题时,无需收集各种信息进行问题定位和解析,可以直接通过读取记录到非易失存储芯片上的日志数据确认问题发生原因,节省了人力物力和消除故障的时间。
具体的,参见图3为本申请实施例提供的一种应用场景示意图,在该应用场景中将三类信号接入到了逻辑处理芯片,即:
系统重要信号(如,SLP_S4#,SLP_S3#,RSMRST#,CPUPWRGOOD,PLTRST#等);
电源PWRGOOD信号(如,PVCCIN_PWRGOOD,PVDDQ_PWRGOOD,P12V_PWRGOOD,P3V3_PWRGOOD,P3V3_AUX_PWRGOOD等)
重要芯片Heartbeat信号(如,BMC的Heartbeat,FPGA的Heartbeat,PCH的Heartbeat等)。
逻辑处理芯片根据场景需求,如基于信号高低变化的特征信息对上述输入的西信号进行监测,当上述输入的重要信号状态发生变化时,将发生变化的信号记录到非易失存储芯片。
RTC电池为逻辑处理芯片和非易失存储芯片和RTC时钟供电,即当系统异常掉电关机时,也可将信号记录下来。
记录到非易失存储芯片的存储数据,可以通过BMC获取,即当问题发生时可登录BMC不开机箱即可定位问题;或者机器掉电重新上电登录BMC,通过时间筛查出问题时间点记录的信号,确认问题发生原因。
需要说明的是,本申请实施例处理装置中各个单元以及子单元的具体实现可以参考前文中的相应内容,此处不再详述。
在本申请的另一实施例中,还提供了一种可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时,实现如上任一项所述的信号处理方法各个步骤。
在本申请的另一实施例中,还提供了一种电子设备,参见图4,所述电子设备可以包括:
存储器401,用于存储应用程序和所述应用程序运行所产生的数据;
处理器402,用于执行所述应用程序,以实现:
监测目标信号,所述目标信号包括至少一子信号;
若所述目标信号的信号状态发生改变,基于所述目标信号对应的时钟信息,生成与所述目标信号对应的存储数据;
将所述存储数据存储至目标存储部件,以使得通过基板管理控制器对所述目标存储部件中的存储数据进行读取。
可选地,所述若所述目标信号的信号状态发生改变,基于所述目标信号对应的时钟信息,生成与所述目标信号对应的存储数据,包括:
检测所述目标信号的电平状态;
若所述电平状态发生改变,基于所述目标信号对应的时钟信息,生成与所述目标信号对应的存储数据。
其中,所述电平状态发生改变包括:
所述目标信号的电平由高电平变为低电平,所述目标信号的电平由低电平变为高电平,或者目标时间段内出现电平变化的次数不满足目标条件的状态中的一种或多种。
可选地,所述基于所述目标信号对应的时钟信息,生成与目标信号对应的存储数据,包括:
获取于所述目标信号对应的时钟信息;
基于所述时钟信息,生成所述目标信号的时间戳;
将设置有所述时间戳的目标信号确定为存储数据。
可选地,所述方法还包括:
响应于接收到基板管理控制器发送的数据读取信号,对所述数据读取信号进行解析,得到解析结果;
基于所述解析结果对目标存储部件进行数据查询,获得与所述数据读取信号相匹配的读取数据;
将所述读取数据发送至所述基板管理控制器;
或者,
若所述目标存储部件包括与所述基板管理控制器进行数据交互的第一接口,通过所述第一接口对所述目标存储部件进行数据读取,得到读取数据。
可选地,所述基于所述目标信号对应的时钟信息,生成与所述目标信号对应的存储数据,包括:
确定与目标信号对应的处理模式;
基于所述处理模式以及与目标信号对应的时钟信息,生成与所述目标信号对应的存储数据。
本申请实施例提供的一种电子设备,通过监测目标信号,若目标信号的信号状态发生改变,基于与目标信号对应的时钟信息,生成与目标信号对应的存储数据;将存储数据存储至目标存储部件,以使得通过基板管理控制器对目标存储部件中的存储数据进行读取。实现了在信号监测过程中能能够有效记录信号的变化情况,能够对发生变化的信号进行记载,提升了相关问题复现的效率。
需要说明的是,本实施例中处理器的具体实现可以参考前文中的相应内容,此处不再详述。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本申请。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其它实施例中实现。因此,本申请将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (10)

1.一种信号处理方法,应用于处理装置,所述处理装置包括能够对所述处理装置进行持续供电的供电单元,所述处理方法包括:
监测目标信号,所述目标信号包括至少一子信号;
若所述目标信号的信号状态发生改变,基于与所述目标信号对应的时钟信息,生成与所述目标信号对应的存储数据;
将所述存储数据存储至目标存储部件,以使得通过基板管理控制器对所述目标存储部件中的存储数据进行读取。
2.根据权利要求1所述的处理方法,所述若所述目标信号的信号状态发生改变,基于与所述目标信号对应的时钟信息,生成与所述目标信号对应的存储数据,包括:
检测所述目标信号的电平状态;
若所述电平状态发生改变,基于所述目标信号对应的时钟信息,生成与所述目标信号对应的存储数据。
3.根据权利要求2所述的方法,其中,所述电平状态发生改变包括:
所述目标信号的电平由高电平变为低电平,所述目标信号的电平由低电平变为高电平,或者目标时间段内出现电平变化的次数不满足目标条件的状态中的一种或多种。
4.根据权利要求1所述的方法,所述基于与所述目标信号对应的时钟信息,生成与所述目标信号对应的存储数据,包括:
获取与所述目标信号对应的时钟信息;
基于所述时钟信息,生成所述目标信号的时间戳;
将设置有所述时间戳的目标信号确定为存储数据。
5.根据权利要求1所述的方法,所述方法还包括:
响应于接收到基板管理控制器发送的数据读取信号,对所述数据读取信号进行解析,得到解析结果;
基于所述解析结果对所述目标存储部件进行数据查询,获得与所述数据读取信号相匹配的读取数据;
将所述读取数据发送至所述基板管理控制器;
或者,
若所述目标存储部件包括与所述基板管理控制器进行数据交互的第一接口,通过所述第一接口对所述目标存储部件进行数据读取,得到读取数据。
6.根据权利要求1所述的方法,所述基于与所述目标信号对应的时钟信息,生成与所述目标信号对应的存储数据,包括:
确定与所述目标信号对应的处理模式;
基于所述处理模式以及与所述目标信号对应的时钟信息,生成与所述目标信号对应的存储数据。
7.一种处理装置,包括:处理单元、目标存储部件以及对所述处理装置进行持续供电的供电单元,所述供电单元还用于若所述处理装置异常掉电时,为所述处理装置中的每一部件进行供电;其中,
所述处理单元,用于监测目标信号,所述目标信号包括至少一子信号;若所述目标信号的信号状态发生改变,基于与所述目标信号对应的时钟信息,生成与所述目标信号对应的存储数据;
所述目标存储部件,用于对所述存储数据进行存储,以使得通过基板管理控制器对所述目标存储部件中的存储数据进行读取。
8.根据权利要求7所述的装置,所述装置还包括:
时钟部件,用于生成与所述目标信号对应的时钟信息,以使得通过所述时钟信息,生成所述目标信号的时间戳;
所述处理单元,还用于将设置有所述时间戳的目标信号确定为存储数据。
9.根据权利要求7所述的装置,所述目标存储部件包括第一接口,所述第一接口用于与所述基板管理控制器进行连接,以使得所述目标存储部件通过所述第一接口接收所述基板管理控制发送的数据读取信号,并通过所述第一接口发送与所述数据读取信号相匹配的读取数据至所述基板管理控制器。
10.根据权利要求7所述的装置,所述处理单元包括第二接口,所述第二接口用于与所述基板管理控制器进行连接,以使得所述处理单元通过所述第二接口接收所述基板管理控制器发送的数据读取信号,基于所述数据读取信号获取所述目标存储部件中的读取数据,并通过所述第二接口发送与所述读取数据至所述基板管理控制器。
CN202210736433.8A 2022-06-27 2022-06-27 一种信号处理方法及处理装置 Pending CN115048236A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210736433.8A CN115048236A (zh) 2022-06-27 2022-06-27 一种信号处理方法及处理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210736433.8A CN115048236A (zh) 2022-06-27 2022-06-27 一种信号处理方法及处理装置

Publications (1)

Publication Number Publication Date
CN115048236A true CN115048236A (zh) 2022-09-13

Family

ID=83162744

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210736433.8A Pending CN115048236A (zh) 2022-06-27 2022-06-27 一种信号处理方法及处理装置

Country Status (1)

Country Link
CN (1) CN115048236A (zh)

Similar Documents

Publication Publication Date Title
CN113672456B (zh) 应用平台的模块化自监听方法、系统、终端及存储介质
CN109460343A (zh) 基于日志的系统异常监控方法、装置、设备及存储介质
CN109669798B (zh) 崩溃分析方法、装置、电子设备,及存储介质
US10467590B2 (en) Business process optimization and problem resolution
CN111796959A (zh) 宿主机容器自愈方法、装置及系统
CN107357731A (zh) 进程产生core dump问题的监控、分析和处理方法
CN112115005A (zh) 测试数据采集方法、装置、计算机设备和存储介质
CN111309579B (zh) 一种系统事件日志数量获取功能的测试方法及相关装置
CN110580220B (zh) 测量代码段执行时间的方法及终端设备
CN110990289A (zh) 一种自动提交bug的方法、装置、电子设备及存储介质
JP2018180982A (ja) 情報処理装置、およびログ記録方法
CN116820932A (zh) 一种bmc故障诊断方法、装置、设备及介质
CN115048236A (zh) 一种信号处理方法及处理装置
CN116306429A (zh) 实现状态数据捕获的方法、装置、计算机存储介质及终端
CN116610575A (zh) 一种软件测试的方法、装置及电子设备
CN110909378A (zh) 自动化检测方法、装置、存储介质及电子设备
CN115757138A (zh) 脚本异常原因的确定方法、装置、存储介质以及电子设备
CN111666200A (zh) 一种pc软件冷启动耗时的测试方法及终端
CN115543234A (zh) 日志打印方法及其相关设备
CN115203697A (zh) 一种文件检测方法、装置、设备及可读存储介质
CN105988818B (zh) 一种bug自动调试系统及方法
CN115454954B (zh) 数据处理方法、系统、装置及电子设备
CN118132118B (zh) 固件升级方法及装置
CN113886165B (zh) 一种固件诊断功能的验证方法、装置、设备及可读介质
CN117311769B (zh) 服务器日志生成方法和装置、存储介质及电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination