CN114997101A - 基于芯片验证系统的信号控制方法、系统、介质及设备 - Google Patents

基于芯片验证系统的信号控制方法、系统、介质及设备 Download PDF

Info

Publication number
CN114997101A
CN114997101A CN202210594445.1A CN202210594445A CN114997101A CN 114997101 A CN114997101 A CN 114997101A CN 202210594445 A CN202210594445 A CN 202210594445A CN 114997101 A CN114997101 A CN 114997101A
Authority
CN
China
Prior art keywords
signal
verification
interconnection bus
port
command
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210594445.1A
Other languages
English (en)
Inventor
田利波
乐亚平
邵海波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd
Original Assignee
Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd filed Critical Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd
Priority to CN202210594445.1A priority Critical patent/CN114997101A/zh
Publication of CN114997101A publication Critical patent/CN114997101A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/398Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31722Addressing or selecting of test units, e.g. transmission protocols for selecting test units
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31725Timing aspects, e.g. clock distribution, skew, propagation delay
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31727Clock circuits aspects, e.g. test clock circuit details, timing aspects for signal generation, circuits for testing clocks

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

本发明提供了一种基于芯片验证系统的信号控制方法、系统、介质及设备,该方法使用C语言实现以下步骤:将芯片验证系统中的待测器和多个验证组件分别连接在互联总线上,并为多个验证组件分配相应的地址空间;响应于测试用例按照分配的地址对互联总线进行访问,由互联总线根据地址所在的地址空间确认对应的验证组件,并将命令下发至对应的验证组件与互联总线连接的端口;由对应的验证组件从端口获取命令,并对命令进行解析,以识别出对应的操作码,并基于操作码生成相应的信号且执行相关操作,以使信号被待测器使用。本发明极大地缩短了芯片验证周期,提高了芯片验证效率和质量。

Description

基于芯片验证系统的信号控制方法、系统、介质及设备
技术领域
本发明涉及芯片技术领域,尤其涉及一种基于芯片验证系统的信号控制方法、系统、介质及设备。
背景技术
近年来随着芯片规模的不断提升,芯片验证的复杂度也随之成指数增长。为了保证芯片的质量,加速仿真验证的时间,常常采用模块级、系统级和芯片级分别对芯片进行验证。目前业界比较主流的验证方法是采用UVM(Universal Verification Methodology,通用验证方法)搭建仿真验证环境,开发基于UVM的测试用例,但在测试用例中对时钟、复位及旁带信号的控制非常不便捷。
目前常用的办法是通过SV(System Verilog,系统硬件描述语言)中的Interface(接口)来控制这些信号,然而这种方式迭代慢,调试并不方便。因此这种传统的验证方法已经很难满足所有待测试级的验证需求。
相较于UVM,C语言也常被用在芯片验证过程中,它具有编译快、调试容易等特点,常被用以在SoC(System on Chip,片上系统)级验证时使用。因此将C语言应用在模块级验证上,开发基于C语言的测试用例,通过DPI(Direct Programming Interface,直接可编程接口)实现总线控制函数,用C语言替换UVM实现基本的总线访问,逐渐成为当下较为流行的方法。
然而在C语言中对时钟信号、复位信号及旁带信号的控制仍然缺乏较为有效的方法,大多数仍采用混合方式进行控制,即在C语言中进行总线访问,利用UVM对时钟、复位等信号进行控制。这种方式借助于传统的UVM,会造成编译迭代慢,调试不便捷等缺点。
发明内容
有鉴于此,本发明的目的在于提出一种基于芯片验证系统的信号控制方法、系统、介质及设备,用以解决现有技术中采用C语言和UVM混合的方式对时钟、复位、旁带等信号进行控制导致编译迭代慢、调试不便捷的问题。
基于上述目的,本发明提供了一种基于芯片验证系统的信号控制方法,该方法使用C语言实现以下步骤:
将芯片验证系统中的待测器和多个验证组件分别连接在互联总线上,并为多个验证组件分配相应的地址空间;
响应于测试用例按照分配的地址对互联总线进行访问,由互联总线根据地址所在的地址空间确认对应的验证组件,并将命令下发至对应的验证组件与互联总线连接的端口;
由对应的验证组件从端口获取命令,并对命令进行解析,以识别出对应的操作码,并基于操作码生成相应的信号且执行相关操作,以使信号被待测器使用。
在一些实施例中,多个验证组件至少包括时钟生成器、GPIO控制生成器、边带信号控制器以及存储器。
在一些实施例中,基于操作码生成相应的信号且执行相关操作,以使信号被待测器使用包括:
响应于对应的验证组件为时钟生成器,由时钟生成器基于操作码生成多路时钟信号,并对多路时钟信号进行变频控制和使能控制,并将多路时钟信号连接到待测器相应的端口信号上以被待测器使用。
在一些实施例中,基于操作码生成相应的信号且执行相关操作,以使信号被待测器使用包括:
响应于对应的验证组件为GPIO控制生成器,由GPIO控制生成器基于操作码生成复位信号及电平信号,并将复位信号和/或电平信号连接到待测器相应的端口信号上以被待测器使用。
在一些实施例中,基于操作码生成相应的信号且执行相关操作,以使信号被待测器使用包括:
响应于对应的验证组件为边带信号控制器,由边带信号控制器基于操作码生成多位数据信号,并将多位数据信号发送至收发器,并由收发器对接收到的每位数据信号进行恢复后输出至端口,以使端口获得多位宽信号,并将多位宽信号连接到待测器相应的端口信号上以被待测器使用。
在一些实施例中,方法还包括:
响应于对应的验证组件为存储器,由待测器对相连的存储器进行读写操作。
在一些实施例中,方法还包括:
基于待测器的接口类型选择互联总线,互联总线至少包括AHB总线和AXI总线。
本发明的另一方面,还提供了一种基于芯片验证系统的信号控制系统,该系统使用C语言生成,该系统包括:
地址空间分配模块,配置用于将芯片验证系统中的待测器和多个验证组件分别连接在互联总线上,并为多个验证组件分配相应的地址空间;
命令下发模块,配置用于响应于测试用例按照分配的地址对互联总线进行访问,由互联总线根据地址所在的地址空间确认对应的验证组件,并将命令下发至对应的验证组件与互联总线连接的端口;以及
信号控制模块,配置用于由对应的验证组件从端口获取命令,并对命令进行解析,以识别出对应的操作码,并基于操作码生成相应的信号且执行相关操作,以使信号被待测器使用。
本发明的又一方面,还提供了一种计算机可读存储介质,存储有计算机程序指令,该计算机程序指令被处理器执行时实现上述方法。
本发明的再一方面,还提供了一种计算机设备,包括存储器和处理器,存储器中存储有计算机程序,该计算机程序被处理器执行时执行上述方法。
本发明至少具有以下有益技术效果:
1.本发明的基于芯片验证系统的信号控制方法,通过采用C语言将芯片验证系统中的待测器和多个验证组件连接在互联总线上,并且为各个验证组件分配了相应的地址空间,通过真实的互联总线将C语言中对各个地址的访问路由到对应的验证组件上,各个验证组件将接收到的命令进行解析识别,从而有效地控制非标准总线行为的信号;本发明所有的操作均可实现在C语言中,从而在芯片验证过程中避免了传统UVM带来的编译迭代慢、调试不便捷等缺点,可以极大地缩短验证周期,提高验证效率和验证质量;
2.此外,将验证组件挂载到互联总线上的方式具有极高的可扩展性,可以方便地外接新的定制验证组件,仅需要对新的验证组件进行开发就可实现所需的功能,具有较高的可复用性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。
图1为根据本发明实施例提供的基于芯片验证系统的信号控制方法的示意图;
图2为根据本发明实施例提供的实现基于芯片验证系统的信号控制方法的结构示意图;
图3为根据本发明实施例提供的时钟生成器的结构示意图;
图4为根据本发明实施例提供的GPIO控制生成器的结构示意图;
图5为根据本发明实施例提供的边带信号控制器的结构示意图;
图6为根据本发明实施例提供的基于芯片验证系统的信号控制系统的示意图;
图7为根据本发明实施例提供的实现基于芯片验证系统的信号控制方法的计算机可读存储介质的示意图;
图8为根据本发明实施例提供的执行基于芯片验证系统的信号控制方法的计算机设备的硬件结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明实施例进一步详细说明。
需要说明的是,本发明实施例中所有使用“第一”和“第二”的表述均是为了区分两个相同名称的非相同的实体或者非相同的参量,可见“第一”“第二”仅为了表述的方便,不应理解为对本发明实施例的限定。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备固有的其他步骤或单元。
基于上述目的,本发明实施例的第一个方面,提出了一种基于芯片验证系统的信号控制方法的实施例。图1示出的是本发明提供的基于芯片验证系统的信号控制方法的实施例的示意图。如图1所示,本发明实施例使用C语言实现以下步骤:
步骤S10、将芯片验证系统中的待测器和多个验证组件分别连接在互联总线上,并为多个验证组件分配相应的地址空间;
步骤S20、响应于测试用例按照分配的地址对互联总线进行访问,由互联总线根据地址所在的地址空间确认对应的验证组件,并将命令下发至对应的验证组件与互联总线连接的端口;
步骤S30、由对应的验证组件从端口获取命令,并对命令进行解析,以识别出对应的操作码,并基于操作码生成相应的信号且执行相关操作,以使信号被待测器使用。
本发明实施例的基于芯片验证系统的信号控制方法,通过采用C语言将芯片验证系统中的待测器和多个验证组件连接在互联总线上,并且为各个验证组件分配了相应的地址空间,通过真实的互联总线将C语言中对各个地址的访问路由到对应的验证组件上,各个验证组件将接收到的命令进行解析识别,从而有效地控制非标准总线行为的信号;本发明实施例所有的操作均可实现在C语言中,从而在芯片验证过程中避免了传统UVM带来的编译迭代慢、调试不便捷等缺点,可以极大地缩短验证周期,提高验证效率和验证质量;此外,将验证组件挂载到互联总线上的方式具有极高的可扩展性,可以方便地外接新的定制验证组件,仅需要对新的验证组件进行开发就可实现所需的功能,具有较高的可复用性。
在一些实施例中,多个验证组件至少包括时钟生成器、GPIO控制生成器、边带信号控制器以及存储器。
本实施例中,验证组件不限于时钟生成器、GPIO控制生成器、边带信号控制器以及存储器,可以便捷地实现扩展。
在一些实施例中,基于操作码生成相应的信号且执行相关操作,以使信号被待测器使用包括:响应于对应的验证组件为时钟生成器,由时钟生成器基于操作码生成多路时钟信号,并对多路时钟信号进行变频控制和使能控制,并将多路时钟信号连接到待测器相应的端口信号上以被待测器使用。
在一些实施例中,基于操作码生成相应的信号且执行相关操作,以使信号被待测器使用包括:响应于对应的验证组件为GPIO控制生成器,由GPIO控制生成器基于操作码生成复位信号及电平信号,并将复位信号和/或电平信号连接到待测器相应的端口信号上以被待测器使用。
在一些实施例中,基于操作码生成相应的信号且执行相关操作,以使信号被待测器使用包括:响应于对应的验证组件为边带信号控制器,由边带信号控制器基于操作码生成多位数据信号,并将多位数据信号发送至收发器,并由收发器对接收到的每位数据信号进行恢复后输出至端口,以使端口获得多位宽信号,并将多位宽信号连接到待测器相应的端口信号上以被待测器使用。
上述实施例中,通过将互联总线、多路时钟信号、复位信号、电平信号、边带单位宽信号及多位宽信号进行统一的控制,并将控制的方法导入C语言,从而在C语言中可以根据测试场景编写不同的测试用例,并在其中较为灵活的控制任意时刻时钟的改变、复位的发生及边带信号的电平高低,从而模拟真实的使用场景,提升芯片验证的质量。通过C语言实现所有端口信号的控制,可以非常方便的将待测器集成在这种验证框架中,从而实现对待测器的验证。
在一些实施例中,方法还包括:响应于对应的验证组件为存储器,由待测器对相连的存储器进行读写操作。
在一些实施例中,方法还包括:基于待测器的接口类型选择互联总线,互联总线至少包括AHB总线和AXI总线。
本实施例中,互联总线不限于某一种总线,可根据待测器的接口类型进行灵活选择,如当待测器对外的配置接口为AHB(Advanced High Performance Bus,高级高性能总线),则可将互联总线选取为AHB总线,若配置接口为AXI(Advanced eXtensibleInterface,高级可扩展接口),则可选择AXI总线为互联总线。
以下为本发明的基于芯片验证系统的信号控制方法的具体实施例:
图2示出了本实施例提供的实现基于芯片验证系统的信号控制方法的结构示意图。如图2所示,本实施例采用统一总线的方式,将待测器(即DUT)和所有验证组件通过互联总线进行连接,验证组件包括时钟生成器、GPIO(General Purpose Input/Output Port,通用输入输出端口)控制生成器、边带信号控制器和存储器,通过提前给各个验证组件分配不同地址,利用互联总线的地址解码功能,可以将命令发送给相应的验证组件。各个验证组件对收到的命令进行解析,识别出对应的操作码,从而实现具体的功能。另外,各个组件可以自定义命令格式及参数内容,最大程度地进行扩展。
具体步骤如下:
1)根据选取的总线类型开发对应的总线驱动任务,如基本的读写访问,并将这些读写访问通过DPI(Direct Programming Interface,直接可编程接口)导入到C语言中,方便其调用。具体示例如下:
Figure BDA0003667206180000081
2)选取所需的验证组件,为每个验证组件和DUT分配地址空间。本实施例中,为DUT分配的地址空间为0x0000_0000~0x0FFF_FFFF,为时钟生成器分配的地址空间为0x1000_0000~0x1000_00FF,为GPIO控制生成器分配的地址空间为0x1000_0100~0x1000_01FF,为边带信号控制器分配的地址空间为0x1000_2000~0x1000_6000,为存储器分配的空间地址为0x2000_0000~0x4000_0000。因此C语言实现的测试程序可以根据访问的地址不同将命令下发到各自的验证组件上。
3)实现各个组件的功能:
当时钟生成器通过互联总线收到对自己的访问请求时,即可根据访问的地址和数据进行内容解析。图3示出了本实施例提供的时钟生成器的结构示意图。如图3所示,当测试用例依照预先分配的地址0x1000_0000进行访问总线时,互联总线会将命令下发至Slave1口,则时钟生成器根据收到的命令调用相应的解析任务command_parse,根据定义的命令格式实现对多路时钟信号频率和使能的控制,同时将这些参数传递给时钟生成器clock_generator中产生出相应频率的时钟,最终将输出的时钟连接到DUT相应的端口信号上。
具体的实现过程如下,其中command_parse任务和clock_generator任务均实现在SV(System Verilog,系统硬件描述语言)侧。
Figure BDA0003667206180000091
Figure BDA0003667206180000101
GPIO控制生成器中通过互联总线收到对自己的访问请求时,即可根据访问的地址和数据进行内容解析。图4示出了本实施例提供的GPIO控制生成器的结构示意图。如图4所示,当测试用例依照预先分配的地址0x1000_0100进行访问总线时,互联总线会将命令下发至Slave2口,则GPIO控制生成器根据收到的命令调用相应的解析任务command_parse,根据定义的命令格式实现对多路信号的控制,最终将输出的复位信号或者电平信号连接到DUT相应的端口信号上。具体的实现过程如下:
Figure BDA0003667206180000102
Figure BDA0003667206180000111
边带信号控制器中通过互联总线收到对自己的访问请求时,即可根据访问的地址和数据进行内容解析。图5示出了本实施例提供的边带信号控制器的结构示意图。如图5所示,当测试用例依照预先分配的地址0x1000_2000进行访问总线时,互联总线会将命令下发至Slave3口,则边带信号控制器根据收到的命令调用相应的解析任务command_parse,根据定义的命令格式实现对多位数据信号的控制,并将该信号通过串口的协议方式发送给收发器deserializer,该模块对接收到的单bit的信号(即每位数据信号)进行恢复之后输出到端口上,最终将输出的多位宽信号连接到DUT相应的端口信号上。具体的实现过程如下:
Figure BDA0003667206180000112
Figure BDA0003667206180000121
存储器作为验证环境中的从设备,主要用于存储数据,当测试用例需要提前预设一些内容到存储器中时,可以通过分配的地址进行访问控制,也可通过DPI函数实现对存储内容的便捷操作,同时将存储器与DUT进行连接,当DUT对存储器进行写操作时,测试程序即可通过总线访问获取存储器中相应地址上最新的值,以便判断DUT的写操作是否正确。
本实施例基于C语言实现对所有模块端口信号的控制,将验证环境中所需的验证组件挂载在互联总线中,当在测试用例中需要控制端口信号的行为时,只需要访问相应的地址和预先定义的命令,根据分配的地址通过互联总线可自动路由到相应的验证组件中,验证组件根据接收到的命令,产生对时钟、复位、边带信号、外围存储器等多种验证组件的控制,从而实现在C语言中控制所有端口信号的行为。
本发明实施例的第二个方面,还提供了一种基于芯片验证系统的信号控制系统。图6示出的是本发明提供的基于芯片验证系统的信号控制系统的实施例的示意图。如图6所示,一种基于芯片验证系统的信号控制系统使用C语言生成,该系统包括:地址空间分配模块10,配置用于将芯片验证系统中的待测器和多个验证组件分别连接在互联总线上,并为多个验证组件分配相应的地址空间;命令下发模块20,配置用于响应于测试用例按照分配的地址对互联总线进行访问,由互联总线根据地址所在的地址空间确认对应的验证组件,并将命令下发至对应的验证组件与互联总线连接的端口;以及信号控制模块30,配置用于由对应的验证组件从端口获取命令,并对命令进行解析,以识别出对应的操作码,并基于操作码生成相应的信号且执行相关操作,以使信号被待测器使用。
本发明实施例的第三个方面,还提供了一种计算机可读存储介质,图7示出了根据本发明实施例提供的实现基于芯片验证系统的信号控制方法的计算机可读存储介质的示意图。如图7所示,计算机可读存储介质3存储有计算机程序指令31。该计算机程序指令31被处理器执行时实现上述任意一项实施例的方法。
应当理解,在相互不冲突的情况下,以上针对根据本发明的基于芯片验证系统的信号控制方法阐述的所有实施方式、特征和优势同样地适用于根据本发明的基于芯片验证系统的信号控制系统和存储介质。
本发明实施例的第四个方面,还提供了一种计算机设备,包括如图8所示的存储器402和处理器401,该存储器402中存储有计算机程序,该计算机程序被该处理器401执行时实现上述任意一项实施例的方法。
如图8所示,为本发明提供的执行基于芯片验证系统的信号控制方法的计算机设备的一个实施例的硬件结构示意图。以如图8所示的计算机设备为例,在该计算机设备中包括一个处理器401以及一个存储器402,并还可以包括:输入装置403和输出装置404。处理器401、存储器402、输入装置403和输出装置404可以通过总线或者其他方式连接,图8中以通过总线连接为例。输入装置403可接收输入的数字或字符信息,以及产生与基于芯片验证系统的信号控制系统的用户设置以及功能控制有关的键信号输入。输出装置404可包括显示屏等显示设备。
存储器402作为一种非易失性计算机可读存储介质,可用于存储非易失性软件程序、非易失性计算机可执行程序以及模块,如本申请实施例中的基于芯片验证系统的信号控制方法对应的程序指令/模块。存储器402可以包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需要的应用程序;存储数据区可存储基于芯片验证系统的信号控制方法的使用所创建的数据等。此外,存储器402可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件、闪存器件、或其他非易失性固态存储器件。在一些实施例中,存储器402可选包括相对于处理器401远程设置的存储器,这些远程存储器可以通过网络连接至本地模块。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
处理器401通过运行存储在存储器402中的非易失性软件程序、指令以及模块,从而执行服务器的各种功能应用以及数据处理,即实现上述方法实施例的基于芯片验证系统的信号控制方法。
最后需要说明的是,本文的计算机可读存储介质(例如,存储器)可以是易失性存储器或非易失性存储器,或者可以包括易失性存储器和非易失性存储器两者。作为例子而非限制性的,非易失性存储器可以包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦写可编程ROM(EEPROM)或快闪存储器。易失性存储器可以包括随机存取存储器(RAM),该RAM可以充当外部高速缓存存储器。作为例子而非限制性的,RAM可以以多种形式获得,比如同步RAM(DRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据速率SDRAM(DDRSDRAM)、增强SDRAM(ESDRAM)、同步链路DRAM(SLDRAM)、以及直接Rambus RAM(DRRAM)。所公开的方面的存储设备意在包括但不限于这些和其它合适类型的存储器。
本领域技术人员还将明白的是,结合这里的公开所描述的各种示例性逻辑块、模块、电路和算法步骤可以被实现为电子硬件、计算机软件或两者的组合。为了清楚地说明硬件和软件的这种可互换性,已经就各种示意性组件、方块、模块、电路和步骤的功能对其进行了一般性的描述。这种功能是被实现为软件还是被实现为硬件取决于具体应用以及施加给整个系统的设计约束。本领域技术人员可以针对每种具体应用以各种方式来实现的功能,但是这种实现决定不应被解释为导致脱离本发明实施例公开的范围。
以上是本发明公开的示例性实施例,但是应当注意,在不背离权利要求限定的本发明实施例公开的范围的前提下,可以进行多种改变和修改。根据这里描述的公开实施例的方法权利要求的功能、步骤和/或动作不需以任何特定顺序执行。此外,尽管本发明实施例公开的元素可以以个体形式描述或要求,但除非明确限制为单数,也可以理解为多个。
应当理解的是,在本文中使用的,除非上下文清楚地支持例外情况,单数形式“一个”旨在也包括复数形式。还应当理解的是,在本文中使用的“和/或”是指包括一个或者一个以上相关联地列出的项目的任意和所有可能组合。上述本发明实施例公开实施例序号仅仅为了描述,不代表实施例的优劣。
所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本发明实施例公开的范围(包括权利要求)被限于这些例子;在本发明实施例的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,并存在如上的本发明实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。因此,凡在本发明实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本发明实施例的保护范围之内。

Claims (10)

1.一种基于芯片验证系统的信号控制方法,其特征在于,使用C语言实现以下步骤:
将芯片验证系统中的待测器和多个验证组件分别连接在互联总线上,并为所述多个验证组件分配相应的地址空间;
响应于测试用例按照分配的地址对所述互联总线进行访问,由所述互联总线根据所述地址所在的地址空间确认对应的验证组件,并将命令下发至所述对应的验证组件与所述互联总线连接的端口;
由所述对应的验证组件从所述端口获取所述命令,并对所述命令进行解析,以识别出对应的操作码,并基于所述操作码生成相应的信号且执行相关操作,以使所述信号被所述待测器使用。
2.根据权利要求1所述的方法,其特征在于,所述多个验证组件至少包括时钟生成器、GPIO控制生成器、边带信号控制器以及存储器。
3.根据权利要求2所述的方法,其特征在于,基于所述操作码生成相应的信号且执行相关操作,以使所述信号被所述待测器使用包括:
响应于所述对应的验证组件为所述时钟生成器,由所述时钟生成器基于所述操作码生成多路时钟信号,并对所述多路时钟信号进行变频控制和使能控制,并将所述多路时钟信号连接到所述待测器相应的端口信号上以被所述待测器使用。
4.根据权利要求2所述的方法,其特征在于,基于所述操作码生成相应的信号且执行相关操作,以使所述信号被所述待测器使用包括:
响应于所述对应的验证组件为所述GPIO控制生成器,由所述GPIO控制生成器基于所述操作码生成复位信号及电平信号,并将所述复位信号和/或所述电平信号连接到所述待测器相应的端口信号上以被所述待测器使用。
5.根据权利要求2所述的方法,其特征在于,基于所述操作码生成相应的信号且执行相关操作,以使所述信号被所述待测器使用包括:
响应于所述对应的验证组件为所述边带信号控制器,由所述边带信号控制器基于所述操作码生成多位数据信号,并将所述多位数据信号发送至收发器,并由所述收发器对接收到的每位数据信号进行恢复后输出至所述端口,以使所述端口获得多位宽信号,并将所述多位宽信号连接到所述待测器相应的端口信号上以被所述待测器使用。
6.根据权利要求2所述的方法,其特征在于,还包括:
响应于所述对应的验证组件为所述存储器,由所述待测器对相连的所述存储器进行读写操作。
7.根据权利要求1所述的方法,其特征在于,还包括:
基于所述待测器的接口类型选择所述互联总线,所述互联总线至少包括AHB总线和AXI总线。
8.一种基于芯片验证系统的信号控制系统,其特征在于,所述系统使用C语言生成,所述系统包括:
地址空间分配模块,配置用于将芯片验证系统中的待测器和多个验证组件分别连接在互联总线上,并为所述多个验证组件分配相应的地址空间;
命令下发模块,配置用于响应于测试用例按照分配的地址对所述互联总线进行访问,由所述互联总线根据所述地址所在的地址空间确认对应的验证组件,并将命令下发至所述对应的验证组件与所述互联总线连接的端口;以及
信号控制模块,配置用于由所述对应的验证组件从所述端口获取所述命令,并对所述命令进行解析,以识别出对应的操作码,并基于所述操作码生成相应的信号且执行相关操作,以使所述信号被所述待测器使用。
9.一种计算机可读存储介质,其特征在于,存储有计算机程序指令,所述计算机程序指令被处理器执行时实现如权利要求1-7任意一项所述的方法。
10.一种计算机设备,包括存储器和处理器,其特征在于,所述存储器中存储有计算机程序,所述计算机程序被所述处理器执行时执行如权利要求1-7任意一项所述的方法。
CN202210594445.1A 2022-05-27 2022-05-27 基于芯片验证系统的信号控制方法、系统、介质及设备 Pending CN114997101A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210594445.1A CN114997101A (zh) 2022-05-27 2022-05-27 基于芯片验证系统的信号控制方法、系统、介质及设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210594445.1A CN114997101A (zh) 2022-05-27 2022-05-27 基于芯片验证系统的信号控制方法、系统、介质及设备

Publications (1)

Publication Number Publication Date
CN114997101A true CN114997101A (zh) 2022-09-02

Family

ID=83029381

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210594445.1A Pending CN114997101A (zh) 2022-05-27 2022-05-27 基于芯片验证系统的信号控制方法、系统、介质及设备

Country Status (1)

Country Link
CN (1) CN114997101A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115470750A (zh) * 2022-09-22 2022-12-13 沐曦科技(北京)有限公司 基于追踪文件的芯片性能验证系统
CN117033003A (zh) * 2023-10-10 2023-11-10 沐曦集成电路(上海)有限公司 基于SystemVerilog的内存管理方法、电子设备和介质
CN117194388A (zh) * 2023-11-02 2023-12-08 摩尔线程智能科技(北京)有限责任公司 数据管理方法、装置、电子设备及存储介质

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115470750A (zh) * 2022-09-22 2022-12-13 沐曦科技(北京)有限公司 基于追踪文件的芯片性能验证系统
CN117033003A (zh) * 2023-10-10 2023-11-10 沐曦集成电路(上海)有限公司 基于SystemVerilog的内存管理方法、电子设备和介质
CN117033003B (zh) * 2023-10-10 2024-01-19 沐曦集成电路(上海)有限公司 基于SystemVerilog的内存管理方法、电子设备和介质
CN117194388A (zh) * 2023-11-02 2023-12-08 摩尔线程智能科技(北京)有限责任公司 数据管理方法、装置、电子设备及存储介质
CN117194388B (zh) * 2023-11-02 2024-02-06 摩尔线程智能科技(北京)有限责任公司 数据管理方法、装置、电子设备及存储介质

Similar Documents

Publication Publication Date Title
CN114997101A (zh) 基于芯片验证系统的信号控制方法、系统、介质及设备
CN107463499B (zh) Adb远程连接方法、装置、设备及存储介质
CN112286746B (zh) 针对axi从设备接口的通用验证平台及方法
US10289303B2 (en) Flash controller and control method for flash controller
CN109614147B (zh) 一种phy寄存器读写方法和装置
CN111859832B (zh) 一种芯片仿真验证方法、装置及相关设备
WO2019022827A1 (en) SYSTEMS AND METHODS FOR PROVIDING A RETOUCHABLE ROM MICROLOGICIEL
CN113806037A (zh) 服务的调用方法、装置、存储介质及电子设备
CN112541313B (zh) 为逻辑分析态配置触发表达式的方法和装置
CN113468070A (zh) 车载以太网的一致性测试方法
CN112749113A (zh) 一种数据交互的方法、系统、设备及介质
CN104683126B (zh) 基于can总线的网络管理方法
CN113672441A (zh) 对智能设备的测试方法及装置
CN112996020A (zh) 一种基于蓝牙的自动化测试方法、装置及蓝牙测试终端
CN117093438A (zh) 测试系统
CN111651232A (zh) 一机多控方法、装置、系统及电子设备
CN112434478B (zh) 仿真逻辑系统设计的虚拟接口的方法及相关设备
CN113326670A (zh) 原型验证系统、方法、处理单元、及设备
CN110943859A (zh) 一种网口序列调整方法、装置、设备及存储介质
CN110765060A (zh) Mdio总线到并行总线转换方法及装置、设备、介质
CN115755867A (zh) 一种车辆诊断方法及相关装置
US8874968B1 (en) Method and system for testing a processor designed by a configurator
CN115291963A (zh) 配置硬件资源的方法、电子设备及存储介质
CN115118587A (zh) 一种创建连接器的方法及装置
CN114428702A (zh) 含有通用接口模块的信息物理测试系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination