CN114911734A - 具有板载非易失性存储器的电路卡 - Google Patents

具有板载非易失性存储器的电路卡 Download PDF

Info

Publication number
CN114911734A
CN114911734A CN202210125099.2A CN202210125099A CN114911734A CN 114911734 A CN114911734 A CN 114911734A CN 202210125099 A CN202210125099 A CN 202210125099A CN 114911734 A CN114911734 A CN 114911734A
Authority
CN
China
Prior art keywords
volatile memory
cable assembly
transceiver module
network interface
interface controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210125099.2A
Other languages
English (en)
Inventor
周茂林
约翰·陈
潘孟进
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Super Micro Computer Inc
Original Assignee
Super Micro Computer Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Super Micro Computer Inc filed Critical Super Micro Computer Inc
Publication of CN114911734A publication Critical patent/CN114911734A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/50Fixed connections
    • H01R12/51Fixed connections for rigid printed circuits or like structures
    • H01R12/53Fixed connections for rigid printed circuits or like structures connecting to cables except for flat or ribbon cables
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M9/00Parallel/series conversion or vice versa
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1678Details of memory controller using bus width
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/50Fixed connections
    • H01R12/51Fixed connections for rigid printed circuits or like structures
    • H01R12/55Fixed connections for rigid printed circuits or like structures characterised by the terminals
    • H01R12/58Fixed connections for rigid printed circuits or like structures characterised by the terminals terminals for insertion into holes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R13/00Details of coupling devices of the kinds covered by groups H01R12/70 or H01R24/00 - H01R33/00
    • H01R13/66Structural association with built-in electrical component
    • H01R13/665Structural association with built-in electrical component with built-in electronic circuit
    • H01R13/6658Structural association with built-in electrical component with built-in electronic circuit on printed circuit board
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Information Transfer Systems (AREA)
  • Credit Cards Or The Like (AREA)
  • Communication Control (AREA)

Abstract

本申请案涉及具有板载非易失性存储器的电路卡。一种缆线组合件具有在一端上拥有收发器模块的缆线。所述收发器模块经插入电路卡的接口连接器中,其还具有网络接口控制器芯片、板载非易失性存储器及控制单元。所述控制单元通过串行总线读取存储在所述收发器模块的非易失性存储器中的缆线组合件数据,并将所述缆线组合件数据复制到所述板载非易失性存储器。所述控制单元启动所述缆线组合件数据通过另一串行总线从所述板载非易失性存储器到所述网络接口控制器芯片的通信端口的传送。

Description

具有板载非易失性存储器的电路卡
技术领域
本发明大体上涉及通过计算机网络进行的数据通信。
背景技术
网络接口卡(NIC)是一种允许计算机通过计算机网络进行通信的附加卡(AOC)。NIC可使用缆线组合件连接到计算机网络。已开发缆线组合件以促进通过计算机网络进行高速数据通信。此类缆线组合件可包括在每一端上具有所谓的小型可插拔(SFP)收发器模块的缆线。SFP收发器模块包含电可擦除可编程只读存储器(EEPROM),其存储缆线组合件数据,例如关于缆线长度、缆线类型、无源或有源串行器/解串器(SERDES)、供应商标识(ID)及其它缆线组合件相关信息的信息。SFP收发器模块可插到NIC、以太网交换机或其它联网装置上的对应接口连接器。缆线本身通常是光纤缆线,但也可能是铜缆线。
各种类型的SFP收发器模块可用于支持不同的数据速率,即数据传输速度。例如,SFP28收发器模块支持25Gbit/s的数据速率,而四通道小型可插拔28(QSFP28)收发器模块支持100Gbit/s的数据速率。缆线组合件可在两端上具有QSFP28收发器模块,以支持单个缆线上100Gbit/s的数据速率。缆线组合件也可具有四根缆线,其中四根缆线的端端接在QSFP28收发器模块上,且四根缆线的相对端每一者端接在SFP28收发器模块上(因此支持4x25Gbit/s操作)。
网络接口控制器芯片(即,集成电路)已被开发以支持具有SFP收发器模块的缆线组合件。例如,来自Mellanox技术公司的CX-6LXTM芯片提供两个通信端口,其中每一通信端口能够支持SFP28数据速率,即,25Gbit/s。作为另一实例,同样来自Mellanox技术公司的CX-6DXTM芯片提供两个通信端口,其中每一通信端口能够支持QSFP28数据速率,即,100Gbit/s。为了正确操作,每一通信端口都需要存取存储在对应的SFP28或QSFP28收发器模块的EEPROM中的缆线组合件数据。
发明内容
在一个实施例中,一种缆线组合件具有在至少一端处拥有收发器模块的缆线。所述收发器模块经插入电路卡的接口连接器中,所述电路卡包括网络接口控制器芯片、板载非易失性存储器及控制单元。所述控制单元通过串行总线读取存储在所述收发器模块的非易失性存储器中的缆线组合件数据,并将所述缆线组合件数据复制到所述板载非易失性存储器。所述控制单元启动所述缆线组合件数据通过另一串行总线从所述板载非易失性存储器到所述网络接口控制器芯片的第一通信端口的传送。在一些实施例中,所述控制单元进一步启动所述缆线组合件数据从所述收发器模块的所述非易失性存储器到所述网络接口控制器芯片的第二通信端口的传送。
对于所属领域的一般技术人员来说,在阅读本公开的全部内容(包含附图及权利要求书)后,本发明的这些及其它特征将是显而易见的。
附图说明
图1是根据本发明的实施例的计算机网络的逻辑图。
图2是根据本发明的实施例的图1的计算机网络中的网络接口卡(NIC)的逻辑图。
图3是根据本发明的另一实施例的计算机网络的逻辑图。
图4是根据本发明的实施例的图3的计算机网络中的NIC的逻辑图。
图5是根据本发明的实施例的NIC的逻辑图。
图6是根据本发明的另一实施例的NIC的逻辑图。
图7是根据本发明的实施例的将缆线组合件数据提供到网络接口控制器芯片的通信端口的方法的流程图。
在不同的图中使用相同的参考标签指示相同或相似的组件。这些图不按比例绘制。
具体实施方式
在本公开中,提供许多具体细节,例如系统、组件及方法的实例,以提供对本发明的实施例的透彻理解。然而,所属领域的一般技术人员将认识到,本发明可在没有具体细节中的一或多者的情况下实践。在其它例子中,未展示或描述众所周知的细节以避免模糊本发明的方面。
图1是根据本发明的实施例的计算机网络的逻辑图。在图1的实例中,呈网络接口卡(NIC)100形式的附加卡通过联网交换机发送及传输数据,在图1的实例中,联网交换机是以太网交换机150。NIC 100是附加卡,因为它可拆卸地连接到计算机(未展示),例如服务器计算机、台式计算机或其它计算装置。在一个实施例中,NIC 100可插入到计算机的外围组件互连快速(PCIe)总线。
在图1的实例中,缆线组合件140将NIC 100连接到以太网交换机150。以太网交换机150可为常规的联网交换机,例如可从本申请案的受让人(加利福尼亚州圣何塞的超微计算机公司(Super Micro Computer,Inc.))购得的那些。
在一个实施例中,缆线组合件140是市售缆线组合件。缆线组合件140包括缆线145、收发器模块141及收发器模块142。在图1的实例中,收发器模块141及142中的每一者都是QSFP28收发器模块,且缆线145是光纤缆线。收发器模块141具有呈EEPROM 144形式的非易失性存储器,且收发器模块142具有呈EEPROM 143形式的非易失性存储器。如常规的那样,EEPROM 144及EEPROM 143中的每一者存储缆线组合件数据,例如关于缆线长度、缆线类型、无源或有源SERDES、供应商ID及其它缆线组合件相关的信息的信息。在操作期间,收发器模块141被插入到以太网交换机150的接口连接器151,且收发器模块142被插入到NIC100的接口连接器120。在图1的实例中,连接器151是QSFP28接口,且连接器120也是QSFP28接口。
附加卡必须满足尺寸要求,以物理地配合计算机的机箱。在一个实施例中,NIC100具有所谓的半高半长PCIe形状因数。NIC 100的相对较小的形状因数仅具有足以接纳单个SFP收发器模块的空间。如可了解的,尽管本发明的实施例是在附加卡的上下文中解释,但本发明的实施例同样适用于具有物理空间限制的其它应用,例如在主板上的局域网(LAN)(LOM)应用中。
在图1的实例中,NIC 100具有两个网络接口控制器芯片110。网络接口控制器芯片110中的每一者具有两个通信端口,其每一者支持SFP28收发器模块。因此,网络接口控制器芯片110可支持50Gbit/s(2x25 Gbit/s)的数据速率,且两个网络接口控制器芯片110可支持100Gbit/s的组合数据速率,这与收发器模块142(其为QSFP28收发器模块)的100Gbit/s数据速率能力相匹配。然而,由于四个通信端口需要四个含有缆线组合件数据的单独EEPROM,但只有一个EEPROM 143,因此可能出现问题。
图2是根据本发明的实施例的图1的计算机网络中的NIC 100的逻辑图。NIC 100包含两个网络接口控制器芯片110(即,110-1及110-2)以及非易失性存储器控制单元190。NIC100的组件,例如NIC 100上的非易失性存储器控制单元190、网络接口控制器芯片110、非易失性存储器(参见图5,EEPROM 302-1、302-2及302-3;图6,EEPROM 351-1、351-2及351-3)以及NIC 100上的其它组件在本文中被称为“板载”组件。如可了解的,作为缆线组合件140的部分的收发器模块142不是NIC 100的板载组件。如先前所解释的,缆线组合件140包括缆线145,其在一端上由收发器模块141端接,且在另一端上由收发器模块142端接。收发器模块142可拆卸地连接到NIC 100上的接口连接器(图1,120),且收发器模块141可拆卸地连接到以太网交换机150上的接口连接器(图1,151)。
非易失性存储器控制单元190(在本文中简称为“控制单元190”)可使用微控制器芯片、复杂可编程逻辑装置(CPLD)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)、离散电路或其它电路来实施。在一个实施例中,使用市售微控制器芯片实施控制单元190。控制单元190经配置以通过串行总线191与收发器模块142通信,在一个实施例中,串行总线191是内部集成电路(I2C)总线。控制单元190经由通过串行总线191读取EEPROM 143的内容来接收EEPROM 143的映像。控制单元190将EEPROM 143的映像(其包含如先前所描述的缆线组合件数据)存储在多个板载非易失性存储器中(参见图5,EEPROM 302-1、302-2及302-3;图6,EEPROM 351-1、351-2及351-3),并启动映像从多个板载非易失性存储器到网络接口控制器芯片110的对应通信端口的传送。
控制单元190可经配置以通过单独的串行总线(在一个实施例中,串行总线是单独的I2C总线)将EEPROM 143的映像从多个板载非易失性存储器提供到对应的通信端口。在一个实施例中,控制单元190经配置以通过串行总线193将映像从第一板载非易失性存储器提供到网络接口控制器芯片110-1的通信端口(“I2C PORT#2”),通过串行总线194将映像从第二板载非易失性存储器提供到网络接口控制器芯片110-2的通信端口(“I2C PORT#3”),及通过串行总线195将映像从第三板载非易失性存储器提供到网络接口控制器芯片110-2的另一通信端口(“I2C PORT#4”)。
为了节省板载非易失性存储器的数量,一个通信端口可直接从EEPROM 143读取缆线组合件数据。在一个实施例中,串行总线191的线路可经连接到串行总线192的对应线路(“I2C PORT#1”),从而允许网络接口控制器芯片110-1的通信端口通过串行总线192/191直接从EEPROM 143读取缆线组合件数据。
本发明的实施例也适用于涉及其它类型缆线组合件的应用。图3是根据本发明的另一实施例的计算机网络的逻辑图。除了使用图3中的缆线组合件160之外,图1与图3的计算机网络是相同的。以太网交换机150及NIC 100在其它方面如先前所描述的。
缆线组合件160将NIC 100连接到以太网交换机150。在一个实施例中,缆线组合件160是市售缆线组合件。缆线组合件160包括多条缆线165、多个收发器模块161及收发器模块142。在一个实施例中,收发器模块161中的每一者是SFP28收发器模块,收发器模块142是QSFP28收发器模块,且缆线165中的每一者是光纤缆线。缆线165中的每一者的一端由收发器模块142端接,且缆线165中的每一者的另一端由对应的收发器模块161端接。收发器模块161中的每一者具有呈EEPROM 162形式的非易失性存储器,且收发器模块142具有呈EEPROM143形式的非易失性存储器。如常规的那样,EEPROM 162及EEPROM 143存储缆线组合件数据。在操作期间,收发器模块161被插入到以太网交换机150的对应接口连接器152,且收发器模块142被插入到NIC 100的接口连接器120。在图3的实例中,接口连接器152中的每一者是SFP28接口,且接口连接器120是QSFP28接口。
图4是根据本发明的实施例的图3的计算机网络中的NIC 100的逻辑图。除了使用图4中的缆线组合件160外,图2与图4是相同的。在图4的实例中,收发器模块142可拆卸地连接到NIC 100上的接口连接器(图3,120),且收发器模块161可拆卸地连接到以太网交换机150上的对应接口连接器(图3,152)。在图2及4两者中,控制单元190以相对于复制多个板载非易失性存储器中的EEPROM 143的映像并启动映像从多个板载非易失性存储器到网络接口控制器芯片110的对应通信端口的传送的相同方式操作。
图5是根据本发明的实施例的NIC 100的逻辑图。NIC 100包含网络接口控制器芯片110、控制单元190、呈EEPROM 302(即,302-1、302-2及302-3)形式的多个非易失性存储器以及多个交换机(例如,多路复用器)301(即,301-1、301-2、301-3及301-4)。
在图5中还展示收发器模块142,其可拆卸地连接到NIC 100的接口连接器(图1及3,120)。在其中收发器模块142是QSFP28收发器模块的此实施例中,收发器模块142容纳四个数据通信通道(图5,321到324),其中每一通道支持SFP28收发器模块的数据速率。数据通信通道中的每一者经连接到网络接口控制器芯片110的对应通信端口。数据通信通道包括用于传输及接收数据的信号线路(TX/RX)。
网络接口控制器芯片110的每一通信端口具有相关联的数据通信通道、串行总线及模块存在信号。在图5的实例中,数据通信通道321经连接到网络接口控制器芯片110-1的第一通信端口,数据通信通道322经连接到网络接口控制器芯片110-1的第二通信端口,数据通信通道323经连接到网络接口控制器芯片110-2的第一通信端口,且数据通信通道324经连接到网络接口控制器芯片110-2的第二通信端口。
每一通信端口经连接以接收指示收发器模块是否存在的模块存在信号。每一通信端口还经连接到相关联的串行总线,用于从收发器模块的EEPROM传送缆线组合件数据。因此,在常规的应用中,四个通信端口需要四个EEPROM来提供缆线组合件数据。在图5的实例中,然而,只存在一个收发器模块,且因此只有单个EEPROM用于将缆线组合件数据提供到四个通信端口。
在图5的实例中,控制单元190经连接以接收外部模块存在(“MODPRN”)信号320。当收发器模块142经连接到NIC 100时,模块存在信号320被断言(即,活动的),且当收发器模块142未连接到NIC 100时,模块存在信号320被解除断言(即,非活动的)。控制单元190经配置以产生内部模块存在信号311到314,每一通信端口一个内部模块存在信号。内部模块存在信号311到314还分别被标记为MODPRN PORT#1、MODPRN PORT#2、MODPRN PORT#3及MODPRNPORT#4。
当解除断言模块存在信号320时,即,当收发器模块142未连接到NIC 100时,控制单元190解除断言所有内部模块存在信号311到314。当断言模块存在信号320时,指示收发器模块142已插入NIC 100中,内部模块存在信号311保持解除断言以控制交换机301-1将串行总线191的线路连接到串行总线315的对应线路(“CU_I2C#1”)到控制单元190。这允许控制单元190通过串行总线315/191读取及复制EEPROM 143的映像。
当对应的内部模块存在信号被解除断言时,交换机301连接控制单元190与EEPROM302之间的串行总线,从而允许控制单元190通过串行总线将EEPROM 143的映像保存到EEPROM 302。每一EEPROM 302可具有对应的串行总线接口,为了便于说明,未展示所述接口。EEPROM 143的映像可一次一个地复制到每一EEPROM 302,或同时复制到所有EEPROM302。在任一情况中,控制单元190在EEPROM 143的映像已被复制到对应的EEPROM 302之后断言内部模块存在信号。断言内部模块存在信号向对应的通信端口指示收发器模块142已被插入。
例如,当内部模块存在信号312被解除断言时,交换机301-2连接控制单元190与EEPROM 302-1之间的串行总线316(“CU_I2C#2”),从而允许控制单元190通过串行总线316将EEPROM 143的映像传送到EEPROM 302-1;当内部模块存在信号313被解除断言时,交换机301-3连接控制单元190与EEPROM 302-2之间的串行总线317(“CU_I2C#3”),从而允许控制单元190通过串行总线317将EEPROM 143的映像传送到EEPROM 302-2;及当内部模块存在信号313-4被解除断言时,交换机301-4连接控制单元190与EEPROM 302-3之间的串行总线318(“CU_I2C#4”),从而允许控制单元190通过串行总线318将EEPROM 143的映像传送到EEPROM302-3。
控制单元190断言通信端口的内部模块存在信号,以允许对应的网络接口控制器芯片110读取缆线组合件数据。在图5的实例中,控制单元190断言内部模块存在信号311以控制交换机301-1将串行总线191的线路连接到串行总线192的对应线路(图5,I2C PORT#1)。网络接口控制器芯片110-1检测经断言的内部模块存在信号311,并因此通过串行总线192/191从EEPROM 143读取其第一通信端口的缆线组合件数据。在此实例中,网络接口控制器芯片110-1的第一通信端口直接从收发器模块142接收缆线组合件数据。这有利地减少板载EEPROM 302的数量。
控制单元190断言内部模块存在信号312以控制交换机301-2将EEPROM 302-1连接到串行总线193到网络接口控制器芯片110-1的第二通信端口(图5,I2C PORT#2)。网络接口控制器芯片110-1检测经断言的内部模块存在信号312,并因此通过串行总线193从EEPROM302-1读取其第二通信端口的缆线组合件数据。
类似地,控制单元190断言内部模块存在信号313以控制交换机301-3将EEPROM302-2连接到串行总线194到网络接口控制器芯片110-2的第一通信端口(图5,I2C PORT#3)。网络接口控制器芯片110-2检测经断言的内部模块存在信号313,并因此通过串行总线194从EEPROM 302-2读取其第一通信端口的缆线组合件数据。此外,控制单元190断言内部模块存在信号314以控制交换机301-4将EEPROM 302-3连接到串行总线195到网络接口控制器芯片110-2的第二通信端口(图5,I2C PORT#4)。网络接口控制器芯片110-2检测经断言的内部模块存在信号314,并因此通过串行总线195上从EEPROM 302-3读取其第二通信端口的缆线组合件数据。
在图5的实例中,NIC 100具有与控制单元190不同且分离的多个EEPROM 302。如可了解的,EEPROM 302还可经集成到控制单元190中,如现在参考图6所描述的。
图6是根据本发明的实施例的NIC 100A的逻辑图。NIC 100A是NIC 100的特定实施例,其中控制单元190包含经集成的EEPROM 351(即,351-1、351-2及351-3)。例如,非易失性存储器控制单元190可为具有内置EEPROM的微控制器芯片。在图6的实例中,串行总线193(“I2C PORT#2”)将EEPROM 351-1连接到网络接口控制器芯片110-1的第二通信端口,串行总线194(“I2C PORT#3”)将EEPROM 351-2连接到网络接口控制器芯片110-2的第一通信端口,且串行总线195(“I2C PORT#4”)将EEPROM 351-3连接到网络接口控制器芯片110-2的第二通信端口。
NIC 100A与NIC 100类似地工作。在图6的实例中,控制单元190经连接以接收外部模块存在信号320,其指示收发器模块142是否连接到NIC 100A。当解除断言模块存在信号320时,控制单元190解除断言所有内部模块存在信号311到314。当断言模块存在信号320时,指示收发器模块142已插入NIC 100A中,内部模块存在信号311保持解除断言以控制交换机301-1将串行总线191的线路连接到串行总线315的对应线路。这允许控制单元190通过串行总线315/191读取及复制EEPROM 143的映像。控制单元190将EEPROM 143的映像复制到EEPROM 351-1、351-2及351-3中的每一者。
控制单元190断言内部模块存在信号311到314,以启动缆线组合件数据到通信端口的传送。断言内部模块存在信号311控制交换机301-1将串行总线191的线路连接到串行总线192的对应线路。网络接口控制器芯片110-1检测经断言的内部模块存在信号311,并因此通过串行总线192/191从EEPROM 143读取其第一通信端口的缆线组合件数据。
断言内部模块存在信号312警告网络控制器芯片110-1收发器模块142的存在。因此,网络控制器芯片110-1通过串行总线193从EEPROM 351-1读取其第二通信端口的缆线组合件数据。类似地,响应于经断言的内部模块存在信号313及314,网络控制器芯片110-2分别通过串行总线194及195从EEPROM 351-2及EEPROM 351-3读取其对应通信端口的缆线组合件数据。
在读取及处理缆线组合件数据之后,网络控制器芯片110继续与收发器模块142一起执行网络数据通信。已在用于SFP兼容装置的收发器及网络接口控制器芯片的上下文中解释了上文描述的实施例。如可了解的,本发明的实施例通常适用于需要非易失性存储器数据复制的应用。
图7是根据本发明的实施例的将缆线组合件数据提供到电路卡的网络接口控制器芯片的方法400的流程图。在方法400中,当缆线组合件的收发器模块未插入电路卡中时,电路卡的控制单元将到网络接口控制器芯片的对应通信端口的内部模块存在信号解除断言(步骤401)。电路卡的控制单元监测指示收发器模块是否插入电路卡中的外部模块存在信号(步骤402)。响应于检测到外部模块存在信号被断言,控制单元从收发器模块的非易失性存储器读取缆线组合件数据(步骤402到403)。控制单元将缆线组合件数据存储在电路卡上的一或多个板载非易失性存储器中(步骤404)。板载非易失性存储器可为单独的存储器芯片或与控制单元集成。
控制单元检查以确保外部模块存在信号仍被断言(步骤405),即,收发器模块仍插入电路卡中。如果外部模块存在信号仍被断言(步骤405到步骤406),那么控制单元断言内部模块存在信号,以警告通信端口收发器模块已插入电路卡中(步骤406)。断言内部模块存在信号启动缆线组合件数据从板载非易失性存储器到网络接口控制器芯片的对应通信端口的传送(步骤407)。也就是说,响应于内部模块存在信号被断言,网络接口控制器芯片通过其通信端口的相应串行总线从对应板载非易失性存储器读取缆线组合件数据。在一个实施例中,响应于内部模块存在信号被断言,网络接口控制器芯片直接从缆线组合件的收发器模块的非易失性存储器读取通信端口的缆线组合件数据。在读取通信端口的缆线组合件数据之后,网络控制器芯片继续与缆线组合件的收发器模块一起进行数据通信。当收发器模块插入电路卡中时,上述过程继续(步骤408循环)。
应注意,使收发器模块与电路卡断开连接将导致到收发器模块的外部模块存在信号被解除断言(步骤402到步骤401;步骤405到步骤401;步骤408到步骤401),从而从头开始重新启动方法400。这确保仅将来自当前连接的收发器模块的缆线组合件数据提供到网络接口控制器芯片。
虽然已提供本发明的具体实施例,但应理解,这些实施例用于说明目的而不是限制。许多额外实施例对于阅读本公开的所属领域的一般技术人员来说将是显而易见的。

Claims (20)

1.一种网络接口卡NIC,其包括:
接口连接器,其经配置以可拆卸地接纳缆线组合件的第一收发器模块,所述缆线组合件包括缆线、所述第一收发器模块及第二收发器模块,其中所述第一收发器模块位于所述缆线的一端上,且所述第二收发器模块位于所述缆线的相对端上;
第一网络接口控制器芯片,其位于所述NIC上;
第一板载非易失性存储器,其位于所述NIC上;及
控制单元,其位于所述NIC上,所述控制单元经配置以读取存储在所述第一收发器模块的非易失性存储器中的缆线组合件数据,以将所述缆线组合件数据复制到所述第一板载非易失性存储器,及启动所述缆线组合件数据从所述第一板载非易失性存储器到所述第一网络接口控制器芯片的第一通信端口的传送。
2.根据权利要求1所述的NIC,其中所述控制单元经配置以启动所述缆线组合件数据从所述第一收发器模块的所述非易失性存储器到所述第一网络接口控制器芯片的第二通信端口的传送。
3.根据权利要求1所述的NIC,其中所述控制单元经配置以通过监测第一模块存在信号而检测所述第一收发器模块可拆卸地连接到所述NIC。
4.根据权利要求3所述的NIC,其中所述控制单元经配置以通过断言到所述第一网络接口控制器芯片的第二模块存在信号而启动所述缆线组合件数据从所述第一板载非易失性存储器到所述第一网络接口控制器芯片的所述第一通信端口的传送。
5.根据权利要求1所述的NIC,其进一步包括:
第二板载非易失性存储器,其位于所述NIC上;及
第三板载非易失性存储器,其位于所述NIC上,
其中所述控制单元经配置以将所述缆线组合件数据复制到所述第二板载非易失性存储器及到所述第三板载非易失性存储器。
6.根据权利要求5所述的NIC,其进一步包括:
第二网络接口控制器芯片,其位于所述NIC上,
其中所述控制单元经配置以启动所述缆线组合件数据从所述第二板载非易失性存储器到所述第二网络接口控制器芯片的第一通信端口的传送,并启动所述缆线组合件数据从所述第三板载非易失性存储器到所述第二网络接口控制器芯片的第二通信端口的传送。
7.根据权利要求6所述的NIC,其中所述控制单元经配置以通过第一串行总线从所述第一收发器模块的所述非易失性存储器读取所述缆线组合件数据,启动所述缆线组合件数据通过第二串行总线从所述第一板载非易失性存储器到所述第一网络接口控制器芯片的所述第一通信端口的传送,启动所述缆线组合件数据通过第三串行总线从所述第二板载非易失性存储器到所述第二网络接口控制器芯片的所述第一通信端口的传送,及启动所述缆线组合件数据通过第四串行总线从所述第三板载非易失性存储器到所述第二网络接口控制器芯片的所述第二通信端口的传送。
8.根据权利要求6所述的NIC,其中所述第一收发器模块是小型可插拔SFP收发器模块。
9.根据权利要求6所述的NIC,其中所述NIC具有半高半长的形状因数。
10.根据权利要求9所述的NIC,其中所述第一收发器模块是四小型可插拔28QSFP28收发器模块,且所述第一及第二网络接口控制器芯片中的每一者的每一通信端口支持小型可插拔28SFP28数据速率。
11.根据权利要求6所述的NIC,其中所述控制单元经配置以启动所述缆线组合件数据从所述第一收发器模块的所述非易失性存储器到所述第一网络接口控制器芯片的第二通信端口的传送。
12.根据权利要求1所述的NIC,其中所述控制单元是微控制器芯片。
13.根据权利要求1所述的NIC,其中所述第一收发器模块的所述非易失性存储器及所述NIC上的所述第一板载非易失性存储器中的每一者是EEPROM。
14.一种将缆线组合件数据提供到网络接口控制器芯片的方法,所述方法包括:
检测缆线组合件的收发器模块到电路卡的接口连接器的连接;
读取存储在所述收发器模块的非易失性存储器中的缆线组合件数据;
将所述缆线组合件数据复制到所述电路卡上的第一板载非易失性存储器及所述电路卡上的第二板载非易失性存储器;
断言第一模块存在信号,以启动所述缆线组合件数据从所述第一板载非易失性存储器到第一网络接口控制器芯片的第一通信端口的传送;及
断言第二模块存在信号,以启动所述缆线组合件数据从所述第二板载非易失性存储器到所述第一网络接口控制器芯片的第二通信端口的传送。
15.根据权利要求14所述的方法,其进一步包括:
断言第三模块存在信号,以启动所述缆线组合件数据从所述收发器模块的所述非易失性存储器到第二网络接口控制器芯片的第一通信端口的传送。
16.根据权利要求15所述的方法,其进一步包括:
将所述缆线组合件数据复制到所述电路卡上的第三板载非易失性存储器;及
断言第四模块存在信号,以启动所述缆线组合件数据从所述第三板载非易失性存储器到所述第二网络接口控制器芯片的第二端口的传送。
17.一种计算机网络,其包括:
缆线组合件,其包括缆线、第一收发器模块及第二收发器模块,其中所述第一收发器模块位于所述缆线的一端上,且所述第二收发器模块位于所述缆线的相对端上;联网交换机,其包括接口连接器,所述第一收发器模块可拆卸地连接到所述接口连接器;及
电路卡,其包括所述第二收发器模块可拆卸地连接到的接口连接器、第一网络接口控制器芯片、第一板载非易失性存储器及控制单元,
其中所述控制单元经配置以读取存储在所述第二收发器模块的非易失性存储器中的缆线组合件数据,以将所述缆线组合件数据复制到所述第一板载非易失性存储器,及启动所述缆线组合件数据从所述第一板载非易失性存储器到所述第一网络接口控制器芯片的第一通信端口的传送。
18.根据权利要求17所述的计算机网络,其中所述电路卡的所述控制单元经配置以启动所述缆线组合件数据从所述第二收发器模块的所述非易失性存储器到所述第一网络接口控制器芯片的第二通信端口的传送。
19.根据权利要求17所述的计算机网络,其中所述电路卡进一步包括第二网络接口控制器芯片、第二板载非易失性存储器及第三板载非易失性存储器,
其中所述电路卡的所述控制单元经配置以将所述缆线组合件数据复制到所述第二板载非易失性存储器,将所述缆线组合件数据复制到所述第三板载非易失性存储器,以启动所述缆线组合件数据从所述第二板载非易失性存储器到所述第二网络接口控制器芯片的第一通信端口的传送,并启动所述缆线组合件数据从所述第三板载非易失性存储器到所述第二网络接口控制器芯片的第二通信端口的传送。
20.根据权利要求19所述的计算机网络,其中所述控制单元经配置以通过第一串行总线从所述第二收发器模块的所述非易失性存储器读取所述缆线组合件数据,启动所述缆线组合件数据通过第二串行总线从所述第一板载非易失性存储器到所述第一网络接口控制器芯片的所述第一通信端口的传送,启动所述缆线组合件数据通过第三串行总线从所述第二板载非易失性存储器到所述第二网络接口控制器芯片的所述第一通信端口的传送,及启动所述缆线组合件数据通过第四串行总线从所述第三板载非易失性存储器到所述第二网络接口控制器芯片的所述第二通信端口的传送。
CN202210125099.2A 2021-02-10 2022-02-10 具有板载非易失性存储器的电路卡 Pending CN114911734A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/172,993 US11502433B2 (en) 2021-02-10 2021-02-10 Circuit card with onboard non-volatile memory for providing cable assembly data to network interface controller chips
US17/172,993 2021-02-10

Publications (1)

Publication Number Publication Date
CN114911734A true CN114911734A (zh) 2022-08-16

Family

ID=82704067

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210125099.2A Pending CN114911734A (zh) 2021-02-10 2022-02-10 具有板载非易失性存储器的电路卡

Country Status (3)

Country Link
US (1) US11502433B2 (zh)
CN (1) CN114911734A (zh)
TW (1) TWI806415B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20240028545A1 (en) * 2022-07-21 2024-01-25 Dell Products L.P. Application acceleration port interface module embodiments
CN116112291B (zh) * 2023-04-11 2023-06-20 湖南博盛芯微电子科技有限公司 一种单向传输网卡及其控制方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017046789A1 (en) * 2015-09-15 2017-03-23 Gatekeeper Ltd. System and method for securely connecting to a peripheral device
EP3469486B1 (en) * 2016-06-10 2021-07-21 Liqid Inc. Multi-port interposer architectures in data storage systems
WO2018200761A1 (en) * 2017-04-27 2018-11-01 Liqid Inc. Pcie fabric connectivity expansion card
US10387347B2 (en) * 2017-08-18 2019-08-20 Quanta Computer Inc. Method to locate SAS JBOD cable routing
US10657077B2 (en) * 2018-08-20 2020-05-19 Mellanox Technologies, Ltd. HyperConverged NVMF storage-NIC card
US11003607B2 (en) * 2018-08-20 2021-05-11 Mellanox Technologies, Ltd. NVMF storage to NIC card coupling over a dedicated bus
US11411753B2 (en) * 2019-06-30 2022-08-09 Dell Products, L.P. Adding network controller sideband interface (NC-SI) sideband and management to a high power consumption device
US11055104B2 (en) * 2019-10-23 2021-07-06 Mellanox Technologies, Ltd. Network-adapter configuration using option-ROM in multi-CPU devices
US11934568B2 (en) * 2019-12-12 2024-03-19 Mellanox Technologies, Ltd. Cable security
US11729181B2 (en) * 2020-11-16 2023-08-15 Mellanox Technologies, Ltd. Pluggable security devices and systems including the same
US11621927B2 (en) * 2020-11-23 2023-04-04 Mellanox Technologies, Ltd. Authentication and data lane control

Also Published As

Publication number Publication date
TWI806415B (zh) 2023-06-21
US20220255248A1 (en) 2022-08-11
TW202307684A (zh) 2023-02-16
US11502433B2 (en) 2022-11-15

Similar Documents

Publication Publication Date Title
US7715433B2 (en) Universal controller and signal monitor
US6895447B2 (en) Method and system for configuring a set of wire lines to communicate with AC or DC coupled protocols
US6886057B2 (en) Method and system for supporting multiple bus protocols on a set of wirelines
US7814255B1 (en) Multi-interface multi-channel modular hot plug I/O expansion
US8423695B2 (en) Dual PCI-X/PCI-E card
CN114911734A (zh) 具有板载非易失性存储器的电路卡
EP3029884A1 (en) Commissioning method, master control board, and service board
US8037223B2 (en) Reconfigurable I/O card pins
WO2018155791A1 (ko) 다목적 어댑터 카드 및 그 통합 방법
CN113227991A (zh) 替代协议选择
CN112463702B (zh) 一种级联背板的cpld i2c通道地址分配方法及系统
US6725310B2 (en) Scalable docking architecture to support various bandwidth
US6829658B2 (en) Compatible signal-to-pin connector assignments for usage with fibre channel and advanced technology attachment disk drives
US20040162928A1 (en) High speed multiple ported bus interface reset control system
CN100414526C (zh) 自动调整总线宽度的方法及装置
US6065079A (en) Apparatus for switching a bus power line to a peripheral device to ground in response to a signal indicating single ended configuration of the bus
CN115303203A (zh) 车载控制器的调试板、车载控制器主板及车辆
US6542952B1 (en) PCI computer system having a transition module and method of operation
US6173344B1 (en) SCSI bus transceiver and method for making the same
CN107704403B (zh) 一种优化主背板信号传输的装置及方法
CN213211018U (zh) 信号处理板卡
CN109600234A (zh) 双层fc卡pcb结构及双层fc卡的信号处理方法
EP4124966A1 (en) A peripheral device having an implied reset signal
KR100757223B1 (ko) 버스 브리지
CN111506179B (zh) 多主机适配器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination