CN114898689A - 显示器件的控制方法、装置、系统、存储介质 - Google Patents
显示器件的控制方法、装置、系统、存储介质 Download PDFInfo
- Publication number
- CN114898689A CN114898689A CN202210322076.0A CN202210322076A CN114898689A CN 114898689 A CN114898689 A CN 114898689A CN 202210322076 A CN202210322076 A CN 202210322076A CN 114898689 A CN114898689 A CN 114898689A
- Authority
- CN
- China
- Prior art keywords
- test signal
- real
- timing controller
- time test
- transmission
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/006—Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本公开提供了一种显示器件的控制方法、装置、系统、存储介质。该控制方法包括:在各显示帧的消隐阶段,接收时序控制器发送的实时测试信号;将实时测试信号与预设测试信号进行比较,以获取实时测试信号的传输正确率,并比较传输正确率与正确率阈值的大小;在传输正确率大于或等于正确率阈值时向时序控制器发送第一反馈信号;在传输正确率小于正确率阈值时向时序控制器发送第二反馈信号;接收时序控制器根据第二反馈信号发送的下一个实时测试信号;重复步骤S20和步骤S30,直至传输正确率大于或等于正确率阈值。本公开能够解决闪线不良的问题。
Description
技术领域
本公开涉及显示技术领域,尤其涉及一种显示器件的控制方法、装置、系统、存储介质。
背景技术
显示器件一般可以包括显示面板以及用于驱动该显示面板的面板驱动电路,该面板驱动电路可以包括时序控制器(英文:Time controller;简称:T/CON)、栅极驱动芯片以及源极驱动芯片。在驱动过程中,时序控制器和源极驱动芯片一般采用点对点接口技术来进行数据信号传输。然后,现有的显示器件容易出现闪线不良的问题。
发明内容
本公开的目的在于提供一种显示器件的控制方法、装置、系统、存储介质,能够解决闪线不良的问题。
根据本公开的一个方面,提供一种显示器件的控制方法,所述显示器件包括时序控制器和源极驱动芯片,所述显示器件的一个显示帧包括数据写入阶段和消隐阶段,所述控制方法应用于所述源极驱动芯片,所述控制方法包括:
步骤S10、在各所述显示帧的所述消隐阶段,接收所述时序控制器发送的实时测试信号,所述实时测试信号为预设测试信号在所述源极驱动芯片与所述时序控制器之间基于传输参数配置信息传输所得到的;
步骤S20、将所述实时测试信号与所述预设测试信号进行比较,以获取所述实时测试信号的传输正确率,并比较所述传输正确率与正确率阈值的大小;
步骤S30、在所述传输正确率大于或等于所述正确率阈值时向所述时序控制器发送第一反馈信号;在所述传输正确率小于所述正确率阈值时向所述时序控制器发送第二反馈信号;
步骤S40、接收所述时序控制器根据所述第二反馈信号发送的下一个实时测试信号,不同的所述实时测试信号分别为所述预设测试信号在所述源极驱动芯片与所述时序控制器之间基于不同的所述传输参数配置信息传输所得到的;重复步骤S20和步骤S30,直至所述传输正确率大于或等于所述正确率阈值。
进一步地,所述传输参数包括均衡参数,接收所述时序控制器发送的实时测试信号包括:
根据所述传输参数配置信息来配置均衡参数以接收所述实时测试信号。
根据本公开的一个方面,提供一种显示器件的控制方法,所述显示器件包括时序控制器和源极驱动芯片,所述显示器件的一个显示帧包括数据写入阶段和消隐阶段,所述控制方法应用于所述时序控制器,所述控制方法包括:
步骤A10、在各所述显示帧的所述消隐阶段,向所述源极驱动芯片发送实时测试信号,所述实时测试信号为预设测试信号在所述源极驱动芯片与所述时序控制器之间基于传输参数配置信息传输所得到的;
步骤A20、接收所述源极驱动芯片在所述实时测试信号的传输正确率大于或等于正确率阈值时发送的第一反馈信号;或者,接收所述源极驱动芯片在所述实时测试信号的传输正确率小于所述正确率阈值时发送的第二反馈信号;
步骤A30、在接收到所述第二反馈信号时向所述源极驱动芯片发送下一个实时测试信号,不同的所述实时测试信号分别为所述预设测试信号在所述源极驱动芯片与所述时序控制器之间基于不同的所述传输参数配置信息传输所得到的。
进一步地,所述传输参数包括摆幅参数和预加重参数,向所述源极驱动芯片发送实时测试信号包括:
根据所述传输参数配置信息来配置摆幅参数以及预加重参数以发送所述实时测试信号。
根据本公开的一个方面,提供一种显示器件的控制装置,所述显示器件包括时序控制器和源极驱动芯片,所述显示器件的一个显示帧包括数据写入阶段和消隐阶段,所述控制装置设于所述源极驱动芯片,所述控制装置包括:
第一接收模块,用于在各所述显示帧的所述消隐阶段接收所述时序控制器发送的实时测试信号,所述实时测试信号为预设测试信号在所述源极驱动芯片与所述时序控制器之间基于传输参数配置信息传输所得到的;
比较模块,用于将所述实时测试信号与所述预设测试信号进行比较,以获取所述实时测试信号的传输正确率,并比较所述传输正确率与正确率阈值的大小;
反馈模块,用于在所述传输正确率大于或等于所述正确率阈值时向所述时序控制器发送第一反馈信号,并用于在所述传输正确率小于所述正确率阈值时向所述时序控制器发送第二反馈信号;
其中,所述第一接收模块还用于接收所述时序控制器根据所述第二反馈信号发送的下一个实时测试信号,不同的所述实时测试信号分别为所述预设测试信号在所述源极驱动芯片与所述时序控制器之间基于不同的所述传输参数配置信息传输所得到的。
根据本公开的一个方面,提供一种显示器件的控制装置,所述显示器件包括时序控制器和源极驱动芯片,所述显示器件的一个显示帧包括数据写入阶段和消隐阶段,所述控制装置设于所述时序控制器,所述控制装置包括:
发送模块,用于在各所述显示帧的所述消隐阶段向所述源极驱动芯片发送实时测试信号,所述实时测试信号为预设测试信号在所述源极驱动芯片与所述时序控制器之间基于传输参数配置信息传输所得到的;
第二接收模块,用于接收所述源极驱动芯片在所述实时测试信号的传输正确率大于或等于正确率阈值时发送的第一反馈信号,还用于接收所述源极驱动芯片在所述实时测试信号的传输正确率小于所述正确率阈值时发送的第二反馈信号;
其中,所述发送模块还用于在接收到所述第二反馈信号时向所述源极驱动芯片发送下一个实时测试信号,不同的所述实时测试信号分别为所述预设测试信号在所述源极驱动芯片与所述时序控制器之间基于不同的所述传输参数配置信息传输所得到的。
根据本公开的一个方面,提供一种显示器件的控制装置,所述控制装置包括源极驱动芯片,所述源极驱动芯片包括:
第一处理器;
用于存储第一可执行指令的第一存储器;
其中,所述第一处理器被配置为当执行所述第一可执行指令时实施所述的控制方法。
根据本公开的一个方面,提供一种显示器件的控制装置,所述控制装置包括时序控制器,所述时序控制器包括:
第二处理器;
用于存储第二可执行指令的第二存储器;
其中,所述第二处理器被配置为当执行所述第二可执行指令时实施所述的控制方法。
根据本公开的一个方面,提供一种显示器件的控制系统,包括所述的源极驱动芯片以及所述的时序控制器。
根据本公开的一个方面,提供一种存储介质,所述存储介质中存储有指令,当所述指令在处理组件上运行时,使得所述处理组件执行所述的控制方法;或者,使得所述处理组件执行所述的控制方法。
本公开的显示器件的控制方法、装置、系统、存储介质,源极驱动芯片将实时测试信号与预设测试信号进行比较,一方面,在传输正确率大于或等于正确率阈值时向时序控制器发送第一反馈信号;另一方面,在传输正确率小于正确率阈值时向时序控制器发送第二反馈信号以继续接收下一个实时测试信号,直到传输正确率大于或等于正确率阈值;如此设置,使得每个显示帧的数据信号都具有符合要求的传输参数配置信息,实现自动调节每个显示帧的数据信号的接收质量,避免因环境变化引起的信号误码,以解决闪线不良的问题。
附图说明
图1是相关技术中的显示器件的示意图。
图2是本公开实施方式的显示器件的示意图。
图3是本公开实施方式中时序控制器与源极驱动芯片通过第一信号线连接的示意图。
图4是本公开实施方式中时序控制器与源极驱动芯片通过第二信号线连接的示意图。
图5-图7是本公开实施方式的控制方法的流程图。
图8是本公开实施方式的预设测试信号的具体格式的示意图。
图9是本公开实施方式的实时测试信号的示意图。
图10是本公开实施方式的显示器件的工作时序图。
附图标记说明:1、显示面板;101、闪线不良区;2、覆晶薄膜;3、时序控制器;4、源极驱动芯片;5、电路板;6、第一信号线;7、第二信号线。
具体实施方式
这里将详细地对示例性实施方式进行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或相似的要素。以下示例性实施方式中所描述的实施方式并不代表与本公开相一致的所有实施方式。相反,它们仅是与如所附权利要求书中所详述的、本公开的一些方面相一致的装置的例子。
在本公开使用的术语是仅仅出于描述特定实施方式的目的,而非旨在限制本公开。除非另作定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开说明书以及权利要求书中使用的“第一”“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”或者“一”等类似词语也不表示数量限制,而是表示存在至少一个。“多个”或者“若干”表示两个及两个以上。除非另行指出,“前部”、“后部”、“下部”和/或“上部”等类似词语只是为了便于说明,而并非限于一个位置或者一种空间定向。“包括”或者“包含”等类似词语意指出现在“包括”或者“包含”前面的元件或者物件涵盖出现在“包括”或者“包含”后面列举的元件或者物件及其等同,并不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而且可以包括电性的连接,不管是直接的还是间接的。在本公开说明书和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。还应当理解,本文中使用的术语“和/或”是指并包含一个或多个相关联的列出项目的任何或所有可能组合。
相关技术中,如图1所示,对于显示面板1来说,随着尺寸变大,分辨率和刷新频率的不断提高,时序控制器3和设于覆晶薄膜2的源极驱动芯片之间的数据信号的传输速率也越来越高,传输线越来越长,这就导致数据信号的损耗越来越大,如果损耗过大不进行补偿,那么数据信号就会误码,即发生错误,最终表现为覆晶薄膜2对应位置的闪线不良(见图1中的闪线不良区101)。这种情况一般可以通过调整数据信号的传输参数配置信息来改善数据信号质量。然而,一旦环境出现变化,如温度变高,芯片的特性出现偏移,原先的传输参数配置信息可能会不满足要求,最终表现出高温闪线不良。
上述的传输参数会受到实际传输路径等因素的影响。为了获得更好的传输质量,可以对这些传输参数进行调整以适配于这些因素。因此,在传输显示相关信号之前,还需要确定有关这样的传输参数的配置信息,以保证传输的信号的正确性。
本公开实施方式提供一种显示器件的控制方法。如图2至图4所示,该显示器件可以包括显示面板1、时序控制器3以及一个或多个源极驱动芯片4。该时序控制器3连接有一第一信号线6。多个源极驱动芯片4并联,且与第一信号线6连接。该时序控制器3还通过多个第二信号线7分别与多个源极驱动芯片4连接。通常,该时序控制器3的多个第二信号线7与多个源极驱动芯片4一一对应连接。为了保证传输的信号的质量,该第二信号线7可以为差分信号线。该显示器件的一个显示帧可以包括数据写入阶段和消隐阶段。
该控制方法可以应用于源极驱动芯片4,基于此,如图5所示,该控制方法可以包括步骤S10-步骤S40,其中:
步骤S10、在各显示帧的消隐阶段,接收时序控制器发送的实时测试信号,实时测试信号为预设测试信号在源极驱动芯片与时序控制器之间基于传输参数配置信息传输所得到的。
步骤S20、将实时测试信号与预设测试信号进行比较,以获取实时测试信号的传输正确率,并比较传输正确率与正确率阈值的大小。
步骤S30、在传输正确率大于或等于正确率阈值时向时序控制器发送第一反馈信号;在传输正确率小于正确率阈值时向时序控制器发送第二反馈信号。
步骤S40、接收时序控制器根据第二反馈信号发送的下一个实时测试信号,不同的实时测试信号分别为预设测试信号在源极驱动芯片与时序控制器之间基于不同的传输参数配置信息传输所得到的;重复步骤S20和步骤S30,直至传输正确率大于或等于正确率阈值。
本公开应用于源极驱动芯片4的控制方法,上述步骤S10-步骤S40均是在每个显示帧的消隐阶段(blank)完成,源极驱动芯片4将实时测试信号与预设测试信号进行比较,一方面,在传输正确率大于或等于正确率阈值时向时序控制器3发送第一反馈信号;另一方面,在传输正确率小于正确率阈值时向时序控制器3发送第二反馈信号以继续接收下一个实时测试信号,直到传输正确率大于或等于正确率阈值;如此设置,使得每个显示帧的数据信号具有符合要求的传输参数配置信息,实现自动调节每个显示帧的数据信号的接收质量,避免因环境变化引起的信号误码,以解决闪线不良的问题。
该控制方法还可以应用于时序控制器3,基于此,如图6所示,该控制方法可以包括步骤A10-步骤A30,其中:
步骤A10、在各显示帧的消隐阶段,向源极驱动芯片发送实时测试信号,实时测试信号为预设测试信号在源极驱动芯片与时序控制器之间基于传输参数配置信息传输所得到的。
步骤A20、接收源极驱动芯片在实时测试信号的传输正确率大于或等于正确率阈值时发送的第一反馈信号;或者,接收源极驱动芯片在实时测试信号的传输正确率小于正确率阈值时发送的第二反馈信号。
步骤A30、在接收到第二反馈信号时向源极驱动芯片发送下一个实时测试信号,不同的实时测试信号分别为预设测试信号在源极驱动芯片与时序控制器之间基于不同的传输参数配置信息传输所得到的。
本公开应用于时序控制器3的控制方法,上述步骤A10-步骤A30均是在每个显示帧的消隐阶段完成。
该控制方法还可以同时应用于源极驱动芯片4和时序控制器3,基于此,如图7所示,该控制方法可以包括步骤N10-步骤N30,其中:
步骤N10、在各显示帧的消隐阶段,时序控制器向源极驱动芯片发送实时测试信号,源极驱动芯片接收时序控制器发送的实时测试信号,实时测试信号为预设测试信号在源极驱动芯片与时序控制器之间基于传输参数配置信息传输所得到的。
该时序控制器3可以通过第二信号线7向源极驱动芯片4发送实时测试信号,相应的,该源极驱动芯片4可以通过第二信号线7接收时序控制器3发送的实时测试信号。由于传输过程是使信号由时序控制器3发出且由源极驱动芯片4接收的,所以该传输参数可以包括发端参数和收端参数。该发端参数是由时序控制器3采用的参数,该收端参数是由源极驱动芯片4采用的参数。在一些实施例中,可以通过仅对发端参数或者收端参数进行参数配置来得到传输参数配置信息。因此,传输参数配置信息可以包括:针对发端参数进行参数配置所得到的配置信息和/或针对收端参数进行参数配置所得到的配置信息。
举例而言,该发端参数可以包括摆幅参数和预加重参数。该摆幅参数是指信号的最大值与最小值的差。摆幅参数越大时,信号的波动就越明显,就越容易获得有效的信号输出。预加重参数是指信号的频率增加时,信号频谱中高频成分的振幅和信号功率的变化情况。预加重参数越大时,信号的幅频特性越好,且信号的高频分辨率越高。基于此,时序控制器3向源极驱动芯片4发送实时测试信号可以包括:时序控制器3根据传输参数配置信息来配置摆幅参数以及预加重参数以发送实时测试信号。本公开通过在发送端针对发端参数进行参数配置,并通过第二信号线7发送与所配置的参数相应的测试信号,能够从发送端对信号进行调节,这有助于减小接收端接收到的信号的衰减程度,并减小信号的失真程度,进而提高信号的传输准确性。此外,上述的摆幅参数的档位可以为M个,M为大于等于1的正整数,不同档位的摆幅参数的配置信息不同。上述的预加重参数的档位可以为N个,N为大于等于1的正整数,不同档位的预加重参数的配置信息不同。
举例而言,该收端参数可以包括均衡参数。该均衡参数用于指示信号增益的档位。不同的均衡参数可以指示不同档位的信号增益。该均衡参数的档位可以为X个,X为大于等于1的正整数。根据该均衡参数可以将源极驱动芯片4接收到的信号进行增强。这样,当接收到的信号经过衰减之后无法被正确接收时,根据均衡参数所指示的档位进行信号增强之后,能够将该信号提升至源极驱动芯片4正常接收的范围。基于此,源极驱动芯片4接收时序控制器3发送的实时测试信号包括:源极驱动芯片4根据传输参数配置信息来配置均衡参数以接收实时测试信号。通过在接收端针对收端参数进行参数配置,并通过第二信号线7接收相应的测试信号,能够从接收端再次对信号进行调节,这有助于进一步减小接收端接收到的信号的衰减程度,并减小信号的失真程度,进而提高信号的传输准确性。此外,上述时序控制器3和源极驱动芯片4进行参数配置的过程可以是同时执行的。
步骤N20、源极驱动芯片将实时测试信号与预设测试信号进行比较,以获取实时测试信号的传输正确率,并比较传输正确率与正确率阈值的大小。
该预设测试信号可以预先存储于源极驱动芯片4中。传输正确率表明所接收的实时测试信号与发送的预设测试信号相比正确传输的比率。在数据传输中,传输正确率可以用例如误码率来表征。示例地,假设预先存储的预设测试信号为01234012340123401234。源极驱动芯片4接收到实时测试信号为01234111111123401234,此时,该实时测试信号的传输正确率为75%,相应地,该实时测试信号的误码率为25%。该正确率阈值可以为75%-100%,例如75%、80%、85%、90%、100%等。
该实时测试信号以及预设测试信号的具体时序可以采用PRBS(Pseudo-RandomBinary Sequence,即伪随机码)格式。该预设测试信号的具体格式可以如图8所示,PRBS的码流中最长的连1为7个,最长的连0为6个,127bit的连续码流中,一共有64个‘1’,63个‘0’。本公开的消隐区宽度时间足够进行信号判别,以75寸大尺寸面板8K4K120Hz目前最高分辨率刷新频率产品为例,960ch 8bit CHPI COF共48对差分信号,每对差分信号速率为(8800*4500*120*3*8/48)*(10/8)=2.97Gbps,消隐区可以传输数据量为(4500-4320)*960*8*8800/7680=1584000bit。PRBS共127bit,摆幅参数的档位为6个、预加重参数的档位为6个,均衡参数的档位为4个,即信号判别最多需传输127*6*6*4*48=877824bit,完全可以满足信号判别需求。
步骤N30、源极驱动芯片在传输正确率大于或等于正确率阈值时向时序控制器发送第一反馈信号,时序控制器接收该第一反馈信号;或者,源极驱动芯片在传输正确率小于正确率阈值时向时序控制器发送第二反馈信号,时序控制器接收该第二反馈信号。
该源极驱动芯片4可以通过第二信号线7向时序控制器3发送第一反馈信号和第二反馈信号,相应的,该时序控制器3可以通过第二信号线7接收该第一反馈信号和第二反馈信号。举例而言,该源极驱动芯片4设有引脚,在各显示帧的数据写入阶段,源极驱动芯片4的引脚与第一信号线6处于断开状态,第一信号线6上的电位较高;在消隐阶段,当获取的传输正确率大于或等于正确率阈值时,该源极驱动芯片4的引脚能够与第一信号线6连接,拉低第二信号线7上的电位,以形成所述的第一反馈信号;当传输正确率小于正确率阈值时,该源极驱动芯片4的引脚能够保持与第一信号线6的断开状态,维持第二信号线7上的信号,以形成所述的第二反馈信号。当然,该源极驱动芯片4还可以通过改变引脚的电阻值以拉低或拉高第一信号线6上的电位,电阻值较大时,相当于引脚断开与第一信号线6的连接;电阻值较小时,相当于引脚保持与第一信号线6的连接。
在时序控制器3接收到第二反馈信号后,该控制方法还可以包括:
步骤N40、时序控制器在接收到第二反馈信号时向源极驱动芯片发送下一个实时测试信号,源极驱动芯片接收时序控制器发送的下一个实时测试信号,不同的实时测试信号分别为预设测试信号在源极驱动芯片与时序控制器之间基于不同的传输参数配置信息传输所得到的。
本公开可以将时序控制器3在步骤N10中发送的实时测试信号作为第n实时测试信号,将时序控制器3在步骤N40中发送的实时测试信号作为第(n+1)实时测试信号,n为大于等于1的正整数。对应于第n实时测试信号的传输参数配置信息与对应于第(n+1)实时测试信号的传输参数配置信息不同。以传输参数包括摆幅参数、预加重参数以及均衡参数为例,对于第n实时测试信号和第(n+1)实时测试信号,摆幅参数、预加重参数以及均衡参数中至少存在一个参数的配置信息不同。该配置信息不同即为参数的档位不同。例如,对于第n实时测试信号和第(n+1)实时测试信号,均衡参数的配置信息不同,也就是说,对应于第n实时测试信号的均衡参数的档位与对应于第(n+1)实时测试信号的均衡参数的档位不同。
在步骤N40之后,该控制方法可以重复步骤N20和步骤N30,直至时序控制器3接收到第一反馈信号。其中,以摆幅参数的档位为M个、预加重参数的档位为Y个且均衡参数的档位为X个为例,该实时测试信号的发送次数最多可以为M、Y以及X三个数的乘积(M*Y*X)。在图9中,S-1表示摆幅参数设为第一档位,P-1表示预加重参数设为第一档位,EQ-1表示均衡参数设为第一档位,R代表一个实时测试信号。可知,实时测试信号R最多可以发送(M*Y)组,图9中相邻两个虚线之间的多个实时测试信号R构成一组信号,每组信号包括X个实时信号R;对于各组内的X个实时测试信号R,每个实时测试信号R的均衡参数的档位都与其它实时测试信号R的均衡参数的档位不同,各组内的X个实时测试信号R的摆幅参数以及预加重参数均相等;在图9中,(M*Y)组信号构成M列和Y行,不同列的实时测试信号R的摆幅参数不同,不同行的实时测试信号R的预加重参数不同。
在时序控制器3收到第一反馈信号后,该控制方法还可以包括:将与第一反馈信号对应的实时测试信号的传输参数配置信息作为目标传输参数配置信息。在各显示帧的数据写入阶段,时序控制器3与源极驱动芯片4可以按照目标传输参数配置信息对传输参数进行配置以传输数据信号。需要注意的是,在各显示帧的数据写入阶段,源极驱动芯片4的引脚与第一信号线6处于断开状态或者源极驱动芯片4的引脚处于电阻值较高的状态。
以源极驱动芯片4的数量为多个为例,多个源极驱动芯片4可以与同一个时序控制器3连接,多个源极驱动芯片4可以依次与时序控制器3按照上述实施方式所述的控制方法进行通信,以确定对应地目标传输参数配置信息。其中,在时序控制器3接收到一个源极驱动芯片4发送的第一反馈信号后,该时序控制器3才会向下一个源极驱动芯片4发送实时测试信号。每个源极驱动芯片4与时序控制器3的通信过程均在一个显示帧的消隐阶段进行。其中,在时序控制器3收到所有的源极驱动芯片4发送的第一反馈信号后,时序控制器3可以向源极驱动芯片4发送数据信号,以进入下一个显示帧的数据写入阶段。
此外,如图10所示,对于包括多个源极驱动芯片4的显示器件,在显示帧的数据写入阶段W1,时序控制器3通过第二信号线7向各源极驱动芯片4发送数据信号,以使显示器件正常显示;在消隐阶段W2的K1阶段,时序控制器3通过第f个第二信号线7向第f个源极驱动芯片4发送低电平信号,向其余源极驱动芯片4发送高电平信号,例如图中第(f+1)个源极驱动芯片4收到高电平信号;在消隐阶段W2的K2阶段,第f个源极驱动芯片4能够响应该低电平信号以执行上述的控制方法;在消隐阶段W2的K3阶段,时序控制器3接收到第f个源极驱动芯片4通过第一信号线6发送的第一反馈信号;在消隐阶段W2的K1、K2以及K3阶段,收到高电平信号的源极驱动芯片4处于dummy状态,例如第(f+1)个源极驱动芯片4;在消隐阶段W2的K4阶段,时序控制器3通过第(f+1)个第二信号线7向第(f+1)个源极驱动芯片4发送低电平信号,向其余源极驱动芯片4发送高电平信号;在消隐阶段W2的K5阶段,第(f+1)个源极驱动芯片4能够响应该低电平信号以执行上述的控制方法。需要说明的是,在本公开的显示器件由关机状态进入上电状态后,上述实施方式所述的控制方法可以在第一显示帧之前操作,具体地,该控制方法可以在时钟训练(clock training)结束后进行。
本公开实施方式还提供一种显示器件的控制装置,该控制装置可以设于源极驱动芯片4,该控制装置可以包括第一接收模块、比较模块以及反馈模块,其中:
该第一接收模块用于在各显示帧的消隐阶段接收时序控制器3发送的实时测试信号,实时测试信号为预设测试信号在源极驱动芯片4与时序控制器3之间基于传输参数配置信息传输所得到的。该比较模块用于将实时测试信号与预设测试信号进行比较,以获取实时测试信号的传输正确率,并比较传输正确率与正确率阈值的大小。该反馈模块用于在传输正确率大于或等于正确率阈值时向时序控制器3发送第一反馈信号,并用于在传输正确率小于正确率阈值时向时序控制器3发送第二反馈信号。其中,该第一接收模块还用于接收时序控制器3根据第二反馈信号发送的下一个实时测试信号,不同的实时测试信号分别为预设测试信号在源极驱动芯片4与时序控制器3之间基于不同的传输参数配置信息传输所得到的。
本公开实施方式还提供一种显示器件的控制装置,该控制装置可以设于时序控制器3,该控制装置包括发送模块以及第二接收模块,其中:
该发送模块用于在各显示帧的所述消隐阶段向源极驱动芯片4发送实时测试信号,实时测试信号为预设测试信号在源极驱动芯片4与时序控制器3之间基于传输参数配置信息传输所得到的。该第二接收模块用于接收源极驱动芯片4在实时测试信号的传输正确率大于或等于正确率阈值时发送的第一反馈信号,还用于接收源极驱动芯片4在实时测试信号的传输正确率小于正确率阈值时发送的第二反馈信号。其中,该发送模块还用于在接收到第二反馈信号时向源极驱动芯片4发送下一个实时测试信号,不同的实时测试信号分别为预设测试信号在源极驱动芯片4与时序控制器3之间基于不同的传输参数配置信息传输所得到的。
本公开实施方式还提供一种显示器件的控制装置。该控制装置包括源极驱动芯片4。该源极驱动芯片4包括第一处理器以及用于存储第一可执行指令的第一存储器。其中,该第一处理器被配置为当执行第一可执行指令时实施上述应用于源极驱动芯片4的控制方法。
本公开实施方式还提供一种显示器件的控制装置。该控制装置包括时序控制器3。该时序控制器3包括第二处理器以及用于存储第二可执行指令的第二存储器。其中,该第二处理器被配置为当执行第二可执行指令时实施上述应用于时序控制器3的控制方法。
本公开实施方式还提供一种显示器件的控制系统。该控制系统包括上述实施方式所述的源极驱动芯片4以及上述实施方式所述的时序控制器3。
本公开实施方式还提供一种存储介质。该存储介质中存储有指令,当指令在处理组件上运行时,使得处理组件执行上述应用于源极驱动芯片4的控制方法或上述应用于时序控制器3的控制方法。
本公开实施方式提供的显示器件的控制方法、显示器件的控制装置、显示器件的控制系统以及存储介质属于同一发明构思,相关细节及有益效果的描述可互相参见,不再进行赘述。
以上所述仅是本公开的较佳实施方式而已,并非对本公开做任何形式上的限制,虽然本公开已以较佳实施方式揭露如上,然而并非用以限定本公开,任何熟悉本专业的技术人员,在不脱离本公开技术方案的范围内,当可利用上述揭示的技术内容做出些许更动或修饰为等同变化的等效实施方式,但凡是未脱离本公开技术方案的内容,依据本公开的技术实质对以上实施方式所作的任何简单修改、等同变化与修饰,均仍属于本公开技术方案的范围内。
Claims (10)
1.一种显示器件的控制方法,所述显示器件包括时序控制器和源极驱动芯片,所述显示器件的一个显示帧包括数据写入阶段和消隐阶段,其特征在于,所述控制方法应用于所述源极驱动芯片,所述控制方法包括:
步骤S10、在各所述显示帧的所述消隐阶段,接收所述时序控制器发送的实时测试信号,所述实时测试信号为预设测试信号在所述源极驱动芯片与所述时序控制器之间基于传输参数配置信息传输所得到的;
步骤S20、将所述实时测试信号与所述预设测试信号进行比较,以获取所述实时测试信号的传输正确率,并比较所述传输正确率与正确率阈值的大小;
步骤S30、在所述传输正确率大于或等于所述正确率阈值时向所述时序控制器发送第一反馈信号;在所述传输正确率小于所述正确率阈值时向所述时序控制器发送第二反馈信号;
步骤S40、接收所述时序控制器根据所述第二反馈信号发送的下一个实时测试信号,不同的所述实时测试信号分别为所述预设测试信号在所述源极驱动芯片与所述时序控制器之间基于不同的所述传输参数配置信息传输所得到的;重复步骤S20和步骤S30,直至所述传输正确率大于或等于所述正确率阈值。
2.根据权利要求1所述的显示器件的控制方法,其特征在于,所述传输参数包括均衡参数,接收所述时序控制器发送的实时测试信号包括:
根据所述传输参数配置信息来配置均衡参数以接收所述实时测试信号。
3.一种显示器件的控制方法,所述显示器件包括时序控制器和源极驱动芯片,所述显示器件的一个显示帧包括数据写入阶段和消隐阶段,其特征在于,所述控制方法应用于所述时序控制器,所述控制方法包括:
步骤A10、在各所述显示帧的所述消隐阶段,向所述源极驱动芯片发送实时测试信号,所述实时测试信号为预设测试信号在所述源极驱动芯片与所述时序控制器之间基于传输参数配置信息传输所得到的;
步骤A20、接收所述源极驱动芯片在所述实时测试信号的传输正确率大于或等于正确率阈值时发送的第一反馈信号;或者,接收所述源极驱动芯片在所述实时测试信号的传输正确率小于所述正确率阈值时发送的第二反馈信号;
步骤A30、在接收到所述第二反馈信号时向所述源极驱动芯片发送下一个实时测试信号,不同的所述实时测试信号分别为所述预设测试信号在所述源极驱动芯片与所述时序控制器之间基于不同的所述传输参数配置信息传输所得到的。
4.根据权利要求3所述的显示器件的控制方法,其特征在于,所述传输参数包括摆幅参数和预加重参数,向所述源极驱动芯片发送实时测试信号包括:
根据所述传输参数配置信息来配置摆幅参数以及预加重参数以发送所述实时测试信号。
5.一种显示器件的控制装置,所述显示器件包括时序控制器和源极驱动芯片,所述显示器件的一个显示帧包括数据写入阶段和消隐阶段,其特征在于,所述控制装置设于所述源极驱动芯片,所述控制装置包括:
第一接收模块,用于在各所述显示帧的所述消隐阶段接收所述时序控制器发送的实时测试信号,所述实时测试信号为预设测试信号在所述源极驱动芯片与所述时序控制器之间基于传输参数配置信息传输所得到的;
比较模块,用于将所述实时测试信号与所述预设测试信号进行比较,以获取所述实时测试信号的传输正确率,并比较所述传输正确率与正确率阈值的大小;
反馈模块,用于在所述传输正确率大于或等于所述正确率阈值时向所述时序控制器发送第一反馈信号,并用于在所述传输正确率小于所述正确率阈值时向所述时序控制器发送第二反馈信号;
其中,所述第一接收模块还用于接收所述时序控制器根据所述第二反馈信号发送的下一个实时测试信号,不同的所述实时测试信号分别为所述预设测试信号在所述源极驱动芯片与所述时序控制器之间基于不同的所述传输参数配置信息传输所得到的。
6.一种显示器件的控制装置,所述显示器件包括时序控制器和源极驱动芯片,所述显示器件的一个显示帧包括数据写入阶段和消隐阶段,其特征在于,所述控制装置设于所述时序控制器,所述控制装置包括:
发送模块,用于在各所述显示帧的所述消隐阶段向所述源极驱动芯片发送实时测试信号,所述实时测试信号为预设测试信号在所述源极驱动芯片与所述时序控制器之间基于传输参数配置信息传输所得到的;
第二接收模块,用于接收所述源极驱动芯片在所述实时测试信号的传输正确率大于或等于正确率阈值时发送的第一反馈信号,还用于接收所述源极驱动芯片在所述实时测试信号的传输正确率小于所述正确率阈值时发送的第二反馈信号;
其中,所述发送模块还用于在接收到所述第二反馈信号时向所述源极驱动芯片发送下一个实时测试信号,不同的所述实时测试信号分别为所述预设测试信号在所述源极驱动芯片与所述时序控制器之间基于不同的所述传输参数配置信息传输所得到的。
7.一种显示器件的控制装置,所述控制装置包括源极驱动芯片,其特征在于,所述源极驱动芯片包括:
第一处理器;
用于存储第一可执行指令的第一存储器;
其中,所述第一处理器被配置为当执行所述第一可执行指令时实施权利要求1或2所述的控制方法。
8.一种显示器件的控制装置,所述控制装置包括时序控制器,其特征在于,所述时序控制器包括:
第二处理器;
用于存储第二可执行指令的第二存储器;
其中,所述第二处理器被配置为当执行所述第二可执行指令时实施权利要求3或4所述的控制方法。
9.一种显示器件的控制系统,其特征在于,包括权利要求7所述的源极驱动芯片以及权利要求8所述的时序控制器。
10.一种存储介质,其特征在于,所述存储介质中存储有指令,当所述指令在处理组件上运行时,使得所述处理组件执行如权利要求1或2所述的控制方法;或者,使得所述处理组件执行如权利要求3或4所述的控制方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210322076.0A CN114898689A (zh) | 2022-03-29 | 2022-03-29 | 显示器件的控制方法、装置、系统、存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210322076.0A CN114898689A (zh) | 2022-03-29 | 2022-03-29 | 显示器件的控制方法、装置、系统、存储介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114898689A true CN114898689A (zh) | 2022-08-12 |
Family
ID=82715441
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210322076.0A Pending CN114898689A (zh) | 2022-03-29 | 2022-03-29 | 显示器件的控制方法、装置、系统、存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114898689A (zh) |
-
2022
- 2022-03-29 CN CN202210322076.0A patent/CN114898689A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105118423A (zh) | 用于驱动显示面板的数据驱动模组、方法及显示装置 | |
US11610527B2 (en) | Data processing device, data driving device, and system for driving display device | |
US11893921B2 (en) | Data processing device and data driving device for driving display panel, and display device | |
US20150379949A1 (en) | Display driving circuit, driving method thereof and display apparatus | |
US11568799B2 (en) | Driving circuit and related driving method | |
CN107886920A (zh) | 一种获得正确Mura补偿数据的方法及系统 | |
US11164493B2 (en) | Data processing device, data driving device, and system for driving display device | |
CN110930910B (zh) | 一种显示面板中信号的处理方法及装置 | |
CN100535977C (zh) | 可自动调整信号偏移的显示系统及相关驱动方法 | |
US20220392387A1 (en) | Data processing device, data driving device and system for driving display device | |
US20210390924A1 (en) | Data Driving Device, Method and System for Driving Display Device | |
US10916164B2 (en) | Sampling method and device, sampling control method, device and system, and display device | |
CN114898689A (zh) | 显示器件的控制方法、装置、系统、存储介质 | |
CN106652940A (zh) | 一种栅极驱动电路和液晶面板 | |
CN108022546B (zh) | 信号补偿方法、装置及系统、源极驱动芯片、存储介质 | |
CN105810158B (zh) | 驱动装置及其控制方法 | |
CN212541764U (zh) | Led灯条屏显示系统 | |
CN111586325B (zh) | 基于交替变换脉冲的cmos图像数据的改进训练方法 | |
US20130009917A1 (en) | Source Driver Array and Driving Method, Timing Controller and Timing Controlling Method, and LCD Driving Device | |
EP1492286B1 (en) | Driver driving method; driver circuit; transmission method using driver,and control circuit | |
US8330746B2 (en) | Addressing method and structure for multiple chips and display system thereof | |
CN212724664U (zh) | 驱动ic控制装置、显示装置及电子设备 | |
CN107680552A (zh) | 移位暂存器电路及其操作方法 | |
CN111128070A (zh) | 一种获取led点阵显示屏分辨率的方法及系统 | |
US8441300B2 (en) | Interface circuit, LSI, server device, and method of training the interface circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |