CN114846766B - 基带射频接口、通信系统和信号接收方法 - Google Patents

基带射频接口、通信系统和信号接收方法 Download PDF

Info

Publication number
CN114846766B
CN114846766B CN201980103327.2A CN201980103327A CN114846766B CN 114846766 B CN114846766 B CN 114846766B CN 201980103327 A CN201980103327 A CN 201980103327A CN 114846766 B CN114846766 B CN 114846766B
Authority
CN
China
Prior art keywords
parallel data
state machine
counter
count value
protocol
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201980103327.2A
Other languages
English (en)
Other versions
CN114846766A (zh
Inventor
堵亮
王菁
陈浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Publication of CN114846766A publication Critical patent/CN114846766A/zh
Application granted granted Critical
Publication of CN114846766B publication Critical patent/CN114846766B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/40Network security protocols

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Communication Control (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本申请提供一种信号接收方法、装置和基带射频接口,该基带射频接口包括:物理层处理电路,耦合至所述物理层处理电路的同步状态机,以及分别耦合至所述同步状态机的第一协议状态机和第二协议状态机;所述物理层处理电路,用于接收串行比特流,并基于所述串行比特流生成并行数据;所述同步状态机,用于将所述并行数据选择性地发送给所述第一协议状态机或所述第二协议状态机进行处理,其中,所述第一协议状态机支持的第一基带射频BB‑RF通信协议与所述第二协议状态机支持的第二BB‑RF通信协议不同。在网络设备在采用本申请提供的基带射频接口,可以提升网络设备的兼容性,并显著地节约成本。

Description

基带射频接口、通信系统和信号接收方法
技术领域
本申请涉及通信领域,尤其涉及一种基带射频接口、通信系统和信号接收方法。
背景技术
公共无线接口(Common Public Radio Interface,CPRI)是针对不同厂商的网络设备之间的接口不匹配的问题,而开发出的一种基带射频(BB-RF)接口,其定义了基带处理单元,即无线设备控制器(Radio Equipment Controller,REC),与射频单元,即无线设备(Radio Equipment,RE),之间的物理层和基本的数据链路层格式。开放的BB-RF接口为基站等网络设备在节约成本、提高通用性和灵活性方面提供了便利。
随着5G技术的提出,通信系统中的网络设备的形态和组网方式都有很大的变化,因此BB-RF接口也由原来单一的CPRI接口变成CPRI和增强公共无线接口(Enhance CommonPublic Radio Interface,eCPRI)接口并存的情况,由于eCPRI接口相比CPRI接口更灵活,更通用,因此受到业界很多的支持,使得eCPRI接口发展非常迅速,在很多地区有取代CPRI接口的趋势。
针对eCPRI接口和CPRI接口并存的情况,现有基带处理单元和射频单元采用的技术方案是设置两套完全独立的硬件接口,即在BB-RF接口中包含各自独立的CPRI接口的硬件逻辑和eCPRI MAC的硬件逻辑,以同时支持eCPRI接口和CPRI接口。现有的BB-RF接口存在结构分离、成本较高的问题,此外,由于BB-RF接口中包含有串行/解串行(serial anddeserial,SERDES)单元和eCPRI/CPRI协议识别单元,用于将接收到的高速的串行数据转为低速的并行数据,并采用软件协商的方式识别并行数据应采用eCPRI接口或CPRI接口接收。现有的BB-RF接口中eCPRI/CPRI识别单元采用软件识别的方式,存在识别时间过长的问题,大大影响了BB-RF接口的效率。
发明内容
本申请提供一种信号接收方法、装置和基带射频接口,用于改善现有的BB-RF接口存在结构复杂、成本较高以及效率低下的问题。
本申请第一方面提供一种基带射频接口,包括:物理层处理电路,耦合至所述物理层处理电路的同步状态机,以及分别耦合至所述同步状态机的第一协议状态机和第二协议状态机;所述物理层处理电路,用于接收串行比特流,并基于所述串行比特流生成并行数据;所述同步状态机,用于将所述并行数据选择性地发送给所述第一协议状态机或所述第二协议状态机进行处理,其中,所述第一协议状态机支持的第一基带射频BB-RF通信协议与所述第二协议状态机支持的第二BB-RF通信协议不同。
本申请中,通过将现有的支持第一BB-RF通信协议的BB-RF接口和支持第二BB-RF通信协议的BB-RF接口中的物理层处理电路部分进行融合,然后通过同步状态机识别当前的数据属于哪一种BB-RF通信协议,根据识别的结果,分发给对应协议类型的协议状态机进行处理,相比现有技术采用两种独立的接口分别支持第一BB-RF通信协议与第二BB-RF通信协议,可以显著地节约成本,也能节约网络设备的设计空间。
在一种可能的实现方式中,该物理层处理电路用于对所述串行比特流进行串并转换,同步处理以及解码之后,生成所述并行数据。
在一种可能的实现方式中,所述第一BB-RF通信协议为公共无线接口CPRI通信协议,所述第二BB-RF通信协议为增强通用公共无线接口eCPRI通信协议。
由于现有的CPRI接口和eCPRI接口的物理层电路部分都是分离的,两种接口在无法自适应切换,它们之间切换需要软件介入,切换周期会很长。而采用本申请的技术方案之后,由于BB-RF接口兼容了CPRI和eCPRI协议,硬件上可以实现自适应切换,两种接口协商和切换时间可以从毫秒级缩短为微秒级,而且无需软件参与,大大提升了传输效率,并降低了通信系统的复杂度。
在一种可能的实现方式中,所述同步状态机用于:对所述并行数据中的同步信息进行检测,并根据检测结果将所述并行数据选择性地发送给所述第一协议状态机或所述第二协议状态机进行处理。
由于CPRI通信协议是基于TDM技术实现的,通信两端在传输数据时需要严格的定时关系,也就是需要用到同步信息进行同步。因此,本申请的方案通过对并行数据中的同步信息进行检测,判断该并行数据是否符合CPRI通信协议的同步行为,从而识别出当前收到的并行数据的协议类型,以便于在硬件上能够自适应地选择对应的协议状态机来处理该并行数据。上述方案不需要通过软件协商解决不同BB-RF接口之间的切换问题,方案简单有效,降低了设计复杂度。
在一种可能的实现方式中,所述同步信息至少包括:同步码。
在一种可能的实现方式中,所述同步状态机用于,从所述并行数据中接收所述同步码,并启动计数器进行计数,其中,所述计数器的计数值到达最大计数值后自动重置;若对所述同步码的检测状况满足预设条件,则将所述并行数据发送给所述第二协议状态机,所述预设条件为:连续P次检测到所述计数器的计数值重置时,没有从所述并行数据中接收到所述同步码;若检测状况为在连续M次检测到所述计数器的计数值重置之前,存在至少N次在检测到所述计数器的计数值重置时,从所述并行数据中接收到所述同步码,且不满足所述预设条件,则将所述并行数据发送给所述第一协议状态机;其中,M、N、P均为正整数,M的取值不小于N,P的取值小于M-N。
在另一种可能的实现方式中,所述同步状态机用于,从所述并行数据中接收所述同步码,并启动计数器进行计数,所述计数器的计数值到达最大计数值后自动重置;在连续M次检测到所述计数器的计数值清零之前,当存在至少N次在检测到所述计数器的计数值重置时,从所述并行数据中接收到所述同步码,则将所述并行数据发送给所述第一协议状态机;在连续M次检测到所述计数器的计数值清零之前,当连续M-N次检测到所述计数器的计数值重置时,没有从所述并行数据中接收到所述同步码,则将所述并行数据发送给所述第二协议状态机;其中,M、N均为正整数,M的取值不小于N。
在一种可能的实现方式中,所述同步信息还包括:所述同步码所在的超帧的时长,所述超帧为所述第一BB-RF通信协议规定的帧。
在一种可能的实现方式中,所述计数器用于:对所述超帧的时长进行计数,其中,所述计数器的最大计数值根据所述超帧的时长设定。
在一种可能的实现方式中,所述同步信息还包括:所述同步码所在超帧中的基本帧数、所述基本帧里的字数、以及每个字里的比特byte数。
在一种可能的实现方式中,所述计数器包括:第一计数模块,用于对所述超帧中的基本帧进行计数,所述第一计数模块的最大计数值根据所述超帧所包括的基本帧数设定;第二计数模块,用于对所述超帧的各个基本帧的字数进行计数,所述第二计数模块的最大计数值根据所述超帧中的各个基本帧的字数设定;第三计数模块,用于对所述超帧中的每个字的byte数进行计数,所述第三计数模块的最大计数值根据所述超帧中的byte数设定。
本申请中,通过分别统计同步码所在超帧中的基本帧,字数,byte数等,可以判断并行数据中的超帧是否与所述第一BB-RF通信协议规定的超帧相符,如果相符,既可以方便地判断出该并行数据对应于第一BB-RF通信协议。
在一种可能的实现方式中,N、M的数值分别根据所述串行比特流的误码率设定。
在一种可能的实现方式中,所述同步码为8b/10b编码中的控制码。
在一种可能的实现方式中,所述同步码为K28.5控制码。
在一种可能的实现方式中,所述同步状态机还用于:确定从所述物理层处理电路接收到所述并行数据。
通过LOS信号确认并行数据是否被接收,为BB-RF接口提供了退出机制,避免在数据接收失败的情况下,造成空转,影响功耗。
在一种可能的实现方式中,所述物理层处理电路包括:物理层模块,用于对所述串行比特流进行串并行转换得到并行比特流;所述物理介质连接层模块,用于将所述并行比特流转换为物理层信息;所述物理子层模块,用于对所述物理层信息进行物理层编码以及同步处理,生成所述并行数据。
本申请第二方面提供一种通信系统,包括:无线设备控制器和无线设备,所述无线设备控制器和所述无线设备中的至少一个设备设置有如第一方面的任一实施方式所述的基带射频接口;所述无线设备控制器和所述无线设备分别通过所述基带射频接口进行数据交互。
由于无线设备控制器和/或无线设备采用了融合两种及以上BB-RF通信协议的BB-RF接口,所以在进行数据传输时,可以针对不同的BB-RF通信协议进行自适应的切换,可以极大地提升通信系统的兼容性,同时,由于BB-RF接口部分进行了融合,减少了元器件数量,降低了整个通信系统的成本。
本申请第三方面提供一种信号接收方法,应用于BB-RF接口,所述BB-RF接口包括:第一协议状态机和第二协议状态机;所述方法包括:接收串行比特流,并基于所述串行比特流生成并行数据;将所述并行数据选择性地发送给所述第一协议状态机或所述第二协议状态机进行处理;其中,所述第一协议状态机支持的第一BB-RF通信协议与所述第二协议状态机支持的第二BB-RF通信协议不同。
在一种可能的实现方式中,所述将所述并行数据选择性地发送给所述第一协议状态机或所述第二协议状态机进行处理,包括:对所述并行数据中的同步信息进行检测,并根据检测结果将所述并行数据选择性地发送给所述第一协议状态机或所述第二协议状态机进行处理。
在一种可能的实现方式中,所述同步信息至少包括:同步码。
在一种可能的实现方式中,所述对所述并行数据中的同步信息进行检测,并根据检测结果将所述并行数据选择性地发送给所述第一协议状态机或所述第二协议状态机进行处,包括:在所述并行数据中接收到第一同步码时,启动计数器进行计数,所述计数器的计数值到达最大计数值后会自动清零;若满足预设条件,则将所述并行数据发送给所述第二协议状态机;在连续M次检测到所述计数器的计数值清零之前,若至少N次在检测到所述计数器的计数值清零时,从所述并行数据中接收到所述第二同步码,且不满足所述预设条件,则将所述并行数据发送给所述第一协议状态机;所述预设条件为:连续P次检测到所述计数器的计数值清零时,没有从所述并行数据中接收到第二同步码;其中,M、N、P均为正整数,M的取值不小于N,P的取值小于M-N。
在一种可能的实现方式中,所述对所述并行数据中的同步信息进行检测,并根据检测结果将所述并行数据选择性地发送给所述第一协议状态机或所述第二协议状态机进行处,包括:在所述并行数据中接收到第一同步码时,启动计数器进行计数,所述计数器的计数值到达最大计数值后会自动清零;在连续M次检测到所述计数器的计数值清零之前,若存在至少N次在检测到所述计数器的计数值清零时,从所述并行数据中接收到所述第二同步码,则将所述并行数据发送给所述第一协议状态机;在连续M次检测到所述计数器的计数值清零之前,若连续M-N次检测到所述计数器的计数值清零时,没有从所述并行数据中接收到第二同步码,则将所述并行数据发送给所述第二协议状态机;其中,M、N均为正整数,M的取值不小于N。
附图说明
图1为一种的基带射频接口的结构示意图;
图2为本申请实施例提供的一种的基带射频接口的结构示意图;
图3为本申请实施例提供的一种信号接收方法的流程示意图;
图4为本申请实施例提供的另一种信号接收方法的流程示意图;
图5为本申请实施例提供的又一种信号接收方法的流程示意图;
图6为本申请实施例提供的再一种信号接收方法的流程示意图;
图7为本申请实施例提供的一种信号接收装置的结构示意图;
图8为本申请实施例提供的另一种信号接收装置的结构示意图;
图9为本申请实施例提供的又一种信号接收装置的结构示意图;
图10为本申请实施例提供的再一种信号接收装置的结构示意图;
图11为本申请实施例提供的通信系统的结构示意图。
具体实施方式
图1为一种的基带射频(BB-RF)接口的结构示意图。如图1所示,该基带射频接口的结构包括两套完全独立的硬件接口,即:一套CPRI接口的硬件逻辑和一套eCPRI接口的硬件逻辑。两套独立的硬件接口共享了串行/解串行物理层模块(serial and deserial,SERDESPHY)。SERDES PHY是一种物理的高速器件,可以将CPRI/eCPRI低速的并行数据转成高速的串行数据通过印刷电路板(Printed Circuit Board,PCB)或者光纤、电缆传输到对端SERDES PHY后,对端SERDES PHY再转成低速的并行数据。SERDES PHY在接收到并行数据后,需确定并行数据为CPRI并行数据或者eCPRI并行数据。基带射频接口中还设置有CPRI/eCPRI识别处理器,CPRI/eCPRI识别处理器中安装有识别CPRI/eCPRI并行数据的识别软件。CPRI/eCPRI识别处理器根据识别结果将并行数据发送至CPRI接口的硬件逻辑或者eCPRI接口的硬件逻辑以进行进一步的处理。
然而,上述基带射频接口存在结构分离,接口内资源没有共享,实现成本比较高的问题,进一步地,由于CPRI/eCPRI识别处理器采用软件识别的方式区分CPRI/eCPRI并行数据,也存在识别周期过长而导致效率低下的问题。
鉴于此,如下文所示,本申请实施例提供一种信号接收方法、装置和基带射频接口,用以解决上述问题。
下面结合具体实施例,对本申请的技术方案进行详细说明。
图2为本申请实施例提供的一种基带射频接口200的结构示意图。如图2所示,基带射频接口200包括:所述物理层处理电路201,同步状态机模块202、第一协议状态机203和第二协议状态机204;
其中,物理层处理电路201,用于接收对端通过光纤等传输线路发送的串行比特流,并基于所述串行比特流生成并行数据;
同步状态机202用于将所述并行数据选择性地发送给所述第一协议状态机203或所述第二协议状态机204进行处理;
第一协议状态机203,用于基于第一基带射频BB-RF通信协议,对同步状态机202发送的数据进行处理;
第二协议状态机204,用于基于第二基带射频BB-RF通信协议,对同步状态机202发送的数据进行处理;
应当知道,协议状态机(Protocol Finite-state Machine,Protocol FSM)是用于针对对应的协议,实现上层协议处理,协商各自能力,处理报文等功能,其具体实现方式及硬件逻辑可以参考在先技术,本申请不作具体限定。
本申请中,所述第一协议状态机203支持的第一基带射频BB-RF通信协议与所述第二协议状态机204支持的第二BB-RF通信协议不同。
本申请中,通过将现有的支持第一BB-RF通信协议的BB-RF接口和支持第二BB-RF通信协议的BB-RF接口中的物理层处理电路部分进行融合,然后通过同步状态机识别当前的数据属于哪一种BB-RF通信协议,根据识别的结果,分发给对应协议类型的协议状态机进行处理,相比现有技术采用两种独立的接口分别支持第一BB-RF通信协议与第二BB-RF通信协议,可以显著地节约成本,也能节约网络设备的设计空间。
本申请中,所述第一BB-RF通信协议可以为公共无线接口CPRI通信协议,所述第二BB-RF通信协议可以为增强通用公共无线接口eCPRI通信协议。需要说明的是,随着移动通信技术的发展,未来的BB-RF通信协议还会不断演进。因此,本文只是以CPRI通信协议和eCPRI通信协议为例说明本申请的技术方案,不应将本申请中的BB-RF通信协议局限于CPRI通信协议和eCPRI通信协议。
需要说明的是,现有的网络设备间通信只存在CPRI协议和eCPRI协议,但是随着移动通信技术的演进,接入网中的网络设备的通信协议也可以不断演进,因此,本申请只是以第一BB-RF通信协议和第二BB-RF通信协议为例进行说明,BB-RF接口200还可以基于本申请的技术思路进行扩展,以支持更多的BB-RF通信协议。
具体的,所述物理层处理电路201用于对所述串行比特流进行串并转换,同步处理以及解码之后,生成所述并行数据。
如图2所示,所述物理层处理电路201具体可以包括:串行/解串行物理层模块2011、物理介质连接层模块2012和物理子层模块2013;其中,
串行/解串行物理层模块(SERDES PHY)2011,具体用于对待识别的串行比特流信号进行串并转换;
物理介质连接层模块2012,用于将串行/解串行物理层模块2011串并转换后得到信号转换为物理层信号;
物理子层模块2013,用于对物理层信号进行物理层编码,最终得到并行数据。
需要说明的是,上面只是列出了物理层处理电路的主要的子模块,物理层处理电路201还可以包括其它一些子模块,具体实现方式参考在先技术,这里不再详述。
本申请中,所述同步状态机202具体用于:对所述并行数据中携带的同步信息进行检测,并根据检测结果将所述并行数据选择性地发送给所述第一协议状态机203或所述第二协议状态机204进行处理。
由于CPRI通信协议是基于TDM技术实现的,通信两端在传输数据时需要严格的定时关系,也就是需要用到同步信息进行同步。因此,本申请的方案通过对并行数据中的同步信息进行检测,判断该并行数据是否符合CPRI通信协议的同步行为,从而识别出当前收到的并行数据的协议类型,以便于在硬件上能够自适应地选择对应的协议状态机来处理该并行数据。上述方案不需要通过软件协商解决不同BB-RF接口之间的切换问题,方案简单有效,降低了设计复杂度。
本申请中,所述并行数据的同步信息可以是物理子层模块2013在编码时所使用的同步信息,该同步信息至少可以包括:同步码。
示例性的,若物理子层模块2013采用8b/10b编码,则同步码为8b/10b编码中的控制码。
示例性的,该同步码还可以是K28.5控制码等。
在本实施例的一种实现方式中,所述同步状态机202对同步信息的检测,具体可以以如下方式实现:
从所述并行数据中接收所述同步码,并启动计数器进行计数,其中,所述计数器的计数值到达最大计数值后自动重置,本领域技术人员应当知道,计数器是可以通过硬件实现,或者是基于软件实现的,图2中未示出,计数器重置则是指计数器到达最大计数值后,通过重置将计数值清零,以便于重新计数;
若对所述同步码的检测状况满足预设条件,则将所述并行数据发送给所述第二协议状态机204,所述预设条件为:连续P次检测到所述计数器的计数值重置时,没有从所述并行数据中接收到所述同步码;
若对所述同步码的检测状况为:在连续M次检测到所述计数器的计数值清零之前,存在至少N次在检测到所述计数器的计数值重置时,从所述并行数据中接收到所述同步码,且不满足所述预设条件,则将所述并行数据发送给所述第一协议状态机203;其中,M、N、P均为正整数,M的取值不小于N,P的取值小于M-N。
在本实施例的另一种实现方式中,所述同步状态机202对同步信息的检测,具体可以以如下方式实现:
从所述并行数据中接收所述同步码,并启动计数器进行计数,所述计数器的计数值到达最大计数值后会自动重置实现清零;
若对所述同步码的检测状况为:在连续M次检测到所述计数器的计数值清零之前,当存在至少N次在检测到所述计数器的计数值重置时,从所述并行数据中接收到所述同步码,则将所述并行数据发送给所述第一协议状态机203;
若检测状况为:在连续M次检测到所述计数器的计数值重置之前,当连续M-N次检测到所述计数器的计数值重置时,没有从所述并行数据中接收到所述同步码,则将所述并行数据发送给所述第二协议状态机204;其中,M、N均为正整数,M的取值不小于N。
进一步地,所述同步信息还可以包括:所述同步码所在的超帧的时长,所述超帧为所述第一BB-RF通信协议规定的帧。
具体的,所述同步状态机202在检测同步码时,可以启动计数器对所述超帧的时长进行计数,其中,所述计数器的最大计数值根据所述超帧的时长设定。
进一步地,所述同步信息还可以包括:所述同步码所在超帧中的基本帧数、所述基本帧里的字数、以及每个字里的比特(byte)数。
具体的,所述计数器可以包括:
第一计数模块,用于对所述超帧中的基本帧进行计数,所述第一计数模块的最大计数值根据所述超帧所包括的基本帧数设定;
第二计数模块,用于对所述超帧的各个基本帧的字数进行计数,所述第二计数模块的最大计数值根据所述超帧中的各个基本帧的字数设定;
第三计数模块,用于对所述超帧中的每个字的byte数进行计数,所述第三计数模块的最大计数值根据所述超帧中的byte数设定。
本实施例中,N、M的数值可以分别根据所述串行比特流的误码率设定。
基于附图2所示的BB-RF接口200,本申请下文进一步结合图3,对基于BB-RF接口200的信号接收方法,做详细说明。
需要说明的是,为了便于更好地说明本申请的技术方案,图3的方法中,将以所述第一BB-RF通信协议为CPRI通信协议,所述第二BB-RF通信协议为eCPRI通信协议为例进行说明,相应的,图2中的所述第一协议状态机203又可以称为为CPRI协议状态机,所述第二协议状态机204可以称为eCPRI协议状态机。
如图3所示,该信号接收方法包括:
S101、接收待识别信号,并检测待识别信号中同步码。
示例性地,本实施例中的待识别信号为BB-RF接口200的SERDES PHY模块2011接收到的串行数据。SERDES PHY模块2011设置有LOS标识以表示SERDES PHY模块2011是否丢失信号,当SERDES PHY模块2011接收到信号时,可将LOS标识的取值设置为0,表示SERDES PHY模块2011未丢失信号,当SERDES PHY模块2011未接收到信号,或,信号质量较低时,可将LOS标识的取值设置为1,表示SERDES PHY模块2011丢失了信号。通过LOS信号确认并行数据是否被接收,为BB-RF接口提供了退出机制,避免在数据接收失败的情况下,造成空转,影响功耗。
可选的,在步骤S101之前,还可以包括:同步状态机202可通过比较SERDES PHY模块2011接收到的信号与预设信号,以确定同步状态机202是否接收到信号。
示例性地,本申请实施例中的信号接收方法还包括:当LOS标识的取值为1时,停止执行信号接收方法。
示例性地,在BB-RF接口200的SERDES PHY模块2011接收到待识别信号时,还需在待识别信号中检测帧头信息。
示例性地,检测帧头信息(头同步Head sync功能)的过程主要包括:由于SERDESPHY模块2011接收到的信号是串行的,故将SERDES PHY模块2011接收到的比特流对齐编码后的码块边界。通过滑窗的方式,对并行数据进行搜索,找到码块的边界,然后将并行数据输出给同步状态机202。示例性地,滑窗以编码块为单位。可选的,比特流在10Gbps速率以下时,滑窗的窗长可以为10bit,比特流在10Gbps以上(包括10Gbps)时,滑窗的窗长为可以为66bit。
应当知道,CPRI接口(即现有的支持CPRI协议的BB-RF接口)是时分多路复用(TimeDivision Multiplex,TDM)接口,采用CPRI协议的CPRI接口之间需要严格的定时关系,通信两端的CPRI接口可基于待识别信号中的同步码进行同步。因此,本实施例的方法通过检测待识别信号中的同步码,判断其同步行为是否符合CPRI协议,从而确定是将并行数据发送给CPRI协议状态机还是给eCPRI协议状态机处理。
eCPRI协议与CPRI协议不同,通信两端的eCPRI接口(即现有的支持eCPRI协议的BB-RF接口)在接收数据时只需检测是否收到帧头信息。可选的,可将同步码作为帧头信息。
可选的,CPRI接口和eCPRI接口均需对接收到的信号进行物理层编码,本实施例中的同步码也可以是物理子层(Physical Coding Sublayer,PCS)模块编码中使用的同步码K28.5。
S102、确定同步码的检测状况满足预设条件,则将所述并行数据发送给所述第二协议状态机,所述预设条件为:连续P次检测到所述计数器的计数值重置时,没有从所述并行数据中接收到所述同步码;若是,则执行S104;若检测状况为在连续M次检测到所述计数器的计数值重置之前,存在至少N次在检测到所述计数器的计数值重置时,从所述并行数据中接收到所述同步码,且不满足所述预设条件,则执行S103。
其中,预设接收周期为采用CPRI协议的信号的两个同步码之间的时长,N为正整数,M为大于等于N的整数。
示例性地,CPRI协议中规定了CPRI接口需检测通信两端是否同步。可选的,考虑到发送端按照预设周期发送同步码,接收端可检测接收到的同步码与本地设置的预设周期是否一致。而eCPRI协议中规定了仅需检测待识别信号的帧头信息,采用eCPRI协议的信号中不包含周期性的同步码。故可根据待识别信息中是否存在周期性的同步码以区分CPRI/eCPRI。
本实施例中,将采用CPRI协议的信号的两个同步码之间的时间段称为预设接收周期。检测是否存在周期性的同步码的方式,具体可以为比较接收到同步码的时刻与本地的预设接收周期内的某一预设时刻是否一致。
可选的,预设接收周期内的某一预设时刻可以为结束时刻,也可以为起始时刻,也可以为周期内的任一时刻。例如,当第一次检测到同步码时,开始本地的接收周期计时,当本地的接收周期结束时,应该接收到下一个同步码;若接收到,则可认为待识别信号中确实存在周期性的同步码,若未接收到,则可认为待识别信号中不存在周期性的同步码。
为保证CPRI/eCPRI识别准确性,本实施例中,在N次检测到同步码的时刻是预设接收周期的结束时刻时,才确认待识别信号中存在周期性的同步码,即待识别信号为CPRI信号。其中,N次检测到同步码的时刻是预设接收周期的结束时刻所耗费的时间需满足不超过M个连续的预设接收周期。其中,N为正整数,M为大于等于N的整数。
可选的,N的取值可以为3。
示例性地,当识别时间未达到M个连续的预设接收周期时,但已经N次检测到同步码的时刻是预设接收周期的结束时刻时,则停止待识别信号的CPRI/eCPRI识别。
S103、将待识别信息输入至CPRI协议状态机203。
S104、将待识别信息输入至eCPRI协议状态机204。
实际应用中,可能由于误码,传输错误等因素,导致原本在计数器重置时刻应收到的CPRI信号的同步码未被正确接收到,所以如果仅根据一次的检测结果,可能会错误地把CPRI信号判断为eCPRI信号,因此,为了避免在CPRI/eCPRI识别时出现误判,可以在重复P次检测到所述计数器的计数值重置时,没有从所述并行数据中接收到所述同步码,才确认待识别信号为eCPRI信号,也就是说,P的取值可以为大于1。
示例性地,当确定待识别信号为采用CPRI协议的信号,则将信号输入至BB-RF接口200的CPRI协议状态机203,当确定待识别信号为采用eCPRI协议的信号,则将信号输入至BB-RF接口的eCPRI协议状态机204。
本申请实施例提供的信号接收方法,包括:在接收到待识别信号且在待识别信号中检测到同步码时,确定在M个连续的预设接收周期内是否N次检测到同步码的时刻是预设接收周期的结束时刻;若是,则采用CPRI协议接收所述待识别信息;若否,则采用eCPRI协议接收所述待识别信息。通过判断在M个连续的预设接收周期内是否N次检测到同步码的时刻是预设接收周期的结束时刻,可简单快速区分出采用CPRI信号和eCPRI信号。
在图2,图3所示实施例的基础上,如图4所示,本申请实施例还提供另一种信号接收方法。图4为本申请实施例提供的另一种信号接收方法的流程示意图。本实施例中对确定信号采用CPRI协议状态机的条件进行了进一步限定。如图4所示,信号接收方法包括:
S201、接收待识别信号,并检测待识别信号中的同步码。
示例性地,本实施例中的S201与图3所示实施例中的S101相同,本申请不再赘述。
S202、确定在连续M次检测到所述计数器的计数值清零之前,当存在至少N次在检测到所述计数器的计数值重置时,从所述并行数据中接收到所述同步码;若是,则执行S203;若在连续M次检测到所述计数器的计数值清零之前,当连续M-N次检测到所述计数器的计数值重置时,没有从所述并行数据中接收到所述同步码,则执行S204。
其中,M、N均为正整数,M的取值不小于N。
通过设置每一次检测到同步码的时刻是预设接收周期的结束时刻所需的识别时间,可快速检测出eCPRI信号,进而提高识别效率。
S203、将待识别信息输入至CPRI协议状态机203。
S204、将待识别信息输入至eCPRI协议状态机204。
本实施例提供的信号处理方法,重复多次检测并行数据,看其中是否包括同步码,且同步码出现在计数器计数值重置时刻,进而判断该并行数据是否符合CPRI信号的同步行为,可快速检测出并行数据是CPRI信号还是eCPRI信号,进而提高识别效率,提高了信号识别可靠性。
为了更好地说明本申请的技术方案,在图3和图4所示方法的基础上,本申请进一步结合图5对本申请的方案做进一步说明。
如图5所示,BB-RF接口200在开始后,会做Head sync检测,当检测到Head sync后,才会继续往下。
由于CPRI信号是TDM信号,所以BB-RF接口200中的同步状态机202在一个TDM同步周期(例如:TDMSYNC1,TDMSYNC2,TDMSYNC3)中,检测在计数器(W,Y,X)重置时刻,是否接收到同步码。如图5所示,是以同步码为K28.5为例进行说明的,其中,W表示第一计数模块,Y表示第二计数模块,X表示第三计数模块,计数器W是用于对超帧中的基本帧进行计数,计数器Y用于对所述超帧的各个基本帧的字数进行计数,计数器X用于对所述超帧中的每个字的byte数进行计数;关于超帧以及超帧内部结构,具体可以参考现有CPRI协议中的规定,这里不再赘述。图5中用伪代码:是否(BYTE=K28.5&Y=W=X=0),表示的意思就是检测到K28.5的比特(BYTE)时,计数器(W,Y,X)刚好重置(即Y=W=X=0)。
进一步的,当检测到BYTE=K28.5&Y=W=X=0时,说明当前并行数据的行为可能是符合CPRI信号的同步行为,它里面的超帧信息,也与CPRI信号的超帧信息相符,为了提高准确性,可以在多个TDM同步周期内重复检测,如果每个TDM同步周期内都满足BYTE=K28.5&Y=W=X=0,则确定该并行数据为CPRI信号,可以发送给CPRI协议状态机进行处理;
相应的,当TDM同步周期内没有检测到BYTE=K28.5&Y=W=X=0时,证明当前并行数据可能不是CPRI信号,而是eCPRI信号,为了保证准确性,可以重复检测,并启动计数器N记录重复次数,当重复3次都没有检测到BYTE=K28.5&Y=W=X=0,说明该并行数据不符合CPRI的同步行为,因此应是eCPRI信号,所以发给eCPRI协议状态机进行处理。其中,3次只是示例性的阈值,实际情况中,可以根据准确率的要求,设置不同的阈值,当计数器N记录的重复次数超过该阈值是,就判断为eCPRI信号。
图5所示的方法中,通过设置计数器W,X,Y分别对并行数据中的超帧信息进行统计,如果该并行数据是基于CPRI协议的,那么其中的超帧信息就应该与协议中所规定的超帧的信息相符,因此,在一个超帧的信息统计完毕之后,计数器W,X,Y刚好分别置0,此时如果在并行数据中的下一个超帧的头部刚好又检测到K28.5的同步码,就可以判断该并行数据的同步行为符合CPRI信号的同步行为,从而可以快速识别CPRI/eCPRI信号,进而使得本申请中将现有的CPRI接口和eCPRI接口进行融合成为可能,而融合后的BB-RF接口,可以在成本,面积,功耗等方面,带来显著的优势。
示例性地,在上述任一实施例的基础上,本申请实施例还提供一种信号接收方法。图6为本申请实施例提供的信号接收方法的流程示意图。如图6所示,信号接收方法包括:
S301、确定LOS标识是否为0;若是,则执行S302;若否,则重复执行S301。
S302、对待识别信号进行串并行转换得到并行信号,将并行信号转换为物理层信号并进行物理层编码。
示例性地,在SERDES PHY模块接收到串行数据后,将串行数据转换为并行数据。
示例性地,基带射频接口中的物理介质连接层(Physical Media Access,PMA)模块用于将SERDES PHY模块提供的并行PHY信号转换为PCS可见的信号,PCS模块用于进行物理层编码。
S303、确定在待识别信号中是否检测到同步码;若是,则执行S304;若否,则重复执行S303。
S304、令识别次数n的取值为0。
其中,识别次数n指示了检测到同步码的时刻是预设接收周期的结束时刻的次数。
S305、令识别周期l的取值为0。
其中,识别周期l为每一次检测到同步码的时刻是预设接收周期的结束时刻所耗费的预设接收周期的周期数。
S306、计数器从零开始计数,确定是否在检测到所述同步码的时刻时,计数器累计计数到预设数值;若是,则执行S307;若否,则执行S309。
示例性地,本实施例中,在第一次检测到同步码时,在本地BB-RF接口开始启动计数器来指示预设接收周期。可选的,计数器在每次检测到同步码时从零开始计数,当计数器累计计数到预设数值时,则达到预设接收周期的结束时刻。可选的,当计数器累计计数到预设数值时可自动清零。
示例性的,待识别信号以帧结构形式发送,此时,计数器包括基本帧内每一列字节计数器、超帧内列计数器和超帧内基本帧计数器;各计数器对应各自的预设数值。
其中,CPRI的链路层定义了一个同步的帧结构。帧结构中最重要的概念是基本帧和超帧。基本帧的频率是3.84MHz,每个基本帧包含16个时隙,根据线路速率的不同,时隙的大小分别是1B,2B,4B。基本帧的第1个时隙是特殊的控制时隙,而其余的15个时隙是正交调制IQ数据时隙,供网络设备安排需要传送的IQ复用流。每256个基本帧构成一个超帧。同时,每150个超帧可以构成一个无线帧。256个基本帧的第0时隙共同构成矩形的超帧控制结构。这个控制结构中,逐级嵌套的256个控制字按每4个字一组编为64个子信道。子信道序号Ns=0~63,每个子信道里的控制字序号Xs=0~3,一个嵌套里的控制字序号X=Ns+64×Xs,即每个子通道内的相邻时隙,相互间隔是64个基本帧长度。具体可以参考现有的CPRI协议的规定。
S307、将n的取值加1,判断n的取值是否大于等于N;若是,则执行S308;若否,则执行S305。
S308、将待识别信息输入至CPRI协议状态机。
S309、将l的取值加1,判断l的取值是否大于等于L;若是,则执行S310;若否,则执行S306。
S310、将待识别信息输入至eCPRI协议状态机。
本实施例提供的信号处理方法,可快速检测出eCPRI信号,进而提高识别效率,提高了信号识别可靠性。同时,还可通过设置多个计数器,降低计数器复杂度,降低成本。
本申请实施例另一方面还提供一种信号接收装置,用于执行上述图3至图6所示实施例中的信号接收方法,具有相同的技术特征和技术效果,本申请不再赘述。
图7为本申请实施例提供的信号接收装置的结构示意图一。如图7所示,信号接收装置,包括:
接收模块501,用于接收待识别信号;其中,接收模块501具体可以为耦合至光纤等传输介质的输入/输出(I/O)接口等,用于通过传输介质,接收对端发送的高速串行数据,作为待识别信号;
检测模块502,用于在待识别信号中检测同步码;
识别模块503,用于在接收到待识别信号且在待识别信号中检测到同步码时,确定在M个连续的预设接收周期内是否N次检测到同步码的时刻是预设接收周期的结束时刻;预设接收周期为采用CPRI协议的信号的两个同步码之间的时间段;
若是,则将待识别信息输入至CPRI接口;若否,则将待识别信息输入至eCPRI接口;其中,N为大于1的正整数,M为大于等于N的整数。
可选的,识别模块503,具体用于确定在N组L个连续的预设接收周期内,是否均存在一次检测到同步码的时刻是预设接收周期的结束时刻;其中,L为大于1的正整数,L的取值不大于M/N。
可选的,识别模块503,具体用于在M个连续的预设接收周期内,确定是否N次检测到同步码的时刻时计数器累计计数到预设数值,其中,计数器在每次检测到同步码时从零开始计数。
可选的,计数器包括基本帧内每一列字节计数器、超帧内列计数器和超帧内基本帧计数器;各计数器对应各自的预设数值。
示例性的,在图7所示实施例的基础上,图8为本申请实施例提供的信号接收装置的结构示意图二。如图8所示,信号接收装置还包括:
串行/解串行物理层模块504,用于对待识别信号进行串并行转换得到并行信号;
物理介质连接层模块505,用于将并行信号转换为物理层信号;
物理子层模块506,用于对物理层信号进行物理层编码。
可选的,同步码为K28.5,或者为8b/10b编码中的控制码。
图9为本申请实施例提供的信号接收装置的结构示意图三。如图9所示,信号接收装置包括:
接收器701,用于接收待识别信号;
处理器702,用于在待识别信号中检测同步码;
处理器702还用于,在接收到待识别信号且在待识别信号中检测到同步码时,确定在M个连续的预设接收周期内是否N次检测到同步码的时刻是预设接收周期的结束时刻;预设接收周期为采用CPRI协议的信号的两个同步码之间的时间段;
若是,则将待识别信息输入至CPRI接口;若否,则将待识别信息输入至eCPRI接口;其中,N为大于1的正整数,M为大于等于N的整数。
可选的,处理器702,具体用于确定在N组L个连续的预设接收周期内,是否均存在一次检测到同步码的时刻是预设接收周期的结束时刻;其中,L为大于1的正整数,L的取值不大于M/N。
可选的,处理器702,具体用于在M个连续的预设接收周期内,确定是否N次检测到同步码的时刻时计数器累计计数到预设数值,其中,计数器在每次检测到同步码时从零开始计数。
可选的,计数器包括基本帧内每一列字节计数器、超帧内列计数器和超帧内基本帧计数器;各计数器对应各自的预设数值。
可选的,处理器702还用于,对待识别信号进行串并行转换得到并行信号;处理器702还用于,将并行信号转换为物理层信号;处理器702还用于,对物理层信号进行物理层编码。
可选的,同步码为K28.5。
可选的,N为3。
本申请还提供一种信号接收装置。图10为本申请实施例提供的信号接收装置的结构示意图四。如图10所示,信号接收装置包括处理器801、存储器802、通信接口803以及总线804;其中,
处理器801、存储器802和通信接口803之间通过总线804连接并完成相互间的通信,存储器802中用于存储计算机执行指令,设备运行时,处理器801执行存储器802中的计算机执行指令以利用设备中的硬件资源执行图3至图6对应的信号接收方法中的步骤。
需要说明的是,上述图7至图10所示的装置,是从不同的角度来描述BB-RF接口的,上述装置对应的实施例,可以与图2所示的BB-RF接口相互参考。
如图11所示,本申请实施例还提供一种通信系统,包括:无线设备控制器901,以及无线设备902,无线设备控制器901和无线设备902中的至少一个设置有如图2所示的BB-RF接口;所述无线设备控制器901和所述无线设备902分别通过所述基带射频接口进行数据交互。
本领域技术人员应当知道,在当前的接入网设备中,最常用的无线设备控制器901是BBU(Base Band Unit,基带单元),最常用的无线设备902是RRU(Remote Radio Unit,射频拉远单元)。其具体结构和功能参考在先技术,此处不再赘述。
此外,随着移动通信技术的不断演进,未来接入网中BBU和RRU的名称也可能变化,因此,不应以此限定所述无线设备控制器901和所述无线设备902的范围。
本实施例中,由于无线设备控制器和/或无线设备采用了融合两种及以上BB-RF通信协议的BB-RF接口,所以在进行数据传输时,可以针对不同的BB-RF通信协议进行自适应的切换,可以极大地提升通信系统的兼容性,同时,由于BB-RF接口部分进行了融合,减少了元器件数量,降低了整个通信系统的成本。
本申请中,“至少一个”是指一个或者多个,“多个”是指两个或两个以上。“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B的情况,其中A,B可以是单数或者复数。字符“/”一般表示前后关联对象是一种“或”的关系。“以下至少一项(个)”或其类似表达,是指的这些项中的任意组合,包括单项(个)或复数项(个)的任意组合。例如,a,b,或c中的至少一项(个),可以表示:a,b,c,a-b,a-c,b-c,或a-b-c,其中a,b,c可以是单个,也可以是多个。
本申请实施例中涉及的处理器可以是通用处理器、数字信号处理器、专用集成电路、现场可编程门阵列或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件,可以实现或者执行本申请实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是微处理器或者任何常规的处理器等。结合本申请实施例所公开的方法的步骤可以直接体现为硬件处理器执行完成,或者用处理器中的硬件及软件模块组合执行完成。
本申请实施例中涉及的存储器可以是非易失性存储器,比如硬盘(hard diskdrive,HDD)或固态硬盘(solid-state drive,SSD)等,还可以是易失性存储器(volatilememory),例如随机存取存储器(random-access memory,RAM)。存储器是能够用于携带或存储具有指令或数据结构形式的期望的程序代码并能够由计算机存取的任何其他介质,但不限于此。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用硬件加软件功能单元的形式实现。
本领域普通技术人员可以理解,在本申请的各种实施例中,上述各过程的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本申请实施例的实施过程构成任何限定。
在上述各实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。所述计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行所述计算机程序指令时,全部或部分地产生按照本申请实施例所述的流程或功能。所述计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。所述计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一个计算机可读存储介质传输,例如,所述计算机指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线(DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。所述计算机可读存储介质可以是计算机能够存取的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。所述可用介质可以是磁性介质,(例如,软盘、硬盘、磁带)、光介质(例如,DVD)、或者半导体介质(例如固态硬盘(Solid State Disk,SSD))等。

Claims (20)

1.一种基带射频接口,其特征在于,包括:物理层处理电路,耦合至所述物理层处理电路的同步状态机,以及分别耦合至所述同步状态机的第一协议状态机和第二协议状态机;
所述物理层处理电路,用于接收串行比特流,并基于所述串行比特流生成并行数据;
所述同步状态机,用于对所述并行数据中的同步信息进行检测,并根据检测结果将将所述并行数据选择性地发送给所述第一协议状态机或所述第二协议状态机进行处理,其中,所述第一协议状态机支持的第一基带射频BB-RF通信协议与所述第二协议状态机支持的第二BB-RF通信协议不同。
2.根据权利要求1所述的基带射频接口,其特征在于,所述物理层处理电路用于对所述串行比特流进行串并转换,同步处理以及解码之后,生成所述并行数据。
3.根据权利要求1或2所述的基带射频接口,其特征在于,所述第一BB-RF通信协议为公共无线接口CPRI通信协议,所述第二BB-RF通信协议为增强通用公共无线接口eCPRI通信协议。
4.根据权利要求1-3任一所述的基带射频接口,其特征在于,所述同步信息至少包括:同步码。
5.根据权利要求4所述的基带射频接口,其特征在于,所述同步状态机用于,
从所述并行数据中接收所述同步码,并启动计数器进行计数,其中,所述计数器的计数值到达最大计数值后自动重置;
若对所述同步码的检测状况满足预设条件,则将所述并行数据发送给所述第二协议状态机,所述预设条件为:连续P次检测到所述计数器的计数值重置时,没有从所述并行数据中接收到所述同步码;
若检测状况为在连续M次检测到所述计数器的计数值重置之前,存在至少N次在检测到所述计数器的计数值重置时,从所述并行数据中接收到所述同步码,且不满足所述预设条件,则将所述并行数据发送给所述第一协议状态机;
其中,M、N、P均为正整数,M的取值不小于N,P的取值小于M-N。
6.根据权利要求4所述的基带射频接口,其特征在于,所述同步状态机用于,
从所述并行数据中接收所述同步码,并启动计数器进行计数,所述计数器的计数值到达最大计数值后自动重置;
在连续M次检测到所述计数器的计数值清零之前,当存在至少N次在检测到所述计数器的计数值重置时,从所述并行数据中接收到所述同步码,则将所述并行数据发送给所述第一协议状态机;
在连续M次检测到所述计数器的计数值清零之前,当连续M-N次检测到所述计数器的计数值重置时,没有从所述并行数据中接收到所述同步码,则将所述并行数据发送给所述第二协议状态机;
其中,M、N均为正整数,M的取值不小于N。
7.根据权利要求5或6所述的基带射频接口,其特征在于,所述同步信息还包括:所述同步码所在的超帧的时长,所述超帧为所述第一BB-RF通信协议规定的帧。
8.根据权利要求7所述的基带射频接口,其特征在于,所述计数器用于:对所述超帧的时长进行计数,其中,所述计数器的最大计数值根据所述超帧的时长设定。
9.根据权利要求5或6所述的基带射频接口,其特征在于,所述同步信息还包括:所述同步码所在超帧中的基本帧数、所述基本帧里的字数、以及每个字里的比特byte数。
10.根据权利要求9所述的基带射频接口,其特征在于,所述计数器包括:
第一计数模块,用于对所述超帧中的基本帧进行计数,所述第一计数模块的最大计数值根据所述超帧所包括的基本帧数设定;
第二计数模块,用于对所述超帧的各个基本帧的字数进行计数,所述第二计数模块的最大计数值根据所述超帧中的各个基本帧的字数设定;
第三计数模块,用于对所述超帧中的每个字的byte数进行计数,所述第三计数模块的最大计数值根据所述超帧中的byte数设定。
11.根据权利要求5-10任一所述的基带射频接口,其特征在于,N、M的数值分别根据所述串行比特流的误码率设定。
12.根据权利要求4-11中任一项所述的基带射频接口,其特征在于,所述同步码为8b/10b编码中的控制码。
13.根据权利要求12所述的基带射频接口,其特征在于,所述同步码为K28.5控制码。
14.根据权利要求1-13中任一项所述的基带射频接口,其特征在于,所述同步状态机还用于:确定从所述物理层处理电路接收到所述并行数据。
15.根据权利要求1-14中任一项所述的基带射频接口,其特征在于,所述物理层处理电路包括:
物理层模块,用于对所述串行比特流进行串并行转换得到并行比特流;
所述物理介质连接层模块,用于将所述并行比特流转换为物理层信息;
所述物理子层模块,用于对所述物理层信息进行物理层编码以及同步处理,生成所述并行数据。
16.一种通信系统,其特征在于,包括:无线设备控制器和无线设备,所述无线设备控制器和所述无线设备中的至少一个设置有如上述权利要求1-15中任一项所述的基带射频接口;
所述无线设备控制器和所述无线设备分别通过所述基带射频接口进行数据交互。
17.一种信号接收方法,应用于BB-RF接口,其特征在于,所述BB-RF接口包括:第一协议状态机和第二协议状态机;所述方法包括:
接收串行比特流,并基于所述串行比特流生成并行数据;
对所述并行数据中的同步信息进行检测,并根据检测结果将所述并行数据选择性地发送给所述第一协议状态机或所述第二协议状态机进行处理;
其中,所述第一协议状态机支持的第一BB-RF通信协议与所述第二协议状态机支持的第二BB-RF通信协议不同。
18.根据权利要求17所述的方法,其特征在于,所述同步信息至少包括:同步码。
19.根据权利要求18所述的方法,其特征在于,所述对所述并行数据中的同步信息进行检测,并根据检测结果将所述并行数据选择性地发送给所述第一协议状态机或所述第二协议状态机进行处理,包括:
在所述并行数据中接收到第一同步码时,启动计数器进行计数,所述计数器的计数值到达最大计数值后会自动清零;
若满足预设条件,则将所述并行数据发送给所述第二协议状态机;
在连续M次检测到所述计数器的计数值清零之前,若至少N次在检测到所述计数器的计数值清零时,从所述并行数据中接收到所述第二同步码,且不满足所述预设条件,则将所述并行数据发送给所述第一协议状态机;
所述预设条件为:连续P次检测到所述计数器的计数值清零时,没有从所述并行数据中接收到第二同步码;
其中,M、N、P均为正整数,M的取值不小于N,P的取值小于M-N。
20.根据权利要求18所述的方法,其特征在于,所述对所述并行数据中的同步信息进行检测,并根据检测结果将所述并行数据选择性地发送给所述第一协议状态机或所述第二协议状态机进行处理,包括:
在所述并行数据中接收到第一同步码时,启动计数器进行计数,所述计数器的计数值到达最大计数值后会自动清零;
在连续M次检测到所述计数器的计数值清零之前,若存在至少N次在检测到所述计数器的计数值清零时,从所述并行数据中接收到所述第二同步码,则将所述并行数据发送给所述第一协议状态机;
在连续M次检测到所述计数器的计数值清零之前,若连续M-N次检测到所述计数器的计数值清零时,没有从所述并行数据中接收到第二同步码,则将所述并行数据发送给所述第二协议状态机;
其中,M、N均为正整数,M的取值不小于N。
CN201980103327.2A 2019-12-31 2019-12-31 基带射频接口、通信系统和信号接收方法 Active CN114846766B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2019/130541 WO2021134493A1 (zh) 2019-12-31 2019-12-31 基带射频接口、通信系统和信号接收方法

Publications (2)

Publication Number Publication Date
CN114846766A CN114846766A (zh) 2022-08-02
CN114846766B true CN114846766B (zh) 2023-09-22

Family

ID=76687529

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201980103327.2A Active CN114846766B (zh) 2019-12-31 2019-12-31 基带射频接口、通信系统和信号接收方法

Country Status (2)

Country Link
CN (1) CN114846766B (zh)
WO (1) WO2021134493A1 (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101242196A (zh) * 2008-03-21 2008-08-13 熊猫电子集团有限公司 基于时分同步码分多址的自组织网络扩频码分配方法
CN101257507A (zh) * 2007-01-30 2008-09-03 美国博通公司 用于通信系统的物理层信号处理电路及其方法
CN102014463A (zh) * 2009-12-17 2011-04-13 大唐移动通信设备有限公司 一种进行接入的方法和装置
CN103517088A (zh) * 2012-06-14 2014-01-15 浙江大华技术股份有限公司 一种传输视频数据的方法、装置和终端
CN109714070A (zh) * 2017-10-26 2019-05-03 上海诺基亚贝尔股份有限公司 信号处理装置、方法、网络设备及计算机可读存储介质
CN109963290A (zh) * 2019-02-22 2019-07-02 广州开信通讯系统有限公司 多业务室内覆盖系统及工作方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108243128B (zh) * 2016-12-27 2020-10-23 华为技术有限公司 一种传输无线接口前传信号的方法、网络设备和系统
CA3056828C (en) * 2017-03-31 2023-01-24 Huawei Technologies Co., Ltd. Data routing method and apparatus
WO2019035750A1 (en) * 2017-08-17 2019-02-21 Telefonaktiebolaget Lm Ericsson (Publ) TRANSITION METHOD AND DEVICE FOR ESTABLISHING DATA COMMUNICATION IN A WIRELESS NETWORK
EP3791690B1 (en) * 2018-05-07 2024-07-03 Mavenir Networks, Inc. Method and apparatus for fronthaul compression in cloud ran

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101257507A (zh) * 2007-01-30 2008-09-03 美国博通公司 用于通信系统的物理层信号处理电路及其方法
CN101242196A (zh) * 2008-03-21 2008-08-13 熊猫电子集团有限公司 基于时分同步码分多址的自组织网络扩频码分配方法
CN102014463A (zh) * 2009-12-17 2011-04-13 大唐移动通信设备有限公司 一种进行接入的方法和装置
CN103517088A (zh) * 2012-06-14 2014-01-15 浙江大华技术股份有限公司 一种传输视频数据的方法、装置和终端
CN109714070A (zh) * 2017-10-26 2019-05-03 上海诺基亚贝尔股份有限公司 信号处理装置、方法、网络设备及计算机可读存储介质
CN109963290A (zh) * 2019-02-22 2019-07-02 广州开信通讯系统有限公司 多业务室内覆盖系统及工作方法

Also Published As

Publication number Publication date
WO2021134493A1 (zh) 2021-07-08
CN114846766A (zh) 2022-08-02

Similar Documents

Publication Publication Date Title
FI98430C (fi) Tukiasema johdotonta digitaalista puhelinjärjestelmää varten
CN110651495B (zh) 一种通信方法和装置
JP2020074625A (ja) 伝送装置および伝送方法
US10348408B2 (en) Method and apparatus for transmitting frame data between near-end device and remote device
CN101931454A (zh) 基于以太网的射频拉远数据传输
US20080019401A1 (en) Synchronisation in communication systems
WO2021032017A1 (zh) 通信方法和装置
WO2005096575A1 (en) A circuit arrangement and a method to transfer data on a 3-level pulse amplitude modulation (pam-3) channel
CN112738259A (zh) 一种以太网数据传输方法、装置、设备及存储介质
CN113766648B (zh) 一种ssb传输方法和装置及设备
CN114846766B (zh) 基带射频接口、通信系统和信号接收方法
US12117955B2 (en) Spread spectrum clock negotiation method, and peripheral component interconnect express device and system
US20220149988A1 (en) Method for Adjusting Transmission Rate, Processor, Network Device, and Network System
US9055444B2 (en) Wireless communication system, and interference preventing method
CN111106871B (zh) 一种数据处理方法、装置、设备和存储介质
CN109639713B (zh) 一种iq数据帧和传输、接收方法
CN103209041A (zh) 一种gsm-r网络接口数据采集方法
WO2009049496A1 (fr) Procédé, dispositif et système d'interaction de données dans une station radio de base
CN109560894B (zh) 一种直放站传输速率适配的方法及设备
CN111245577B (zh) 数据传输方法、系统和相关设备
Hsu et al. Configurable baseband designs and implementations of WiMAX/LTE dual systems based on multi-core DSP
JP2005136498A (ja) フレームフォーマット変換方式
WO2021088073A1 (zh) 资源占用位置的确定方法、装置及终端设备
CN102217241B (zh) 一种数据处理的方法及接入节点
CN101707592B (zh) Spi4接口数据包的处理方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant