CN114816552A - 服务器开机卡顿优化方法、系统、终端及存储介质 - Google Patents
服务器开机卡顿优化方法、系统、终端及存储介质 Download PDFInfo
- Publication number
- CN114816552A CN114816552A CN202210612488.8A CN202210612488A CN114816552A CN 114816552 A CN114816552 A CN 114816552A CN 202210612488 A CN202210612488 A CN 202210612488A CN 114816552 A CN114816552 A CN 114816552A
- Authority
- CN
- China
- Prior art keywords
- cpu
- bios
- state
- initialization state
- initialization
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 238000000034 method Methods 0.000 title claims abstract description 52
- 238000005457 optimization Methods 0.000 title claims description 16
- 230000000903 blocking effect Effects 0.000 title claims description 8
- 230000002159 abnormal effect Effects 0.000 claims abstract description 31
- 238000012544 monitoring process Methods 0.000 claims abstract description 28
- 230000008569 process Effects 0.000 claims abstract description 21
- 238000011084 recovery Methods 0.000 claims description 26
- 230000015654 memory Effects 0.000 claims description 20
- 238000012545 processing Methods 0.000 claims description 14
- 238000012549 training Methods 0.000 claims description 11
- 238000004891 communication Methods 0.000 claims description 8
- 238000004590 computer program Methods 0.000 claims description 3
- 230000000694 effects Effects 0.000 abstract description 5
- 238000011161 development Methods 0.000 abstract description 3
- 230000007246 mechanism Effects 0.000 abstract description 3
- 230000006870 function Effects 0.000 description 8
- 238000010586 diagram Methods 0.000 description 6
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 3
- 238000006467 substitution reaction Methods 0.000 description 3
- 108010028984 3-isopropylmalate dehydratase Proteins 0.000 description 2
- 238000013500 data storage Methods 0.000 description 2
- 230000003993 interaction Effects 0.000 description 2
- 238000007726 management method Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 241000700605 Viruses Species 0.000 description 1
- 230000005856 abnormality Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000036541 health Effects 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
- 238000003801 milling Methods 0.000 description 1
- 230000008439 repair process Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000013519 translation Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
- G06F9/4403—Processor initialisation
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0793—Remedial or corrective actions
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/3003—Monitoring arrangements specially adapted to the computing system or computing system component being monitored
- G06F11/3024—Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a central processing unit [CPU]
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Quality & Reliability (AREA)
- Computing Systems (AREA)
- Computer Security & Cryptography (AREA)
- Mathematical Physics (AREA)
- Stored Programmes (AREA)
Abstract
本发明涉及AMD X86服务器技术领域,具体提供一种服务器开机卡顿优化方法、系统、终端及存储介质,包括:在开机过程中利用BIOS监控CPU初始化状态;若CPU初始化状态异常,则对CPU初始化失败的寄存器重复进行恢复操作,直至CPU初始化状态恢复正常。本发明通过固件BIOS系统的控制机制,弥补AMD CPU服务器在极端操控环境中的异常现象,同时不影响设备的功能和使用效果,助力更多CPU平台服务器服务与国产事业的发展。
Description
技术领域
本发明属于AMD X86服务器技术领域,具体涉及一种服务器开机卡顿优化方法、系统、终端及存储介质。
背景技术
目前的AMD X86 CPU在性能上已经完全超越了Intel的服务器,但是在生态环境的适配上,可能需要市场和时间的磨练。对于AMD Milan系列的服务器,在模拟极端环境的使用过程中,出现一些问题即在连续的开关机测试(如DC reboot测试)在开机上电过程中,卡在CPU进行初始化时状态显示界面无法BIOS POST界面进入OS操作系统的问题。
发明内容
针对现有技术的上述不足,本发明提供一种服务器开机卡顿优化方法、系统、终端及存储介质,以解决上述技术问题。
第一方面,本发明提供一种服务器开机卡顿优化方法,包括:
在开机过程中利用BIOS监控CPU初始化状态;
若CPU初始化状态异常,则对CPU初始化失败的寄存器重复进行恢复操作,直至CPU初始化状态恢复正常。
进一步的,在开机过程中利用BIOS监控CPU初始化状态,包括:
通过BIOS监控CPU与PCIe设备的链路连接状态判断CPU初始化状态是否存在异常,若BIOS监控到CPU与PCIe设备的链路连接状态为无法通信状态,则判定CPU初始化状态存在异常。
进一步的,若CPU初始化状态异常,则对CPU初始化失败的寄存器重复进行恢复操作,直至CPU初始化状态恢复正常,包括:
通过BIOS对CPU初始化失败的寄存器进行多次训练的恢复操作;
若CPU初始化状态未恢复,则通过BIOS向BMC下发硬件恢复指令,以使BMC对所述寄存器重复执行上下电;
若CPU初始化状态未恢复,则对所述寄存器的恢复电位讯号进行多次训练。
第二方面,本发明提供一种服务器开机卡顿优化系统,包括:
状态监控单元,用于在开机过程中利用BIOS监控CPU初始化状态;
异常处理单元,用于若CPU初始化状态异常,则对CPU初始化失败的寄存器重复进行恢复操作,直至CPU初始化状态恢复正常。
进一步的,所述状态监控单元包括:
监控模块,用于通过BIOS监控CPU与PCIe设备的链路连接状态判断CPU初始化状态是否存在异常,若BIOS监控到CPU与PCIe设备的链路连接状态为无法通信状态,则判定CPU初始化状态存在异常。
进一步的,所述异常处理单元包括:
第一处理模块,用于通过BIOS对CPU初始化失败的寄存器进行多次训练的恢复操作;
第二处理模块,用于若CPU初始化状态未恢复,则通过BIOS向BMC下发硬件恢复指令,以使BMC对所述寄存器重复执行上下电;
第三处理模块,用于若CPU初始化状态未恢复,则对所述寄存器的恢复电位讯号进行多次训练。
第三方面,提供一种终端,包括:
处理器、存储器,其中,
该存储器用于存储计算机程序,
该处理器用于从存储器中调用并运行该计算机程序,使得终端执行上述的终端的方法。
第四方面,提供了一种计算机存储介质,所述计算机可读存储介质中存储有指令,当其在计算机上运行时,使得计算机执行上述各方面所述的方法。
本发明的有益效果在于,本发明提供的服务器开机卡顿优化方法、系统、终端及存储介质,通过与服务器的监控BMC软件和硬件交互过程中判断服务器在启动过程中是否出现卡在CPU初始化界面的是否完成,如果出现异常通过BIOS系统软件的操作方式对CPU初始化进行修复操作;此外系统BIOS可以通过命令协议方式与BMC系统交互,通过硬件下电和上电的判断操作协助CPU初始化从而实现对CPU硬重启过程,如果出现异常也可以通过BIOS系统利用BMC对硬件的操作方式对异常CPU初始化进行修复操作。本发明通过固件BIOS系统的控制机制,弥补AMD CPU服务器在极端操控环境中的异常现象,同时不影响设备的功能和使用效果,助力更多CPU平台服务器服务与国产事业的发展。
此外,本发明设计原理可靠,结构简单,具有非常广泛的应用前景。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一个实施例的方法的示意性流程图。
图2是本发明一个实施例的方法的另一示意性流程图。
图3是本发明一个实施例的系统的示意性框图。
图4为本发明实施例提供的一种终端的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明中的技术方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
下面对本发明中出现的关键术语进行解释。
BMC,执行伺服器远端管理控制器,英文全称为Baseboard ManagementController.为基板管理控制器。它可以在机器未开机的状态下,对机器进行固件升级、查看机器设备、等一些操作。在BMC中完全实现IPMI功能需要一个功能强大的16位元或32位元微控制器以及用于数据储存的RAM、用于非挥发性数据储存的快闪记忆体和韧体,在安全远程重启、安全重新上电、LAN警告和系统健康监视方面能提供基本的远程可管理性。除了基本的IPMI功能和系统工作监视功能外,通过利用2个快闪记忆体之一储存以前的BIOS,mBMC还能实现BIOS快速元件的选择和保护。例如,在远程BIOS升级後系统不能启动时,远程管理人员可以切换回以前工作的BIOS映像来启动系统。一旦BIOS升级後,BIOS映像还能被锁住,可有效防止病毒对它的侵害。
BIOS是英文"Basic Input Output System"的缩略词,直译过来后中文名称就是"基本输入输出系统"。在IBM PC兼容系统上,是一种业界标准的固件接口。它是一组固化到计算机内主板上一个ROM芯片上的程序,它保存着计算机最重要的基本输入输出的程序、开机后自检程序和系统自启动程序,它可从CMOS中读写系统设置的具体信息。其主要功能是为计算机提供最底层的、最直接的硬件设置和控制。此外,BIOS还向作业系统提供一些系统参数。系统硬件的变化是由BIOS隐藏,程序使用BIOS功能而不是直接控制硬件。现代作业系统会忽略BIOS提供的抽象层并直接控制硬件组件。
CPU中央处理器(central processing unit,简称CPU)作为计算机系统的运算和控制核心,是信息处理、程序运行的最终执行单元。
图1是本发明一个实施例的方法的示意性流程图。其中,图1执行主体可以为一种服务器开机卡顿优化系统。
如图1所示,该方法包括:
步骤110,在开机过程中利用BIOS监控CPU初始化状态;
步骤120,若CPU初始化状态异常,则对CPU初始化失败的寄存器重复进行恢复操作,直至CPU初始化状态恢复正常。
为了便于对本发明的理解,下面以本发明服务器开机卡顿优化方法的原理,结合实施例中对服务器开机卡顿进行优化的过程,对本发明提供的服务器开机卡顿优化方法做进一步的描述。
具体的,请参考图2,所述服务器开机卡顿优化方法包括:
S1、在开机过程中利用BIOS监控CPU初始化状态。
通过BIOS监控CPU与PCIe设备的链路连接状态判断CPU初始化状态是否存在异常,若BIOS监控到CPU与PCIe设备的链路连接状态为无法通信状态,则判定CPU初始化状态存在异常。
具体的,AMD X86架构的服务器在恶劣的环境中做DC reboot设备操作;服务器上电重启过程中,BIOS系统开启,硬件设备从CPU开始执行初始化操作;BIOS系统在硬件设备初始化过程中对CPU初始化的异常监控判断,判断CPU初始化的是否成功的重要条件之一是PCIE设备的是否能够生长出来,通过与CPU连接的PCIE设备link training的状态判断。
S2、若CPU初始化状态异常,则对CPU初始化失败的寄存器重复进行恢复操作,直至CPU初始化状态恢复正常。
通过BIOS对CPU初始化失败的寄存器进行多次训练的恢复操作;若CPU初始化状态未恢复,则通过BIOS向BMC下发硬件恢复指令,以使BMC对所述寄存器重复执行上下电;若CPU初始化状态未恢复,则对所述寄存器的恢复电位讯号进行多次训练,恢复电位讯号例如power reset,power enable。
如果link training为失败状态,首先是BIOS软件的对CPU初始化失败的寄存器设备做多次训练的恢复操作,每次操作判断是否初始化成功的状态;如果软件BIOS多此软恢复操作无法生效,则开启下一步操作,BIOS通过协议命令对固件BMC下达命令的方式去协助处理这一问题,通过BMC去操控硬件上下电的操作CPU寄存器设备,多次尝试恢复;如果还是无法恢复的状态,与BIOS多次link tranign尝试协同软恢复,不能恢复选取采取软硬结合的方式进行修复CPU无法初始化的问题;如果还是无法修复CPU初始化的问题,则重复上述步骤修复CPU初始化问题。
如图3所示,该系统300包括:
状态监控单元310,用于在开机过程中利用BIOS监控CPU初始化状态;
异常处理单元320,用于若CPU初始化状态异常,则对CPU初始化失败的寄存器重复进行恢复操作,直至CPU初始化状态恢复正常。
可选地,作为本发明一个实施例,所述状态监控单元包括:
监控模块,用于通过BIOS监控CPU与PCIe设备的链路连接状态判断CPU初始化状态是否存在异常,若BIOS监控到CPU与PCIe设备的链路连接状态为无法通信状态,则判定CPU初始化状态存在异常。
可选地,作为本发明一个实施例,所述异常处理单元包括:
第一处理模块,用于通过BIOS对CPU初始化失败的寄存器进行多次训练的恢复操作;
第二处理模块,用于若CPU初始化状态未恢复,则通过BIOS向BMC下发硬件恢复指令,以使BMC对所述寄存器重复执行上下电;
第三处理模块,用于若CPU初始化状态未恢复,则对所述寄存器的恢复电位讯号进行多次训练。
图4为本发明实施例提供的一种终端400的结构示意图,该终端400可以用于执行本发明实施例提供的服务器开机卡顿优化方法。
其中,该终端400可以包括:处理器410、存储器420及通信单元430。这些组件通过一条或多条总线进行通信,本领域技术人员可以理解,图中示出的服务器的结构并不构成对本发明的限定,它既可以是总线形结构,也可以是星型结构,还可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
其中,该存储器420可以用于存储处理器410的执行指令,存储器420可以由任何类型的易失性或非易失性存储终端或者它们的组合实现,如静态随机存取存储器(SRAM),电可擦除可编程只读存储器(EEPROM),可擦除可编程只读存储器(EPROM),可编程只读存储器(PROM),只读存储器(ROM),磁存储器,快闪存储器,磁盘或光盘。当存储器420中的执行指令由处理器410执行时,使得终端400能够执行以下上述方法实施例中的部分或全部步骤。
处理器410为存储终端的控制中心,利用各种接口和线路连接整个电子终端的各个部分,通过运行或执行存储在存储器420内的软件程序和/或模块,以及调用存储在存储器内的数据,以执行电子终端的各种功能和/或处理数据。所述处理器可以由集成电路(Integrated Circuit,简称IC)组成,例如可以由单颗封装的IC所组成,也可以由连接多颗相同功能或不同功能的封装IC而组成。举例来说,处理器410可以仅包括中央处理器(Central Processing Unit,简称CPU)。在本发明实施方式中,CPU可以是单运算核心,也可以包括多运算核心。
通信单元430,用于建立通信信道,从而使所述存储终端可以与其它终端进行通信。接收其他终端发送的用户数据或者向其他终端发送用户数据。
本发明还提供一种计算机存储介质,其中,该计算机存储介质可存储有程序,该程序执行时可包括本发明提供的各实施例中的部分或全部步骤。所述的存储介质可为磁碟、光盘、只读存储记忆体(英文:read-only memory,简称:ROM)或随机存储记忆体(英文:random access memory,简称:RAM)等。
因此,本发明通过与服务器的监控BMC软件和硬件交互过程中判断服务器在启动过程中是否出现卡在CPU初始化界面的是否完成,如果出现异常通过BIOS系统软件的操作方式对CPU初始化进行修复操作;此外系统BIOS可以通过命令协议方式与BMC系统交互,通过硬件下电和上电的判断操作协助CPU初始化从而实现对CPU硬重启过程,如果出现异常也可以通过BIOS系统利用BMC对硬件的操作方式对异常CPU初始化进行修复操作。本发明通过固件BIOS系统的控制机制,弥补AMD CPU服务器在极端操控环境中的异常现象,同时不影响设备的功能和使用效果,助力更多CPU平台服务器服务与国产事业的发展,本实施例所能达到的技术效果可以参见上文中的描述,此处不再赘述。
本领域的技术人员可以清楚地了解到本发明实施例中的技术可借助软件加必需的通用硬件平台的方式来实现。基于这样的理解,本发明实施例中的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中如U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质,包括若干指令用以使得一台计算机终端(可以是个人计算机,服务器,或者第二终端、网络终端等)执行本发明各个实施例所述方法的全部或部分步骤。
本说明书中各个实施例之间相同相似的部分互相参见即可。尤其,对于终端实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例中的说明即可。
在本发明所提供的几个实施例中,应该理解到,所揭露的系统和方法,可以通过其它的方式实现。例如,以上所描述的系统实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,系统或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
尽管通过参考附图并结合优选实施例的方式对本发明进行了详细描述,但本发明并不限于此。在不脱离本发明的精神和实质的前提下,本领域普通技术人员可以对本发明的实施例进行各种等效的修改或替换,而这些修改或替换都应在本发明的涵盖范围内/任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。
Claims (8)
1.一种服务器开机卡顿优化方法,其特征在于,包括:
在开机过程中利用BIOS监控CPU初始化状态;
若CPU初始化状态异常,则对CPU初始化失败的寄存器重复进行恢复操作,直至CPU初始化状态恢复正常。
2.根据权利要求1所述的方法,其特征在于,在开机过程中利用BIOS监控CPU初始化状态,包括:
通过BIOS监控CPU与PCIe设备的链路连接状态判断CPU初始化状态是否存在异常,若BIOS监控到CPU与PCIe设备的链路连接状态为无法通信状态,则判定CPU初始化状态存在异常。
3.根据权利要求1所述的方法,其特征在于,若CPU初始化状态异常,则对CPU初始化失败的寄存器重复进行恢复操作,直至CPU初始化状态恢复正常,包括:
通过BIOS对CPU初始化失败的寄存器进行多次训练的恢复操作;
若CPU初始化状态未恢复,则通过BIOS向BMC下发硬件恢复指令,以使BMC对所述寄存器重复执行上下电;
若CPU初始化状态未恢复,则对所述寄存器的恢复电位讯号进行多次训练。
4.一种服务器开机卡顿优化系统,其特征在于,包括:
状态监控单元,用于在开机过程中利用BIOS监控CPU初始化状态;
异常处理单元,用于若CPU初始化状态异常,则对CPU初始化失败的寄存器重复进行恢复操作,直至CPU初始化状态恢复正常。
5.根据权利要求4所述的系统,其特征在于,所述状态监控单元包括:
监控模块,用于通过BIOS监控CPU与PCIe设备的链路连接状态判断CPU初始化状态是否存在异常,若BIOS监控到CPU与PCIe设备的链路连接状态为无法通信状态,则判定CPU初始化状态存在异常。
6.根据权利要求4所述的系统,其特征在于,所述异常处理单元包括:
第一处理模块,用于通过BIOS对CPU初始化失败的寄存器进行多次训练的恢复操作;
第二处理模块,用于若CPU初始化状态未恢复,则通过BIOS向BMC下发硬件恢复指令,以使BMC对所述寄存器重复执行上下电;
第三处理模块,用于若CPU初始化状态未恢复,则对所述寄存器的恢复电位讯号进行多次训练。
7.一种终端,其特征在于,包括:
处理器;
用于存储处理器的执行指令的存储器;
其中,所述处理器被配置为执行权利要求1-3任一项所述的方法。
8.一种存储有计算机程序的计算机可读存储介质,其特征在于,该程序被处理器执行时实现如权利要求1-3中任一项所述的方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210612488.8A CN114816552A (zh) | 2022-05-31 | 2022-05-31 | 服务器开机卡顿优化方法、系统、终端及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210612488.8A CN114816552A (zh) | 2022-05-31 | 2022-05-31 | 服务器开机卡顿优化方法、系统、终端及存储介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114816552A true CN114816552A (zh) | 2022-07-29 |
Family
ID=82519352
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210612488.8A Withdrawn CN114816552A (zh) | 2022-05-31 | 2022-05-31 | 服务器开机卡顿优化方法、系统、终端及存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114816552A (zh) |
-
2022
- 2022-05-31 CN CN202210612488.8A patent/CN114816552A/zh not_active Withdrawn
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2022160756A1 (zh) | 服务器故障定位方法、装置、系统及计算机可读存储介质 | |
CN107122321B (zh) | 硬件修复方法、硬件修复系统以及计算机可读取存储装置 | |
US8468389B2 (en) | Firmware recovery system and method of baseboard management controller of computing device | |
US7111202B2 (en) | Autonomous boot failure detection and recovery | |
CN110162435B (zh) | 一种服务器pxe启动测试方法、系统、终端及存储介质 | |
CN110069361B (zh) | 用于tpm故障切换的方法和装置 | |
WO2018095107A1 (zh) | 一种bios程序的异常处理方法及装置 | |
CN114116280B (zh) | 交互式bmc自恢复方法、系统、终端及存储介质 | |
US20200151048A1 (en) | System for configurable error handling | |
CN114003445B (zh) | Bmc的i2c监控功能测试方法、系统、终端及存储介质 | |
CN106990985A (zh) | 基于bmc更新及备份系统uefi固件的设备和方法 | |
CN111708652A (zh) | 一种故障修复方法及装置 | |
CN114116330B (zh) | 服务器性能测试方法、系统、终端及存储介质 | |
CN114116276A (zh) | Bmc挂死自恢复方法、系统、终端及存储介质 | |
US20200293459A1 (en) | Systems and methods for detecting expected user intervention across multiple blades during a keyboard, video, and mouse (kvm) session | |
CN114816552A (zh) | 服务器开机卡顿优化方法、系统、终端及存储介质 | |
CN114253573A (zh) | PCIe设备固件批量升级方法、系统、终端及存储介质 | |
CN113867812B (zh) | 一种bmc获取链路信息的方法、系统、设备以及介质 | |
CN115098342A (zh) | 系统日志收集方法、系统、终端及存储介质 | |
US11314582B2 (en) | Systems and methods for dynamically resolving hardware failures in an information handling system | |
CN113900934A (zh) | 多镜像混合刷新测试方法、系统、终端及存储介质 | |
CN114443446B (zh) | 硬盘指示灯控制方法、系统、终端及存储介质 | |
CN117234544B (zh) | 服务器设备进行系统恢复的方法和装置 | |
CN114579381B (zh) | 磁盘阵列远程调试方法、系统、终端及存储介质 | |
CN208335062U (zh) | 支持旧Kernel Linux系统Reboot命令的电路以及计算机 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WW01 | Invention patent application withdrawn after publication |
Application publication date: 20220729 |
|
WW01 | Invention patent application withdrawn after publication |