CN114756179A - 基于模拟eeprom的数据写入、读取及管理方法 - Google Patents

基于模拟eeprom的数据写入、读取及管理方法 Download PDF

Info

Publication number
CN114756179A
CN114756179A CN202210661510.8A CN202210661510A CN114756179A CN 114756179 A CN114756179 A CN 114756179A CN 202210661510 A CN202210661510 A CN 202210661510A CN 114756179 A CN114756179 A CN 114756179A
Authority
CN
China
Prior art keywords
data
eeprom
storage group
reading
writing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210661510.8A
Other languages
English (en)
Other versions
CN114756179B (zh
Inventor
胡春林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Jiekai Technology Co ltd
Original Assignee
Wuhan Jiekai Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Jiekai Technology Co ltd filed Critical Wuhan Jiekai Technology Co ltd
Priority to CN202210661510.8A priority Critical patent/CN114756179B/zh
Publication of CN114756179A publication Critical patent/CN114756179A/zh
Application granted granted Critical
Publication of CN114756179B publication Critical patent/CN114756179B/zh
Priority to PCT/CN2023/084118 priority patent/WO2023241160A1/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
    • G06F11/1044Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices with specific ECC/EDC distribution
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]

Abstract

本发明提供了一种基于模拟eeprom的数据写入、读取及管理方法,模拟eeprom包括静态随机存取存储器以及闪存,闪存包括至少两个存储组,至少两个存储组包括第一存储组和第二存储组;其数据写入方法包括:将待写入数据写入至静态随机存取存储器的目标地址;将所述待写入数据以预设写入顺序写入至所述第一存储组,并判断所述第一存储组是否为存满状态;当所述第一存储组为存满状态时,将所述待写入数据以预设写入顺序写入至所述第二存储组,并清除所述第一存储组中的所述待写入数据。本发明降低了模拟eeprom的数据管理机制的复杂度,提高了其灵活性。

Description

基于模拟eeprom的数据写入、读取及管理方法
技术领域
本发明涉及嵌入式软件技术领域,具体涉及一种基于模拟eeprom的数据写入、读取及管理方法。
背景技术
在嵌入式应用的很多场合,一些关键数据需要长久保存并且可能频繁的更改。在嵌入式开发中,在很多产品的场景中都使用电可擦除可编程只读存储器(ElectricallyErasable Programmable Read-Only Memory,EEPROM)来存储应用中需要保存的非易失性数据。
现有技术中一般通过flash组成eeprom,将内置flash划分成多个“页”,并在flash中为每一页寻找额外的空间来存储地址和状态信息。向eeprom写入数据时,数据会写入到当前活跃“页”的某一地址,同时将地址和状态信息写入到另一快特定区域;读eeprom时,先读取地址及状态信息,再根据获取的信息定位到“页”的对应地址;当前“页”写满时,需依次读出本“页”存储的值,选定下一工作“页”后,将数据拷贝到下一工作“页”。上述技术受限于flash的位宽,实现方法较为复杂,需要在flash中单独划分区一块区域用于存储地址和状态信息。读取eeprom时,首先需要进行复杂的寻址才能找到flash中对应的存储位置,因而读取eeprom需要花费多个时钟周期。为了解决上述技术方案存在的读取eeprom周期过长的技术问题,现有技术中提出了通过非易失性存储器(non-volatile memory, NVM)和随机存取存储器(random access memory,RAM)组成eeprom的技术方案,NVM内部被划分成多个扇区,但仅有一个扇区是处于工作状态。每一个扇区中又单独划分出一块区域用于存储该扇区的状态标签(包括擦除计数器、失效标签和注销标签)。数据写入到eeprom系统时,首先会存储到RAM中,与此同时RAM的地址和数据信息会存储到NVM的工作扇区;读取eeprom时,数据直接来源于RAM;掉电后由于NVM中保存的数据不会丢失,NVM中存储的数据又会同步到RAM中。
上述技术方案存在以下问题:需要单独划分出一块区域存储状态标签,数据管理机制复杂。因此,急需提供一种基于模拟eeprom的数据写入、读取及管理方法,解决现有技术中eeprom的数据管理机制复杂的技术问题。。
发明内容
有鉴于此,有必要提供一种基于模拟eeprom的数据写入、读取及管理方法,用以解决现有技术中存在的eeprom的数据管理机制复杂的技术问题。
为了解决上述技术问题,本发明提供了一种基于模拟eeprom的数据写入方法,所述模拟eeprom包括静态随机存取存储器以及闪存,所述闪存包括至少两个存储组,所述至少两个存储组包括第一存储组和第二存储组;所述基于模拟eeprom的数据写入方法包括:
将待写入数据写入至所述静态随机存取存储器的目标地址;
将所述待写入数据以预设写入顺序写入至所述第一存储组,并判断所述第一存储组是否为存满状态;当所述第一存储组为存满状态时,将所述待写入数据以预设写入顺序写入至所述第二存储组,并清除所述第一存储组中的所述待写入数据。
在一些可能的实现方式中,基于模拟eeprom的数据写入方法还包括:
将所述待写入数据、所述目标地址以及附加信息进行打包,生成待校验数据包,所述附加信息包括有效标志位。
在一些可能的实现方式中,基于模拟eeprom的数据写入方法还包括:
基于所述有效标志位判断所述待校验数据包是否有效;
当所述待校验数据包有效时,将所述待校验数据包以预设写入顺序写入至所述第一存储组,并判断所述第一存储组是否为存满状态;
当所述第一存储组为存满状态时,将所述待写入数据、所述目标地址以及附加信息重新打包,生成重组数据包;
将所述重组数据包以所述预设写入顺序写入至所述第二存储组,并清除所述第一存储组中的所述待校验数据包。
在一些可能的实现方式中,所述至少两个存储组包括首存储组、至少一个中间存储组以及尾存储组;当所述第一存储组为所述首存储组或所述中间存储组时,所述第二存储组为与所述第一存储组相邻的下一存储组;当所述第一存储组为所述尾存储组时,所述第二存储组为所述首存储组。
另一方面,本发明还提供了一种基于模拟eeprom的数据读取方法,所述模拟eeprom包括静态随机存取存储器以及闪存,所述闪存包括多个存储组,每一所述存储组包括首行、多个中间行和尾行,所述首行和中间行用于存储待读取数据;所述基于模拟eeprom的数据读取方法包括:
依次读取每一所述存储组的首行和尾行,并通过预设的信息包标记位判断所述首行和所述尾行是否均有效;
当所述首行和所述尾行均有效时,以预设读取顺序读取所述待读取数据。
在一些可能的实现方式中,所述首行和中间行还用于存储地址信息,所述以预设读取顺序读取所述待读取数据,包括:
基于所述地址信息确定所述静态随机存取存储器的目标地址,并将所述待读取数据读取至所述目标地址;
从所述静态随机存取存储器的目标地址中读取所述待读取数据。
在一些可能的实现方式中,所述基于所述地址信息确定所述静态随机存取存储器的目标地址,包括:
基于所述信息包标记位判断所述待读取数据是否为有效数据;
当所述待读取数据为所述有效数据时,基于所述地址信息确定所述静态随机存取存储器的目标地址。
在一些可能的实现方式中,所述将所述待读取数据读取至所述目标地址中,包括:
检测所述待读取数据中出错的比特位数;
当出错的比特位数大于阈值比特位数时,生成出错状态信息,并将所述出错状态信息以及所述待读取数据对应的闪存地址保存至寄存器中;
当出错的比特位数小于或等于阈值比特位数时,基于所述误差校验码运算纠正出错的比特位,生成已纠正数据,并将所述已纠正数据写入至所述目标地址。
在一些可能的实现方式中,所述静态随机存取存储器包括功能标志位;所述从所述静态随机存取存储器的目标地址中读取所述待读取数据,包括:
基于所述功能标志位判断所述待读取数据是否为eeprom数据;
当所述待读取数据为eeprom数据时,从所述目标地址中读取所述待读取数据。
另一方面,本发明还提供一种基于模拟eeprom的数据管理方法,包括:
根据基于模拟eeprom的数据写入方法写入eeprom数据;
根据基于模拟eeprom的数据读取方法读取所述eeprom数据;
其中,所述基于模拟eeprom的数据写入方法为上述任意一种可能的实现方式中所述的基于模拟eeprom的数据写入方法中的步骤,所述基于模拟eeprom的数据读取方法为上述任意一种可能的实现方式中所述的基于模拟eeprom的数据读取方法中的步骤。
另一方面,本发明还提供了一种基于模拟eeprom的数据管理系统,包括:处理器、闪存以及静态随机存取存储器,所述闪存包括多个存储组;
所述处理器用于执行上述任意一种可能的实现方式中所述的基于模拟eeprom的数据写入方法,和/或,上述任意一种可能的实现方式中所述的基于模拟eeprom的数据读取方法。
采用上述实施例的有益效果是:本发明提供的基于模拟eeprom的数据写入方法,闪存包括第一存储组和第二存储组,在数据写入过程中,无需单独划分出一块区域用于数据替换或存储状态信息,只需将待写入数据以预设写入顺序写入至第一存储组,或当第一存储组为存满状态时,将待写入数据以预设写入数据写入至第二存储组,并清除第一存储组中的待写入数据根,降低了数据管理机制的复杂度,提高了数据管理机制的灵活性和易实现性。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明提供的模拟eeprom的一个实施例结构示意图;
图2为本发明提供的基于模拟eeprom的数据写入方法的一个实施例流程示意图;
图3为本发明提供的闪存的一个实施例结构示意图;
图4为本发明图2中的202的一个实施例流程示意图;
图5为本发明提供的待校验数据包的数据格式的一个实施例结构示意图;
图6为本发明提供的基于模拟eeprom的数据读取方法的一个实施例流程示意图;
图7为本发明图6中S602的一个实施例流程示意图;
图8为本发明图7中S701的一个实施例流程示意图
图9为本发明提供的读取待读取数据的一个实施例结构示意图;
图10为本发明图7中的S701的另一个实施例流程示意图;
图11为本发明图7中的S702的一个实施例流程示意图;
图12为本发明提供的基于模拟eeprom的数据管理方法的一个实施例流程示意图;
图13为本发明提供的基于模拟eeprom的数据管理系统的一个实施例结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本申请实施例的描述中,除非另有说明,“多个”的含义是两个或两个以上。
应当理解,示意性的附图并未按实物比例绘制。本发明中使用的流程图示出了根据本发明的一些实施例实现的操作。应当理解,流程图的操作可以不按顺序实现,没有逻辑的上下文关系的步骤可以反转顺序或者同时实施。此外,本领域技术人员在本发明内容的指引下,可以向流程图添加一个或多个其他操作,也可以从流程图中移除一个或多个操作。
附图中所示的一些方框图是功能实体,不一定必须与物理或逻辑上独立的实体相对应。可以采用软件形式来实现这些功能实体,或在一个或多个硬件模块或集成电路中实现这些功能实体,或在不同网络和/或处理器系统和/或微控制器系统中实现这些功能实体。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本发明的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
本发明提供了一种基于模拟eeprom的数据写入、读取及管理方法,以下分别进行说明。
图1为本发明提供的模拟eeprom的一个实施例结构示意图,图2为本发明提供的基于模拟eeprom的数据写入方法的一个实施例流程示意图,图3为本发明提供的闪存的一个实施例结构示意图,如图1-图3所示,模拟eeprom100包括静态随机存取存储器110以及闪存120,闪存120包括多个存储组121,多个存储组121包括第一存储组Group[i]和第二存储组Group[i+1];基于模拟eeprom的数据写入方法包括:
S201、将待写入数据写入至静态随机存取存储器110的目标地址;
S202、将待写入数据以预设写入顺序写入至第一存储组Group[i],并判断第一存储组Group[i]是否为存满状态;当第一存储组Group[i]为存满状态时,将待写入数据以预设写入顺序写入至第二存储组Group[i+1],并清除第一存储组Group[i]中的待写入数据。
与现有技术相比,本发明实施例提供的基于模拟eeprom的数据写入方法,通过设置闪存包括第一存储组Group[i]和第二存储组Group[i+1],在数据写入过程中,无需单独划分出一块区域用于数据替换或存储状态信息,只需将待写入数据以预设写入顺序写入至第一存储组Group[i],或当第一存储组Group[i]为存满状态时,将待写入数据以预设写入数据写入至第二存储组Group[i+1],并清除第一存储组Group[i]中的待写入数据根,降低了数据管理机制的复杂度,提高了数据管理机制的灵活性和易实现性。
为了提高静态随机存取存储器110的利用率,静态随机存取存储器110既可作为模拟eeprom100的接口用于缓存eeprom数据,也可当做普通的sram用于存储其他数据,为了避免将静态随机存取存储器110中存储的其他数据写入至闪存120,导致闪存120中存储的并不是eeprom数据,进而造成模拟eeprom100存储数据出错的技术问题,在本发明的一些实施例中,基于模拟eeprom的数据写入方法还包括:
将待写入数据、目标地址以及附加信息打包为待校验数据包,附加信息包括有效标志位。
本发明实施例通过基于有效标志位可对待校验数据包的有效性进行判断,可提高写入至闪存120的数据的可靠性。
需要说明的是:附加信息为在待写入数据和目标地址的基础上额外附加的信息,其可根据实际需求进行调整。其中,附加信息除了有效校验位,还可包括写入时间信息等,在此不做一一赘述。
还需要说明的是:应当在静态随机存取存储器110的原有位宽上额外增加一位比特位,将其作为有效标志位。
应当理解的是:由于静态随机存取存储器110有两种用途,因而在功能切换后静态随机存取存储器110中的数据首先会被自动清零。
在本发明的一些实施例中,如图4所示,基于模拟eeprom的数据写入方法还包括:
S401、基于有效标志位判断待校验数据包是否有效;
S402、当待校验数据包有效时,将待校验数据包以预设写入顺序写入至第一存储组Group[i],并判断第一存储组Group[i]是否为存满状态;
S403、当第一存储组Group[i]为存满状态时,将待写入数据、目标地址以及附加信息重新打包,生成重组数据包;
S404、将重组数据包以预设写入顺序写入至第二存储组Group[i+1],并清除第一存储组Group[i]中的待校验数据包。
在本发明的一个具体实施例中,静态随机存取存储器110的原有位宽为32为,则静态随机存取存储器110的需增加第33位,即bit[32]用作有效标志位,当bit[32]=0时,待校验数据包无效,即:存储的是用作普通的sram存储的其他数据;当bit[32]=1时,待校验数据包有效,即:存储的是用作eeprom存储的eeprom数据。
具体地,如图3所示,当第一存储组Group[i]全部存满(阴影面积)时,将待写入数据、目标地址以及附加信息重新打包,生成重组数据包,将重组数据包以预设写入顺序写入至第二存储组Group[i+1],重组数据包在第二存储组Group[i+1]中占用的空间为第二存储组Group[i+1]中的阴影区域。
需要说明的是:预设写入顺序为自上而下。
还需要说明的是,存储组121包括首存储组、至少一个中间存储组以及尾存储组;当第一存储组Group[i]为首存储组或中间存储组时,第二存储组Group[i+1]为与第一存储组相邻的下一存储组;当第一存储组Group[i]为尾存储组时,第二存储组Group[i+1]为首存储组。
本发明实施例中保持存储组121间循环工作的机制以及自上而下的写入原则,保证了数据写入的规律性,降低了设计难度,提高了数据写入机制的易实现性。
进一步地,本发明实施例通过设置循环工作机制,可保证只有一个存储组121在工作。完成一次循环时,闪存120中所有的地址仅使用过一次,因而闪存120的使用寿命被显著提高。并且,由于流程上保证了内部只有一个存储组121在工作,所以待校验数据包在闪存120内部非常容易定位,待校验数据包从闪存120中回填到静态随机存取存储器110时就非常高效。
应当理解的是:由于将待校验数据包写入至闪存120中至少需要消耗几十微秒,因而待校验数据包写入到闪存120的过程中需要外界反馈busy标志,表示模拟eeprom100当前处于忙碌状态,无法将其他数据写入至eeprom100,只有当第一存储组Group[i]中的待校验数据包被清除后,才会清除busy标志,用户需要等busy标志结束后才能继续向eeprom100写入数据。
由于eeprom在使用过程中可能会面临着高温、高压和强电磁干扰等环境,这些外部因素可能会导致闪存120中存储的数据发生“突变”,导致数据出错。为了解决这一技术问题,在本发明的一些实施例中,基于模拟eeprom的数据写入方法还包括:
将待校验数据包进行误差校验码运算(Error Correcting Code ,ECC)。
具体地,ECC是通过增加额外的比特位来进行误差校验。ECC能够容许错误,并可以将错误更正,因此,将待校验数据包进行误差校验码运算,可提高待校验数据包的正确性。
在本发明的一些实施例中,存储组121的深度大于或等于静态随机存取存储器110的深度。
这是由于:必须保证每个存储组121有足够的空间能与静态随机存取存储器110的地址一一对应,且为了避免存储组121不停的执行存储组121间的替换操作,存储组121还需有富余的空间。因此,存储组121的深度大于静态随机存取存储器110的深度。
在本发明的具体实施例中,存储组121的深度为静态随机存取存储器110的深度的两倍。其中,存储组121的深度为16,静态随机存取存储器110的深度为8。
并且,由于只有当第一存储组Group[i]中的待校验数据包被清除后,才能继续向eeprom100写入数据,而擦除第一存储组Group[i]中的待校验数据包需要花费的时间比较长(毫秒级别),当存储组121的深度过大时,会造成擦除第一存储组Group[i]中的待校验数据包需要花费的时间变长,导致模拟eeprom100的数据写入效率降低。因此,存储组121的深度不宜过大。
具体地:存储组121和深度应当根据闪存120的总空间以及所需要的写入待校验数据包的频率进行调整,在此不做具体赘述。
进一步地,在本发明的一些实施例中,存储组121的最后一行用于存储闪存120的擦写次数。
通过存储闪存120的擦写次数,可供用户根据存储的擦写次数了解模拟eeprom100的剩余使命寿命,便于及时更换模拟eeprom100,提高写入待校验数据包的可靠性。
在本发明的具体实施例中,如图5所示,待校验数据包存储在闪存120中的数据格式为:待校验数据包的位宽为72位,Bit[31:00]用于存储待写入数据(DATA);Bit[63:32]用于存储目标地址(SRAM ADDR)以及信息包标志位(VALID);Bit[71:64]用于存储经过误差校验码运算的误差校验值(ECC)。
每个存储组的最后一行的格式与待校验数据包存储在闪存120中的数据格式基本一致,Bit[31:00]用于存储模拟eeprom100的擦写次数。
应当理解的是:模拟eeprom100的擦写次数并不等同于存储组121的擦写次数,而是所有的存储组121都使用一遍后模拟eeprom100才算使用了一次。
另一方面,为了解决现有技术中存在的数据读取效率较低的技术问题,本发明实施例还提供了一种基于模拟eeprom的数据读取方法,如图3所示,每一存储组121包括首行1211、至少一个中间行1212和尾行1213,首行1211和中间行1212用于存储待读取数据;则如图6所示,基于模拟eeprom的数据读取方法包括:
S601、依次读取每一存储组121的首行1211和尾行1213,并通过预设的信息包标记位判断首行1211和尾行1213是否均有效;
S602、当首行1211和尾行1213均有效时,以预设读取顺序读取待读取数据。
本发明实施例提供的基于模拟eeprom的数据读取方法,用户读取数据时,待读取数据直接来源于静态随机存取存储器110,无需在闪存120中查找待读取数据,从静态随机存取存储器110中读取数据只需要一个时钟周期,大大提高了数据读取效率。
需要说明的是:预设读取顺序为自上而下的顺序。
在本发明的一些实施例中,首行1211和中间行1212用于存储地址信息,则如图7所示,步骤S602包括:
S701、基于地址信息确定静态随机存取存储器110的目标地址,并将待读取数据读取至目标地址;
S702、从静态随机存取存储器110的目标地址中读取待读取数据。
在本发明的一些实施例中,如图8所示,步骤S701包括:
S801、基于信息包标记位判断待读取数据是否为有效数据包;
S802、当待读取数据为有效数据时,基于地址信息确定静态随机存取存储器110的目标地址。
进一步地,本发明实施例通过信息包标记位判断待读取数据是否为有效数据;当待读取数据为有效数据包时,才会将待读取数据存储至静态随机存取存储器110,供用户读取,确保了待读取数据的可靠性。
在本发明的具体实施例中,信息包标记位为待读取数据的第48位到第63位,即:bit[63:48],当首行1211和尾行1213的bit[63:48]=16’ha5cd时,首行1211和尾行1213才均有效。
在本发明的一些实施例中,步骤S602具体为:以自上而下的原则依次往下读取,直到读出来的行无效(bit[63:48]=16’hffff)才停止读取。如果读出来的信息包标记位既不等于16’hffff也不等于16’ha5cd,则该待读取数据将丢弃。
本发明实施例通过设置以自上而下的原则依次向下读取,可确保读取的数据最新数据。例如:如图9所示,Group[1]中第0行和第10行都对应静态随机存取存储器110的0地址,但第10行的数据必然是最后一次写入的,因而0x1a会覆盖0x0a写入到静态随机存取存储器110的0地址。
进一步地,为了避免待读取数据包在写入至静态随机存取存储器110的过程出出现错误,导致用户读取的数据出现错误,在本发明的一些实施例中,如图10所示,步骤S701包括:
S1001、检测待读取数据中出错的比特位数;
S1002、当出错的比特位数大于阈值比特位数时,生成出错状态信息,并将出错状态信息以及待读取数据对应的闪存地址保存至寄存器中;
S1003、当出错的比特位数小于或等于阈值比特位数时,基于误差校验码运算纠正出错的比特位,生成已纠正数据,并将已纠正数据写入至目标地址。
本发明实施例通过在将待读取数据写入至目标地址的过程中对待读取数据进行纠错码检测,可进一步确保写入至目标地址的数据的可靠性。并且,当写入至目标地址的过程中待读取数据出错时,也可通过保存至寄存器中的闪存地址获知出错的具体位置,便于用户定位。
为了提高静态随机存取存储器110的利用率,静态随机存取存储器110既可作为模拟eeprom的接口用于缓存eeprom数据,也可当做普通的sram用于存储其他数据,为了避免将静态随机存取存储器110中存储的其他数据当做eeprom数据读取,导致读取的数据有误,在本发明的一些实施例中,静态随机存取存储器包括功能标志位;如图11所示,步骤S702包括:
S1101、基于功能标志位判断待读取数据是否为eeprom数据;
S1102、当待读取数据为eeprom数据时,从目标地址中读取待读取数据。
其中,在本发明的具体实施例中,静态随机存取存储器110的位宽为33位,第33位,即bit[32]用作功能标志位,当bit[32]=0时,待读取数据不是eeprom数据;当bit[32]=1时,待读取数据是eeprom数据。
本发明实施例通过功能标志位对待读取数据进行进一步验证,可进一步确保读取的待读取数据的可靠性。
另一方面,本发明实施例还提供了一种基于模拟eeprom的数据管理方法,如图12所示,基于模拟eeprom的数据管理方法包括:
S1201、根据基于模拟eeprom的数据写入方法写入eeprom数据;
S1202、根据基于模拟eeprom的数据读取方法读取所述eeprom数据;
其中,基于模拟eeprom的数据写入方法为上述基于模拟eeprom的数据写入方法实施例中任意一个实施例中的基于模拟eeprom的数据写入方法中的步骤,基于模拟eeprom的数据读取方法为上述基于模拟eeprom的数据读取方法实施例中任意一个实施例中的基于模拟eeprom的数据读取方法中的步骤。
为了更好实施本发明实施例中的基于模拟eeprom的数据管理方法,在基于模拟eeprom的数据管理方法基础之上,对应的,如图1和13所示,本发明实施例还提供了一种基于模拟eeprom的数据管理系统1300,数据管理系统1300包括:处理器1301、闪存120以及静态随机存取存储器110,闪存120包括多个存储组121;
处理器1301用于执行上述基于模拟eeprom的数据写入方法实施例中任意一个实施例中的基于模拟eeprom的数据写入方法,和/或,上述基于模拟eeprom的数据读取方法实施例中任意一个实施例中的基于模拟eeprom的数据读取方法中的步骤。
本领域技术人员可以理解,实现上述实施例方法的全部或部分流程,可以通过计算机程序来指令相关的硬件来完成,计算机程序可存储于计算机可读存储介质中。其中,计算机可读存储介质为磁盘、光盘、只读存储记忆体或随机存储记忆体等。
以上对本发明所提供的基于模拟eeprom的数据写入、读取及管理方法进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (11)

1.一种基于模拟eeprom的数据写入方法,其特征在于,所述模拟eeprom包括静态随机存取存储器以及闪存,所述闪存包括至少两个存储组,所述至少两个存储组包括第一存储组和第二存储组;所述基于模拟eeprom的数据写入方法包括:
将待写入数据写入至所述静态随机存取存储器的目标地址;
将所述待写入数据以预设写入顺序写入至所述第一存储组,并判断所述第一存储组是否为存满状态;当所述第一存储组为存满状态时,将所述待写入数据以预设写入顺序写入至所述第二存储组,并清除所述第一存储组中的所述待写入数据。
2.根据权利要求1所述的基于模拟eeprom的数据写入方法,其特征在于,还包括:
将所述待写入数据、所述目标地址以及附加信息进行打包,生成待校验数据包,所述附加信息包括有效标志位。
3.根据权利要求2所述的基于模拟eeprom的数据写入方法,其特征在于,还包括:
基于所述有效标志位判断所述待校验数据包是否有效;
当所述待校验数据包有效时,将所述待校验数据包以预设写入顺序写入至所述第一存储组;并判断所述第一存储组是否为存满状态;
当所述第一存储组为存满状态时,将所述待写入数据、所述目标地址以及附加信息重新打包,生成重组数据包;
将所述重组数据包以所述预设写入顺序写入至所述第二存储组,并清除所述第一存储组中的所述待校验数据包。
4.根据权利要求1所述的基于模拟eeprom的数据写入方法,其特征在于,所述至少两个存储组包括首存储组、至少一个中间存储组以及尾存储组;当所述第一存储组为所述首存储组或所述中间存储组时,所述第二存储组为与所述第一存储组相邻的下一存储组;当所述第一存储组为所述尾存储组时,所述第二存储组为所述首存储组。
5.一种基于模拟eeprom的数据读取方法,其特征在于,所述模拟eeprom包括静态随机存取存储器以及闪存,所述闪存包括多个存储组,每一所述存储组包括首行、多个中间行和尾行,所述首行和中间行用于存储待读取数据;所述基于模拟eeprom的数据读取方法包括:
依次读取每一所述存储组的首行和尾行,并通过预设的信息包标记位判断所述首行和所述尾行是否均有效;
当所述首行和所述尾行均有效时,以预设读取顺序读取所述待读取数据。
6.根据权利要求5所述的基于模拟eeprom的数据读取方法,其特征在于,所述首行和中间行还用于存储地址信息,所述以预设读取顺序读取所述待读取数据,包括:
基于所述地址信息确定所述静态随机存取存储器的目标地址,并将所述待读取数据读取至所述目标地址;
从所述静态随机存取存储器的目标地址中读取所述待读取数据。
7.根据权利要求6所述的基于模拟eeprom的数据读取方法,其特征在于,所述基于所述地址信息确定所述静态随机存取存储器的目标地址,包括:
基于所述信息包标记位判断所述待读取数据是否为有效数据;
当所述待读取数据为所述有效数据时,基于所述地址信息确定所述静态随机存取存储器的目标地址。
8.根据权利要求6所述的基于模拟eeprom的数据读取方法,其特征在于,所述将所述待读取数据读取至所述目标地址中,包括:
检测所述待读取数据中出错的比特位数;
当出错的比特位数大于阈值比特位数时,生成出错状态信息,并将所述出错状态信息以及所述待读取数据对应的闪存地址保存至寄存器中;
当出错的比特位数小于或等于阈值比特位数时,基于误差校验码运算纠正出错的比特位,生成已纠正数据,并将所述已纠正数据写入至所述目标地址。
9.根据权利要求6所述的基于模拟eeprom的数据读取方法,其特征在于,所述静态随机存取存储器包括功能标志位;所述从所述静态随机存取存储器的目标地址中读取所述待读取数据,包括:
基于所述功能标志位判断所述待读取数据是否为eeprom数据;
当所述待读取数据为eeprom数据时,从所述目标地址中读取所述待读取数据。
10.一种基于模拟eeprom的数据管理方法,其特征在于,包括:
根据基于模拟eeprom的数据写入方法写入eeprom数据;
根据基于模拟eeprom的数据读取方法读取所述eeprom数据;
其中,所述基于模拟eeprom的数据写入方法为上述权利要求1至4中任意一项所述的基于模拟eeprom的数据写入方法中的步骤,所述基于模拟eeprom的数据读取方法为上述权利要求5至9中任意一项所述的基于模拟eeprom的数据读取方法中的步骤。
11.一种基于模拟eeprom的数据管理系统,其特征在于,包括:处理器、闪存以及静态随机存取存储器,所述闪存包括多个存储组;
所述处理器用于执行所述权利要求1至4中任意一项所述的基于模拟eeprom的数据写入方法,和/或所述权利要求5至9中任意一项所述的基于模拟eeprom的数据读取方法。
CN202210661510.8A 2022-06-13 2022-06-13 基于模拟eeprom的数据写入、读取及管理方法 Active CN114756179B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210661510.8A CN114756179B (zh) 2022-06-13 2022-06-13 基于模拟eeprom的数据写入、读取及管理方法
PCT/CN2023/084118 WO2023241160A1 (zh) 2022-06-13 2023-03-27 基于模拟eeprom的数据写入及管理方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210661510.8A CN114756179B (zh) 2022-06-13 2022-06-13 基于模拟eeprom的数据写入、读取及管理方法

Publications (2)

Publication Number Publication Date
CN114756179A true CN114756179A (zh) 2022-07-15
CN114756179B CN114756179B (zh) 2022-09-27

Family

ID=82337221

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210661510.8A Active CN114756179B (zh) 2022-06-13 2022-06-13 基于模拟eeprom的数据写入、读取及管理方法

Country Status (2)

Country Link
CN (1) CN114756179B (zh)
WO (1) WO2023241160A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116821006A (zh) * 2023-08-31 2023-09-29 苏州拓氪科技有限公司 闪存数据防丢失与擦写平衡方法、系统、装置和介质
WO2023241160A1 (zh) * 2022-06-13 2023-12-21 武汉杰开科技有限公司 基于模拟eeprom的数据写入及管理方法
CN117289860A (zh) * 2023-09-05 2023-12-26 北京智芯微电子科技有限公司 嵌入式微控制器及其数据读写方法

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060143365A1 (en) * 2002-06-19 2006-06-29 Tokyo Electron Device Limited Memory device, memory managing method and program
CN101149664A (zh) * 2007-10-26 2008-03-26 华为技术有限公司 固态硬盘及处理其管理数据的方法
CN101739306A (zh) * 2008-11-12 2010-06-16 成都市华为赛门铁克科技有限公司 数据错误处理方法、数据错误检查和纠正装置及系统
US20100205348A1 (en) * 2009-02-11 2010-08-12 Stec, Inc Flash backed dram module storing parameter information of the dram module in the flash
CN103268294A (zh) * 2013-04-19 2013-08-28 深圳创维数字技术股份有限公司 一种存取数据的操作方法和数据处理设备
CN103294615A (zh) * 2012-02-24 2013-09-11 北京四达时代软件技术股份有限公司 一种存储机顶盒用户信息的方法
CN105162786A (zh) * 2015-09-11 2015-12-16 华中科技大学 一种基于fpga的powerlink从站帧缓存管理系统
US20210264996A1 (en) * 2020-02-21 2021-08-26 Silicon Storage Technology, Inc. Wear leveling in eeprom emulator formed of flash memory cells
CN113380308A (zh) * 2021-06-22 2021-09-10 力高(山东)新能源技术有限公司 一种使用pflash软件模拟eeprom的数据存储方法
CN114371814A (zh) * 2021-12-08 2022-04-19 浙江大华存储科技有限公司 数据处理的方法、装置及固态硬盘

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114756179B (zh) * 2022-06-13 2022-09-27 武汉杰开科技有限公司 基于模拟eeprom的数据写入、读取及管理方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060143365A1 (en) * 2002-06-19 2006-06-29 Tokyo Electron Device Limited Memory device, memory managing method and program
CN101149664A (zh) * 2007-10-26 2008-03-26 华为技术有限公司 固态硬盘及处理其管理数据的方法
CN101739306A (zh) * 2008-11-12 2010-06-16 成都市华为赛门铁克科技有限公司 数据错误处理方法、数据错误检查和纠正装置及系统
US20100205348A1 (en) * 2009-02-11 2010-08-12 Stec, Inc Flash backed dram module storing parameter information of the dram module in the flash
CN103294615A (zh) * 2012-02-24 2013-09-11 北京四达时代软件技术股份有限公司 一种存储机顶盒用户信息的方法
CN103268294A (zh) * 2013-04-19 2013-08-28 深圳创维数字技术股份有限公司 一种存取数据的操作方法和数据处理设备
CN105162786A (zh) * 2015-09-11 2015-12-16 华中科技大学 一种基于fpga的powerlink从站帧缓存管理系统
US20210264996A1 (en) * 2020-02-21 2021-08-26 Silicon Storage Technology, Inc. Wear leveling in eeprom emulator formed of flash memory cells
CN113380308A (zh) * 2021-06-22 2021-09-10 力高(山东)新能源技术有限公司 一种使用pflash软件模拟eeprom的数据存储方法
CN114371814A (zh) * 2021-12-08 2022-04-19 浙江大华存储科技有限公司 数据处理的方法、装置及固态硬盘

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023241160A1 (zh) * 2022-06-13 2023-12-21 武汉杰开科技有限公司 基于模拟eeprom的数据写入及管理方法
CN116821006A (zh) * 2023-08-31 2023-09-29 苏州拓氪科技有限公司 闪存数据防丢失与擦写平衡方法、系统、装置和介质
CN116821006B (zh) * 2023-08-31 2023-11-07 苏州拓氪科技有限公司 闪存数据防丢失与擦写平衡方法、系统、装置和介质
CN117289860A (zh) * 2023-09-05 2023-12-26 北京智芯微电子科技有限公司 嵌入式微控制器及其数据读写方法

Also Published As

Publication number Publication date
CN114756179B (zh) 2022-09-27
WO2023241160A1 (zh) 2023-12-21

Similar Documents

Publication Publication Date Title
CN114756179B (zh) 基于模拟eeprom的数据写入、读取及管理方法
CN109977034B (zh) 数据储存装置以及非挥发式存储器操作方法
US10552063B2 (en) Background mitigation reads in a non-volatile memory system
US10956317B2 (en) Garbage collection in non-volatile memory that fully programs dependent layers in a target block
US10613943B2 (en) Method and system for improving open block data reliability
US10762967B2 (en) Recovering from failure in programming a nonvolatile memory
CN105723344A (zh) 用于非易失性ram差错重映射的方法和装置
US20170160960A1 (en) Efficient management of page retirement in non-volatile memory utilizing page retirement classes
CN114127677B (zh) 用于写高速缓存架构中的数据放置的方法和系统
CN103578565A (zh) 一种NAND Flash存储芯片的校验方法及装置
CN113227959A (zh) 具有读取错误处理的存储器控制器
CN111429960B (zh) 改善闪存的读取重试的方法、控制器以及相关存储装置
CN114556303A (zh) 更新非易失性随机存取存储器中的校正读取电压偏移
CN102981969A (zh) 重复数据删除的方法及其固态硬盘
CN112053733A (zh) 故障敏感存储器页面的选择性加速取样
US10656847B2 (en) Mitigating asymmetric transient errors in non-volatile memory by proactive data relocation
US10176876B2 (en) Memory control method and apparatus for programming and erasing areas
CN113936721A (zh) 存储器系统、存储器装置和操作存储器装置的方法
KR100955157B1 (ko) 메모리 장치 및 메모리 장치의 관리 방법
US10929069B2 (en) Addressing page-correlated read issues using intra-block parity
JP7177338B2 (ja) メモリコントローラ装置、メモリコントローラ装置を有するメモリ装置及びメモリコントロール方法
CN109213421B (zh) 一种存储记录方法及装置
CN111258498B (zh) 一种flash存储器管理方法
CN104794019A (zh) 一种嵌入式存储器的数据保护方法及装置
US11455118B1 (en) Method for redundant array of independent disks striping against programming failures and apparatus thereof

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant