CN114726959B - 一种信号振铃的消除电路及方法 - Google Patents
一种信号振铃的消除电路及方法 Download PDFInfo
- Publication number
- CN114726959B CN114726959B CN202210364671.0A CN202210364671A CN114726959B CN 114726959 B CN114726959 B CN 114726959B CN 202210364671 A CN202210364671 A CN 202210364671A CN 114726959 B CN114726959 B CN 114726959B
- Authority
- CN
- China
- Prior art keywords
- signal
- output voltage
- processing circuit
- signal processing
- resistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 36
- 230000008569 process Effects 0.000 claims abstract description 12
- 238000012545 processing Methods 0.000 claims description 100
- 239000003990 capacitor Substances 0.000 claims description 28
- 230000001105 regulatory effect Effects 0.000 claims description 3
- 230000008030 elimination Effects 0.000 abstract description 8
- 238000003379 elimination reaction Methods 0.000 abstract description 8
- 238000004891 communication Methods 0.000 description 14
- 238000004590 computer program Methods 0.000 description 7
- 238000010586 diagram Methods 0.000 description 4
- 230000000630 rising effect Effects 0.000 description 4
- 230000009471 action Effects 0.000 description 3
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 239000007787 solid Substances 0.000 description 2
- 230000003750 conditioning effect Effects 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000000802 evaporation-induced self-assembly Methods 0.000 description 1
- 239000000835 fiber Substances 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000012827 research and development Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M19/00—Current supply arrangements for telephone systems
- H04M19/02—Current supply arrangements for telephone systems providing ringing current or supervisory tones, e.g. dialling tone or busy tone
- H04M19/04—Current supply arrangements for telephone systems providing ringing current or supervisory tones, e.g. dialling tone or busy tone the ringing-current being generated at the substations
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Logic Circuits (AREA)
- Electronic Switches (AREA)
Abstract
本申请公开了一种信号振铃的消除电路及方法。方法包括:接收第一阶跃信号,第一阶跃信号为带有振铃的阶跃信号;采集第一阶跃信号在当前周期内的至少两个预设时刻时,分别对应的信号输入电压;基于第i个预设时刻,以及第i个预设时刻对应的初始信号输入电压,对初始输出电压执行去除振铃处理确定目标输出电压;根据目标输出电压选择导通类型,按照导通类型将第i个预设时刻的目标输出电压输出;根据当前周期内所有的目标输出电压,输出第二阶跃信号。本申请的信号振铃的消除电路能够从根本上消除链路中的信号振铃,相比传统消除振铃的方式,不需要对多个终端处电路参数进行调试,节省了大量的人工调试成本,并且提升了信号的可靠性与准确度。
Description
技术领域
本申请涉及信号处理技术领域,尤其涉及一种信号振铃的消除电路及方法。
背景技术
现有消除信号振铃现象的方案是:采用在链路中预留终端匹配调试电路,减缓振铃现象。在实现本发明的过程中,发明人发现由于链路可能不止一个终端设备,这样就需要在每个设备处添加终端匹配调试电路,这样就需要对多个终端处电路参数进行调试,这样就会大大地增加人工调试陈本以及调试时间,而且这种调试也是减缓振铃效应,使得振铃在可接受范围之内,并不能在根本上对振铃现象进行消除。
发明内容
为了解决上述技术问题或者至少部分地解决上述技术问题,本申请提供了一种信号振铃的消除电路及方法。
根据本申请实施例的一个方面,提供了一种信号振铃的消除电路,包括:
信号输入模块,用于接收第一阶跃信号,并将所述第一阶跃信号输入至信号处理模块,其中,所述第一阶跃信号为带有振铃的阶跃信号;
信号处理模块,用于采集所述第一阶跃信号在当前周期内的至少两个预设时刻时,分别对应的信号输入电压;基于第i个预设时刻,以及所述第i个预设时刻对应的初始信号输入电压,对所述初始输出电压执行去除振铃处理确定目标输出电压,并将所述目标输出电压输出至所述信号导通模块,其中,i为正整数;
信号导通模块,用于根据目标输出电压选择导通类型,并按照所述导通类型将所述目标输出电压输出至所述信号输出模块;
信号输出模块,用于根据当前周期内所有的目标输出电压,输出第二阶跃信号。
进一步的,所述信号处理模块包括:第一信号处理电路、第二信号处理电路、第三信号处理电路以及第四信号处理电路;
所述第一信号处理电路,用于根据第i个预设时刻,以及所述第i个预设时刻对应的初始信号输入电压,计算第一信号输出电压,并将所述第一信号输出电压输出至所述第二信号处理电路;
所述第二信号处理电路,用于基于所述第一信号输出电压计算第二信号输出电压,利用所述第二信号输出电压确定所述第二信号处理电路中二极管的导通状态,基于所述导通状态将所述第二信号输出电压输出至所述第三信号处理电路;
所述第三信号处理电路,用于基于所述第二信号输出电压,计算第三信号输出电压,并将所述第三信号输出电压输出至所述第四信号处理电路;
所述第四信号处理电路,用于基于所述第三信号输出电压计算目标输出电压,并将所述目标输出电压输出至所述信号调节模块。
进一步的,所述第一信号处理电路,包括:第一电容、第一电阻、第一运放、第二电容以及第二电阻;
其中,所述第一电容的输入端与所述信号输入模块连接,所述第一电容的输出端分别连接所述第一电阻的输入端以及所述第一运放的反向输入端,所述第一电阻的输出端与所述第二信号处理电路连接,所述第一运放的正向输入端接地,所述第一运放的输出端与所述第二信号处理电路连接;
所述第二电容的输出端接地,所述第二电容的输入端分别连接外接电源以及所述第二电阻的输入端,所述第二电阻的输出端与所述信号调节模块连接。
进一步的,所述第二信号处理电路,包括:第三电阻、第二运放、第四电阻、第五电阻、第一二极管以及第二二极管;
其中,所述第三电阻的输入端与所述第一信号处理电路连接,所述第三电阻的输出端分别连接所述第二运放的反向输入端、所述第四电阻的输入端以及所述第五电阻的输入端,所述第二运放的正向输入端接地,所述第二运放的输出端与所述第二二极管的输入端连接,所述第二二极管的输出端和所述第五电阻的输出端分别连接第三信号处理电路,所述第四电阻的输出端与所述第一二极管的输入端连接,所述第一二极管的输入端与所述第二二极管的输入端连接。
进一步的,所述第三信号处理电路,包括:第六电阻、第三运放以及第七电阻;
其中,所述第六电阻的输入端与所述第二信号处理电路连接,所述第六电阻的输出端分别与所述第七电阻的输入端以及所述第三运放的反向输入端连接,所述第三运放的输出端和所述第七电阻的输出端连接所述第四信号处理电路。
进一步的,所述第四信号处理电路,包括:第三电容以及第四运放;
其中,所述第四运放的正向输入端与所述第三信号处理电路连接,所述第四运放的反向输入端接地,所述第四运放的输出端分别连接信号调节模块连接,所述第四运放还连接外接电源以及所述第三电容的输入端,所述第三电容的输出端接地。
进一步的,所述信号导通模块,包括:第一晶体管、第三二极管以及第二晶体管;
其中,所以第一晶体管的基极与所述第四信号处理电路连接,所述第一晶体管的集电极与所述第一信号处理电路中的第二电阻连接,所述第一晶体管的发射极与所述信号输出模块连接;
所述第三二极管的输入端与所述第四信号处理电路连接,所述第三二极管的输出端与所述第二晶体管的基极连接,所述第二晶体管的集电极与所述信号输入模块连接,所述第二晶体管的输出端与所述信号输出模块连接。
进一步的,在所述信号输入模块接收的第一阶跃信号在第i个预设时刻对应的初始信号输入电压为0时,所述信号处理模块输出至所述信号导通模块的目标输出电压为0;
在所述目标输出电压为0的情况下,所述第一晶体管处于截止状态,所述第二晶体管为导通状态,所述目标输出电压为0。
进一步的,在所述信号输入模块接收的第一阶跃信号在第i个预设时刻对应的初始信号输入电压大于0时的情况下,输出至所述信号导通模块的目标输出电压为外接电源的电压;
在所述目标输出电压为外接电源的电压的情况下,所述第一晶体管处于导通状态,所述第二晶体管为截止状态,所述目标输出电压为外接电源的电压。
根据本申请实施例的另一个方面,还提供了一种信号振铃的消除方法,所述方法包括:
接收第一阶跃信号,其中,所述第一阶跃信号为带有振铃的阶跃信号;
采集所述第一阶跃信号在当前周期内的至少两个预设时刻时,分别对应的信号输入电压;基于第i个预设时刻,以及所述第i个预设时刻对应的初始信号输入电压,对所述初始输出电压执行去除振铃处理确定目标输出电压,其中,i为正整数;
根据目标输出电压选择导通类型,按照所述导通类型将所述第i个预设时刻的目标输出电压输出;
根据所述当前周期内所有的目标输出电压,输出第二阶跃信号。
根据本申请实施例的另一方面,还提供了一种存储介质,该存储介质包括存储的程序,程序运行时执行上述的步骤。
根据本申请实施例的另一方面,还提供了一种电子装置,包括处理器、通信接口、存储器和通信总线,其中,处理器,通信接口,存储器通过通信总线完成相互间的通信;其中:存储器,用于存放计算机程序;处理器,用于通过运行存储器上所存放的程序来执行上述方法中的步骤。
本申请实施例还提供了一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行上述方法中的步骤。
本申请实施例提供的上述技术方案与现有技术相比具有如下优点:本申请的信号振铃的消除电路能够从根本上消除链路中的信号振铃,相比传统消除振铃的方式,不需要对多个终端处电路参数进行调试,节省了大量的人工调试成本,并且提升了信号的可靠性与准确度。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本申请的实施例,并与说明书一起用于解释本申请的原理。
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种信号振铃的消除电路的示意图;
图2为本申请实施例提供的一种信号处理模块的示意图
图3为本申请另一实施例提供的一种信号振铃的消除电路的流程图;
图4为本申请实施例提供的信号振铃的消除方法的流程图;
图5为本申请实施例提供的一种电子设备的结构示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请的一部分实施例,而不是全部的实施例,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。
需要说明的是,在本文中,诸如“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个类似的实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
本申请实施例提供了一种信号振铃的消除电路及方法。本发明实施例所提供的方法可以应用于任意需要的电子设备,例如,可以为服务器、终端等电子设备,在此不做具体限定,为描述方便,后续简称为电子设备。
根据本申请实施例的一方面,提供了一种信号振铃的消除电路。图1为本申请实施例提供的一种信号振铃的消除电路的示意图,如图1所示,该电路包括:
信号输入模块10,用于接收第一阶跃信号,并将第一阶跃信号输入至信号处理模块,其中,第一阶跃信号为带有振铃的阶跃信号;
信号处理模块20,用于采集第一阶跃信号在当前周期内的至少两个预设时刻时,分别对应的信号输入电压;基于第i个预设时刻,以及第i个预设时刻对应的初始信号输入电压,对初始输出电压执行去除振铃处理确定目标输出电压,并将目标输出电压输出至信号导通模块,其中,i为正整数;
信号导通模块30,用于根据目标输出电压选择导通类型,并按照导通类型将目标输出电压输出至信号输出模块;
信号输出模块40,用于根据当前周期内所有的目标输出电压,输出第二阶跃信号。
在本申请实施例中,如图2所示,信号处理模块包括:第一信号处理电路201、第二信号处理电路202、第三信号处理电路203以及第四信号处理电路204。其中,每个信号处理电路中包括一个运放,U1-U4分别对应一个信号处理电路,运放U1-U3由于具有负反馈电阻的存在,所以都处于线性状态,U4处于非线性状态。
U1-U4为集成运放,其中U1-U3的运放由于具有负反馈电阻的存在,所以都处于线性状态,U4处于非线性状态,
第一信号处理电路201,用于根据第i个预设时刻,以及第i个预设时刻对应的初始信号输入电压,计算第一信号输出电压,并将第一信号输出电压输出至第二信号处理电路。
在本申请实施例中,计算第一信号输出电压的公式如下:式中,R1为第一电阻R1的阻值,C1为第一电容的电容值,Vin为初始信号输入电压,t为时刻,a为第一信号输出电压。
第二信号处理电路202,用于基于第一信号输出电压计算第二信号输出电压,利用第二信号输出电压确定第二信号处理电路中二极管的导通状态,基于导通状态将第二信号输出电压输出至第三信号处理电路。
在本申请实施例中,计算第二信号输出电压的公式如下:式中,R4为第四电阻R4的阻值,R3为第三电阻R3的阻值,a为第一信号输出电压,b为第二信号输出电压。
第三信号处理电路203,用于基于第二信号输出电压,计算第三信号输出电压,并将第三信号输出电压输出至第四信号处理电路。
在本申请实施例中,计算第三信号输出电压与第二信号输出电压成正向关系,当第二信号输出电压b为0时,第三信号输出电压c为0,当第二信号输出电压b大于0时,第三信号输出电压c大于0。
第四信号处理电路204,用于基于第三信号输出电压计算目标输出电压,并将目标输出电压输出至信号调节模块。
在本申请实施例中,由于第四信号处理电路的运放U4为非线性状态,第三信号输出电压c为U4的正向输入端,当第三信号输出电压c为0时,目标输出电压为0。当第三信号输出电压c大于0时,目标输出电压为VCC。
在本申请实施例中,如图3所示,第一信号处理电路,包括:第一电容C1、第一电阻R1、第一运放U1、第二电容C2以及第二电阻R2;
其中,第一电容C1的输入端与信号输入模块连接,第一电容C1的输出端分别连接第一电阻R1的输入端以及第一运放U1的反向输入端,第一电阻R1的输出端与第二信号处理电路连接,第一运放U1的正向输入端接地,第一运放U1的输出端与第二信号处理电路连接。第二电容C2的输出端接地,第二电容C2的输入端分别连接外接电源以及第二电阻R2的输入端,第二电阻R2的输出端与信号调节模块连接。
在本申请实施例中,如图3所示,第二信号处理电路,包括:第三电阻R3、第二运放U2、第四电阻R4、第五电阻R5、第一二极管D1以及第二二极管D2。其中,第三电阻R3的输入端与第一信号处理电路连接,第三电阻R3的输出端分别连接第二运放U2的反向输入端、第四电阻R4的输入端以及第五电阻R5的输入端,第二运放U2的正向输入端接地,第二运放U2的输出端与第二二极管D2的输入端连接,第二二极管D2的输出端和第五电阻R5的输出端分别连接第三信号处理电路,第四电阻R4的输出端与第一二极管D1的输入端连接,第一二极管D1的输入端与第二二极管D2的输入端连接。
在本申请实施例中,如图3所示,第三信号处理电路,包括:第六电阻R6、第三运放U3以及第七电阻R7;其中,第六电阻R6的输入端与第二信号处理电路连接,第六电阻R6的输出端分别与第七电阻R7的输入端以及第三运放U3的反向输入端连接,第三运放U3的输出端和第七电阻R7的输出端连接第四信号处理电路。
在本申请实施例中,如图3所示,第四信号处理电路,包括:第三电容C3以及第四运放U4;其中,第四运放U4的正向输入端与第三信号处理电路连接,第四运放U4的反向输入端接地,第四运放U4的输出端分别连接信号调节模块连接,第四运放U4还连接外接电源以及第三电容C3的输入端,第三电容C3的输出端接地。
在本申请实施例中,已知输入信号为链路中经过各种阻抗不连续所造成的带有振铃的阶跃信号,D1,D2为单向导通的二极管,D3为非门逻辑单元,Q1,Q2为NMOS晶体管管,高电平导通。由于U1-U3处于线性状态,所以具有虚短,虚断的属性,也就是正向输入端电压值等于反向输入端电压值,且正向输入电流等于反向输入电流。
在本申请实施例中,如图3所示,信号导通模块,包括:第一晶体管Q1、第三二极管D3以及第二晶体管Q2;其中,所以第一晶体管Q1的基极与第四信号处理电路连接,第一晶体管Q1的集电极与第一信号处理电路中的第二电阻R2连接,第一晶体管Q1的发射极与信号输出模块连接;第三二极管D3的输入端与第四信号处理电路连接,第三二极管D3的输出端与第二晶体管Q2的基极连接,第二晶体管Q2的集电极与信号输入模块连接,第二晶体管Q2的输出端与信号输出模块连接。
在本申请实施例中,在信号输入模块接收的第一阶跃信号在第i个预设时刻对应的初始信号输入电压为0时,信号处理模块输出至信号导通模块的目标输出电压为0;
在目标输出电压为0的情况下,第一晶体管处于截止状态,第二晶体管为导通状态,目标输出电压为0。
作为一个示例,在T0时刻,Vin=0,由于U3处于线性状态,因此流经R1的电流等于流经C1的电流,且R1左边电压为U1的反向输入电压,也就等于U1的正向输入电压,也就等于地电压为0V。有此可得U1的输出电压因为T0时刻Vin保持为0,所以所以a=0。
由于U2处于线性区,具有虚短虚断属性,也就是流经R3的电流等于流经R4的电流,且R4左侧电压为U2反向输入电压,电压值等于正向输入电压为0V,因此U2的输出此时D1导通,D2截止,因此U3的正向输入端为U2的反向输入端为0,U3的反向输入端也为0,U3的输出为c为0,U4处于非线性区,U4的正向输入端为0,所以输出d为0,因此Q1截止,又因为D3为非门,所以Q2导通,因此输出为Vout=Vin=0。
需要说明的是,a=0,U2的正向输入端等于反向输入端为0,所以此时R3中无电流,由于虚断属性,R4,R5中也无电流,因此输出b也必为0。U3同样是正向输入端与反向输入端为0,此时U3的输出c=0,因此U4的输出d必为0,所以此时Q1截止,Q2导通。
在本申请实施例中,在信号输入模块接收的第一阶跃信号在第i个预设时刻对应的初始信号输入电压大于0时的情况下,输出至信号导通模块的目标输出电压为外接电源的电压;在目标输出电压为外接电源的电压的情况下,第一晶体管处于导通状态,第二晶体管为截止状态,目标输出电压为外接电源的电压。
作为一个示例,在T1时刻,此时又分为上升沿阶段和下降沿阶段,也就是振铃的上冲和下冲,当在上升沿阶段时,大于0,因此输出a小于0,因此b大于0,所以D1截止,D2导通,因此U3的反向输入端等于U3的正向输入端等于输出b大于0,因此U3的输出c大于0,又因为c为U4的正向输入端大于0,所以U4的输出d为VCC。此时Q1导通,Q2截止,所以输出Vout被VCC经过R2上拉到VCC,因此Vout此时输出为VCC。
需要说明的是,信号处于上升沿阶段时,大于0,此时输出小于0。大于0,D1截止,D2导通,此时U3的正向输入端等于U2的反向输入端等于b大于0,因此R6,R7的电流流向为U3的输出流向R7再流向R6,因此输出c电压必为大于0,因此U4的输出必为VCC电压。
当在下降沿阶段时,小于0,因此U2的输出a为大于0的值,此时b为小于0的值,因此D1导通,D2截止,因此U3的正向输入端为0,U3的反向输入端也为0,R6的左侧为b小于0,因此输出电压c必也大于0,因此U4的输出也必为VCC电压。同理,Q1导通,Q2截止,所以输出同样为Vout=VCC电压,此时在振铃阶段,上升沿和下降沿的波形都被上拉至VCC电压,因此振铃被消除。
需要说明的是,当信号处于下降沿时,此时大于0,b=-a小于0,因此D1导通,D2截止,所以U3的正向输入端等于反向输入端=0,R6的右侧电压为0,左侧电压小于0,因此R6,R7的电流流向为U3的输出流向R7再流向R6,因此输出c电压必为大于0,因此U4的输出必为VCC电压。
另外,T2时刻,此时又为0,此时的分析类似T0时刻,所以Q1截止,Q2导通,因此此时,输出Vout=Vin=VCC,因此整体T0-T2时刻,输出的振铃被消除。
本申请实施例提供的信号振铃的消除电路,利用信号处理模块对复杂链路中的信号振铃问题进行了消除,这样可以大大节省传统消除振铃的方式,节省了大量的人工即调试成本,并且大大提升了信号的可靠性与准确度。降低了研发成本。
根据本申请实施例的另一个方面,还提供了一种信号振铃的消除方法,如图4所示,方法包括:
步骤S11,接收第一阶跃信号,其中,第一阶跃信号为带有振铃的阶跃信号。
步骤S12,采集第一阶跃信号在当前周期内的至少两个预设时刻时,分别对应的信号输入电压;基于第i个预设时刻,以及第i个预设时刻对应的初始信号输入电压,对初始输出电压执行去除振铃处理确定目标输出电压,其中,i为正整数。
步骤S13,根据目标输出电压选择导通类型,按照导通类型将第i个预设时刻的目标输出电压输出。
步骤S14,根据当前周期内所有的目标输出电压,输出第二阶跃信号。
本申请实施例提供的信号振铃的消除方法,能够从根本上消除链路中的信号振铃,相比传统消除振铃的方式,不需要对多个终端处电路参数进行调试,节省了大量的人工调试成本,并且提升了信号的可靠性与准确度。
本申请实施例还提供一种电子设备,如图5所示,电子设备可以包括:处理器1501、通信接口1502、存储器1503和通信总线1504,其中,处理器1501,通信接口1502,存储器1503通过通信总线1504完成相互间的通信。
存储器1503,用于存放计算机程序;
处理器1501,用于执行存储器1503上所存放的计算机程序时,实现上述实施例的步骤。
上述终端提到的通信总线可以是外设部件互连标准(Peripheral ComponentInterconnect,简称PCI)总线或扩展工业标准结构(Extended Industry StandardArchitecture,简称EISA)总线等。该通信总线可以分为地址总线、数据总线、控制总线等。为便于表示,图中仅用一条粗线表示,但并不表示仅有一根总线或一种类型的总线。
通信接口用于上述终端与其他设备之间的通信。
存储器可以包括随机存取存储器(Random Access Memory,简称RAM),也可以包括非易失性存储器(non-volatile memory),例如至少一个磁盘存储器。可选的,存储器还可以是至少一个位于远离前述处理器的存储装置。
上述的处理器可以是通用处理器,包括中央处理器(Central Processing Unit,简称CPU)、网络处理器(Network Processor,简称NP)等;还可以是数字信号处理器(Digital Signal Processing,简称DSP)、专用集成电路(Application SpecificIntegrated Circuit,简称ASIC)、现场可编程门阵列(Field-Programmable Gate Array,简称FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。
在本申请提供的又一实施例中,还提供了一种计算机可读存储介质,该计算机可读存储介质中存储有指令,当其在计算机上运行时,使得计算机执行上述实施例中任一所述的信号振铃的消除方法。
在本申请提供的又一实施例中,还提供了一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行上述实施例中任一所述的信号振铃的消除方法。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。所述计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行所述计算机程序指令时,全部或部分地产生按照本申请实施例所述的流程或功能。所述计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。所述计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一个计算机可读存储介质传输,例如,所述计算机指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线)或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。所述计算机可读存储介质可以是计算机能够存取的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。所述可用介质可以是磁性介质,(例如,软盘、硬盘、磁带)、光介质(例如,DVD)、或者半导体介质(例如固态硬盘SolidState Disk)等。
以上所述仅为本申请的较佳实施例而已,并非用于限定本申请的保护范围。凡在本申请的精神和原则之内所作的任何修改、等同替换、改进等,均包含在本申请的保护范围内。
以上所述仅是本申请的具体实施方式,使本领域技术人员能够理解或实现本申请。对这些实施例的多种修改对本领域的技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其它实施例中实现。因此,本申请将不会被限制于本文所示的这些实施例,而是要符合与本文所申请的原理和新颖特点相一致的最宽的范围。
Claims (9)
1.一种信号振铃的消除电路,其特征在于,包括:
信号输入模块,用于接收第一阶跃信号,并将所述第一阶跃信号输入至信号处理模块,其中,所述第一阶跃信号为带有振铃的阶跃信号;
信号处理模块,用于采集所述第一阶跃信号在当前周期内的至少两个预设时刻时,分别对应的信号输入电压;基于第i个预设时刻,以及所述第i个预设时刻对应的初始信号输入电压,对所述初始输出电压执行去除振铃处理确定目标输出电压,并将所述目标输出电压输出至所述信号导通模块,其中,i为正整数;
信号导通模块,用于根据目标输出电压选择导通类型,并按照所述导通类型将所述目标输出电压输出至所述信号输出模块;
信号输出模块,用于根据当前周期内所有的目标输出电压,输出第二阶跃信号;
所述信号处理模块包括:第一信号处理电路、第二信号处理电路、第三信号处理电路以及第四信号处理电路;
所述第一信号处理电路,用于根据第i个预设时刻,以及所述第i个预设时刻对应的初始信号输入电压,计算第一信号输出电压,并将所述第一信号输出电压输出至所述第二信号处理电路;
所述第二信号处理电路,用于基于所述第一信号输出电压计算第二信号输出电压,利用所述第二信号输出电压确定所述第二信号处理电路中二极管的导通状态,基于所述导通状态将所述第二信号输出电压输出至所述第三信号处理电路;
所述第三信号处理电路,用于基于所述第二信号输出电压,计算第三信号输出电压,并将所述第三信号输出电压输出至所述第四信号处理电路;
所述第四信号处理电路,用于基于所述第三信号输出电压计算目标输出电压,并将所述目标输出电压输出至所述信号调节模块。
2.根据权利要求1所述的电路,其特征在于,所述第一信号处理电路,包括:第一电容、第一电阻、第一运放、第二电容以及第二电阻;
其中,所述第一电容的输入端与所述信号输入模块连接,所述第一电容的输出端分别连接所述第一电阻的输入端以及所述第一运放的反向输入端,所述第一电阻的输出端与所述第二信号处理电路连接,所述第一运放的正向输入端接地,所述第一运放的输出端与所述第二信号处理电路连接;
所述第二电容的输出端接地,所述第二电容的输入端分别连接外接电源以及所述第二电阻的输入端,所述第二电阻的输出端与所述信号调节模块连接。
3.根据权利要求1所述的电路,其特征在于,所述第二信号处理电路,包括:第三电阻、第二运放、第四电阻、第五电阻、第一二极管以及第二二极管;
其中,所述第三电阻的输入端与所述第一信号处理电路连接,所述第三电阻的输出端分别连接所述第二运放的反向输入端、所述第四电阻的输入端以及所述第五电阻的输入端,所述第二运放的正向输入端接地,所述第二运放的输出端与所述第二二极管的输入端连接,所述第二二极管的输出端和所述第五电阻的输出端分别连接第三信号处理电路,所述第四电阻的输出端与所述第一二极管的输入端连接,所述第一二极管的输入端与所述第二二极管的输入端连接。
4.根据权利要求1所述的电路,其特征在于,所述第三信号处理电路,包括:第六电阻、第三运放以及第七电阻;
其中,所述第六电阻的输入端与所述第二信号处理电路连接,所述第六电阻的输出端分别与所述第七电阻的输入端以及所述第三运放的反向输入端连接,所述第三运放的输出端和所述第七电阻的输出端连接所述第四信号处理电路。
5.根据权利要求1所述的电路,其特征在于,所述第四信号处理电路,包括:第三电容以及第四运放;
其中,所述第四运放的正向输入端与所述第三信号处理电路连接,所述第四运放的反向输入端接地,所述第四运放的输出端分别连接信号调节模块连接,所述第四运放还连接外接电源以及所述第三电容的输入端,所述第三电容的输出端接地。
6.根据权利要求1所述的电路,其特征在于,所述信号导通模块,包括:第一晶体管、第三二极管以及第二晶体管;
其中,所以第一晶体管的基极与所述第四信号处理电路连接,所述第一晶体管的集电极与所述第一信号处理电路中的第二电阻连接,所述第一晶体管的发射极与所述信号输出模块连接;
所述第三二极管的输入端与所述第四信号处理电路连接,所述第三二极管的输出端与所述第二晶体管的基极连接,所述第二晶体管的集电极与所述信号输入模块连接,所述第二晶体管的输出端与所述信号输出模块连接。
7.根据权利要求6所述的电路,其特征在于,在所述信号输入模块接收的第一阶跃信号在第i个预设时刻对应的初始信号输入电压为0时,所述信号处理模块输出至所述信号导通模块的目标输出电压为0;
在所述目标输出电压为0的情况下,所述第一晶体管处于截止状态,所述第二晶体管为导通状态,所述目标输出电压为0。
8.根据权利要求6所述的电路,其特征在于,在所述信号输入模块接收的第一阶跃信号在第i个预设时刻对应的初始信号输入电压大于0时的情况下,输出至所述信号导通模块的目标输出电压为外接电源的电压;
在所述目标输出电压为外接电源的电压的情况下,所述第一晶体管处于导通状态,所述第二晶体管为截止状态,所述目标输出电压为外接电源的电压。
9.一种信号振铃的消除方法,其特征在于,所述方法应用于权利要求1-8中任一项所述的电路,所述方法包括:
接收第一阶跃信号,其中,所述第一阶跃信号为带有振铃的阶跃信号;
采集所述第一阶跃信号在当前周期内的至少两个预设时刻时,分别对应的信号输入电压;基于第i个预设时刻,以及所述第i个预设时刻对应的初始信号输入电压,对所述初始输出电压执行去除振铃处理确定目标输出电压,其中,i为正整数;
根据目标输出电压选择导通类型,按照所述导通类型将所述第i个预设时刻的目标输出电压输出;
根据所述当前周期内所有的目标输出电压,输出第二阶跃信号;
所述基于第i个预设时刻,以及所述第i个预设时刻对应的初始信号输入电压,对所述初始输出电压执行去除振铃处理确定目标输出电压,包括:
根据第i个预设时刻,以及所述第i个预设时刻对应的初始信号输入电压,计算第一信号输出电压;
基于所述第一信号输出电压计算第二信号输出电压;
基于所述第二信号输出电压,计算第三信号输出电压;
基于所述第三信号输出电压计算目标输出电压。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210364671.0A CN114726959B (zh) | 2022-04-07 | 2022-04-07 | 一种信号振铃的消除电路及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210364671.0A CN114726959B (zh) | 2022-04-07 | 2022-04-07 | 一种信号振铃的消除电路及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114726959A CN114726959A (zh) | 2022-07-08 |
CN114726959B true CN114726959B (zh) | 2024-06-25 |
Family
ID=82241174
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210364671.0A Active CN114726959B (zh) | 2022-04-07 | 2022-04-07 | 一种信号振铃的消除电路及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114726959B (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108712313A (zh) * | 2017-04-03 | 2018-10-26 | 英飞凌科技股份有限公司 | 电子电路及其操作方法和抑制振铃的网络 |
CN112311227A (zh) * | 2019-08-01 | 2021-02-02 | 圣邦微电子(北京)股份有限公司 | 开关电源及其振铃消除电路和振铃消除方法 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3370427D1 (en) * | 1983-08-18 | 1987-04-23 | Itt | Telephone ringing circuit realisable as an integrated circuit |
-
2022
- 2022-04-07 CN CN202210364671.0A patent/CN114726959B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108712313A (zh) * | 2017-04-03 | 2018-10-26 | 英飞凌科技股份有限公司 | 电子电路及其操作方法和抑制振铃的网络 |
CN112311227A (zh) * | 2019-08-01 | 2021-02-02 | 圣邦微电子(北京)股份有限公司 | 开关电源及其振铃消除电路和振铃消除方法 |
Also Published As
Publication number | Publication date |
---|---|
CN114726959A (zh) | 2022-07-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101274821B1 (ko) | 전자 장치, 개방 회로 검출 시스템, 및 개방 회로의 검출 방법 | |
US11360139B2 (en) | Method for testing a power module | |
US10938387B1 (en) | Local interconnect network (LIN) driver circuit | |
WO2022193505A1 (zh) | 一种故障检测电路与方法、电源适配器及电子设备 | |
CN103455078B (zh) | 一种限流电路、装置 | |
CN114726959B (zh) | 一种信号振铃的消除电路及方法 | |
CN116418315B (zh) | 一种滤波器温度模拟电路 | |
CN109148981B (zh) | 确定电池开路电压的方法、装置、存储介质及电子设备 | |
KR20220069435A (ko) | Cmos 온도 센서 및 이의 동작 방법 | |
CN104459289A (zh) | 一种检测电路和基于波形变换的检测方法 | |
CN116337276A (zh) | 电池温度检测电路及方法 | |
CN208833381U (zh) | 一种温度检测采样电路 | |
CN114791549A (zh) | 功率管导通压降检测方法、装置、电子设备及存储介质 | |
CN116388739A (zh) | 电流比较器电路及基于阻变存储器的存算设备 | |
CN217443436U (zh) | 电流检测电路、脉宽调制电路、电路板和终端设备 | |
CN221594127U (zh) | 一种温度采样装置及检测设备 | |
JP2012242926A (ja) | 回路改善装置、回路改善装置の回路改善方法および回路改善プログラム | |
CN216945781U (zh) | 一种光幕检测系统 | |
CN115115789B (zh) | 一种道路生成方法、装置、电子设备及存储介质 | |
CN114235207B (zh) | 温度采样电路、方法、装置、设备、存储介质及电动汽车 | |
TWI798909B (zh) | 測試方法與系統 | |
CN112904122B (zh) | 插入检测电路及电子设备 | |
CN211046880U (zh) | 超声波液位传感器的分体式放大检波电路 | |
CN219224963U (zh) | 电子负载模拟装置和电子负载模拟系统 | |
CN112051436B (zh) | 一种电压幅值高频过冲检测系统及方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |