CN114695018A - 一种降低继电器泄漏电流的方法、电路、装置及介质 - Google Patents

一种降低继电器泄漏电流的方法、电路、装置及介质 Download PDF

Info

Publication number
CN114695018A
CN114695018A CN202210597851.3A CN202210597851A CN114695018A CN 114695018 A CN114695018 A CN 114695018A CN 202210597851 A CN202210597851 A CN 202210597851A CN 114695018 A CN114695018 A CN 114695018A
Authority
CN
China
Prior art keywords
relay
power supply
leakage current
circuit
reducing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210597851.3A
Other languages
English (en)
Other versions
CN114695018B (zh
Inventor
徐立
潘朝松
廉哲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Lianxun Instrument Co ltd
Original Assignee
Stelight Instrument Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Stelight Instrument Inc filed Critical Stelight Instrument Inc
Priority to CN202210597851.3A priority Critical patent/CN114695018B/zh
Publication of CN114695018A publication Critical patent/CN114695018A/zh
Application granted granted Critical
Publication of CN114695018B publication Critical patent/CN114695018B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01HELECTRIC SWITCHES; RELAYS; SELECTORS; EMERGENCY PROTECTIVE DEVICES
    • H01H47/00Circuit arrangements not adapted to a particular application of the relay and designed to obtain desired operating characteristics or to provide energising current
    • H01H47/02Circuit arrangements not adapted to a particular application of the relay and designed to obtain desired operating characteristics or to provide energising current for modifying the operation of the relay
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/20Modifications of basic electric elements for use in electric measuring instruments; Structural combinations of such elements with such instruments

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Emergency Protection Circuit Devices (AREA)
  • Relay Circuits (AREA)

Abstract

本申请公开了一种降低继电器泄漏电流的方法、电路、装置及介质,主要涉及继电器领域。该电路包括隔离电源、IO控制模块、低泄漏电压跟随器、第一电源和继电器;每三个继电器与第一电源和负载组成一条回路;每条回路中的三个继电器分别为第一继电器、第二继电器和第三继电器;第一继电器的第一端与第一电源的正极连接,第二端与第二继电器的第一端连接;第二继电器的第二端与负载连接;第三继电器的第二端与第二继电器的第一端连接。若闭合预设回路中的第一继电器和第二继电器与剩余回路中的第三继电器,易知线路的泄漏电流只与预设回路中第一继电器和第二继电器自身的控制电压和绝缘电阻有关,从而能够有效降低且稳定线路的泄漏电流。

Description

一种降低继电器泄漏电流的方法、电路、装置及介质
技术领域
本申请涉及继电器领域,特别是涉及一种降低继电器泄漏电流的方法、电路、装置及介质。
背景技术
随着半导体行业的快速发展,半导体厂家对器件测试的需求越来越多,精度要求也越来越高。在某些产品的测试应用中,需将多种信号源接至一个产品上以实现产品的多种参数测试,此时需要使用继电器的矩阵开关来实现多信号的切换。在对测试精度要求较高的场景中,一般电流精度需要达fA级别,由于继电器的各触点之间以及触点与线圈之间并非理想的完全绝缘状态,而是存在一定的泄漏电流,会直接影响测试的精度,因此需要降低继电器的泄漏电流。
图1为传统的降低继电器泄漏电流的电路的电路图,如图1所示,每个继电器由开关、线圈1和二极管组成,通过并联多个继电器组成继电器的矩阵开关。以继电器K1为例,在测试条件为开关电压V时,继电器K1的触点之间的泄漏电流为V/RS1,继电器K1的触点与线圈1之间的泄漏电流为V/R1,其中,RS1为开关S1的绝缘电阻,R1为线圈1与开关S1的绝缘电阻,可见,传统电路中泄漏电流随开关电压的变化而变化,不稳定,且泄漏电流较大,无法满足fA级的电流精度和稳定性。
由此可见,如何降低继电器的泄漏电流是本领域技术人员亟待解决的问题。
发明内容
本申请的目的是提供一种降低继电器泄漏电流的方法、电路、装置及介质,用于降低和稳定继电器的泄漏电流。
为解决上述技术问题,本申请提供一种降低继电器泄漏电流的电路,包括:隔离电源、IO控制模块、低泄漏电压跟随器、第一电源和继电器;
隔离电源的输入接地端接模拟地,隔离电源的正向输出端与IO控制模块的正向输入端连接,隔离电源的负向输出端接控制地;
继电器为多个,每三个继电器与第一电源和负载组成一条回路;每条回路中的三个继电器分别为第一继电器、第二继电器和第三继电器,第一继电器的第一端与第一电源的正极连接,第一继电器的第二端与第二继电器的第一端连接,第二继电器的第二端与负载连接,第三继电器的第一端接控制地,第三继电器的第二端与第二继电器的第一端连接,各继电器的第四端接控制地;
低泄漏电压跟随器的输入端与第一电源的正极连接,低泄漏电压跟随器的输出端接控制地;
第一电源的负极接模拟地;
IO控制模块的负向输入端接控制地,IO控制模块的输出端与各继电器的第三端连接,用于控制各继电器的通断。
优选地,第一电源为多个,每条回路包括一个第一电源。
优选地,隔离电源包括第二电源和隔离电路;
隔离电路的输入端与第二电源的两端连接,隔离电路的输出端与IO控制模块的输入端连接;
第二电源的负极接模拟地。
优选地,继电器包括开关、线圈和二极管;
开关的第一端为继电器的第一端,开关的第二端为继电器的第二端;
线圈的第一端与IO控制模块连接,线圈的第二端接控制地;
二极管的正极与线圈的第二端连接,二极管的负极与线圈的第一端连接。
优选地,IO控制模块为IO扩展芯片。
优选地,隔离电路包括隔离稳压器。
优选地,低泄漏电压跟随器为ADA4530。
为解决上述技术问题,本申请还提供一种降低继电器泄漏电流的方法,应用于上述降低继电器泄漏电流的电路,该方法包括:
控制预设回路中的第一继电器和第二继电器闭合,并控制剩余回路中的第三继电器闭合;其中,预设回路为每三个继电器与第一电源和负载组成的所有回路中的其中一条;
在切换第一电源时,控制各继电器断开,并进入控制预设回路中的第一继电器和第二继电器闭合,并控制剩余回路中的第三继电器闭合的步骤。
为解决上述技术问题,本申请还提供一种降低继电器泄漏电流的装置,包括:
存储器,用于存储计算机程序;
处理器,用于执行计算机程序时实现上述降低继电器泄漏电流的方法的步骤。
为解决上述技术问题,本申请还提供一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时实现上述降低继电器泄漏电流的方法的步骤。
本申请提出了一种降低继电器泄漏电流的方法,应用于上述降低继电器泄漏电流的电路。根据上述降低继电器泄漏电流的电路可见,当需要预设回路中的第一电源输出电信号检测负载时,可闭合预设回路中的第一继电器和第二继电器与剩余回路中的第三继电器,其中,预设回路为每三个继电器与第一电源和负载组成的所有回路中的其中一条;由于IO控制模块的负向输入端与继电器第四端均接的是控制地,因此所闭合的继电器的第三端与第四端的电压差为固定的继电器控制电压;由于第一电源输出的信号经低泄漏电压跟随器接控制地,所闭合的继电器的第四端也接控制地,因此所闭合的继电器的第一端与第四端电位相等,可知预设回路中的泄漏电流不受第一电源的输出电压影响;由于剩余回路中的第三继电器闭合时,剩余回路中的第二继电器的第一端接控制地,而预设回路中第二继电器的第二端经闭合的第一继电器和低泄漏电压跟随器也接控制地,因此剩余回路中未闭合的第二继电器的第一端、第二端、第三端和第四端电位相等,均为控制地电位,可知剩余回路不会产生泄漏电流影响预设回路;此时预设回路中的泄漏电流只与回路中的第一继电器和第二继电器本身的控制电压和绝缘电阻有关,与任意继电器的开关电压无关,从而能够使得泄漏电流保持一个稳定且极小的泄漏值。
此外,本申请所提供的一种降低继电器泄漏电流的装置及介质与降低继电器泄漏电流的方法相对应,效果如上。
附图说明
为了更清楚地说明本申请实施例,下面将对实施例中所需要使用的附图做简单的介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为传统的降低继电器泄漏电流的电路的电路图;
图2为本申请提供的一种降低继电器泄漏电流的电路的电路图;
图3为本申请提供的一种应用于降低继电器泄漏电流的电路的降低继电器泄漏电流的方法的流程图;
图4为本申请提供的一种降低继电器泄漏电流的装置的结构图。
附图标记如下:1为线圈、2为IO控制模块、3为低泄漏电压跟随器、4为第一电源、5为隔离电路。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本申请保护范围。
本申请的核心是提供一种降低继电器泄漏电流的方法、电路、装置及介质,用于降低和稳定继电器的泄漏电流。
为了使本技术领域的人员更好地理解本申请方案,下面结合附图和具体实施方式对本申请作进一步的详细说明。
图2为本申请提供的一种降低继电器泄漏电流的电路的电路图,下面对图2所示的电路进行详细说明。
降低继电器泄漏电流的电路,包括:隔离电源、输入/输出(IO)控制模块2、低泄漏电压跟随器3、第一电源4和继电器。其中,隔离电源的输入接地端接模拟地,隔离电源的正向输出端与IO控制模块2的正向输入端连接,隔离电源的负向输出端接控制地;继电器为多个,每三个继电器与第一电源4和负载R组成一条回路;每条回路中的三个继电器分别为第一继电器、第二继电器和第三继电器,第一继电器的第一端与第一电源4的正极连接,第一继电器的第二端与第二继电器的第一端连接,第二继电器的第二端与负载R连接,第三继电器的第一端接控制地,第三继电器的第二端与第二继电器的第一端连接,各继电器的第四端接控制地;低泄漏电压跟随器3的输入端与第一电源4的正极连接,低泄漏电压跟随器3的输出端接控制地;第一电源4的负极接模拟地;IO控制模块2的负向输入端接控制地,IO控制模块2的输出端与各继电器的第三端连接,用于控制各继电器的通断。
隔离电源由第二电源和隔离电路5组成,其中,第二电源为隔离电路5的输入电源,隔离电路5的正向输出端为隔离电源的正向输出端,用于为IO控制模块2提供电源,隔离电路5的负向输出端为隔离电源的负向输出端,与控制地连接。第二电源可以是直流电源,也可以是交流电源与整流电路的组合,通常情况下,为简化电路结构,可直接设置第二电源为直流电源。在具体实施中,隔离电源可选用DC/DC模块电源,以恒定电压为输入,隔离稳压单路输出。
IO控制模块2用于向各继电器发送控制信号,以控制各继电器闭合或关断,可以是微控制单元(Microcontroller Unit,MCU),也可以是IO扩展芯片,本实施例对IO控制模块2的种类不作限定。
继电器由开关和线圈1组成,通过IO控制模块2输出的控制信号可控制线圈1产生自感电势以吸合继电器。
低泄漏电压跟随器3由运算放大器组成,用于隔离电流,具体地,低泄漏电压跟随器3的输入电压与输出电压相等,由于低泄漏电压跟随器3的输出端接控制地,其输出电压用于为后级电路提供电位参考,可以是任意变化的,因此,为确保第一电源4、继电器和负载R组成的回路中的电流不受隔离电路5和IO控制模块2的影响,低泄漏电压跟随器3起电流隔离作用。可以理解的是,为降低线路的泄漏电流,在具体实施中,所选用的低泄漏电压跟随器3的典型泄漏值应尽可能地小。
第一电源4用于为负载R提供输入信号,以便检测负载R性能,可以是电压源,也可以是电流源,本实施例对第一电源4的种类不作限定。
如图2所示,第一电源4、继电器K3、K4、K5和负载R组成一条回路,具体地,在需要将A处的电信号切换至C处进行输出时,可通过IO控制模块2控制继电器K3、K4和K8闭合,由于IO控制模块2与各继电器均以控制地为参考,因此,继电器K3、K4和K8的第三端电压相对于控制地为继电器的控制电压Vctr;由于第一电源4输出的信号经低泄漏电压跟随器3接控制地,继电器K3和K4的第四端也接控制地,因此,继电器K3和K4的第一端与第四端电位相等,即说明继电器K3和K4的泄漏电流不受第一电源4的输出电压影响;由于B处电压是由A处电压跟随得到,因此A处电压与B处电压相等,均为控制地电压,又由于继电器K3、K4和K8闭合,而继电器K5、K6和K7断开,此时A、B、C、D四处的电压均为控制地电压,可知继电器K5的第一端与第二端电压相等,均为控制地电压,故无电流流过继电器K5,即说明继电器K5所在支路不会产生泄漏电流影响继电器K3和K4所在支路;此时在第一电源4、继电器K3、K4和负载R组成的回路中,只有继电器K3的第三端与第四端、继电器K4的第三端与第四端之间存在固定的电压差Vctr,可根据Vctr得到回路的泄漏电流Ileak。继电器K3、K4与第一电源4和负载R组成的回路中的泄漏电流Ileak的计算公式如公式(1)所示:
Ileak=Vctr/RcoilK3+Vctr/RcoilK4 (1)
在公式(1)中,RcoilK3为继电器K3中开关与线圈1的绝缘电阻,RcoilK4为继电器K4中开关与线圈1的绝缘电阻。可见,在继电器K3、K4与第一电源4和负载R组成的回路中,泄漏电流只与继电器的控制电压以及继电器自身的绝缘电阻有关,而不受其它因素干扰。
需要说明的是,为实现多种信号的检测,可设置多条由第一电源4与三个继电器组成的支路,且各条支路中的第一电源4的输出信号不同。
本实施例提供一种降低继电器泄漏电流的电路,当需要进行负载测试时,可闭合预设回路中的第一继电器和第二继电器与剩余回路中的第三继电器,其中,预设回路为每三个继电器与第一电源和负载组成的所有回路中的其中一条,此时线路的泄漏电流只与预设回路中第一继电器和第二继电器自身的控制电压和绝缘电阻有关,而不受其它因素影响,通过选用小控制电压和高绝缘电阻的继电器可以有效降低泄漏电流。
在上述实施例的基础上,为实现负载R的多种类型的检测,本实施例设置第一电源4为多个,且每条回路包括一个第一电源4。
可以理解的是,为实现负载R的多种类型的检测,不同支路上的第一电源4输出的电信号应互不相同。在具体实施中,可通过IO控制模块2闭合预设回路中的第一继电器和第二继电器,其中,预设回路为每三个继电器与第一电源4和负载R组成的所有回路中的其中一条,并闭合剩余回路中的第三继电器,使得预设回路中的第一电源4为负载R提供电信号,以实现一种信号的检测,通过切换预设回路可实现多种信号的切换。
本实施例在每条回路中独立设置一个第一电源,且各第一电源输出的电信号互不相同,以便于实现多种信号测试负载。
在上述实施例的基础上,本实施例对隔离电源的结构做补充说明。隔离电源包括第二电源和隔离电路5;其中,隔离电路5的输入端与第二电源的两端连接,隔离电路5的输出端与IO控制模块2的输入端连接;第二电源的负极接模拟地,具体参见图2。
需要说明的是,由于第二电源的负极接模拟地,而隔离电路5的输出端接控制地,即隔离电源的第一端与第二端不共地,因此,在本实施例中,隔离电路5用于电源隔离,以确保隔离电路5的输出电源为与第二电源不共地的电源。
本实施例设置隔离电源包括第二电源和隔离电路,通过隔离电路隔离第二电源和IO控制模块,使得隔离电路的输出电源为与第二电源不共地的电源。
在上述实施例的基础上,本实施例对继电器的结构做补充说明。继电器包括开关、线圈1和二极管;其中,开关的第一端为继电器的第一端,开关的第二端为继电器的第二端;线圈1的第一端与IO控制模块2连接,线圈1的第二端接控制地;二极管的正极与线圈1的第二端连接,二极管的负极与线圈1的第一端连接,具体参见图2。
在具体实施中,当继电器接收到IO控制模块2发送的控制信号后,线圈1会产生自感电势使开关闭合,以实现继电器吸合,为预防线圈1产生过高的自感电势,可通过二极管吸收线圈1产生的自感电势。
需要说明的是,根据公式(1)可见,为降低线路的泄漏电流,继电器可使用绝缘电阻较大的干簧管继电器。另外,在具体实施中,应对印制电路板(Printed Circuit Board,PCB)上走线做好防泄漏保护,以进一步降低线路的泄漏电流。
在本实施例中,继电器由开关、线圈和二极管组成,结构简单,成本较低。
在上述实施例的基础上,为降低成本,本实施例设置IO控制模块2为IO扩展芯片。
IO拓展芯片可通过一种电源实现功能,而不需要使用多种类型的电源,能够有效降低成本。另外,相较于高性能的MCU,IO拓展芯片更加容易设计,能够有效节约研发成本。
本实施例设置IO控制模块为IO拓展芯片,由于IO拓展芯片设计简单,因此有效降低了成本。
在上述实施例的基础上,为确保隔离电路5的输出电源为与第二电源不共地的电源,本实施例设置隔离电路5包括隔离稳压器。
隔离稳压器包括变压器,通过变压器可实现隔离作用,以确保隔离电路5的输出电源为与第二电源不共地的电源。可以理解的是,隔离电路5除包括隔离稳压器外,还可以包括限流电阻等器件,本实施例对此不作限定。
本实施例设置隔离电路包括隔离稳压器,通过隔离稳压器隔离第二电源与IO控制模块,以确保隔离电路的输出电源为与第二电源不共地的电源。
在上述实施例的基础上,为降低线路的泄漏电流,本实施例设置低泄漏电压跟随器3为ADA4530。
ADA4530的典型泄漏值为20fA,为fA级别,相较于传统电路中pA数量级的泄漏电流,泄漏电流较小。
本实施例设置低泄漏电压跟随器为ADA4530,由于ADA4530的典型泄漏值较小,因此,能够有效降低线路的泄漏电流。
图3为本申请提供的一种应用于降低继电器泄漏电流的电路的降低继电器泄漏电流的方法的流程图,如图3所示,该方法包括:
S1:控制预设回路中的第一继电器和第二继电器闭合,并控制剩余回路中的第三继电器闭合;其中,预设回路为每三个继电器与第一电源和负载组成的所有回路中的其中一条;
S2:在切换第一电源时,控制各继电器断开,并进入步骤S1。
具体地,每次进行信号检测时,应闭合预设回路中的第一继电器和第二继电器,以导通预设回路,使得预设回路中的第一电源能够为负载提供电信号,并应闭合剩余回路中的第三继电器,使得剩余回路中各第二继电器无电流流过,以避免剩余回路中的泄漏电流影响预设回路。可以理解的是,每次切换信号时,应先断开各继电器,以防止多条回路导通影响负载测试。
本实施例提出了一种降低继电器泄漏电流的方法,应用于上述实施例中的降低继电器泄漏电流的电路,该方法包括控制预设回路中的第一继电器和第二继电器闭合,并控制剩余回路中的第三继电器闭合;其中,预设回路为每三个继电器与第一电源和负载组成的所有回路中的其中一条;在切换第一电源时,控制各继电器断开,并进入控制预设回路中的第一继电器和第二继电器闭合,并控制剩余回路中的第三继电器闭合的步骤。可见,该方法通过闭合预设回路中的第一继电器和第二继电器,以确保预设回路中的第一电源能够为负载提供电信号。此外,该方法通过闭合剩余回路中的第三继电器,以确保剩余回路不会产生泄漏电流影响预设回路。
在上述实施例中,对于降低继电器泄漏电流的方法进行了详细描述,本申请还提供降低继电器泄漏电流的装置对应的实施例。需要说明的是,本申请从硬件角度对装置部分的实施例进行描述。
图4为本申请提供的一种降低继电器泄漏电流的装置的结构图,如图4所示,该装置包括:
存储器20,用于存储计算机程序;
处理器21,用于执行计算机程序时实现如上述实施例中所提到的降低继电器泄漏电流的方法的步骤。
本实施例提供的降低继电器泄漏电流的装置可以包括但不限于智能手机、平板电脑、笔记本电脑或台式电脑等。
其中,处理器21可以包括一个或多个处理核心,比如四核心处理器、八核心处理器等。处理器21可以采用数字信号处理器(Digital Signal Processor,DSP)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)、可编程逻辑阵列(Programmable LogicArray,PLA)中的至少一种硬件形式来实现。处理器21也可以包括主处理器和协处理器,主处理器是用于对在唤醒状态下的数据进行处理的处理器,也称中央处理器(CentralProcessing Unit,CPU);协处理器是用于对在待机状态下的数据进行处理的低功耗处理器。在一些实施例中,处理器21可以集成有图像处理器(Graphics Processing Unit,GPU),GPU用于负责显示屏所需要显示的内容的渲染和绘制。一些实施例中,处理器21还可以包括人工智能(Artificial Intelligence,AI)处理器,该AI处理器用于处理有关机器学习的计算操作。
存储器20可以包括一个或多个计算机可读存储介质,该计算机可读存储介质可以是非暂态的。存储器20还可包括高速随机存取存储器,以及非易失性存储器,比如一个或多个磁盘存储设备、闪存存储设备。本实施例中,存储器20至少用于存储以下计算机程序201,其中,该计算机程序被处理器21加载并执行之后,能够实现前述任一实施例公开的降低继电器泄漏电流的方法的相关步骤。另外,存储器20所存储的资源还可以包括操作系统202,存储方式可以是短暂存储或者永久存储。其中,操作系统202可以包括Windows、Unix、Linux等。
在一些实施例中,降低继电器泄漏电流的装置还可包括有显示屏22、输入输出接口23、通信接口24、电源25以及通信总线26。
本领域技术人员可以理解,图4中示出的结构并不构成对降低继电器泄漏电流的装置的限定,可以包括比图示更多或更少的组件。
本实施例提供的降低继电器泄漏电流的装置,包括存储器和处理器,处理器在执行存储器存储的程序时,能够实现上述降低继电器泄漏电流的方法,效果同上。
最后,本申请还提供一种计算机可读存储介质对应的实施例。计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时实现如上述方法实施例中记载的降低继电器泄漏电流的方法的步骤。
可以理解的是,如果上述实施例中的方法以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
本实施例所提供的计算机可读存储介质包括上述提到的降低继电器泄漏电流的方法,效果同上。
以上对本申请所提供的降低继电器泄漏电流的方法、电路、装置及介质进行了详细介绍。说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请权利要求的保护范围内。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

Claims (10)

1.一种降低继电器泄漏电流的电路,其特征在于,包括:隔离电源、IO控制模块(2)、低泄漏电压跟随器(3)、第一电源(4)和继电器;
所述隔离电源的输入接地端接模拟地,所述隔离电源的正向输出端与所述IO控制模块(2)的正向输入端连接,所述隔离电源的负向输出端接控制地;
所述继电器为多个,每三个所述继电器与所述第一电源(4)和负载组成一条回路;每条所述回路中的三个所述继电器分别为第一继电器、第二继电器和第三继电器,所述第一继电器的第一端与所述第一电源(4)的正极连接,所述第一继电器的第二端与所述第二继电器的第一端连接,所述第二继电器的第二端与所述负载连接,所述第三继电器的第一端接所述控制地,所述第三继电器的第二端与所述第二继电器的第一端连接,各所述继电器的第四端接所述控制地;
所述低泄漏电压跟随器(3)的输入端与所述第一电源(4)的正极连接,所述低泄漏电压跟随器(3)的输出端接所述控制地;
所述第一电源(4)的负极接所述模拟地;
所述IO控制模块(2)的负向输入端接所述控制地,所述IO控制模块(2)的输出端与各所述继电器的第三端连接,用于控制各所述继电器的通断。
2.根据权利要求1所述的降低继电器泄漏电流的电路,其特征在于,所述第一电源(4)为多个,每条所述回路包括一个所述第一电源(4)。
3.根据权利要求1所述的降低继电器泄漏电流的电路,其特征在于,所述隔离电源包括第二电源和隔离电路(5);
所述隔离电路(5)的输入端与所述第二电源的两端连接,所述隔离电路(5)的输出端与所述IO控制模块(2)的输入端连接;
所述第二电源的负极接所述模拟地。
4.根据权利要求1所述的降低继电器泄漏电流的电路,其特征在于,所述继电器包括开关、线圈(1)和二极管;
所述开关的第一端为所述继电器的第一端,所述开关的第二端为所述继电器的第二端;
所述线圈(1)的第一端与所述IO控制模块(2)连接,所述线圈(1)的第二端接所述控制地;
所述二极管的正极与所述线圈(1)的第二端连接,所述二极管的负极与所述线圈(1)的第一端连接。
5.根据权利要求1所述的降低继电器泄漏电流的电路,其特征在于,所述IO控制模块(2)为IO扩展芯片。
6.根据权利要求3所述的降低继电器泄漏电流的电路,其特征在于,所述隔离电路(5)包括隔离稳压器。
7.根据权利要求1所述的降低继电器泄漏电流的电路,其特征在于,所述低泄漏电压跟随器(3)为ADA4530。
8.一种降低继电器泄漏电流的方法,其特征在于,应用于权利要求1所述的降低继电器泄漏电流的电路,所述方法包括:
控制预设回路中的第一继电器和第二继电器闭合,并控制剩余回路中的第三继电器闭合;其中,所述预设回路为每三个继电器与第一电源和负载组成的所有回路中的其中一条;
在切换所述第一电源时,控制各继电器断开,进入所述控制预设回路中的第一继电器和第二继电器闭合,并控制剩余回路中的第三继电器闭合的步骤。
9.一种降低继电器泄漏电流的装置,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求8所述的降低继电器泄漏电流的方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求8所述的降低继电器泄漏电流的方法的步骤。
CN202210597851.3A 2022-05-30 2022-05-30 一种降低继电器泄漏电流的方法、电路、装置及介质 Active CN114695018B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210597851.3A CN114695018B (zh) 2022-05-30 2022-05-30 一种降低继电器泄漏电流的方法、电路、装置及介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210597851.3A CN114695018B (zh) 2022-05-30 2022-05-30 一种降低继电器泄漏电流的方法、电路、装置及介质

Publications (2)

Publication Number Publication Date
CN114695018A true CN114695018A (zh) 2022-07-01
CN114695018B CN114695018B (zh) 2022-08-23

Family

ID=82144555

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210597851.3A Active CN114695018B (zh) 2022-05-30 2022-05-30 一种降低继电器泄漏电流的方法、电路、装置及介质

Country Status (1)

Country Link
CN (1) CN114695018B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117250497A (zh) * 2023-11-20 2023-12-19 苏州联讯仪器股份有限公司 一种继电器自检电路及供电设备

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN203101516U (zh) * 2013-03-09 2013-07-31 姜和信 电机绝缘的自动监测装置
CN110993441A (zh) * 2020-01-06 2020-04-10 广东美的制冷设备有限公司 控制电路、方法、装置、继电器、家电设备和计算机介质
CN113410099A (zh) * 2021-06-09 2021-09-17 广州小鹏汽车科技有限公司 一种继电器控制电路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN203101516U (zh) * 2013-03-09 2013-07-31 姜和信 电机绝缘的自动监测装置
CN110993441A (zh) * 2020-01-06 2020-04-10 广东美的制冷设备有限公司 控制电路、方法、装置、继电器、家电设备和计算机介质
CN113410099A (zh) * 2021-06-09 2021-09-17 广州小鹏汽车科技有限公司 一种继电器控制电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117250497A (zh) * 2023-11-20 2023-12-19 苏州联讯仪器股份有限公司 一种继电器自检电路及供电设备
CN117250497B (zh) * 2023-11-20 2024-04-09 苏州联讯仪器股份有限公司 一种继电器自检电路及供电设备

Also Published As

Publication number Publication date
CN114695018B (zh) 2022-08-23

Similar Documents

Publication Publication Date Title
CN114695018B (zh) 一种降低继电器泄漏电流的方法、电路、装置及介质
US10534416B2 (en) Storage system and control method
US10763065B2 (en) Method and device for controlling an electromagnetic drive of a switching device
US10551862B2 (en) System on chip with different current setting modes
CN109725671A (zh) 强化负载瞬态响应补偿的电路以及方法
WO2018236502A1 (en) DELAY REGULATION THAT CAN BE TUNED FROM AN ENERGY DISTRIBUTION NETWORK
KR20190002680A (ko) 전압 발생 장치 및 반도체 칩
CN109417286B (zh) 一种伺服驱动器的检测电路及伺服驱动器
US8296589B2 (en) Power supply circuit for CPU
CN113805051B (zh) 开关性能测试方法、装置、电子设备及存储介质
CN111224648B (zh) 无静态功耗的上下电复位控制电路
CN115296285A (zh) 电源保护电路、方法、设备及计算机存储介质
CN113437869A (zh) 一种电源管理电路及驱动电源芯片
CN110333769B (zh) 一种存储卡上基于超级电容的供电切换电路及系统
CN109917162B (zh) 一种电源保护电路和测试装置
CN217388536U (zh) 一种上电时序控制电路
CN204833028U (zh) 一种稳压电路及终端
CN218037038U (zh) 一种过流检测电路及供电电路
US20190392880A1 (en) Semiconductor storage device, information processing apparatus, and reference potential setting method
CN109739158B (zh) 一种m.2连接器供电控制电路
CN117220492B (zh) 电源电路及其缓启动方法、电源芯片
CN109474925B (zh) 基于sim模块的时钟设置方法、移动终端及存储介质
CN114389247A (zh) 一种热插拔保护装置、方法、设备及介质
CN116087747A (zh) 单板测试电路和方法
US20220359035A1 (en) Integrated circuit test apparatus

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address

Address after: Building 5, No. 1508, Xiangjiang Road, Suzhou High-tech Zone, Suzhou City, Jiangsu Province 215129

Patentee after: Suzhou Lianxun Instrument Co.,Ltd.

Address before: 215129 Building 1, No. 1508, Xiangjiang Road, high tech Zone, Suzhou, Jiangsu

Patentee before: STELIGHT INSTRUMENT Inc.

CP03 Change of name, title or address