CN114675891A - 一种PCIe交换芯片初始化的方法、装置、设备及介质 - Google Patents

一种PCIe交换芯片初始化的方法、装置、设备及介质 Download PDF

Info

Publication number
CN114675891A
CN114675891A CN202210312889.1A CN202210312889A CN114675891A CN 114675891 A CN114675891 A CN 114675891A CN 202210312889 A CN202210312889 A CN 202210312889A CN 114675891 A CN114675891 A CN 114675891A
Authority
CN
China
Prior art keywords
stack
phys
phy
chip
firmware
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210312889.1A
Other languages
English (en)
Other versions
CN114675891B (zh
Inventor
乐亚平
吴艳
马恒
王凛
邵海波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202210312889.1A priority Critical patent/CN114675891B/zh
Publication of CN114675891A publication Critical patent/CN114675891A/zh
Application granted granted Critical
Publication of CN114675891B publication Critical patent/CN114675891B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4403Processor initialisation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

本发明提供了一种PCIe交换芯片初始化的方法、装置、设备及可读介质,方法包括:响应于接收到PCIe交换芯片初始化的指令,分别判断交换芯片的上行端口和下行端口中的每个堆栈中的各个PHY使用固件的情况;响应于确定每个堆栈中的PHY各自使用同一个固件,使用堆栈级广播对每个堆栈的PHY进行初始化;将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化,其中,同一个堆栈中的所有PHY同时进行初始化。通过使用本发明的方案,能够节省芯片初始化时间,提高芯片初始化方案的灵活性,满足PCIe协议要求,能够保障芯片安全、可靠的启动。

Description

一种PCIe交换芯片初始化的方法、装置、设备及介质
技术领域
本发明涉及计算机领域,并且更具体地涉及一种PCIe交换芯片初始化的方法、装置、设备及可读介质。
背景技术
近年来,随着人们对计算机性能要求的不断提高,计算机体系结构不断发展完善。作为计算机体系结构不断完善的关键一环,提高数据传输速率得到了越来越多关注。PCIe是一种高速串行计算机扩展总线标准,抛弃了传统的并行总线设计方式,使用高速差分串行总线,通过PCIe链路进行数据传输。与并行总线相比,串行总线大幅提升了数据传输速率。由于在数据传输方面的优越性能,PCIe总线在计算机体系结构中占据着极其重要的地位。PCIe总线架构主要包括根节点(Root Complex)、交换芯片(Switch)、终端设备(Endpoint)以及桥接器(Bridge)等。其中,PCIe Switch为PCIe总线架构的重要一环。PCIe总线架构缺少Switch时,只能实现传统的CPU与设备之间的传输,无法实现CPU与CPU之间、存储器与网络接口之间、GPU与GPU之间的直接数据传输。PCIe Switch能有效解决这一问题,能够极大提升计算机性能及效率,已成为计算机体系结构中核心关键技术。
为了更高了数据吞吐率,PCI-SIG组织不断刷新接口标准,从PCIe 3.0的8GT/s数据速率,到PCIe 4.0的16GT/s数据速率,再到PCIe 5.0的32GT/s,PCIe Switch的设计趋向于高速率、高扩展、多互连、智能化等特点。当前的计算机系统,特别是在关键应用主机、高性能服务器中,处理器数量、各种异构资源数量大幅增加,单机最高可以支持到64个处理器节点,数十个基于PCIe接口的异构设备,如此规模的设备数量需要PCIe Switch具有更高的扩展性,Switch的设计也趋于发展支持更多的上下游端口、物理通道数量,这对PCIeSwitch的芯片设计带来了极大的挑战,高扩展性需要更多的物理通道数量,也就意味着每颗Switch芯片中需要集成更多的PCIe PHY(Port Physical Layer,端口物理层)物理通道。根据PCIe的协议规定,当设备启动后,当前PCIe总线域下挂的所有设备必须满足协议规定的启动时间的要求,即上电后100ms内,完成主机结构拓扑下所有PCIe设备的初始化。如果不能满足PCIe协议规定的设备启动时间的要求,则可能无法检测到所有关联PCIe设备,枚举失败。随着PCIe Switch芯片中集成通道数目的增多,速率的提升,PHY自身设计的难度也越来越复杂,单个PHY的初始化时间随之增加,如何在100ms内完成所有PCIe PHY的初始化从而保证PCIe整体拓扑结构的枚举完成,变得越来越具有挑战性。
发明内容
有鉴于此,本发明实施例的目的在于提出一种PCIe交换芯片初始化的方法、装置、设备及可读介质,通过使用本发明的技术方案,能够节省芯片初始化时间,提高芯片初始化方案的灵活性,满足PCIe协议要求,能够保障芯片安全、可靠的启动。
基于上述目的,本发明的实施例的一个方面提供了一种PCIe交换芯片初始化的方法,包括以下步骤:
响应于接收到PCIe交换芯片初始化的指令,分别判断交换芯片的上行端口和下行端口中的每个堆栈中的各个PHY使用固件的情况;
响应于确定每个堆栈中的PHY各自使用同一个固件,使用堆栈级广播对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化,其中,同一个堆栈中的所有PHY同时进行初始化。
根据本发明的一个实施例,还包括:
响应于确定所有堆栈中的所有PHY都使用同一个固件,使用PHY级广播对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,将交换芯片中的所有PHY同时进行初始化。
根据本发明的一个实施例,还包括:
响应于确定一些堆栈的PHY各自使用同一个固件以及一些堆栈的PHY不使用同一个固件,堆栈的PHY各自使用同一个固件的堆栈使用堆栈级广播对每个堆栈的PHY进行初始化,以及堆栈的PHY不使用同一个固件的堆栈使用堆栈级广播中预设模式对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化。
根据本发明的一个实施例,堆栈的PHY不使用同一个固件的堆栈使用堆栈级广播中预设模式对每个堆栈的PHY进行初始化包括:
获取PHY不使用同一个固件的堆栈中的各个PHY使用固件的差异;
将堆栈中各个PHY使用固件中的相同部分使用堆栈级广播对每个PHY进行初始化;
将各个PHY使用固件中的差异部分单独进行初始化。
本发明的实施例的另一个方面,还提供了一种PCIe交换芯片初始化的装置,装置包括:
判断模块,判断模块配置为响应于接收到PCIe交换芯片初始化的指令,分别判断交换芯片的上行端口和下行端口中的每个堆栈中的各个PHY使用固件的情况;
确定模块,确定模块配置为响应于确定每个堆栈中的PHY各自使用同一个固件,使用堆栈级广播对每个堆栈的PHY进行初始化;
发送模块,发送模块配置为将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
初始化模块,初始化模块配置为将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化,其中,同一个堆栈中的所有PHY同时进行初始化。
根据本发明的一个实施例,确定模块还配置为:
响应于确定所有堆栈中的所有PHY都使用同一个固件,使用PHY级广播对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,将交换芯片中的所有PHY同时进行初始化。
根据本发明的一个实施例,确定模块还配置为:
响应于确定一些堆栈的PHY各自使用同一个固件以及一些堆栈的PHY不使用同一个固件,堆栈的PHY各自使用同一个固件的堆栈使用堆栈级广播对每个堆栈的PHY进行初始化,以及堆栈的PHY不使用同一个固件的堆栈使用堆栈级广播中预设模式对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化。
根据本发明的一个实施例,确定模块还配置为:
获取PHY不使用同一个固件的堆栈中的各个PHY使用固件的差异;
将堆栈中各个PHY使用固件中的相同部分使用堆栈级广播对每个PHY进行初始化;
将各个PHY使用固件中的差异部分单独进行初始化。
本发明的实施例的另一个方面,还提供了一种计算机设备,该计算机设备包括:
至少一个处理器;以及
存储器,存储器存储有可在处理器上运行的计算机指令,指令由处理器执行时实现上述任意一项方法的步骤。
本发明的实施例的另一个方面,还提供了一种计算机可读存储介质,计算机可读存储介质存储有计算机程序,计算机程序被处理器执行时实现上述任意一项方法的步骤。
本发明具有以下有益技术效果:本发明实施例提供的PCIe交换芯片初始化的方法,通过响应于接收到PCIe交换芯片初始化的指令,分别判断交换芯片的上行端口和下行端口中的每个堆栈中的各个PHY使用固件的情况;响应于确定每个堆栈中的PHY各自使用同一个固件,使用堆栈级广播对每个堆栈的PHY进行初始化;将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化,其中,同一个堆栈中的所有PHY同时进行初始化的技术方案,能够节省芯片初始化时间,提高芯片初始化方案的灵活性,满足PCIe协议要求,能够保障芯片安全、可靠的启动。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。
图1为根据本发明一个实施例的PCIe交换芯片初始化的方法的示意性流程图;
图2为根据本发明一个实施例的堆栈级广播的示意图;
图3为根据本发明一个实施例的PHY级广播的示意图;
图4为根据本发明一个实施例的PCIe交换芯片初始化的装置的示意图;
图5为根据本发明一个实施例的计算机设备的示意图;
图6为根据本发明一个实施例的计算机可读存储介质的示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明实施例进一步详细说明。
基于上述目的,本发明的实施例的第一个方面,提出了一种PCIe交换芯片初始化的方法的一个实施例。图1示出的是该方法的示意性流程图。
如图1中所示,该方法可以包括以下步骤:
S1响应于接收到PCIe交换芯片初始化的指令,分别判断交换芯片的上行端口和下行端口中的每个堆栈中的各个PHY使用固件的情况。
PCIe Switch芯片的总体架构主要分为CPU子系统和Switch子系统两部分。CPU子系统主要负责芯片的上电启动、时钟复位控制及串口管理的任务,Switch子系统主要负责PCIe路由逻辑的实现,主要包含了三部分,上行端口、Switch路由和下行端口。一种交换芯片的结构,例如每四个PHY组成一个Stack(堆栈)单元,一共有1个上行Stack和4个下行Stack,共计20个PHY。单独一个PHY的初始化时间大约为12ms,如果按照串行的方式逐一进行PHY的初始化,大约需要240ms的时间,远远超过PCIe协议规定的100ms枚举完成时间,最终主机端无法完成对所有PCIe Switch下挂设备的枚举,芯片初始化失败。其他PCIeSwitch芯片的架构也可以包括更多个或更少个PHY,组成一个堆栈的PHY的数量也不是固定的。可以根据每个堆栈中的各个PHY使用固件的情况可以采用不同的广播方式将PHY进行初始化。第一种情况,所有堆栈中的PHY都各自使用相同的固件,如上例中的5个堆栈,第一个堆栈中的4个PHY都使用相同的固件,第二堆栈中的4个PHY都使用相同的固件,依此类推。第二种情况,所有堆栈中的所有PHY都使用相同的固件,如上例中的20个PHY都使用相同的固件。第三种情况,有一个或多个堆栈中的PHY各自使用相同的固件,其他堆栈中的PHY使用不同的部件,如上例,第一个至第四个堆栈中的4个PHY都使用相同的固件,第五个堆栈中的4个PHY使用不同的固件。
S2响应于确定每个堆栈中的PHY各自使用同一个固件,使用堆栈级广播对每个堆栈的PHY进行初始化。
如果确定是上述的第一种情况,则使用堆栈级广播对每个堆栈的PHY进行初始化,即依次对每个堆栈中的PHY进行初始化,其中,同一个堆栈中的所有PHY同时进行初始化。
S3将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中。
S4将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化,其中,同一个堆栈中的所有PHY同时进行初始化。
通过本发明的技术方案,能够节省芯片初始化时间,提高芯片初始化方案的灵活性,满足PCIe协议要求,能够保障芯片安全、可靠的启动。
在本发明的一个优选实施例中,还包括:
响应于确定所有堆栈中的所有PHY都使用同一个固件,使用PHY级广播对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,将交换芯片中的所有PHY同时进行初始化。如果确定是上述第二种情况,则使用PHY级广播对每个PHY进行初始化,即所有堆栈中的PHY一次同时进行初始化。
在本发明的一个优选实施例中,还包括:
响应于确定一些堆栈的PHY各自使用同一个固件以及一些堆栈的PHY不使用同一个固件,堆栈的PHY各自使用同一个固件的堆栈使用堆栈级广播对每个堆栈的PHY进行初始化,以及堆栈的PHY不使用同一个固件的堆栈使用堆栈级广播中预设模式对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化。如果确定是上述第三种情况,则符合第一种情况的堆栈使用堆栈级广播对PHY进行初始化,使用不同固件的堆栈中的PHY的固件差异一般很小,因此可以先确定各个PHY使用固件的差异,将各个PHY使用固件中的相同部分使用堆栈级广播对每个PHY进行初始化,将各个PHY使用固件中的差异部分单独进行初始化。
在本发明的一个优选实施例中,堆栈的PHY不使用同一个固件的堆栈使用堆栈级广播中预设模式对每个堆栈的PHY进行初始化包括:
获取PHY不使用同一个固件的堆栈中的各个PHY使用固件的差异;
将堆栈中各个PHY使用固件中的相同部分使用堆栈级广播对每个PHY进行初始化;
将各个PHY使用固件中的差异部分单独进行初始化。
在本发明的另一个实施例中,该方法可以包括以下步骤:
1.响应于接收到PCIe交换芯片初始化的指令,获取交换芯片的上行端口和下行端口中PHY的总个数。
2.响应于获取到的PHY的总个数大于阈值数量,确定预先设定的交换芯片初始化的广播模式。
由于单独一个PHY的初始化时间大约为12ms,PCIe协议规定的枚举完成时间为100ms,因此可以将阈值数量设定为8个,即如果PHY总数小于等于8个,可以按照串行的方式逐一进行PHY的初始化,如果PHY总数大于8个则需要确定预先设定的交换芯片初始化的广播模式。
3.将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中。
交换芯片固件在系统初始化过程中将PHY的初始化程序通过QSPI接口从片外存储空间搬运至交换芯片内存空间(LMU),再从内存空间搬运至每个PHY的SRAM(静态随机存取存储器)用于PHY的初始化,最终完成芯片内所有PCIe相关设备的枚举过程。
4.将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,并基于确定的广播模式对每个PHY进行初始化。
交换芯片初始化的广播模式包括堆栈级广播或PHY级广播,如果确定交换芯片初始化选择堆栈级广播,则将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化,其中,同一个堆栈中的所有PHY同时进行初始化。如果确定交换芯片初始化选择PHY级广播,则将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,将交换芯片中的所有PHY同时进行初始化,也就是并行初始化。
在本发明的一个优选实施例中,响应于获取到的PHY的总个数大于阈值数量,确定预先设定的交换芯片初始化的广播模式包括:
响应于获取到的PHY的总个数大于8个,根据PHY的32位地址确定交换芯片初始化的过程选择堆栈级广播或PHY级广播。
在本发明的一个优选实施例中,将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,并基于确定的广播模式对每个PHY进行初始化包括:
响应于确定交换芯片初始化选择堆栈级广播,将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中;
依次对每个堆栈中的PHY进行初始化,其中,同一个堆栈中的所有PHY同时进行初始化。广播模式分为两级广播,Stack级广播和PHY级广播,也是通过地址译码的不同进行广播模式的访问。芯片架构设计方案中,每四个PHY组成一个Stack单元,通过地址译码来判断是否为Stack级广播模式或者PHY级广播模式。如图2所示,在PHY的32位地址空间映射中,每个Stack都分配了地址映射空间,其中bit20决定了Stack地址,bit17决定了是否进行Stack级广播访问。初始化过程中,如果应用Stack级广播模式,一次可以对Stack下4个PHY的同时进行初始化操作,整体初始化时间的计算是对5个Stack进行逐一广播初始化,是非广播模式初始化时间的四分之一。
在本发明的一个优选实施例中,将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,并基于确定的广播模式对每个PHY进行初始化包括:
响应于确定交换芯片初始化选择PHY级广播,将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中;
将交换芯片中的所有PHY同时进行初始化。相比与Stack级广播,可以使用PHY级广播模式,也就是说可以一次性的对芯片对所有PHY进行初始化,同样也是通过地址译码的方式进行选择,如图3所示,芯片整体地址映射表中对于PHY级广播的地址位:0X3062_0000,当芯片进行初始化流中,对PCIe Switch子系统的该地址进行PHY固件初始化写操作,所有Stack的PHY将一次完成初始化,时间为非广播模式的二十分之一。
本发明实现了一种基于广播机制的PCIe交换芯片初始化,通过灵活多样的广播模式,可以节省芯片初始化时间本发明具有以下优点:
1.芯片架构方案定义中,通过对于Switch子系统下多个PHY模块进行Stack级的划分,每四个PHY组成一个Stack,通过地址译码选择的方式可以完成Stack级、PHY级初始化广播地址映射,提高芯片初始化方案的灵活性,满足PCIe协议要求,保障芯片的安全、可靠的启动。
2.本发明通过多组Stack模块的划分,对芯片设计的可重用性和芯片后端设计实现中的时序收敛也具有一定优势。
需要说明的是,本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,可以通过计算机程序来指令相关硬件来完成,上述的程序可存储于计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中存储介质可为磁碟、光盘、只读存储器(Read-Only Memory,ROM)或随机存取存储器(Random AccessMemory,RAM)等。上述计算机程序的实施例,可以达到与之对应的前述任意方法实施例相同或者相类似的效果。
此外,根据本发明实施例公开的方法还可以被实现为由CPU执行的计算机程序,该计算机程序可以存储在计算机可读存储介质中。在该计算机程序被CPU执行时,执行本发明实施例公开的方法中限定的上述功能。
基于上述目的,本发明的实施例的第二个方面,提出了一种PCIe交换芯片初始化的装置,如图4所示,装置200包括:
判断模块,判断模块配置为响应于接收到PCIe交换芯片初始化的指令,分别判断交换芯片的上行端口和下行端口中的每个堆栈中的各个PHY使用固件的情况;
确定模块,确定模块配置为响应于确定每个堆栈中的PHY各自使用同一个固件,使用堆栈级广播对每个堆栈的PHY进行初始化;
发送模块,发送模块配置为将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
初始化模块,初始化模块配置为将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化,其中,同一个堆栈中的所有PHY同时进行初始化。
在本发明的一个优选实施例中,确定模块还配置为:
响应于确定所有堆栈中的所有PHY都使用同一个固件,使用PHY级广播对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,将交换芯片中的所有PHY同时进行初始化。
在本发明的一个优选实施例中,确定模块还配置为:
响应于确定一些堆栈的PHY各自使用同一个固件以及一些堆栈的PHY不使用同一个固件,堆栈的PHY各自使用同一个固件的堆栈使用堆栈级广播对每个堆栈的PHY进行初始化,以及堆栈的PHY不使用同一个固件的堆栈使用堆栈级广播中预设模式对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化。
在本发明的一个优选实施例中,确定模块还配置为:
获取PHY不使用同一个固件的堆栈中的各个PHY使用固件的差异;
将堆栈中各个PHY使用固件中的相同部分使用堆栈级广播对每个PHY进行初始化;
将各个PHY使用固件中的差异部分单独进行初始化。
基于上述目的,本发明实施例的第三个方面,提出了一种计算机设备。图5示出的是本发明提供的计算机设备的实施例的示意图。如图5所示,本发明实施例包括如下装置:至少一个处理器21;以及存储器22,存储器22存储有可在处理器上运行的计算机指令23,指令由处理器执行时实现以下方法:
响应于接收到PCIe交换芯片初始化的指令,分别判断交换芯片的上行端口和下行端口中的每个堆栈中的各个PHY使用固件的情况;
响应于确定每个堆栈中的PHY各自使用同一个固件,使用堆栈级广播对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化,其中,同一个堆栈中的所有PHY同时进行初始化。
在本发明的一个优选实施例中,还包括:
响应于确定所有堆栈中的所有PHY都使用同一个固件,使用PHY级广播对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,将交换芯片中的所有PHY同时进行初始化。
在本发明的一个优选实施例中,还包括:
响应于确定一些堆栈的PHY各自使用同一个固件以及一些堆栈的PHY不使用同一个固件,堆栈的PHY各自使用同一个固件的堆栈使用堆栈级广播对每个堆栈的PHY进行初始化,以及堆栈的PHY不使用同一个固件的堆栈使用堆栈级广播中预设模式对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化。
在本发明的一个优选实施例中,堆栈的PHY不使用同一个固件的堆栈使用堆栈级广播中预设模式对每个堆栈的PHY进行初始化包括:
获取PHY不使用同一个固件的堆栈中的各个PHY使用固件的差异;
将堆栈中各个PHY使用固件中的相同部分使用堆栈级广播对每个PHY进行初始化;
将各个PHY使用固件中的差异部分单独进行初始化。
基于上述目的,本发明实施例的第四个方面,提出了一种计算机可读存储介质。图6示出的是本发明提供的计算机可读存储介质的实施例的示意图。如图6所示,计算机可读存储介质31存储有被处理器执行时执行如下方法的计算机程序32:
响应于接收到PCIe交换芯片初始化的指令,分别判断交换芯片的上行端口和下行端口中的每个堆栈中的各个PHY使用固件的情况;
响应于确定每个堆栈中的PHY各自使用同一个固件,使用堆栈级广播对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化,其中,同一个堆栈中的所有PHY同时进行初始化。
在本发明的一个优选实施例中,还包括:
响应于确定所有堆栈中的所有PHY都使用同一个固件,使用PHY级广播对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,将交换芯片中的所有PHY同时进行初始化。
在本发明的一个优选实施例中,还包括:
响应于确定一些堆栈的PHY各自使用同一个固件以及一些堆栈的PHY不使用同一个固件,堆栈的PHY各自使用同一个固件的堆栈使用堆栈级广播对每个堆栈的PHY进行初始化,以及堆栈的PHY不使用同一个固件的堆栈使用堆栈级广播中预设模式对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化。
在本发明的一个优选实施例中,堆栈的PHY不使用同一个固件的堆栈使用堆栈级广播中预设模式对每个堆栈的PHY进行初始化包括:
获取PHY不使用同一个固件的堆栈中的各个PHY使用固件的差异;
将堆栈中各个PHY使用固件中的相同部分使用堆栈级广播对每个PHY进行初始化;
将各个PHY使用固件中的差异部分单独进行初始化。
此外,根据本发明实施例公开的方法还可以被实现为由处理器执行的计算机程序,该计算机程序可以存储在计算机可读存储介质中。在该计算机程序被处理器执行时,执行本发明实施例公开的方法中限定的上述功能。
此外,上述方法步骤以及系统单元也可以利用控制器以及用于存储使得控制器实现上述步骤或单元功能的计算机程序的计算机可读存储介质实现。
本领域技术人员还将明白的是,结合这里的公开所描述的各种示例性逻辑块、模块、电路和算法步骤可以被实现为电子硬件、计算机软件或两者的组合。为了清楚地说明硬件和软件的这种可互换性,已经就各种示意性组件、方块、模块、电路和步骤的功能对其进行了一般性的描述。这种功能是被实现为软件还是被实现为硬件取决于具体应用以及施加给整个系统的设计约束。本领域技术人员可以针对每种具体应用以各种方式来实现的功能,但是这种实现决定不应被解释为导致脱离本发明实施例公开的范围。
在一个或多个示例性设计中,功能可以在硬件、软件、固件或其任意组合中实现。如果在软件中实现,则可以将功能作为一个或多个指令或代码存储在计算机可读介质上或通过计算机可读介质来传送。计算机可读介质包括计算机存储介质和通信介质,该通信介质包括有助于将计算机程序从一个位置传送到另一个位置的任何介质。存储介质可以是能够被通用或专用计算机访问的任何可用介质。作为例子而非限制性的,该计算机可读介质可以包括RAM、ROM、EEPROM、CD-ROM或其它光盘存储设备、磁盘存储设备或其它磁性存储设备,或者是可以用于携带或存储形式为指令或数据结构的所需程序代码并且能够被通用或专用计算机或者通用或专用处理器访问的任何其它介质。此外,任何连接都可以适当地称为计算机可读介质。例如,如果使用同轴线缆、光纤线缆、双绞线、数字用户线路(DSL)或诸如红外线、无线电和微波的无线技术来从网站、服务器或其它远程源发送软件,则上述同轴线缆、光纤线缆、双绞线、DSL或诸如红外线、无线电和微波的无线技术均包括在介质的定义。如这里所使用的,磁盘和光盘包括压缩盘(CD)、激光盘、光盘、数字多功能盘(DVD)、软盘、蓝光盘,其中磁盘通常磁性地再现数据,而光盘利用激光光学地再现数据。上述内容的组合也应当包括在计算机可读介质的范围内。
以上是本发明公开的示例性实施例,但是应当注意,在不背离权利要求限定的本发明实施例公开的范围的前提下,可以进行多种改变和修改。根据这里描述的公开实施例的方法权利要求的功能、步骤和/或动作不需以任何特定顺序执行。此外,尽管本发明实施例公开的元素可以以个体形式描述或要求,但除非明确限制为单数,也可以理解为多个。
应当理解的是,在本文中使用的,除非上下文清楚地支持例外情况,单数形式“一个”旨在也包括复数形式。还应当理解的是,在本文中使用的“和/或”是指包括一个或者一个以上相关联地列出的项目的任意和所有可能组合。
上述本发明实施例公开实施例序号仅仅为了描述,不代表实施例的优劣。
本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成,程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。
所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本发明实施例公开的范围(包括权利要求)被限于这些例子;在本发明实施例的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,并存在如上的本发明实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。因此,凡在本发明实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本发明实施例的保护范围之内。

Claims (10)

1.一种PCIe交换芯片初始化的方法,其特征在于,包括以下步骤:
响应于接收到PCIe交换芯片初始化的指令,分别判断交换芯片的上行端口和下行端口中的每个堆栈中的各个PHY使用固件的情况;
响应于确定每个堆栈中的PHY各自使用同一个固件,使用堆栈级广播对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化,其中,同一个堆栈中的所有PHY同时进行初始化。
2.根据权利要求1所述的方法,其特征在于,还包括:
响应于确定所有堆栈中的所有PHY都使用同一个固件,使用PHY级广播对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,将交换芯片中的所有PHY同时进行初始化。
3.根据权利要求1所述的方法,其特征在于,还包括:
响应于确定一些堆栈的PHY各自使用同一个固件以及一些堆栈的PHY不使用同一个固件,堆栈的PHY各自使用同一个固件的堆栈使用堆栈级广播对每个堆栈的PHY进行初始化,以及堆栈的PHY不使用同一个固件的堆栈使用堆栈级广播中预设模式对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化。
4.根据权利要求3所述的方法,其特征在于,堆栈的PHY不使用同一个固件的堆栈使用堆栈级广播中预设模式对每个堆栈的PHY进行初始化包括:
获取PHY不使用同一个固件的堆栈中的各个PHY使用固件的差异;
将堆栈中各个PHY使用固件中的相同部分使用堆栈级广播对每个PHY进行初始化;
将各个PHY使用固件中的差异部分单独进行初始化。
5.一种PCIe交换芯片初始化的装置,其特征在于,所述装置包括:
判断模块,所述判断模块配置为响应于接收到PCIe交换芯片初始化的指令,分别判断交换芯片的上行端口和下行端口中的每个堆栈中的各个PHY使用固件的情况;
确定模块,所述确定模块配置为响应于确定每个堆栈中的PHY各自使用同一个固件,使用堆栈级广播对每个堆栈的PHY进行初始化;
发送模块,所述发送模块配置为将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
初始化模块,所述初始化模块配置为将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化,其中,同一个堆栈中的所有PHY同时进行初始化。
6.根据权利要求5所述的装置,其特征在于,所述确定模块还配置为:
响应于确定所有堆栈中的所有PHY都使用同一个固件,使用PHY级广播对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,将交换芯片中的所有PHY同时进行初始化。
7.根据权利要求5所述的装置,其特征在于,所述确定模块还配置为:
响应于确定一些堆栈的PHY各自使用同一个固件以及一些堆栈的PHY不使用同一个固件,堆栈的PHY各自使用同一个固件的堆栈使用堆栈级广播对每个堆栈的PHY进行初始化,以及堆栈的PHY不使用同一个固件的堆栈使用堆栈级广播中预设模式对每个堆栈的PHY进行初始化;
将PHY的初始化程序从片外存储器发送到交换芯片的内存空间中;
将交换芯片的内存空间中的PHY初始化程序发送到每个PHY中,依次对每个堆栈中的PHY进行初始化。
8.根据权利要求7所述的装置,其特征在于,所述确定模块还配置为:
获取PHY不使用同一个固件的堆栈中的各个PHY使用固件的差异;
将堆栈中各个PHY使用固件中的相同部分使用堆栈级广播对每个PHY进行初始化;
将各个PHY使用固件中的差异部分单独进行初始化。
9.一种计算机设备,其特征在于,包括:
至少一个处理器;以及
存储器,所述存储器存储有可在所述处理器上运行的计算机指令,所述指令由所述处理器执行时实现权利要求1-4任意一项所述方法的步骤。
10.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1-4任意一项所述方法的步骤。
CN202210312889.1A 2022-03-28 2022-03-28 一种PCIe交换芯片初始化的方法、装置、设备及介质 Active CN114675891B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210312889.1A CN114675891B (zh) 2022-03-28 2022-03-28 一种PCIe交换芯片初始化的方法、装置、设备及介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210312889.1A CN114675891B (zh) 2022-03-28 2022-03-28 一种PCIe交换芯片初始化的方法、装置、设备及介质

Publications (2)

Publication Number Publication Date
CN114675891A true CN114675891A (zh) 2022-06-28
CN114675891B CN114675891B (zh) 2023-07-21

Family

ID=82076073

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210312889.1A Active CN114675891B (zh) 2022-03-28 2022-03-28 一种PCIe交换芯片初始化的方法、装置、设备及介质

Country Status (1)

Country Link
CN (1) CN114675891B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111045970A (zh) * 2019-12-18 2020-04-21 江苏芯盛智能科技有限公司 一种phy参数调试方法、装置、存储介质及电子设备
US10719058B1 (en) * 2017-09-25 2020-07-21 Cadence Design Systems, Inc. System and method for memory control having selectively distributed power-on processing
CN113360191A (zh) * 2020-03-03 2021-09-07 杭州海康威视数字技术股份有限公司 网络交换芯片的驱动装置
CN113672260A (zh) * 2021-08-17 2021-11-19 浙江大华技术股份有限公司 一种处理器cpu初始化方法
CN113722003A (zh) * 2021-07-30 2021-11-30 浪潮电子信息产业股份有限公司 一种phy芯片的工作模式调整方法、装置及设备

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10719058B1 (en) * 2017-09-25 2020-07-21 Cadence Design Systems, Inc. System and method for memory control having selectively distributed power-on processing
CN111045970A (zh) * 2019-12-18 2020-04-21 江苏芯盛智能科技有限公司 一种phy参数调试方法、装置、存储介质及电子设备
CN113360191A (zh) * 2020-03-03 2021-09-07 杭州海康威视数字技术股份有限公司 网络交换芯片的驱动装置
CN113722003A (zh) * 2021-07-30 2021-11-30 浪潮电子信息产业股份有限公司 一种phy芯片的工作模式调整方法、装置及设备
CN113672260A (zh) * 2021-08-17 2021-11-19 浙江大华技术股份有限公司 一种处理器cpu初始化方法

Also Published As

Publication number Publication date
CN114675891B (zh) 2023-07-21

Similar Documents

Publication Publication Date Title
US10713203B2 (en) Dynamic partition of PCIe disk arrays based on software configuration / policy distribution
CN103152397B (zh) 一种多协议存储系统设计方法
US8214528B2 (en) Address identifier scaling in converged networks
US20090041046A1 (en) High performance ethernet netrworking utilizing existing fibre channel arbitrated loop HBA technology
KR101454954B1 (ko) 스토리지 에어리어 네트워크(san)의 구성
WO2005083937A1 (en) Generating topology information identifying devices in a network topology
US7606167B1 (en) Apparatus and method for defining a static fibre channel fabric
US10374897B2 (en) Technologies for autonegotiating 10G and 1G serial communications over copper cable
EP4152170A1 (en) Equalization training method, apparatus, and system
US20170316018A1 (en) Storage Network Element Discovery Method and Apparatus
US10924435B2 (en) System and method for port reduction using multiple chassis link aggregation group for stacked devices
CN117061423B (zh) 一种胖树网络的多机路由方法、装置、系统及存储介质
CN114675891A (zh) 一种PCIe交换芯片初始化的方法、装置、设备及介质
US20160261484A9 (en) Chip multi processor and router for chip multi processor
CN103634277A (zh) 一种共享内存的方法、服务器及系统
CN114172841B (zh) 报文转发方法、装置、电子设备及读存储介质
CN104601346A (zh) 管理交换机的网络连接的方法和装置
US8116330B2 (en) Bridge apparatus and methods for coupling multiple non-fibre channel devices to a fibre channel arbitrated loop
US11469955B2 (en) Stacked computer network devices having multiple master nodes
CN109165099B (zh) 一种电子设备、内存拷贝方法及装置
CN113472562B (zh) 一种设备管理方法、装置及计算机系统
WO2024001874A1 (zh) 模式协商方法、装置、设备、系统及计算机可读存储介质
US7925758B1 (en) Fibre accelerated pipe data transport
WO2016085983A1 (en) Technologies for resolving forward error correction (fec) mode on a 25g ethernet link
CN115834362A (zh) 一种网络链路保护方法以及相关设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant