CN114356796A - 快闪存储器卡、快闪存储器卡的预分配方法及系统 - Google Patents

快闪存储器卡、快闪存储器卡的预分配方法及系统 Download PDF

Info

Publication number
CN114356796A
CN114356796A CN202111668122.4A CN202111668122A CN114356796A CN 114356796 A CN114356796 A CN 114356796A CN 202111668122 A CN202111668122 A CN 202111668122A CN 114356796 A CN114356796 A CN 114356796A
Authority
CN
China
Prior art keywords
flash memory
memory card
data
allocation
data area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111668122.4A
Other languages
English (en)
Inventor
朱乐乐
王鹤铭
赵成炜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hangzhou Ezviz Network Co Ltd
Original Assignee
Hangzhou Ezviz Network Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hangzhou Ezviz Network Co Ltd filed Critical Hangzhou Ezviz Network Co Ltd
Priority to CN202111668122.4A priority Critical patent/CN114356796A/zh
Publication of CN114356796A publication Critical patent/CN114356796A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • Stored Programmes (AREA)

Abstract

本申请实施例提供了一种快闪存储器卡、快闪存储器卡的预分配方法及系统,快闪存储器卡包括:多个硬件结构相同的存储单元;存储单元包括第一数量的第一存储单元和第二数量的第二存储单元;第一存储单元连续排列且位于第二存储单元前面,每个第一存储单元用于存储第三数量的数据;第二存储单元连续排列,每个第二存储单元用于存储第四数量的数据;第四数量大于第三数量。本申请实施例通过设置第一数量的第一存储单元连续排列,第二数量的第二存储单元连续排列,第一存储单元位于第二存储单元之前,便于将可靠性要求高的少量数据集中存于第一存储单元,将可靠性要求低的大量数据集中存于第二存储单元,从而兼顾快闪存储器卡的高可靠性和高容量。

Description

快闪存储器卡、快闪存储器卡的预分配方法及系统
技术领域
本申请涉及存储领域以及存储器卡领域,尤其涉及一种快闪存储器卡、快闪存储器卡的预分配方法及系统。
背景技术
随着电子技术的发展,存储器卡的使用越来越广泛。在存储器卡的使用过程中,一方面,用户对数据存储容量的需求快速增长,小容量的存储器卡难以满足用户日益增长的容量需求;另一方面,存储器卡的可靠性也越来越受到重视,存储器卡一旦损坏,会给用户带来很多不便。
通常,为满足数据存储容量需求,存储器卡的各个存储单元中统一采用了MLC(Multi-Level Cell,多层单元)技术或TLC(Trinary-Level Cell,三层单元)技术。MLC技术和TLC技术与SLC(Single-Level Cell,单层单元)技术相比,能够显著扩充存储器卡的数据存储容量,但降低了存储器卡的可靠性。
发明内容
本申请实施例的目的是提供一种快闪存储器卡、快闪存储器卡的预分配方法及系统,以解决如何兼顾快闪存储器卡的可靠性和数据存储容量的问题。
为解决上述技术问题,本申请实施例是这样实现的:
第一方面,本申请实施例提供了一种种快闪存储器卡,包括:
多个硬件结构相同的存储单元;所述存储单元包括第一数量的第一存储单元和第二数量的第二存储单元;
所述第一存储单元连续排列且位于所述第二存储单元的前面,每个所述第一存储单元用于存储第三数量的数据;
所述第二存储单元连续排列,每个所述第二存储单元用于存储第四数量的数据;所述第四数量大于所述第三数量。
第二方面,本申请实施例提供了一种快闪存储器卡的预分配方法,应用于与如第一方面所述的快闪存储器卡相匹配的调整设备,该方法包括:
与电子设备建立连接;
从预设的多个预分配程序中,确定与所述电子设备相匹配的目标预分配程序;
通过所述连接将所述目标预分配程序发送给所述电子设备,以使所述电子设备在安装所述快闪存储器卡且确定满足预分配的处理条件时,基于所述目标预分配程序对所述快闪存储器卡进行预分配处理,以将所述快闪存储器卡的第一存储单元分配为非数据区,将所述快闪存储器卡的第二存储单元分配为数据区。
第三方面,本申请实施例提供一种快闪存储器卡的预分配系统,包括如第一方面所述的快闪存储器卡、电子设备和与所述快闪存储器卡相匹配的调整设备;所述快闪存储器卡安装于所述电子设备中;
所述调整设备,与所述电子设备建立连接;从预设的多个预分配程序中,确定与所述电子设备相匹配的目标预分配程序;通过所述连接将所述目标预分配程序发送给所述电子设备;
所述电子设备,接收所述目标预分配程序,在确定满足预分配的处理条件时,基于所述目标预分配程序对所述快闪存储器卡进行预分配处理,以将所述快闪存储器卡的第一存储单元分配为非数据区,将所述快闪存储器卡的第二存储单元分配为数据区。
第四方面,本申请实施例提供一种快闪存储器卡的预分配装置,应用于与如第一方面所述的快闪存储器卡相匹配的调整设备,该装置包括:
处理器,用于与电子设备建立连接;从预设的多个预分配程序中,确定与所述电子设备相匹配的目标预分配程序;通过所述连接将所述目标预分配程序发送给所述电子设备,以使所述电子设备在安装所述快闪存储器卡且确定满足预分配的处理条件时,基于所述目标预分配程序对所述快闪存储器卡进行预分配处理,以将所述快闪存储器卡的第一存储单元分配为非数据区,将所述快闪存储器卡的第二存储单元分配为数据区。
第五方面,本申请实施例提供一种电子设备,包括:处理器,与所述处理器电连接的存储器。所述存储器存储有计算机程序,所述处理器用于从所述存储器调用并执行所述计算机程序以实现第二方面所述的快闪存储器卡的预分配方法的步骤。
第六方面,本申请实施例提供一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现第二方面所述的快闪存储器卡的预分配方法的步骤。
在本申请实施例中,快闪存储器卡包括:多个硬件结构相同的存储单元;存储单元包括第一数量的第一存储单元和第二数量的第二存储单元;第一存储单元连续排列且位于第二存储单元的前面,每个第一存储单元用于存储第三数量的数据;第二存储单元连续排列,每个第二存储单元用于存储第四数量的数据;第四数量大于第三数量。本申请实施例,通过设置第一数量的第一存储单元连续排列,第二数量的第二存储单元连续排列,且第一存储单元位于第二存储单元的前面,便于将可靠性要求高的数据集中存储于第一存储单元,将可靠性要求低的数据集中存储于第二存储单元,从而兼顾了快闪存储器卡整体的高可靠性和高容量。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请中记载的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本说明书实施例提供的一种快闪存储器卡的结构示意图;
图2为本说明书实施例提供的另一种快闪存储器卡的结构示意图;
图3为本说明书实施例提供的一种快闪存储器卡的预分配方法的流程示意图;
图4为本说明书实施例提供的一种快闪存储器卡的预分配装置的模块组成示意图;
图5为本说明书实施例提供的一种快闪存储器卡的预分配系统的组成示意图;
图6为本说明书实施例提供的一种电子设备的组成示意图。
具体实施方式
为了使本技术领域的人员更好地理解本申请中的技术方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都应当属于本申请保护的范围。
图1为本说明书实施例提供的一种快闪存储器卡的结构示意图。
如图1所示,快闪存储器卡,包括:多个硬件结构相同的存储单元;存储单元包括第一数量的第一存储单元101和第二数量的第二存储单元102;第一存储单元101连续排列且位于第二存储单元102的前面,每个第一存储单元101用于存储第三数量的数据;第二存储单元102连续排列,每个第二存储单元102用于存储第四数量的数据;第四数量大于第三数量。
快闪存储器卡,可以是Micro SD卡(Micro SD Card),原名TF卡(Trans-flashCard)。快闪存储器卡可以安装于多种类型的电子设备,例如,手机、摄像机等。在快闪存储器卡安装于电子设备的情况下,电子设备所采集或生成的数据可以存储于该快闪存储器卡中。快闪存储器卡的安装形式可以是插入电子设备的卡槽中,也可以是其他连接形式。
快闪存储器卡所包括的多个存储单元的硬件结构相同。存储单元可以是浮栅晶体管,也可以是其他具有存储功能的电子器件。存储单元可以是快闪存储器卡中的基础存储单位。
第一存储单元101连续排列且位于第二存储单元102的前面,第二存储单元102连续排列,指的是,快闪存储器卡按照一维的逻辑地址进行数据的访问和读取,则多个存储单元按照一维的逻辑地址可以视为连续排列,其中,多个存储单元中的第一存储单元101连续排列,多个存储单元中的第二存储单元102连续排列,如图1所示,第一数量的第一存储单元101中的最后一个第一存储单元101与第二数量的第二存储单元102中的第一个第二存储单元102相邻。
第一数量可以根据预先计算得到的电子设备的非数据区的容量确定,第二数量可以根据预先计算得到的电子设备的数据区的容量确定。
第三数量可以是一个,也可以大于一个,第四数量可以是两个、三个、四个,或者大于四个。第四数量大于第三数量,即,第一存储单元101可存储的数据数量小于第二存储单元102可存储的数据数量。
可选地,第一存储单元包括SLC单层单元;第二存储单元包括MLC多层单元、TLC三层单元和QLC四层单元中的至少一种。
需要强调的是,快闪存储器卡中的每个存储单元的硬件结构相同,即,第一存储单元可以采用SLC技术,第二存储单元可以采用与第一存储单元不同的MLC技术、TLC技术、QLC技术等,二者所使用的电子器件的结构是完全一致的,而不是第一存储单元使用一种存储颗粒,第二存储单元使用另一种结构不同的存储颗粒。第一存储单元与第二存储单元是对同一种结构的电子器件采用了两种不同的管理方式。
例如,第一存储单元101采用SLC(Single-Level Cell,单层单元)技术,则第一存储单元101为SLC单层单元,用于存储1bit数据,第二存储单元102采用TLC(Trinary-LevelCell,三层单元)技术,则第二存储单元102为TLC三层单元,用于存储3bit数据,1bit小于3bit。
表1示出了SLC、MLC、EMLC(Enterprise Multi-Level Cell,企业多层单元)以及TLC的部分特征参数。
特征 SLC MLC EMLC TLC
存储数据量 1bit 2bit 2bit 3bit
数据保留时间 10年 1年 1年 1年
读取时间 25μs 50-60μs 50-60μs 105μs
抹去时间 2ms 3-4ms 6ms 10ms
表1
如表1所示,每个采用SLC技术的存储单元可以用于存储1bit数据,成本最高,数据保留时间最长,数据的读取时间和抹去时间最短,MLC、EMLC以及TLC对应的存储单元与SLC对应的存储单元相比,可存储的数据量增多,成本降低,但数据保留时间缩短,数据的读取时间和抹去时间延长。
由此可知,SLC具有可靠性高、性能好、寿命长的优点,MLC、EMLC以及TLC与SLC相比,可靠性降低,性能下降,寿命断,但具有数据存储量高的优点。
快闪存储器卡中的每个存储单元的硬件结构相同,每个存储单元所采用的材料也相同,故每个存储单元的成本是一样的。由于SLC具有高可靠性的优势,即便每个存储单元都使用成本较低的电子器件材料,快闪存储器卡整体也具备较高的可靠性。而对于统一采用MLC技术或TLC技术的快闪存储器卡,若想使该快闪存储器卡具备相同程度的可靠性,必须使用成本较高的电子器件材料。因此,本申请实施例所提供的快闪存储器卡在保证高可靠性的前提下具有低成本优势。
可选地,快闪存储器卡还包括:主控板;主控板,与每个存储单元相连,用于控制每个存储单元存储的数据数量。
主控板控制每个存储单元存储的数据数量,可以是,主控板对每个存储单元的管理方式进行控制,例如,主控板控制一个存储单元采用第一管理方式,该第一管理方式下,存储单元可以存储1bit数据;主控板控制另一个存储单元采用第二管理方式,该第二管理方式下,存储单元可以存储2bit数据。
快闪存储器卡包括主控板与多个存储单元,主控板与每个存储单元连接,用于控制每个存储单元可存储的数据数量。
第一存储单元101与第二存储单元102的硬件结构相同,但通过主控板对每个存储单元控制,可以使得硬件结构相同的存储单元可以存储不同数量的数据。例如,对于结构完全一致的两个浮栅晶体管,主控板可以控制第一个浮栅晶体管存储1bit的数据,控制第二个浮栅晶体管存储2bit的数据。
可选地,第一存储单元经预分配处理后被分配为非数据区,非数据区包括文件分配表区和索引区;第二存储单元经预分配处理后被分配为数据区;文件分配表区,位于索引区的前面,文件分配表区用于存储分区表信息;分区表信息用于供安装有快闪存储器卡的电子设备的操作系统打开和读取索引区和数据区中存储的文件;索引区,用于存储索引文件;索引文件用于检索对应的内容文件在数据区中的存储位置;数据区,用于存储内容文件。
快闪存储器卡可以采用预分配的机制进行数据存储。预分配的文件系统在快闪存储器卡上可以分为非数据区和数据区。
非数据区用于辅助安装有快闪存储器卡的电子设备的操作系统检索文件的重要数据。非数据区可以包括文件分配表区和索引区。
非数据区对应的存储单元被损坏,可能会导致数据区中存储的数据无法被正常解释,例如,手机拍摄一张照片,该照片可以以二进制数据的形式存储于快闪存储器卡,但由于非数据区中的索引区的一部分存储单元损坏,该照片无法被打开并显示。需要注意的是,数据区中存储的二进制数据是可以被读取的,但该二进制数据无法被手机正常解释,故无法以图片的形式显示在手机中。
非数据区对应的存储单元被损坏,也可能会导致电子设备的操作系统无法识别快闪存储器卡,也无法进行数据读取和数据写入,例如,摄像机的拍摄的一段视频在非数据区中的文件分配表区的存储单元损坏之前存储于数据区,在文件分配表区的一部分存储单元损坏之后,安装于摄像机的快闪存储器卡中的数据无法被摄像机的操作系统识别,该一段视频在摄像机中无法被读取。在摄像机与电脑进行通信连接的情况下,电脑的操作系统也无法识别该快闪存储器卡中的数据,则该一段视频在电脑上无法被读取。
数据区用于存储内容数据,内容数据,例如,图片文件、音频文件、视频文件等。数据区的数据存储总容量较大,且个别存储单元的损坏不影响剩余的未损坏的存储单元正常工作。例如,数据区的数据存储总容量为128G,即便数据区存在损坏的几十个甚至几百个存储单元,数据区依然存在大量可用的存储单元,不影响快闪存储器卡正常工作。
文件分配表区,位于索引区的前面,文件分配表区用于存储分区表信息;分区表信息用于供安装有快闪存储器卡的电子设备的操作系统打开和读写索引区和数据区中存储的文件。文件分配表区,可以是FAT32区,也可以是其他类型的文件分配表区。FAT32区,可以供LINUX、WINDOWS操作系统识别和使用,例如,WINDOWS操作系统,可以根据FAT32区中存储的分区表信息,用标准C接口打开和读写索引区和数据区中存储的文件。
在存储有分区表信息的存储单元损坏的情况下,WINDOWS操作系统可能无法识别快闪存储器卡里的内容,从而无法进行数据读取和数据写入,造成数据不可用,故快闪存储器卡可以视为整体被损坏,无法继续投入使用。
索引区,用于存储索引文件;索引文件用于检索对应的内容文件在数据区中的存储位置。索引文件是针对预分配文件系统的,可以包括数据区的元数据。以内容数据为一段视频为例,索引文件中可以记录该段视频的起始时间、结束时间、该段视频文件在数据区中的存储位置、文件偏移以及长度等元数据。安装有快闪存储器卡的电子设备的操作系统,可以根据文件分配表区中存储的分区表信息,读取索引区中的索引文件,从而根据索引文件中记录的内容数据的各项元数据在数据区中搜索到具体的内容数据。其他形式的内容数据与视频文件类似,此处不再赘述。
索引区的破坏可能会导致操作系统无法识别快闪存储器卡里的内容,从而无法进行数据读取和数据写入,造成数据不可用,故快闪存储器卡可以视为整体被损坏,无法继续投入使用。
在快闪存储器卡的使用过程中,存储单元的使用寿命达到极限,或者,设备运行中随时断电,都有可能损坏存储单元中存储的数据。因此,索引区和文件分配表区对应的存储单元的可靠性会直接影响整个快闪存储器卡的正常使用。与非数据区相比,数据区对应的存储单元的可靠性,只会影响数量较少的数据,破坏性较小。
因此,将第一存储单元分配为非数据区,将第二存储单元分配为数据区,是出于如下考虑:一方面,非数据区所需的数据空间较小,对数据存储容量的需求很低,但对可靠性要求较高;另一方面,数据区所需的存储空间较大,对数据存储容量的需求很高,但对可靠性要求相对较低。
通过将第一存储单元分配为非数据区,将第二存储单元分配为数据区,可以兼顾快闪存储器卡整体的高可靠性和高容量,且具有高可靠性优势的第一存储单元用于存储对整个快闪存储器卡的使用影响较大的重要数据,则重要数据不易被损坏,延长了快闪存储器卡的使用寿命。
可选地,第一数量的第一存储单元的数据存储总容量为预设容量值;预设容量值根据目标设备的非数据区的容量值确定;非数据区包括索引区和文件分配表区;其中,目标设备通过如下方式确定;在与快闪存储器卡匹配的多种电子设备中,根据每种电子设备的数据存储结构,计算每种电子设备的非数据区的容量值;将最大的非数据区的容量值所对应的电子设备确定为目标设备。
预设容量值可以是128M,也可以是其他预先设置的数值。
最大的非数据区的容量值可以小于预设容量值,也可以等于预设容量值。
根据目标设备的非数据区的容量值确定预设容量值,可以是将目标设备的非数据区的容量值作为预设容量值,也可以是将目标设备的非数据区的容量值与预设容量阈值之和作为预设容量值。
例如,一种快闪存储器卡,可以安装于手机,也可以安装于摄像机,还可以安装于智能家电,则根据手机的数据存储结构,计算得到手机的非数据区的容量值为115M,根据摄像机的数据存储结构,计算摄像机的非数据区的容量值120M,根据智能家电的数据存储结构,计算智能家电的非数据区的容量值80M。将120M对应的摄像机确定为目标设备,则根据目标设备的非数据区的容量值,即120M,可以确定将预设容量值设置为120M与预设容量阈值之和,128M。
可选地,第一存储单元,用于存储安装有快闪存储器卡的电子设备的非数据区的数据内容;第二存储单元,用于存储安装有快闪存储器卡的电子设备的数据区的数据内容。
在电子设备的卡槽中已插入快闪存储器卡的情况下,当电子设备采集或生成新的内容数据时,该新的内容数据可以存储于第二存储单元,该新的内容数据对应生成的索引文件可以存储于第一存储单元。
或者,在电子设备的卡槽中已插入快闪存储器卡的情况下,当电子设备接收到数据转移指令时,可以将该数据转移指令指定的内容数据从电子设备的存储器转移至第二存储单元,该内容数据对应生成的索引文件可以存储于第一存储单元。
可选地,第一数量的第一存储单元101的数据存储总容量,小于第二数量的第二存储单元102的数据存储总容量。
例如,第一数量的第一存储单元101的数据存储总容量可以是128M,第二数量的第二存储单元102的数据存储总容量可以是16G、32G、64G或者128G等。
第一数量的第一存储单元101的数据存储总容量可以远远小于第二数量的第二存储单元102的数据存储总容量,具体的,第一数量的第一存储单元101的数据存储总容量与第二数量的第二存储单元102的数据存储总容量之比可以小于等于预设比例阈值。预设比例阈值可以是1/128。
在如图1所示的实施例中,快闪存储器卡包括:多个硬件结构相同的存储单元;存储单元包括第一数量的第一存储单元和第二数量的第二存储单元;第一存储单元连续排列且位于第二存储单元的前面,每个第一存储单元用于存储第三数量的数据;第二存储单元连续排列,每个第二存储单元用于存储第四数量的数据;第四数量大于第三数量。本申请实施例,通过设置第一数量的第一存储单元连续排列,第二数量的第二存储单元连续排列,且第一存储单元位于第二存储单元的前面,便于将可靠性要求高的少量数据集中存储于第一存储单元,将可靠性要求低的大量数据集中存储于第二存储单元,从而兼顾了快闪存储器卡整体的高可靠性和高容量。
基于相同的技术构思,本说明书实施例还提供了一种快闪存储器卡。图2为本说明书实施例提供的另一种快闪存储器卡的结构示意图,如图2所示,该快闪存储器卡经过预分配处理之后,被划分为非数据区201与数据区202。非数据区201包括FAT32区和索引区,按照一维的逻辑地址,FAT32区与索引区相邻,且FAT32区位于索引区之前。
非数据区201采用SLC技术,即非数据区201中的每个存储单元用于存储1bit数据,数据区202采用MLC、TLC或QLC技术,即数据区202中的每个存储单元用于存储2bit数据,或者,每个存储单元用于存储3bit数据,或者,每个存储单元用于存储4bit数据。
另外,对于图2所示的快闪存储器卡实施例而言,由于其与图1所示的快闪存储器卡实施例基本相似,所以描述的比较简单,相关之处参见图1所示的快闪存储器卡实施例的部分说明即可。
基于相同的技术构思,本说明书实施例还提供了一种快闪存储器卡的预分配方法,该快闪存储器卡的预分配方法应用于与前述的快闪存储器卡实施例所提供的快闪存储器卡相匹配的调整设备。图3为本说明书实施例提供的一种快闪存储器卡的预分配方法的流程示意图。
步骤302,与电子设备建立连接。
步骤302中的电子设备可以是与快闪存储器卡匹配的多种电子设备中的一种,例如,手机、摄像机、智能家电。
调整设备可以是一种电子设备。该调整设备不同于步骤302中的电子设备。调整设备与快闪存储器卡可以存在匹配关系。调整设备可以用于辅助步骤302中的电子设备对匹配的快闪存储器卡进行预分配处理。
调整设备与电子设备可以建立无线连接,例如,调整设备通过内部的蓝牙或wifi模块与电子设备建立无线连接。调整设备与电子设备也可以建立有线连接,例如,调整设备通过数据传输线与电子设备建立有线连接。
需要注意的是,步骤302可以在电子设备安装有快闪存储器卡的情况下被执行,也可以在电子设备安装快闪存储器卡之前被执行。
步骤304,从预设的多个预分配程序中,确定与电子设备相匹配的目标预分配程序。
调整设备中可以存储有预设的多个预分配程序,每个预分配程序对应于与快闪存储器卡匹配的多种电子设备中的一种电子设备。例如,调整设备中存储有第一预分配程序、第二预分配程序,第一预分配程序对应于手机,第二预分配程序对应于摄像机,则在电子设备为摄像机的情况下,调整设备将第二预分配程序确定为目标预分配程序。
可选地,从预设的多个预分配程序中,确定与电子设备相匹配的目标预分配程序,包括:确定电子设备的设备类型;根据设备类型,从预设的设备类型与预分配程序的关联关系中,获取关联的预分配程序;将获取的预分配程序确定为与电子设备相匹配的目标预分配程序。
确定电子设备的设备类型,具体实施时,可以是,在调整设备与电子设备建立连接时,调整设备自动获取电子设备的设备类型标识,也可以是,在调整设备与电子设备连接之后,根据用户操作获取电子设备的设备类型标识。设备类型标识可以用于唯一标识电子设备的设备类型,例如,手机的设备类型标识为X,摄像机的设备标识类型为Y,智能家电的设备类型标识为Z,上述集中设备类型标识仅仅是一种示例性的描述,不构成对本申请的限制。设备类型标识可以是电子设备的设备型号,也可以是其他能够唯一标识电子设备的设备类型的参数。用户操作可以是用户对调整设备的操作,也可以是用户对电子设备的操作。
根据设备类型,从预设的设备类型与预分配程序的关联关系中,获取关联的预分配程序,将获取的预分配程序确定为与电子设备相匹配的目标预分配程序,可以是,根据设备类型标识,从预先存储的关联关系中查询对应的预分配程序,将查询得到的预分配程序作为目标预分配程序。
步骤306,通过连接将目标预分配程序发送给电子设备,以使电子设备在安装快闪存储器卡且确定满足预分配的处理条件时,基于目标预分配程序对快闪存储器卡进行预分配处理,以将快闪存储器卡的第一存储单元分配为非数据区,将快闪存储器卡的第二存储单元分配为数据区。
调整设备通过连接将目标预分配程序发送给电子设备,可以是将目标预分配程序传输至电子设备并替换电子设备中存储的预分配程序。
预分配的处理条件可以是将快闪存储器卡插入电子设备的卡槽中,也可以是在将快闪存储器卡插入电子设备的卡槽之后,用户对电子设备执行了预分配触发操作。
例如,在用户将快闪存储器卡插入手机的卡槽之后,手机弹出快闪存储器卡的管理界面,用户在该管理界面中单击预分配触发控件,手机响应于用户操作,运行目标预分配程序,对快闪存储器卡进行预分配处理。
在本申请实施例中,与电子设备建立连接;从预设的多个预分配程序中,确定与电子设备相匹配的目标预分配程序;通过连接将目标预分配程序发送给电子设备,以使电子设备在安装快闪存储器卡且确定满足预分配的处理条件时,基于目标预分配程序对快闪存储器卡进行预分配处理,以将快闪存储器卡的第一存储单元分配为非数据区,将快闪存储器卡的第二存储单元分配为数据区。本申请实施例通过将与电子设备匹配的目标预分配程序下发至电子设备,能够使电子设备在安装有快闪存储器卡且满足预分配的处理条件的情况下,运行该目标预分配程序,以进行预分配处理,使得可靠性较高但数据存储量小的第一存储单元被分配为非数据区,可靠性较低但数据存储量大的第二存储单元被分配为数据区,从而兼顾快闪存储器卡的高可靠性和高容量。
基于相同的技术构思,本说明书实施例还提供了一种快闪存储器卡的预分配装置,图4为本说明书实施例提供的一种快闪存储器卡的预分配装置的模块组成示意图,如图4所示,该装置包括:
处理器401,用于与电子设备建立连接;从预设的多个预分配程序中,确定与所述电子设备相匹配的目标预分配程序;通过所述连接将所述目标预分配程序发送给所述电子设备,以使所述电子设备在安装所述快闪存储器卡且确定满足预分配的处理条件时,基于所述目标预分配程序对所述快闪存储器卡进行预分配处理,以将所述快闪存储器卡的第一存储单元分配为非数据区,将所述快闪存储器卡的第二存储单元分配为数据区。
可选地,处理器401,具体用于
确定所述电子设备的设备类型;
根据设备类型,从预设的设备类型与预分配程序的关联关系中,获取关联的预分配程序;
将获取的所述预分配程序确定为与所述电子设备相匹配的目标预分配程序。
本申请实施例提供的快闪存储器卡的预分配装置,与电子设备建立连接;从预设的多个预分配程序中,确定与电子设备相匹配的目标预分配程序;通过连接将目标预分配程序发送给电子设备,以使电子设备在安装快闪存储器卡且确定满足预分配的处理条件时,基于目标预分配程序对快闪存储器卡进行预分配处理,以将快闪存储器卡的第一存储单元分配为非数据区,将快闪存储器卡的第二存储单元分配为数据区。本申请实施例通过将与电子设备匹配的目标预分配程序下发至电子设备,能够使电子设备在安装有快闪存储器卡且满足预分配的处理条件的情况下,运行该目标预分配程序,以进行预分配处理,使得可靠性较高但数据存储量小的第一存储单元被分配为非数据区,可靠性较低但数据存储量大的第二存储单元被分配为数据区,从而兼顾快闪存储器卡的高可靠性和高容量。
另外,对于上述快闪存储器卡的预分配装置实施例而言,由于其与快闪存储器卡的预分配方法的方法实施例基本相似,所以描述的比较简单,相关之处参见快闪存储器卡的预分配方法的方法实施例的部分说明即可。而且,应当注意的是,本发明的快闪存储器卡的预分配装置的各个部件中,根据其要实现的功能而对其中的部件进行了逻辑划分,但是,本发明不受限于此,可以根据需要对各个部件进行重新划分或者组合。
基于相同的技术构思,本说明书一个或多个实施例还提供了一种快闪存储器卡的预分配系统,图5为本说明书实施例提供的一种快闪存储器卡的预分配系统的组成示意图;如图5所示,该快闪存储器卡的预分配系统包括:快闪存储器卡503、电子设备502和与快闪存储器卡503相匹配的调整设备501;快闪存储器卡503安装于电子设备502中;
调整设备501,与电子设备502建立连接;从预设的多个预分配程序中,确定与电子设备相匹配的目标预分配程序;通过连接将目标预分配程序发送给电子设备502;
电子设备502,接收目标预分配程序,在确定满足预分配的处理条件时,基于目标预分配程序对快闪存储器卡503进行预分配处理,以将快闪存储器卡503的第一存储单元分配为非数据区,将快闪存储器卡的第二存储单元分配为数据区。
本申请实施例提供的快闪存储器卡的预分配系统,调整设备与电子设备建立连接;从预设的多个预分配程序中,确定与电子设备相匹配的目标预分配程序;通过连接将目标预分配程序发送给电子设备,以使电子设备在安装快闪存储器卡且确定满足预分配的处理条件时,基于目标预分配程序对快闪存储器卡进行预分配处理,以将快闪存储器卡的第一存储单元分配为非数据区,将快闪存储器卡的第二存储单元分配为数据区。本申请实施例通过调整设备将与电子设备匹配的目标预分配程序下发至电子设备,能够使电子设备在安装有快闪存储器卡且满足预分配的处理条件的情况下,运行该目标预分配程序,以进行预分配处理,使得可靠性较高但数据存储量小的第一存储单元被分配为非数据区,可靠性较低但数据存储量大的第二存储单元被分配为数据区,从而兼顾快闪存储器卡的高可靠性和高容量。
另外,对于上述系统实施例而言,由于其与对应的方法实施例基本相似,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
基于同样的技术构思,本申请实施例还提供一种电子设备,如图6所示。该电子设备可以是用于执行前述的快闪存储器卡的预分配方法的调整设备。图6为本说明书实施例提供的一种电子设备的组成示意图,参见图6,该电子设备包括处理器、内部总线、网络接口、内存以及非易失性存储器,当然还可能包括其他业务所需要的硬件。处理器从非易失性存储器中读取对应的计算机程序到内存中然后运行,在逻辑层面上形成快闪存储器卡的预分配装置。当然,除了软件实现方式之外,本申请并不排除其他实现方式,比如逻辑器件抑或软硬件结合的方式等等,也就是说以下处理流程的执行主体并不限定于各个逻辑单元,也可以是硬件或逻辑器件。
网络接口、处理器和存储器可以通过总线系统相互连接。总线可以是ISA(Industry Standard Architecture,工业标准体系结构)总线、PCI(PeripheralComponent Interconnect,外设部件互连标准)总线或EISA(Extended Industry StandardArchitecture,扩展工业标准结构)总线等。总线可以分为地址总线、数据总线、控制总线等。为便于表示,图6中仅用一个双向箭头表示,但并不表示仅有一根总线或一种类型的总线。
存储器用于存放程序。具体地,程序可以包括程序代码,程序代码包括计算机操作指令。存储器可以包括只读存储器和随机存取存储器,并向处理器提供指令和数据。存储器可能包含高速随机存取存储器(Random-Access Memory,RAM),也可能还包括非易失性存储器(non-volatile memory),例如至少1个磁盘存储器。
处理器,用于执行存储器存放的程序,并具体执行:
与电子设备建立连接;
从预设的多个预分配程序中,确定与所述电子设备相匹配的目标预分配程序;
通过所述连接将所述目标预分配程序发送给所述电子设备,以使所述电子设备在安装所述快闪存储器卡且确定满足预分配的处理条件时,基于所述目标预分配程序对所述快闪存储器卡进行预分配处理,以将所述快闪存储器卡的第一存储单元分配为非数据区,将所述快闪存储器卡的第二存储单元分配为数据区。
上述如本申请图3所示实施例揭示的快闪存储器卡的预分配装置执行的快闪存储器卡的预分配方法可以应用于处理器中,或者由处理器实现。处理器可能是一种集成电路芯片,具有信号的处理能力。在实现过程中,上述方法的各步骤可以通过处理器中的硬件的集成逻辑电路或者软件形式的指令完成。上述的处理器可以是通用处理器,包括中央处理器(Central Processing Unit,CPU)、网络处理器(Network Processor,NP)等;还可以是音频处理设备(Digital Signal Processor,DSP)、专用集成电路(Application SpecificIntegrated Circuit,ASIC)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。可以实现或者执行本申请实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。结合本申请实施例所公开的快闪存储器卡的预分配方法的步骤可以直接体现为硬件译码处理器执行完成,或者用译码处理器中的硬件及软件模块组合执行完成。软件模块可以位于随机存储器,闪存、只读存储器,可编程只读存储器或者电可擦写可编程存储器、寄存器等本领域成熟的存储介质中。该存储介质位于存储器,处理器读取存储器中的信息,结合其硬件完成上述快闪存储器卡的预分配方法的步骤。
基于相同的技术构思,本申请实施例还提供了一种计算机可读存储介质,计算机可读存储介质存储一个或多个程序,一个或多个程序当被包括多个应用程序的调整设备执行时,使得电子设备执行前述的方法实施例提供的快闪存储器卡的预分配方法。
本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于系统实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
上述对本说明书特定实施例进行了描述。其它实施例在所附权利要求书的范围内。在一些情况下,在权利要求书中记载的动作或步骤可以按照不同于实施例中的顺序来执行并且仍然可以实现期望的结果。另外,在附图中描绘的过程不一定要求示出的特定顺序或者连续顺序才能实现期望的结果。在某些实施方式中,多任务处理和并行处理也是可以的或者可能是有利的。
本领域内的技术人员应明白,本发明的实施例可提供为方法、系统、或计算机程序产品。因此,本发明可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本发明是参照根据本发明实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
在一个典型的配置中,计算设备包括一个或多个处理器(CPU)、输入/输出接口、网络接口和内存。
内存可能包括计算机可读介质中的非永久性存储器,随机存取存储器(RAM)和/或非易失性内存等形式,如只读存储器(ROM)或闪存(flash RAM)。内存是计算机可读介质的示例。
计算机可读介质包括永久性和非永久性、可移动和非可移动媒体可以由任何方法或技术来实现信息存储。信息可以是计算机可读指令、数据结构、程序的模块或其他数据。计算机的存储介质的例子包括,但不限于相变内存(PRAM)、静态随机存取存储器(SRAM)、动态随机存取存储器(DRAM)、其他类型的随机存取存储器(RAM)、只读存储器(ROM)、电可擦除可编程只读存储器(EEPROM)、快闪记忆体或其他内存技术、只读光盘只读存储器(CD-ROM)、数字多功能光盘(DVD)或其他光学存储、磁盒式磁带,磁带磁磁盘存储或其他磁性存储设备或任何其他非传输介质,可用于存储可以被计算设备访问的信息。按照本文中的界定,计算机可读介质不包括暂存电脑可读媒体(transitory media),如调制的数据信号和载波。
还需要说明的是,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、商品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、商品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、商品或者设备中还存在另外的相同要素。
本领域技术人员应明白,本申请的实施例可提供为方法、系统或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
以上所述仅为本申请的实施例而已,并不用于限制本申请。对于本领域技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本申请的权利要求范围之内。

Claims (10)

1.一种快闪存储器卡,其特征在于,包括:多个硬件结构相同的存储单元;所述存储单元包括第一数量的第一存储单元和第二数量的第二存储单元;
所述第一存储单元连续排列且位于所述第二存储单元的前面,每个所述第一存储单元用于存储第三数量的数据;
所述第二存储单元连续排列,每个所述第二存储单元用于存储第四数量的数据;所述第四数量大于所述第三数量。
2.根据权利要求1所述的快闪存储器卡,其特征在于,所述第一存储单元经预分配处理后被分配为非数据区,所述非数据区包括文件分配表区和索引区;所述第二存储单元经所述预分配处理后被分配为数据区;
所述文件分配表区,位于所述索引区的前面,所述文件分配表区用于存储分区表信息;所述分区表信息用于供安装有所述快闪存储器卡的电子设备的操作系统打开和读写所述索引区和所述数据区中存储的文件;
所述索引区,用于存储索引文件;所述索引文件用于检索对应的内容文件在所述数据区中的存储位置;
所述数据区,用于存储所述内容文件。
3.根据权利要求1所述的快闪存储器卡,其特征在于,
所述第一数量的所述第一存储单元的数据存储总容量为预设容量值;所述预设容量值根据目标设备的非数据区的容量值确定;所述非数据区包括索引区和文件分配表区;
其中,所述目标设备通过如下方式确定;
在与所述快闪存储器卡匹配的多种电子设备中,根据每种所述电子设备的数据存储结构,计算每种所述电子设备的非数据区的容量值;
将最大的所述非数据区的容量值所对应的电子设备确定为所述目标设备。
4.根据权利要求3所述的快闪存储器卡,其特征在于,
所述第一存储单元,用于存储安装有所述快闪存储器卡的电子设备的所述非数据区的数据内容;
所述第二存储单元,用于存储安装有所述快闪存储器卡的电子设备的数据区的数据内容。
5.根据权利要求1所述的快闪存储器卡,其特征在于,
所述第一数量的所述第一存储单元的数据存储总容量,小于所述第二数量的所述第二存储单元的数据存储总容量。
6.根据权利要求1所述的快闪存储器卡,其特征在于,还包括:主控板;
所述主控板,与每个所述存储单元相连,用于控制每个所述存储单元存储的数据数量。
7.根据权利要求1所述的快闪存储器卡,其特征在于,
所述第一存储单元包括SLC单层单元;
所述第二存储单元包括MLC多层单元、TLC三层单元和QLC四层单元中的至少一种。
8.一种快闪存储器卡的预分配方法,应用于与权利要求1-7中任一项所述快闪存储器卡相匹配的调整设备,其特征在于,所述方法包括:
与电子设备建立连接;
从预设的多个预分配程序中,确定与所述电子设备相匹配的目标预分配程序;
通过所述连接将所述目标预分配程序发送给所述电子设备,以使所述电子设备在安装所述快闪存储器卡且确定满足预分配的处理条件时,基于所述目标预分配程序对所述快闪存储器卡进行预分配处理,以将所述快闪存储器卡的第一存储单元分配为非数据区,将所述快闪存储器卡的第二存储单元分配为数据区。
9.根据权利要求8所述的方法,其特征在于,所述从预设的多个预分配程序中,确定与所述电子设备相匹配的目标预分配程序,包括:
确定所述电子设备的设备类型;
根据设备类型,从预设的设备类型与预分配程序的关联关系中,获取关联的预分配程序;
将获取的所述预分配程序确定为与所述电子设备相匹配的目标预分配程序。
10.一种快闪存储器卡的预分配系统,其特征在于,包括权利要求1-7任一项所述的快闪存储器卡、电子设备和与所述快闪存储器卡相匹配的调整设备;所述快闪存储器卡安装于所述电子设备中;
所述调整设备,与所述电子设备建立连接;从预设的多个预分配程序中,确定与所述电子设备相匹配的目标预分配程序;通过所述连接将所述目标预分配程序发送给所述电子设备;
所述电子设备,接收所述目标预分配程序,在确定满足预分配的处理条件时,基于所述目标预分配程序对所述快闪存储器卡进行预分配处理,以将所述快闪存储器卡的第一存储单元分配为非数据区,将所述快闪存储器卡的第二存储单元分配为数据区。
CN202111668122.4A 2021-12-30 2021-12-30 快闪存储器卡、快闪存储器卡的预分配方法及系统 Pending CN114356796A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111668122.4A CN114356796A (zh) 2021-12-30 2021-12-30 快闪存储器卡、快闪存储器卡的预分配方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111668122.4A CN114356796A (zh) 2021-12-30 2021-12-30 快闪存储器卡、快闪存储器卡的预分配方法及系统

Publications (1)

Publication Number Publication Date
CN114356796A true CN114356796A (zh) 2022-04-15

Family

ID=81105328

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111668122.4A Pending CN114356796A (zh) 2021-12-30 2021-12-30 快闪存储器卡、快闪存储器卡的预分配方法及系统

Country Status (1)

Country Link
CN (1) CN114356796A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024098936A1 (zh) * 2022-11-09 2024-05-16 深圳市广和通无线股份有限公司 存储方法、装置、设备和存储介质

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024098936A1 (zh) * 2022-11-09 2024-05-16 深圳市广和通无线股份有限公司 存储方法、装置、设备和存储介质

Similar Documents

Publication Publication Date Title
CN109753443B (zh) 一种数据处理方法、装置及电子设备
CN107783734B (zh) 一种基于超融合存储系统的资源分配方法、装置及终端
US20080195833A1 (en) Systems, methods and computer program products for operating a data processing system in which a file system's unit of memory allocation is coordinated with a storage system's read/write operation unit
CN109669622B (zh) 一种文件管理方法、文件管理装置、电子设备及存储介质
US20190026317A1 (en) Memory use in a distributed index and query system
CN107291399B (zh) 一种基于spdk的后端存储方法、装置及系统
EP1771862A1 (en) Method and device to improve usb flash write performance
CN108664482B (zh) Flash存储器及存储文件管理方法
CN112463058B (zh) 一种碎片数据整理方法、装置及存储节点
KR20190067921A (ko) 데이터에 대한 메모리 동작
CN102541969B (zh) 基于fat文件系统的文件保护方法、系统及存储器
CN114356796A (zh) 快闪存储器卡、快闪存储器卡的预分配方法及系统
CN116466879A (zh) 一种cxl内存模组、内存数据的置换方法及计算机系统
CN117234732A (zh) 共享资源的分配方法、装置、设备及介质
CN112148226A (zh) 一种数据存储方法及相关装置
WO2021227789A1 (zh) 存储空间的分配方法、装置、终端及计算机可读存储介质
CN114005476A (zh) 闪存器、闪存擦写计数方法、电子设备及计算机存储介质
CN116578410A (zh) 资源管理方法、装置、计算机设备和存储介质
CN115469796A (zh) 数据存储方法、装置、设备及存储介质
CN111367464B (zh) 一种存储空间管理方法及装置
CN116360693A (zh) 一种存储介质的分簇均衡管理方法及系统
CN106991021B (zh) 从现有数据文件构建新数据文件的方法及系统
WO2008044865A1 (en) Device and method for allocating memory of terminal device
CN111966294B (zh) 存储数据的方法、装置、设备及存储介质
CN110737405A (zh) 基于固态硬盘的wordline数据存储实现方法和装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination