CN114328351A - 一种mcu唤醒电路、方法和电子设备 - Google Patents

一种mcu唤醒电路、方法和电子设备 Download PDF

Info

Publication number
CN114328351A
CN114328351A CN202111594590.1A CN202111594590A CN114328351A CN 114328351 A CN114328351 A CN 114328351A CN 202111594590 A CN202111594590 A CN 202111594590A CN 114328351 A CN114328351 A CN 114328351A
Authority
CN
China
Prior art keywords
circuit
address
clock
signal
mcu
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111594590.1A
Other languages
English (en)
Other versions
CN114328351B (zh
Inventor
布恩辉
欧阳帆
杨丽宁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xi'an Xinhai Microelectronics Technology Co ltd
Original Assignee
Xi'an Xinhai Microelectronics Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xi'an Xinhai Microelectronics Technology Co ltd filed Critical Xi'an Xinhai Microelectronics Technology Co ltd
Priority to CN202111594590.1A priority Critical patent/CN114328351B/zh
Publication of CN114328351A publication Critical patent/CN114328351A/zh
Application granted granted Critical
Publication of CN114328351B publication Critical patent/CN114328351B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Power Sources (AREA)
  • Electric Clocks (AREA)

Abstract

本发明涉及电能计量技术领域,尤其涉及一种MCU唤醒电路、方法和电子设备,电路包括检测电路,用于检测I2C信号是否满足预置起始条件并输出第一地址;地址匹配检测模块,用于比较接收到的第一地址和MCU的第二地址,并输出第一控制信号;时钟开关控制电路,用于接收第一地址和第一控制信号,并输出时钟控制信号;时钟模块,用于接收时钟控制信号,分别向检测电路和地址匹配检测模块提供时钟信号;地址匹配检测模块基于第一地址、第二地址和时钟信号输出第二控制信号,第二控制信号用于唤醒MCU内核。本发明的唤醒电路,MCU的I2C接口作为从机,如果接受到主机发送的地址和自身地址匹配,则唤醒MCU,否则关闭内部高速时钟,MCU继续处于休眠状态。

Description

一种MCU唤醒电路、方法和电子设备
技术领域
本发明涉及电能计量技术领域,尤其涉及一种MCU唤醒电路、方法和电子设备。
背景技术
目前,I2C接口唤醒MCU主要有异步唤醒方式和同步唤醒方式。
其中,异步唤醒方式采用I2C总线时钟作为唤醒逻辑时钟,容易受外部环境干扰,如果总线时钟出现毛刺,往往导致唤醒失败。同时全异步唤醒,实现难度大,抗干扰性低,在可靠性和跨时钟域交互等方面存在风险。目前同步唤醒方式采用芯片内部高速时钟,作为唤醒逻辑时钟,同样存在可靠性问题。比如在I2C热插拔,或者I2C总线出现异常时序,往往导致芯片内部唤醒逻辑或者RC时钟控制逻辑状态错乱,进而导致唤醒失败和系统功耗增加。
发明内容
本发明的目的在于提供一种MCU唤醒电路,旨在解决现有MCU唤醒电路中的易受外部环境干扰、能耗高的缺陷。
为了实现上述目的,本发明提供的技术方案为:
一种MCU唤醒电路,包括:
检测电路,与主机通信,用于检测I2C信号是否满足预置起始条件并输出第一地址;
地址匹配检测模块,用于比较接收到的所述第一地址和MCU的第二地址,并基于所述第一地址和所述第二地址输出第一控制信号;
时钟开关控制电路,用于接收所述第一地址和所述第一控制信号,并基于所述第一地址和所述第一控制信号输出时钟控制信号;
时钟模块,用于接收所述时钟控制信号,并基于所述时钟控制信号分别向所述检测电路和地址匹配检测模块输出时钟信号;
所述地址匹配检测模块基于所述第一地址、所述第二地址和所述时钟信号输出第二控制信号,所述第二控制信号用于唤醒MCU内核。
可选的,所述检测电路包括异步检测电路,所述异步检测电路与主机通信,用于检测I2C信号是否满足预置第一起始条件并输出第一地址。
可选的,所述检测电路包括同步检测电路,所述同步检测电路与主机通信,用于检测I2C信号是否满足预置第二起始条件并输出第一地址。
可选的,还包括超时检测电路,用于当接收到所述第一地址时,进行检测热拔插和/或时序超时检测,并输出超时检测信号;
时钟开关控制电路,用于接收所述超时检测信号,并输出所述时钟控制信号;
所述时钟模块基于所述时钟控制信号向所述超时检测电路提供所述时钟信号。
可选的,还包括异步复位电路,与主机通信,用于分别向所述异步检测电路、所述同步检测电路、所述超时检测电路和地址匹配检测模块输出异步复位信号。
可选的,所述超时检测电路包括计数器和比较器,所述计数器的输入端分别连接所述时钟模块、所述异步复位电路和所述异步检测电路,所述计数器的输出端与所述比较器的输入端相连,所述比较器的输出端与所述时钟开关控制电路相连。
可选的,还包括滤波电路,与主机通信,所述滤波电路设于所述主机与同步检测电路之间,用于消除主机发出的I2C信号的毛刺;所述时钟模块还向所述滤波电路提供时钟信号。
可选的,所述时钟开关控制电路包括第一D触发器,所述第一D触发器的输入端连接所述异步检测电路,所述第一D触发器的输出端与所述时钟模块相连。
可选的,所述预置第一起始条件为:I2C信号发出的SDA下降沿,并且SCL为高电平。
可选的,所述预置第二起始条件为:I2C信号发出的SCL滤波后为下降沿,并且同步检测电路输出低电平。
相应地,还提供一种电子设备,所述电子设备包括上述的MCU唤醒电路。
相应地,还提供一种MCU唤醒方法,通过唤醒电路实现,所述方法包括:
唤醒电路检测I2C信号满足预置起始条件时,输出第一地址;
将所述第一地址与MCU的第二地址进行比较,输出第一控制信号;
基于所述第一地址和所述第一控制信号输出时钟控制信号;
基于所述时钟控制信号输出时钟信号;
基于所述第一地址、所述第二地址和所述时钟信号输出第二控制信号;
所述第二控制信号唤醒MCU内核。
可选的,所述唤醒电路检测I2C信号满足预置起始条件时,输出第一地址包括:
唤醒电路中的异步检测电路检测I2C信号满足预置第一起始条件时,输出第一地址。
可选的,所述唤醒电路检测I2C信号满足预置起始条件时,输出第一地址包括:唤醒电路中的同步检测电路检测I2C信号满足预置第二起始条件时,输出第一地址。
可选的,还包括:唤醒电路进行检测热拔插和/或时序超时检测,输出超时检测信号,并基于所述超时检测信号输出时钟信号。
可选的,还包括:唤醒电路输出复位信号,对唤醒电路中的检测电路、超时检测电路和地址匹配检测模块进行复位。
可选的,还包括:唤醒电路消除主机发出I2C信号的毛刺。
与现有技术相比,本发明具有以下有益效果:
本发明提供的唤醒MCU电路,通过异步复位电路产生异步复位信号去复位同步唤醒逻辑,保证地址接收电路及唤醒逻辑工作正常;通过超时检测电路,在热拔插以及异常时序超时情况下,关闭时钟从而节省系统功耗;I2C时钟进入唤醒电路时,会通过滤波电路消除SCL时钟毛刺对唤醒的影响;通过异步检测电路打开时钟,若地址不匹配、超时或系统进入休眠则关闭。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。
图1是本发明实施例MCU唤醒电路第一个实施例示意图;
图2是本发明实施例MCU唤醒电路第二个实施例示意图;
图3是本发明实施例RC时钟开关控制电路示意图;
图4是本发明实施例同步检测电路示意图;
图5是本发明实施例超时检测电路示意图;
图6是本发明实施例异步复位电路示意图;
图7是本发明实施例MCU唤醒方法流程图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
需要说明,本发明实施例中所有方向性指示(诸如上、下、左、右、前、后……)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。
还需要说明的是,当元件被称为“固定于”或“设置于”另一个元件上时,它可以直接在另一个元件上或者可能同时存在居中元件。当一个元件被称为是“连接”另一个元件,它可以是直接连接另一个元件或者可能同时存在居中元件。
另外,在本发明中涉及“第一”“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本发明要求的保护范围之内。
图1为本发明提供的MCU唤醒电路第一个实施例的示意图。
请参考图1,该实施例用于唤醒电子设备中的MCU,包括检测电路,与主机通信,用于检测I2C信号是否满足预置起始条件并输出第一地址;地址匹配检测模块,用于比较接收到的第一地址和MCU的第二地址,并基于第一地址和第二地址输出第一控制信号;时钟开关控制电路,用于接收第一地址和第一控制信号,并基于第一地址和第一控制信号输出时钟控制信号;时钟模块,用于接收时钟控制信号,并基于时钟控制信号分别向检测电路和地址匹配检测模块输出时钟信号;地址匹配检测模块基于第一地址、第二地址和时钟信号输出第二控制信号,第二控制信号用于唤醒MCU内核。
具体地,在本实施例中,检测电路与主机通过I2C总线通信,第一地址为I2C地址,第二地址为MCU的I2C地址,时钟开关控制电路为RC时钟开关控制电路,对应地,时钟模块为RC时钟模块。
图2为本发明提供的MCU唤醒电路第二个实施例的示意图。
请参考图2,该实施例相比于上述实施例还包括异步复位电路、滤波电路、超时检测电路和中断事件控制器。
本实施例中,检测电路包括异步检测电路和同步检测电路。其中异步检测电路与主机通过I2C总线通信,用于检测I2C信号是否满足预置第一起始条件并输出I2C地址;同步检测电路与主机通过I2C总线通信,用于检测I2C信号是否满足预置第二起始条件并输出I2C地址。
本实施例中,地址匹配检测模块用于比较接收到的I2C地址和MCU的I2C地址,并输出第一控制信号;RC时钟开关控制电路用于接收I2C地址和第一控制信号,并输出RC时钟控制信号;RC时钟模块用于基于RC时钟控制信号,分别向滤波电路、同步检测电路、超时检测电路和地址匹配检测模块提供时钟信号;地址匹配检测模块基于所述I2C地址、MCU的I2C地址和时钟信号输出第二控制信号,中断事件控制器接收第二控制信号,用于唤醒MCU内核。
具体地,异步检测电路通过I2C总线与主机保持通信,异步检测电路分别与异步复位电路、RC时钟开关控制电路和超时检测电路相连,RC时钟开关控制电路与RC时钟模块相连,RC时钟开关控制电路还与地址匹配检测模块相连。异步检测电路发送I2C地址至RC时钟开关控制电路和超时检测电路。超时检测电路还与RC时钟开关控制电路相连。并且RC时钟模块为滤波电路、同步检测电路、超时检测电路和地址匹配检测模块提供时钟信号。
异步复位电路通过I2C总线与主机保持通信,异步复位电路还分别与滤波电路、同步检测电路、超时检测电路、地址匹配检测模块相连。异步复位电路产生异步复位信号发送至异步检测电路、滤波电路、同步检测电路、超时检测电路和地址匹配检测模块。
滤波电路通过I2C总线与主机保持通信,滤波电路还与同步检测电路相连,同步检测电路发送地址至地址匹配检测模块。
地址匹配检测模块还与中断事件控制器相连,中断事件控制器与MCU内核相连。
上述实施例中的预置第一起始条件为:I2C信号发出的SDA下降沿,并且SCL为高电平;预置第二起始条件为:I2C信号发出的SCL滤波后为下降沿,并且同步检测电路中的D触发器输出端输出低电平。
图2中,各序号事件的内容如下所示:(1)异步检测电路检测到预置第一起始条件;(2)地址匹配检测模块检测到主机发送地址和自身地址不匹配;(3)超时检测电路检测到超时事件(特定时间内,没有接收到完整地址);(4)同步检测电路检测检测到起始条件;(5)异步复位电路产生的异步复位信号;(6)RC时钟模块输出的时钟信号;(7)RC时钟开关控制电路输出时钟开关的控制信号。
本实施例中,如图3所示,RC时钟开关控制电路包括第一D触发器,其中第一D触发器的输入端连接异步检测电路,第一D触发器的输出端与RC时钟模块相连。
异步检测电路检测到第一起始条件后,打开RC时钟。如果地址不匹配,或者地址接收超时,则关闭RC时钟;唤醒后,在此进入休眠,也会关闭RC时钟。其中DFF值第一D触发器,set是置位端,clr是清零端,GENRST是异步复位电路。
RC时钟开关控制电路的信号名意义如下表所示:
信号名 意义
rf_wupen 唤醒使能
io2i2c_scl I2C时钟输入
io2i2c_sda I2C数据输入
rx_addr_nomatch 接收地址和自身地址不匹配脉冲标志
deepsleep 系统进入休眠模式脉冲标志。
rst DFF的复位信号
i2c_hsi_on RC时钟使能信号
本实施例中,如图4所示,同步检测电路包括第一反相器、第二反相器、第二D触发器和第三D触发器。其中,第一反相器与第二D触发器并联,第一反相器的输入端连滤波电路,第一反相器的输出端连第一与门的输入端,第二D触发器的输入端连滤波电路,第二D触发器的输出端连第一与门的输入端,第一与门的输出端与第二与门的输入端相连;第三D触发器的输入端连接RC时钟模块,第三D触发器的输出端连第二反相器的输入端,第二反相器的输出端连第二与门的输入端,第二与门的输入端还与RC时钟模块相连,第二与门的输出端与地址匹配监测模块相连。
I2C的scl经过滤波电路滤波后,检测到下降沿,同时start_2nd_det未置位,则认为检测到预置第二起始条件。start_2nd_det在检测到第一起始条件后置位,在地址匹配,地址不匹配或地址接收超时时清零。图3中,滤波具体指数字滤波电路,与数字滤波电路相连的DFF为第二D触发器,剩余DFF为第三D触发器,set是置位端,clr是清零端。
同步检测电路的信号名意义如下表所示:
Figure BDA0003430169420000101
Figure BDA0003430169420000111
本实施例中,如图5所示,超时检测电路包括计数器和比较器。其中计数器的输入端分别连接RC时钟模块、异步复位电路和异步检测电路,计数器的输出端与比较器的输入端相连,比较器的输出端与RC时钟开关控制电路相连。
超时检测电路在异步检测电路收到第一起始条件,打开内部RC时钟后,开始计数。地址接收完毕,无论匹配或者不匹配,超时计数器清零,且不再计数。如果计数器计数值大于特定值(需要大于地址接收时间),则置位超时标志。
超时检测电路的信号名意义如下表所示:
信号名 意义
i2c_hsi_on RC时钟开启信号
addr_receive 地址检测电路,检测到地址
lp_start_det 同步起始条件检测检测到起始条件脉冲标志
clk_i2c RC时钟
start_async_rst 起始条件异步复位信号
rx_addr_no_rec 超时未检测到地址接收成功脉冲标志位
本实施例中,如图6所示,异步复位电路包括数据选择器、延时单元、第三与门、第四与门、第五与门、第三反相器和第四反相器。
具体地,I2C总线的SDA分别与第三反相器的输入端和延时单元的输入端相连,第三与门的输入端分别与第三反相器的输出端和延时单元的输出端相连,第三反相器与所述延时单元并联,第三与门的输入端还与I2C总线的SCL相连。第三与门的输出端与第四反相器的输入端相连,第四反相器的输出端与第四与门的输入端相连,第四与门的输入端还与I2C接口模块相连,第四与门的输出端与所述数据选择器的输入端相连。第五与门的输入端输入RC时钟和唤醒信号,第五与门的输出端与数据选择器的输入端相连,数据选择器的输入端还与I2C接口模块相连,数据选择器的输出端输出起始条件异步复位信号。
复位信号产生过程如下:I2C的SDA信号,取反,然后与延时后的信号相与,取反后,再与上模块复位,可以产生复位脉冲。在RC时钟未使能,且唤醒使能时,选择此复位信号给相应的唤醒同步逻辑。图6中,Delay指插入的延时单元。
异步复位电路的信号名意义如下表所示:
Figure BDA0003430169420000121
Figure BDA0003430169420000131
本发明还提供一种电子设备实施例,该电子设备实施例包括上述的MCU唤醒电路实施例。
本发明还提供一种MCU唤醒方法实施例,该方法实施例通过上述的MCU唤醒电路实施例实现,如图7所示,包括以下步骤:
S100、唤醒电路检测I2C信号满足预置起始条件时,输出第一地址;
S200、将第一地址与MCU的第二地址进行比较,输出第一控制信号;
S300、基于第一地址和所述第一控制信号输出时钟控制信号;
S400、基于时钟控制信号输出时钟信号;
S500、基于所述第一地址、所述第二地址和所述时钟信号输出第二控制信号,第二控制信号唤醒MCU内核。
具体地,在步骤S100中,该步骤通过唤醒电路中的检测电路实现,检测电路检测I2C信号是否满足预置起始条件并输出第一地址。进一步地,检测电路包括异步检测电路和同步检测电路两种电路结构,因此可以实现异步检测和同步检测两种方式,对应地,异步检测电路检测I2C信号满足预置第一起始条件时,输出第一地址,同步检测电路检测I2C信号满足预置第二起始条件时,输出第一地址。
在步骤S200中,该步骤通过唤醒电路中的地址匹配检测模块实现,地址匹配检测模块将第一地址与MCU的第二地址进行比较,并基于第一地址和第二地址输出第一控制信号。
在步骤S300中,该步骤通过唤醒电路中的时钟开关控制电路实现,时钟开关控制电路接收第一地址和第一控制信号,并基于第一地址和第一控制信号输出时钟控制信号。
在步骤S400中,该步骤通过唤醒电路中的时钟模块实现,时钟模块接收时钟控制信号,并基于时钟控制信号,分别向检测电路和地址匹配检测模块提供时钟信号。
在步骤S500中,该步骤通过该步骤通过唤醒电路中的地址匹配检测模块和中断事件控制器实现,地址匹配检测模块基于第一地址、第二地址和时钟信号输出第二控制信号,中断事件控制器接收第二控制信号,对MCU内核进行唤醒。
本实施例中,还包括唤醒电路进行检测热拔插和/或时序超时检测,输出超时检测信号,并基于超时检测信号输出时钟信号。具体地,该步骤通过唤醒电路中的超时检测电路实现,超时检测电路接收到第一地址时,进行检测热拔插和/或时序超时检测,并输出超时检测信号;时钟开关控制电路接收超时检测信号,并输出所述时钟控制信号;时钟模块基于时钟控制信号向超时检测电路提供所述时钟信号。
本实施例中,还包括唤醒电路输出复位信号,对唤醒电路中的检测电路、超时检测电路和地址匹配检测模块进行复位。具体地,该步骤通过唤醒电路中的异步复位电路实现,异步复位电路通过I2C总线与主机通信,分别向异步检测电路、同步检测电路、超时检测电路和地址匹配检测模块输出异步复位信号。
本实施例中,还包括唤醒电路消除主机发出I2C信号的毛刺。具体地,该步骤通过唤醒电路中的滤波电路实现,与主机通过I2C总线通信,用于消除主机发出的I2C信号的毛刺;对应地,时钟模块还向滤波电路提供时钟信号。
在本实施例中,检测电路与主机通过I2C总线通信,第一地址为I2C地址,第二地址为MCU的I2C地址,时钟开关控制电路为RC时钟开关控制电路,对应地,时钟模块为RC时钟模块。
本实施例中,预置第一起始条件为:I2C发出的SDA下降沿,并且SCL为高电平。预置第二起始条件为:I2C发出的SCL滤波后为下降沿,并且同步检测电路中的D触发器输出端输出低电平。
为便于理解,下面对本发明实施例的具体流程进行描述。
异步唤醒步骤:异步检测电路检测到预置第一起始条件,并发送I2C地址至地址匹配检测模块,地址匹配检测模块将接收的I2C地址与MCU内核的I2C地址进行比较,若所述I2C地址与MCU内核的I2C地址匹配则产生中断,否则不产生中断,所述中断发送至中断事件控制器,然后唤醒MCU内核,MCU内核通过RC时钟开关控制电路打开RC时钟模块,系统恢复正常工作。
同步唤醒步骤:同步检测电路检测到预置第二起始条件,并发送I2C地址至地址匹配检测模块,地址匹配检测模块将接收的I2C地址与MCU内核的I2C地址进行比较,若所述I2C地址与MCU内核的I2C地址匹配则产生中断,否则不产生中断,所述中断发送至中断事件控制器,然后唤醒MCU内核,MCU内核通过RC时钟开关控制电路打开RC时钟模块,系统恢复正常工作。
综上所示,本发明提供的实施例,通过异步复位电路产生异步复位信号去复位同步唤醒逻辑,保证地址接收电路及唤醒逻辑工作正常;通过超时检测电路,在热拔插以及异常时许超时情况下,关闭RC时钟从而节省系统功耗;I2C时钟进入唤醒电路时,会通过滤波电路消除SCL时钟毛刺对唤醒的影响;通过异步检测电路打开RC时钟,若地址不匹配、超时或系统进入休眠则关闭。本发明的实施例,MCU的I2C接口作为从机,如果接受到主机发送的地址和自身地址匹配,则唤醒MCU,如果不匹配,则关闭内部高速时钟,MCU继续处于休眠状态。
综上所述,本发明以上所述仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是在本发明的发明构思下,利用本发明说明书及附图内容所作的等效结构变换,或直接/间接运用在其他相关的技术领域均包括在本发明的专利保护范围内。

Claims (17)

1.一种MCU唤醒电路,其特征在于,包括:
检测电路,与主机通信,用于检测I2C信号是否满足预置起始条件并输出第一地址;
地址匹配检测模块,用于比较接收到的所述第一地址和MCU的第二地址,并基于所述第一地址和所述第二地址输出第一控制信号;
时钟开关控制电路,用于接收所述第一地址和所述第一控制信号,并基于所述第一地址和所述第一控制信号输出时钟控制信号;
时钟模块,用于接收所述时钟控制信号,并基于所述时钟控制信号分别向所述检测电路和地址匹配检测模块输出时钟信号;
所述地址匹配检测模块基于所述第一地址、所述第二地址和所述时钟信号输出第二控制信号,所述第二控制信号用于唤醒MCU内核。
2.根据权利要求1所述的一种MCU唤醒电路,其特征在于,所述检测电路包括异步检测电路,所述异步检测电路与主机通信,用于检测I2C信号是否满足预置第一起始条件并输出第一地址。
3.根据权利要求1或2所述的一种MCU唤醒电路,其特征在于,所述检测电路包括同步检测电路,所述同步检测电路与主机通信,用于检测I2C信号是否满足预置第二起始条件并输出第一地址。
4.根据权利要求3所述的一种MCU唤醒电路,其特征在于,
还包括超时检测电路,用于当接收到所述第一地址时,进行检测热拔插和/或时序超时检测,并输出超时检测信号;
时钟开关控制电路,用于接收所述超时检测信号,并输出所述时钟控制信号;
所述时钟模块基于所述时钟控制信号向所述超时检测电路提供所述时钟信号。
5.根据权利要求4所述的一种MCU唤醒电路,其特征在于,
还包括异步复位电路,与主机通信,用于分别向所述异步检测电路、所述同步检测电路、所述超时检测电路和地址匹配检测模块输出异步复位信号。
6.根据权利要求5所述的一种MCU唤醒电路,其特征在于,所述超时检测电路包括计数器和比较器,所述计数器的输入端分别连接所述时钟模块、所述异步复位电路和所述异步检测电路,所述计数器的输出端与所述比较器的输入端相连,所述比较器的输出端与所述时钟开关控制电路相连。
7.根据权利要求3所述的一种MCU唤醒电路,其特征在于,还包括滤波电路,与主机通信,所述滤波电路设于所述主机与同步检测电路之间,用于消除主机发出的I2C信号的毛刺;所述时钟模块还向所述滤波电路提供时钟信号。
8.根据权利要求1所述的一种MCU唤醒电路,其特征在于,所述时钟开关控制电路包括第一D触发器,所述第一D触发器的输入端连接所述异步检测电路,所述第一D触发器的输出端与所述时钟模块相连。
9.根据权利要求2所述的一种MCU唤醒电路,其特征在于,所述预置第一起始条件为:I2C信号发出的SDA下降沿,并且SCL为高电平。
10.根据权利要求3所述的一种MCU唤醒电路,其特征在于,所述预置第二起始条件为:I2C信号发出的SCL滤波后为下降沿,并且同步检测电路输出低电平。
11.一种电子设备,其特征在于,所述电子设备包括如权利要求1-10任一项所述的MCU唤醒电路。
12.一种MCU唤醒方法,其特征在于,通过唤醒电路实现,所述方法包括:
唤醒电路检测I2C信号满足预置起始条件时,输出第一地址;
将所述第一地址与MCU的第二地址进行比较,输出第一控制信号;
基于所述第一地址和所述第一控制信号输出时钟控制信号;
基于所述时钟控制信号输出时钟信号;
基于所述第一地址、所述第二地址和所述时钟信号输出第二控制信号;
所述第二控制信号唤醒MCU内核。
13.根据权利要求12所述的一种MCU唤醒方法,其特征在于,所述唤醒电路检测I2C信号满足预置起始条件时,输出第一地址包括:
唤醒电路中的异步检测电路检测I2C信号满足预置第一起始条件时,输出第一地址。
14.根据权利要求12所述的一种MCU唤醒方法,其特征在于,所述唤醒电路检测I2C信号满足预置起始条件时,输出第一地址包括:
唤醒电路中的同步检测电路检测I2C信号满足预置第二起始条件时,输出第一地址。
15.根据权利要求12所述的一种MCU唤醒方法,其特征在于,还包括:
唤醒电路进行检测热拔插和/或时序超时检测,输出超时检测信号,并基于所述超时检测信号输出时钟信号。
16.根据权利要求12所述的一种MCU唤醒方法,其特征在于,还包括:
唤醒电路输出复位信号,对唤醒电路中的检测电路、超时检测电路和地址匹配检测模块进行复位。
17.根据权利要求12所述的一种MCU唤醒方法,其特征在于,还包括:唤醒电路消除主机发出I2C信号的毛刺。
CN202111594590.1A 2021-12-23 2021-12-23 一种mcu唤醒电路、方法和电子设备 Active CN114328351B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111594590.1A CN114328351B (zh) 2021-12-23 2021-12-23 一种mcu唤醒电路、方法和电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111594590.1A CN114328351B (zh) 2021-12-23 2021-12-23 一种mcu唤醒电路、方法和电子设备

Publications (2)

Publication Number Publication Date
CN114328351A true CN114328351A (zh) 2022-04-12
CN114328351B CN114328351B (zh) 2024-06-11

Family

ID=81013679

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111594590.1A Active CN114328351B (zh) 2021-12-23 2021-12-23 一种mcu唤醒电路、方法和电子设备

Country Status (1)

Country Link
CN (1) CN114328351B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116028403A (zh) * 2023-03-27 2023-04-28 江苏润石科技有限公司 基于异步电路的i2c总线电路

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103731908A (zh) * 2013-03-22 2014-04-16 深圳市金溢科技有限公司 一种obu抗误唤醒方法、系统及obu
KR20150079318A (ko) * 2013-12-31 2015-07-08 엘지디스플레이 주식회사 전력 최적화 시스템과 이의 구동 방법
CN105426338A (zh) * 2015-10-30 2016-03-23 深圳市芯海科技有限公司 一种i2c唤醒mcu电路及唤醒方法
CN109947226A (zh) * 2019-04-03 2019-06-28 深圳芯马科技有限公司 一种mcu芯片的uart唤醒电路
CN112540943A (zh) * 2020-11-16 2021-03-23 北京中电华大电子设计有限责任公司 一种防止i2c接口错误唤醒soc系统的电路结构及方法
US20210312962A1 (en) * 2020-04-03 2021-10-07 Silicon Laboratories Inc. Data transmission between clock domains for circuits such as microcontrollers

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103731908A (zh) * 2013-03-22 2014-04-16 深圳市金溢科技有限公司 一种obu抗误唤醒方法、系统及obu
KR20150079318A (ko) * 2013-12-31 2015-07-08 엘지디스플레이 주식회사 전력 최적화 시스템과 이의 구동 방법
CN105426338A (zh) * 2015-10-30 2016-03-23 深圳市芯海科技有限公司 一种i2c唤醒mcu电路及唤醒方法
CN109947226A (zh) * 2019-04-03 2019-06-28 深圳芯马科技有限公司 一种mcu芯片的uart唤醒电路
US20210312962A1 (en) * 2020-04-03 2021-10-07 Silicon Laboratories Inc. Data transmission between clock domains for circuits such as microcontrollers
CN112540943A (zh) * 2020-11-16 2021-03-23 北京中电华大电子设计有限责任公司 一种防止i2c接口错误唤醒soc系统的电路结构及方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116028403A (zh) * 2023-03-27 2023-04-28 江苏润石科技有限公司 基于异步电路的i2c总线电路
CN116028403B (zh) * 2023-03-27 2023-06-06 江苏润石科技有限公司 基于异步电路的i2c总线电路

Also Published As

Publication number Publication date
CN114328351B (zh) 2024-06-11

Similar Documents

Publication Publication Date Title
CN104615037B (zh) 一种基于can总线的车载设备唤醒装置及方法
CN103412634A (zh) 一种soc芯片的mcu唤醒装置和方法
US20020156949A1 (en) Method of and device for detecting cable connection
CN112540943B (zh) 一种防止i2c接口错误唤醒soc系统的电路结构及方法
CN111427831A (zh) 一种基于电源管理总线协议的接口实现方法
CN104516296A (zh) 一种基于外设模块的微控制器系统的唤醒方法及外设模块
CN103226169B (zh) 一种用于无线唤醒电路的方波检测器
CN100480923C (zh) I2c总线从控制器软实现方法
CN114328351B (zh) 一种mcu唤醒电路、方法和电子设备
CN101470689A (zh) 一种基于usb的双向睡眠唤醒方法及装置
US20070073956A1 (en) Power conservation
US8010818B2 (en) Power efficient method for controlling an oscillator in a low power synchronous system with an asynchronous I2C bus
US11436170B2 (en) Digital bus activity monitor
CN113688086A (zh) 用于局部网络的高速can收发器波特率匹配检测系统
CN206749566U (zh) 一种唤醒电路
CN214480603U (zh) 一种蓝牙时钟电路结构
CN108563598A (zh) 一种自唤醒的i2c通讯架构系统
CN209373391U (zh) 一种破玻器用唤醒电路的唤醒时间控制结构
CN111625484A (zh) 一种通信装置
CN217085743U (zh) 一种自适应电平标准的fpga接口电路
TW201044181A (en) Universal serial bus device and universal serial bus system
CN101470639B (zh) 启动信号产生装置
US20230222086A1 (en) I2c wakeup circuit, wakeup method and electronic device
CN215956364U (zh) 触控电路、触控装置以及触控设备
CN215474510U (zh) 电动汽车慢充唤醒电路和充电电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant